WO2006035528A1 - スタックモジュール及びその製造方法 - Google Patents

スタックモジュール及びその製造方法 Download PDF

Info

Publication number
WO2006035528A1
WO2006035528A1 PCT/JP2005/008969 JP2005008969W WO2006035528A1 WO 2006035528 A1 WO2006035528 A1 WO 2006035528A1 JP 2005008969 W JP2005008969 W JP 2005008969W WO 2006035528 A1 WO2006035528 A1 WO 2006035528A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring board
wiring
stack module
main surface
manufacturing
Prior art date
Application number
PCT/JP2005/008969
Other languages
English (en)
French (fr)
Inventor
Yoshihiko Nishizawa
Original Assignee
Murata Manufacturing Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co., Ltd. filed Critical Murata Manufacturing Co., Ltd.
Priority to JP2006537634A priority Critical patent/JPWO2006035528A1/ja
Publication of WO2006035528A1 publication Critical patent/WO2006035528A1/ja
Priority to US11/688,362 priority patent/US7807499B2/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/162Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits the devices being mounted on two or more different substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1023All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/107Indirect electrical connections, e.g. via an interposer, a flexible substrate, using TAB
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1076Shape of the containers
    • H01L2225/1088Arrangements to limit the height of the assembly
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/162Disposition
    • H01L2924/1627Disposition stacked type assemblies, e.g. stacked multi-cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0367Metallic bump or raised conductor not used as solder bump
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/30Details of processes not otherwise provided for in H05K2203/01 - H05K2203/17
    • H05K2203/308Sacrificial means, e.g. for temporarily filling a space for making a via or a cavity or for making rigid-flexible PCBs
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets

Definitions

  • the present invention relates to a stack module configured by stacking a plurality of wiring boards in a vertical direction, and more specifically, a stack module capable of accurately connecting wiring boards at each stage and a manufacturing method thereof. About.
  • Patent Document 1 proposes a vertical IC chip laminate having a discrete chip carrier formed by a dielectric tape cover.
  • This IC chip laminate includes a carrier floor composed of a plurality of bonded dielectric tape layers, and a cavity formed by openings in the upper tape layer.
  • An electrical connection body that connects the IC chip to the vertical wiring path, an inter-carrier interconnection section that connects the vertical wiring paths for adjacent carriers, and an inter-carrier interconnection section for external connection to the stacked body And a laminated body connecting portion connected to.
  • Patent Document 2 proposes a semiconductor package and a manufacturing method thereof.
  • This semiconductor package has a structure in which a plurality of carriers are stacked.
  • the carrier has a through-hole inside or at an end face, a conductor pattern formed at least on the surface of the carrier, and the through-hole formed on the back surface of the carrier.
  • An inner bonding pad electrically connected to the hole, and an LSI chip connected and fixed by the inner bonding pad, and three-dimensionally connected by the through-hole portion. is there.
  • Patent Document 3 proposes a method for manufacturing a multilayer substrate.
  • a plurality of substrates are stacked by mounting a semiconductor chip and providing a plurality of substrates each having electrode pads on the front and back surfaces, and sandwiching a connecting solder member between the electrode pads on each substrate. And a step of heating the laminated substrates to melt the connecting solder member and connecting the substrates. This makes it possible to improve the connection reliability between the semiconductor chip and the substrate, reduce the manufacturing time, and improve the productivity by using a single heat treatment step.
  • Patent Document 4 proposes a laminated semiconductor device module with reduced thermal stress.
  • the space between circuit boards made of different materials is filled with grease, and the printed board is a dummy board between the bottom ceramic board and the mounting printed board.
  • the resin is also filled between the dummy substrate and the lowermost ceramic substrate.
  • Patent Document 1 Japanese Patent Laid-Open No. 7-263625
  • Patent Document 2 JP-A-8-236694
  • Patent Document 3 Japanese Patent Laid-Open No. 11 8474
  • Patent Document 4 Japanese Patent Laid-Open No. 11-25151
  • solder ball or a spherical metal of a Cu core is used as a connection bump between the substrates, these spherical bonding members are made of paste. It cannot be processed all at once as in printing, and it must be arranged using a dedicated collet, the power to arrange one by one. Furthermore, in order to prevent positional displacement of the arranged solder balls, solder for fixing the spherical joint member in advance is used. It is necessary to supply paste and flux.
  • connection bumps increases as described above when connecting the substrates to each other, which requires a great deal of labor and time, leading to an increase in product cost and an increase in the defective product rate.
  • the heat treatment process is reduced from two to one at a time to simplify the process. Processes such as flux application to the surface electrode and placement of the solder balls are necessary. It is the same as the technology described in other patent documents.
  • due to the complexity of the process it is necessary to provide an area for prohibiting the mounting of certain parts in the vicinity where the solder balls are placed, which is a factor that hinders downsizing of the product.
  • the present invention has been made to solve the above-described problems, and can simplify the process and reduce the defective product rate, thereby significantly reducing the manufacturing cost and improving the product quality.
  • An object of the present invention is to provide a stack module that can manufacture a plurality of stack modules at the same time, and a manufacturing method thereof.
  • a method for manufacturing a stack module according to claim 1 of the present invention includes a step of manufacturing a first wiring board having bumps integrated with a board and extending in a direction perpendicular to the surface of the board. And stacking the first wiring board with a second wiring board having a wiring pattern provided on the surface and Z or inside, and connecting the second wiring board to the second wiring board through the bumps. It is what.
  • the manufacturing method of the stack module according to claim 2 of the present invention is the wiring pattern according to the invention described in claim 1, wherein the first wiring substrate is provided on the surface and Z or inside thereof.
  • the bump is a bump electrode formed by simultaneous sintering with the wiring pattern.
  • the step of producing the first wiring board includes a low-temperature sintered ceramic as a main component. And a ceramic for a substrate having an unsintered wiring pattern on the surface and Z or inside thereof, a main component is a hardly sintered ceramic that is not substantially sintered at the firing temperature of the low-temperature sintered ceramic, and A step of producing a ceramic green body for shrinkage suppression having an unfired via conductor to be the bump electrode; A process of superimposing the ceramic unfired body for suppressing shrinkage on at least one main surface of the body, and firing both of the ceramic unfired bodies at the firing temperature of the low-temperature sintered ceramic, And a step of integrating the unfired wiring pattern and the unfired via conductor by simultaneous sintering and a step of removing the ceramic unfired body for shrinkage suppression. It is.
  • the manufacturing method of the stack module according to claim 4 of the present invention is the invention according to claim 2 or claim 3, wherein the first wiring board has the bump on the first main surface. And a chip-type passive component and a Z-type active component as surface mount components on the first main surface and the second main surface opposite to the first main surface. is there.
  • the manufacturing method of the stack module according to claim 5 of the present invention is the invention described in claim 4, wherein the first wiring board is connected to the first main surface via a bonding wire.
  • the chip-type active component is provided.
  • the manufacturing method of the stack module according to claim 6 of the present invention is the invention described in claim 4, wherein the first wiring board is connected to the second main surface via a solder bump.
  • the chip-type active component is provided.
  • the manufacturing method of the stack module according to claim 7 of the present invention is the invention according to any one of claims 4 to 6, wherein the first wiring board is the second wiring board.
  • the main surface is provided with a chip-type passive component having a ceramic sintered body as a base and terminal electrodes.
  • the manufacturing method of the stack module according to claim 8 of the present invention is the manufacturing method of the first wiring board according to any one of claims 2 to 7, wherein The bump electrode is formed in a tapered shape in cross section.
  • the manufacturing method of the stack module according to claim 9 of the present invention is the invention according to any one of claims 2 to 8, wherein the bump electrode of the first wiring board is a brazing material. It is connected to the wiring pattern provided on the surface of the second wiring board via the wiring.
  • the first wiring board includes a chip-type passive component and a Z-type active component on the second main surface
  • the second wiring board has an external connection electrode on the first main surface.
  • the second main surface opposite to the first main surface is provided with another chip-type passive component and Z or chip-type active component, and the first main surface of the first wiring board and the second wiring
  • the wiring pattern of the first wiring board and the wiring pattern of the second wiring board are connected via the bump electrodes of the first wiring board so that the second main surface of the board faces the board. It is a feature.
  • the stack module manufacturing method according to claim 11 of the present invention is the wiring module according to any one of claims 2 to 10, wherein the wiring board is also connected to the second wiring board. And forming a bump electrode integrated by simultaneous sintering and connecting the bump electrode of the first wiring board and the bump electrode of the second wiring board to form the first wiring board and the second wiring. It is characterized by connecting to a substrate.
  • the stack module manufacturing method according to claim 12 of the present invention is the invention according to any one of claims 2 to 11, wherein both of the first wiring boards are provided.
  • the bump electrode is formed on the main surface.
  • the stack module manufacturing method according to claim 13 of the present invention is the invention according to any one of claims 2 to 12, wherein the first wiring board and the first wiring board are the same. It is characterized in that it has a process of connecting to the second wiring board in a mixed board state and dividing it into individual stack modules.
  • a manufacturing method of a stack module according to claim 14 of the present invention is the above-described assembly according to any one of claims 2 to 13, wherein the assembly board state is used.
  • the bump electrode is also divided, and a stack module in which the divided surface of the bump electrode is a side electrode is obtained.
  • the stack module manufacturing method according to claim 15 of the present invention is the invention according to any one of claims 2 to 14, wherein the first wiring board and the second wiring are provided.
  • the space between the substrates is sealed with a resin.
  • the stack module according to claim 16 of the present invention includes a first wiring board having a bump integrated with the board and extending perpendicularly to the surface of the board, and the first wiring board.
  • the first wiring board has a wiring pattern provided on a surface and / or inside thereof.
  • the bump is a bump electrode integrated by simultaneous sintering with the wiring pattern.
  • the first wiring board is a wiring board mainly composed of a low-temperature sintered ceramic. It is what.
  • the first wiring board has the bump electrode on the first main surface thereof.
  • the chip-type passive component and the Z-type active component are provided as surface-mounted components on the first main surface and Z or the second main surface opposite to the first main surface.
  • the stack module according to claim 20 of the present invention is the stack module according to any one of claims 17 to 19, wherein the bump electrode of the first wiring board is in a taper shape. It is characterized by exhibiting a cross-section.
  • the stack module according to claim 21 of the present invention is the stack module according to claim 19, wherein the first wiring board has a chip-type passive component and a Z or chip on the second main surface.
  • the second wiring board has an external connection electrode on the first main surface, and another chip-type passive component and Z or on the second main surface opposite to the first main surface.
  • a chip-type active component, and the wiring pattern and the second wiring of the first wiring board such that the first main surface of the first wiring board faces the second main surface of the second wiring board.
  • the wiring pattern of the substrate is connected via the bump electrode of the first wiring substrate.
  • the stack module according to claim 22 of the present invention is the invention according to any one of claims 17 to 21, wherein the bump electrode has a side surface of the first wiring. It is characterized in that a side electrode is formed on the same plane as the side surface of the substrate.
  • the stack module according to claim 23 of the present invention is the stack module according to any one of claims 17 to 22, wherein the gap is between the first wiring board and the second wiring board. Is sealed with greaves.
  • the manufacturing process can be remarkably reduced by simplifying the process, reducing the defective product rate, and improving the product quality. It is possible to provide a stack module capable of manufacturing a plurality of stack modules at the same time and a manufacturing method thereof.
  • FIG. 1 is a cross-sectional view showing an embodiment of a stack module of the present invention.
  • FIG. 2] (a) to (d) are process diagrams showing the main part of the manufacturing process of the stack module shown in FIG.
  • FIG. 3 (a) to (d) are process diagrams showing the main part of the manufacturing process of the stack module shown in FIG.
  • FIG. 4 (a) and (b) are schematic diagrams showing the main part of the manufacturing process of the stack module shown in FIG.
  • FIG. 5 is a process diagram showing still another embodiment of the stack module of the present invention.
  • FIG. 6 is a perspective view showing an embodiment of a wiring board constituting a collective board including a plurality of stack modules of the present invention.
  • FIG. 7 is a cross-sectional view showing a part of an assembly board including the wiring board shown in FIG.
  • FIG. 8 (a) and (b) are views showing another embodiment of an aggregate substrate including a plurality of stack modules of the present invention, (a) is a sectional view showing a part thereof, and (b) is an aggregate.
  • FIG. 5C is a cross-sectional view showing the stack module divided from the substrate cover, and FIG. 5C is a cross-sectional view showing a bump electrode portion of the stack module shown in FIG.
  • FIG. 9 is a perspective view showing a wiring board constituting the collective board shown in FIG. 8.
  • FIG. 10 (a) and (b) are the stack modules shown in Fig. 8 mounted on the motherboard. It is sectional drawing which shows a state.
  • FIG. 11 (a) and (b) are cross-sectional views showing still another embodiment of the stack module of the present invention.
  • FIG. 12 (a) and (b) are cross-sectional views showing bump electrodes constituting the stack module of the present invention.
  • FIG. 13] (a) to (d) are process charts showing manufacturing steps of still another embodiment of the stack module of the present invention.
  • FIG. 14] (a) and (b) are process diagrams showing the main part of the manufacturing process of still another embodiment of the stack module of the present invention.
  • FIGS. 15 (a) and 15 (b) are process diagrams showing the main part of the manufacturing process of still another embodiment of the stack module of the present invention.
  • FIG. 16 is a cross-sectional view showing a mounting state of a surface mounting component of still another embodiment of the stack module of the present invention.
  • FIG. 17 is a cross-sectional view showing a mounting state of a surface mounting component of still another embodiment of the stack module of the present invention.
  • FIG. 18 is a cross-sectional view showing still another embodiment of the stack module of the present invention. Explanation of symbols
  • Chip-type active parts (surface mount parts)
  • the stack module 10 of the present embodiment includes a first wiring board 11, a second wiring board 12 disposed below the first wiring board 11, and an upper side of the first wiring board 11.
  • the first, second, and third wiring boards 11, 12, and 13 are configured by stacking the first wiring boards 11 in the center in the vertical direction. It is configured to be mounted on a mounting board such as a board (not shown).
  • the first wiring board 11 includes a substrate body 11 A formed of, for example, a ceramic material, a wiring pattern 11 B formed in a predetermined pattern on the substrate body 11 A, and a wiring pattern 11 B. And a plurality of bump electrodes 11C extending vertically downward from the first main surface (lower surface) of the substrate body 11A, and connected to the second wiring board 12 via the plurality of bump electrodes 11C.
  • the wiring pattern 11B is formed by connecting the in-plane conductor 11D formed in a predetermined pattern in the board body 11A and the in-plane conductor 11D or the in-plane conductor 11D force on the upper surface and the second main surface of the board body 11A ( It is formed by a via conductor 11E extending to the lower surface.
  • a plurality of via conductors 11E exposed on the upper surface of the first wiring board 11 and positioned inward of the bump electrodes 11C are surface electrodes 11F that are a kind of in-plane conductors.
  • a chip-type passive component 14 such as a chip-type capacitor having a ceramic sintered body as an element body is used as a surface-mounted component via a terminal electrode.
  • a plurality of devices are mounted by a method using a known solder.
  • the height of the bump electrode 11C can be appropriately adjusted depending on the height of the surface-mounted component. Less than The same can be said for the lower bump electrode.
  • the diameter of the columnar bump electrode is preferably larger than the diameter of the via conductor in the wiring board in view of its strength.
  • the second wiring substrate 12 includes, for example, a substrate body 12A, a wiring pattern 12B, and external terminal electrodes 12G, and is configured according to the first wiring substrate 11.
  • the wiring pattern 12B is formed of the in-plane conductor 12D and the via conductor 12E, similar to the first wiring board 11, and is not shown, but the via conductor 12E or the surface electrode 12F is a bump electrode of the first wiring board 11. Connected with 11C.
  • the external terminal electrode 12G is used when mounted on a mounting board such as a mother board.
  • the plurality of via conductors 12E that are exposed on the upper surface of the second wiring board 12 and are located inward of the bump electrodes 11C of the first wiring board 11 are provided as in-plane conductors.
  • the third wiring substrate 13 has, for example, a substrate body 13A, a wiring pattern 13B, and bump electrodes 13C, and is exposed on the upper surface of the first wiring substrate 11 via the bump electrodes 13C. It is connected to the via conductor 11E or the surface electrode 11F to protect the inside. Further, the in-plane conductor 13D of the third wiring board 13B is formed as a shield electrode, for example, and this shield electrode protects the chip-type passive component 14 and the chip-type active component 15 in the stack module 10 from external electromagnetic field force. And then.
  • the chip-type passive component 14 and the Z-type active component 15 can be mounted on the lower surface of the first wiring substrate 11 as long as they do not interfere with the surface-mounted component of the second wiring substrate 12. The same can be said for the second wiring board 12.
  • the chip-type passive component 14 and the Z-type active component 15 can be mounted on the upper surface and the Z or the lower surface of the first and second wiring boards 11 and 12 as necessary. it can.
  • the first, second, and third wiring boards 11, 12, and 13 are electrically connected to each other through the bump electrodes 11C and 13C, respectively, so that the wiring patterns 11B, 12B, and 13B are electrically connected to each other.
  • the die-type passive component 14 and the chip-type active component 15 exhibit functions according to a predetermined purpose.
  • Each of the substrate bodies 11A, 12A, and 13A is formed by laminating a plurality of (two layers in this embodiment) ceramic layers.
  • the substrate bodies 11A, 12A, 13A of the first, second, and third wiring boards 11, 12, 13 are each formed of a ceramic material.
  • a ceramic material for example, a low temperature co-fired ceramic (LTCC) material can be used.
  • the low-temperature sintered ceramic material is a ceramic material that can be sintered at a temperature of 1050 ° C. or less and can be co-fired with silver, copper, or the like having a small specific resistance.
  • low-temperature sintered ceramics are glass composite LTCC materials made by mixing borosilicate glass with ceramic powder such as alumina forsterite, ZnO-MgO-AlO SiO-based crystals.
  • Non-glass-based L using powder Al O -CaO-SiO -MgO-B O-based ceramic powder, etc.
  • Examples include TCC materials.
  • the wiring patterns 11B, 12B, 13B, the bump electrodes 11C, 13C, and the external terminal electrode 12C can each be formed of a conductive metal.
  • a conductive metal a metal containing at least one of Ag, Ag—Pt alloy, Cu, Ni, Pt, Pd, W, Mo, and Au as a main component can be used.
  • Ag, Ag—Pt alloy, Ag—Pd alloy and Cu can be preferably used because of their low specific resistance.
  • a metal having a low melting point of 1050 ° C or less such as Ag or Cu can be used.
  • 11A, 12A, 13A, wiring patterns 11B, 12B, 13B, bump electrodes 11C, 13C, and external terminal electrode 12C can be simultaneously fired at a low temperature of 1050 ° C. or lower.
  • the first wiring board 11 having the wiring pattern 11B provided on the surface and Z or inside, and the bump electrode 11C integrally formed by simultaneous sintering of the wiring pattern 11B and extending in the vertical direction is provided.
  • the manufacturing process and the first wiring board 11 are stacked with the second wiring board 12 having the wiring pattern 12B provided on the surface and Z or inside, and connected to the second wiring board 12 via the bump electrode 11C. And a step of performing.
  • a wiring board with bump electrodes is manufactured using a non-shrinkage method.
  • the non-shrink method is a method in which the dimension in the plane direction of the ceramic substrate does not substantially change before and after firing the ceramic substrate.
  • a ceramic green sheet for shrinkage suppression described later is used.
  • a low-temperature sintered ceramic powder for example, an alumina powder and a mixed powder having borosilicate glass power are prepared.
  • This mixed powder is dispersed in an organic vehicle to prepare a slurry, and this is formed into a sheet by a casting method, whereby a ceramic green sheet 111A for a substrate shown in FIG. Make a certain number of sheets by thickness.
  • via holes are formed in a predetermined pattern in the ceramic green sheet for substrate 111A using a laser beam or a mold, and then the via holes are filled with a conductive paste to form an unfired via conductor 111E.
  • the conductive paste for example, a paste containing Ag as a main component is used.
  • the same conductive base is printed in a predetermined pattern on the ceramic green sheet 111A for substrate by, for example, a screen printing method to form an unfired in-plane conductor 111D.
  • the green via conductor 111′E and the green surface electrode 111′F are formed on the other ceramic green sheet 111′A for the substrate.
  • a capacitor, a coil, a shield ground electrode, etc. are formed on one or both of the ceramic green sheets 111A, 111, A for the substrate, and the ceramic green sheet for both substrates is formed with the capacitor, coil, shield ground electrode, etc. It can be installed between the seats 111A and 111'A.
  • the ceramic green sheet for shrinkage restraint is mainly made of hardly sinterable ceramic that does not sinter at the firing temperature of low-temperature sintered ceramic. Contains as an ingredient.
  • alumina powder is prepared as the hardly sinterable ceramic powder, and the alumina powder is dispersed in an organic vehicle to prepare a slurry, which is formed into a sheet by a casting method. Accordingly, a predetermined number of shrinkage-suppressing ceramic green sheets 100 shown in FIG.
  • the sintering temperature of the ceramic green sheet 100 for shrinkage suppression is 1500-1600 ° C, and the sintering temperature is much higher than the sintering temperature of the ceramic green sheet 111A (1050 ° C or less) for low-temperature sintering ceramic power. Therefore, the ceramic green sheet for substrate 111 A is not substantially sintered at the firing temperature.
  • a via hole for a bump electrode is formed in a predetermined pattern on the ceramic green sheet for shrinkage suppression 100 using a laser beam or a mold, and then an unfired via conductor 111C is formed in the via hole.
  • Three shrinkage-suppressing ceramic green sheets 100 are produced, for example, as shown in FIG.
  • three ceramic green sheets 100A for suppressing shrinkage that do not include the unfired via conductor 111C are produced, for example, as shown in FIG.
  • the hardly sinterable ceramic powder for example, ceramic powder such as zirconium or magnesia can be used in addition to alumina.
  • the shrinkage-suppressing ceramic liner sheet 100 preferably contains the same ceramic component as that contained in the substrate ceramic green sheet 111A. If there is no need for electrical continuity, fill the via hole in that part with ceramic paste (mainly low-temperature sintered ceramic) and use it as a bump for connecting spacers. Can do.
  • A is laminated with the unsintered surface electrode 111F facing downward, and further a ceramic green sheet 111A for substrate having the unsintered in-plane conductor 111D is laminated thereon with the unsintered in-plane conductor 111D facing downward.
  • three ceramic green sheets for shrinkage suppression 100 having unfired via conductors 111C are laminated on them, and then each layer is pressed and pressure-bonded at a pressure of 200 to 1500 kgZcm 2 from the lamination direction (vertical direction).
  • a laminated body 111 shown in FIG. 2B in which these layers are integrated is obtained.
  • the ceramic green sheets 100 and 100A for suppressing shrinkage are not substantially sintered and are not substantially shrunk in the plane direction.
  • the ceramic green sheets 100 and 100A for suppressing shrinkage work in the height direction without substantially shrinking in the plane direction. Only the first wiring board 11 shown in FIG. 2 (c) having a highly accurate wiring pattern 11B and bump electrode 11C can be produced.
  • the first wiring board 11 contracts substantially only in the height direction, it can contribute to a reduction in the height of the stack module 10.
  • the shrinkage-suppressing ceramic green sheets 100 and 100A are burned down by the organic vehicle and become an aggregate of alumina powder.
  • the aggregate of alumina powder can be easily removed by blasting or the like, and the first wiring board 11 can be easily obtained by removing the alumina powder.
  • the ceramic green sheet 111A for a substrate of 20 m has a thickness of 40 ⁇ m in two layers, but by firing, the substrate body 11A having a thickness of 20 ⁇ m can be obtained by contracting in the height direction.
  • the bump electrode 11C and the surface electrode 11F are subjected to a plating process such as gold plating, for example, to improve the wettability with a bonding member such as solder.
  • the bump electrode 11C When mounting the chip-type passive component 14 on the first wiring board 11, as shown in FIG. 2 (d), the bump electrode 11C is directed downward, the surface electrode 11F is directed upward, and the bump electrode 11C is formed.
  • Mount chip-type passive component 14 on the other side second main surface.
  • a solder paste is applied to a predetermined surface electrode 11F, and then the chip-type passive component 14 is mounted and arranged using a mounter. Subsequently, by performing a heat treatment such as a reflow process, the solder is melted and the chip-type passive component 14 is mounted on the upper surface of the first wiring board 1 as shown in FIG.
  • a metal mask is used during mounting in this way, the bump electrode 11C is formed on the mounting surface because the metal mask needs to be in close contact with the mounting surface.
  • the first wiring board 11 on which the surface mounting components are mounted can be obtained by a series of operations 1) to 6).
  • the second wiring board 12 is produced by the same procedure as that for producing the first wiring board 11. No. 2 Since the wiring board 12 does not have bump electrodes, as shown in FIG. 3A, when the second wiring board 12 is manufactured, it has no unfired via conductor! /
  • the second wiring board 12 can be manufactured in the same manner as the first wiring board 11 except that the ceramic green sheet 100 for suppressing shrinkage is used. That is, the ceramic green sheet 112A for the substrate having the unfired in-plane conductor 112D, the unfired external terminal electrode 112G, and the unfired via conductor 112E is manufactured, and the substrate for the substrate having the unfired external terminal electrode 112G and the unfired via conductor 112E. Ceramic ceramic sheets 112 and A are produced.
  • a predetermined number of shrinkage-suppressing ceramic green sheets 100 (three in Fig. 3 (a) and (b)) were laminated, and this was laminated thereon.
  • the ceramic green sheets 112'A and 112A for substrate are aligned and stacked in this order, three ceramic green sheets 100 for shrinkage suppression are stacked on top of each other and pressed with a predetermined pressure.
  • a laminate 112 shown in (b) of FIG. the laminated body 112 is fired at a predetermined temperature, whereby the second wiring substrate 12 shown in FIG.
  • the third wiring board 13 is also produced by the above procedure.
  • the wiring boards 11, 12, and 13 are stacked while being aligned with each other in a predetermined order.
  • the via conductor or surface electrode (not shown) is connected to the bump electrode 11C of the first wiring board 11, and the via conductor 11E or the surface electrode 11F of the first wiring board 11 is connected to the bump electrode 13C of the third wiring board 13.
  • the connection between the bump electrode 11C of the first wiring board 11 and the second wiring board 12, and the connection method between the bump electrode 13C of the third wiring board 13 and the first wiring board 11, for example, A method of applying a brazing material to the bump electrodes 11C and 13C can be used.
  • a brazing material a solder paste, a conductive grease, or the like that is good if it is liquid or semi-liquid is preferably used.
  • the method of applying the brazing material is as follows. That is, for example, as shown in FIG. 4 (a), the bump electrode 13C of the first and third wiring boards 13 is brought into contact with the liquid brazing material B in the container A, and the brazing material is placed on the tip surface of the bump electrode 13C.
  • the brazing material is similarly transferred to the bump electrodes 11C of the first wiring board 11.
  • the first, second and third wiring boards 11, 1 2 and 13 are stacked and these three are connected as the stack module 10. There is.
  • the via conductor 11E of the first wiring board 11 and the bump electrode 13C of the third wiring board 13 are connected.
  • a method of connecting by aligning In the case of the former method shown in Fig. 4, the metal mask required by the latter method is no longer necessary, and there is an advantage that a variety of products with different shapes can be manufactured in the same process. In the case of semiconductor manufacturing equipment that performs this, it is possible to achieve significant reductions in manufacturing costs by unifying the processes. In the case where electrical connection is not required, an insulating adhesive can be used.
  • the alignment method between the wiring boards is not particularly limited, but in general, an alignment method using an image recognition device or the like is preferably used.
  • the first, second, and third wiring boards 11, 12, and 13 are manufactured by a non-shrinkage method, so that the first, second, and third wiring boards 11, 12, and 13 are distorted. Since it is manufactured with high accuracy, it can be aligned with a jig.
  • the wiring pattern 11B provided on the surface and / or Z of the substrate body 11A and the wiring pattern 11B are integrally formed by the simultaneous firing and extend in the vertical direction.
  • the process of connecting to the second wiring board 12 via 11C and the third wiring board 13 manufactured in the same manner as the first wiring board 11 are stacked on the first wiring board 11 and via the bump electrode 13C.
  • the bump electrode 11C of the first wiring board 11 and the via conductor or surface electrode of the second wiring board 12, and the via conductor or surface electrode of the third wiring board 13 and the first wiring board 11 are provided.
  • the first, second, and third wiring boards 11, 12, and 13 can be connected in the order described above by simply aligning them.
  • the process of arranging the solder balls can be omitted, and the manufacturing cost of the stack module 10 can be significantly reduced.
  • the bump electrodes 11C and 13C of the first and third wiring boards 11 and 13 are formed by sintering together with the wiring patterns 11B and 13B at the same time.
  • the electrodes 11C and 13C can be formed with high accuracy without causing problems such as variations, misalignment, and solder oxidation, and as a result, the wiring boards can be connected with high accuracy and accuracy.
  • Stack module 10 can be obtained.
  • the upper and lower sides of the ceramic green sheets 111A and 112A for the substrates that are stacked together are stacked.
  • the laminate 110 in which the shrinkage-suppressing green sheets 100 and 100A are arranged on both sides is baked at a temperature without sintering the alumina powder, which is the main component of the shrinkage-preventing green sheets 100 and 100A.
  • the second and third wiring boards 11, 12, and 13 do not substantially contract in the plane direction, but contract only in the height direction without causing distortion in the plane direction of each wiring board 11, 12, and 13.
  • Wiring patterns 11B, 12B, and 13B and bump electrodes 11C and 13C can be formed with high precision, and at the same time, the reduction in height can be promoted, and the first and second wiring boards 11 and 12 can be formed.
  • each surface mount component can be mounted with high accuracy.
  • the unfired via conductor 111C for the bump electrode is formed on the shrinkage-suppressing green sheet 100, the positional accuracy of the bump electrode can be improved and the pitch of the bump electrode can be reduced. In other words, the stack module 10 can be reduced in size.
  • the stack module 10 of the present embodiment includes a first wiring board 11, a second wiring board 12 connected to the lower side of the first wiring board 11, and a first wiring board 11.
  • the substrate configuration is the same as that of the embodiment. Accordingly, the first, second, and third wiring boards 11, 12, and 13 are fabricated in substantially the same manner as in the above embodiment.
  • the chip-type passive component 14 mounted on the first wiring board in the above embodiment is formed on the lower surface of the third wiring board 13.
  • the first wiring board 11 is mounted and no surface mount component is mounted. Accordingly, a wiring pattern 11B for forming a ground electrode is formed on the first wiring board 11, and a wiring pattern 13B for mounting the chip-type passive component 14 is formed on the third wiring board 13.
  • bump electrodes 11C and 11G are provided on both upper and lower surfaces of the first wiring board 11, and the bump electrodes 11C and 11G are provided on the second and third wiring boards 12 and 13, respectively. Is not provided.
  • the substrate ceramic green sheet 111A on which the unsintered in-plane conductor 111B is formed and The green ceramic substrate sheets 111 and A on which the green via conductors 111 and E are formed are laminated so as to sandwich the non-fired in-plane conductor 111B, and the ceramic green sheets 111A and 111 Three sheets of shrinkage-suppressing ceramic green sheets 100 with green via conductors 111C and 111G formed on each side are positioned and arranged, and after laminating them, these layers are pressed under a predetermined pressure.
  • the laminated body 111 is produced by pressure bonding.
  • the multilayer body 111 is fired in the same manner as in the above embodiment, and the wiring pattern 111B and the via conductors 111C and 111G are sintered and integrated together.
  • the first wiring substrate 11 can be produced by removing the unsintered alumina powder left after the ceramic grain sheet 100 for suppressing shrinkage is fired.
  • the stack module 10 of this embodiment can be obtained. .
  • the third and second wiring boards 13 and 12 on which the chip-type passive component 14 and the chip-type active component 15 are mounted have no bump electrodes.
  • Surface-mounted components such as chip-type passive components 14 and chip-type active components 15 that are free of obstacles can be arranged and mounted in various forms, and the degree of freedom in designing the stack module 10 can be improved.
  • ceramic green sheets for the required number of first wiring boards 11 are manufactured in the same manner as in the first embodiment.
  • the green sheet for substrates is provided with an unfired wiring pattern independently for each first wiring substrate.
  • a shrinkage-suppressing ceramic green sheet (not shown) is also produced with approximately the same area as the substrate ceramic green sheet.
  • An unfired wiring pattern is formed on the ceramic green sheet for the substrate, and an unfired via conductor for the bump electrode is formed on the ceramic green sheet for suppressing shrinkage.
  • the required number of shrinkage-preventing ceramic liner sheets that do not include unfired via conductors are arranged below the ceramic green sheet for substrates, and unfired on the upper side of the ceramic green sheets for substrates.
  • a plurality of bump electrodes 11C corresponding to the individual first wiring boards 11 are arranged along the outer periphery of the first wiring board 11, and the adjacent first electrodes A predetermined gap ⁇ is formed between the wiring boards 11 and 11.
  • the first collective substrate 51 is cut according to the gap ⁇ between the adjacent first wiring substrates 11 and 11.
  • the chip-type passive component 14 is mounted as shown in FIG. 7 in each of the plurality of first wiring boards 11 in the first collective board 51 in each region 51.
  • L indicated along the gap ⁇ is a virtual dividing line for dividing the first collective substrate 51 into the individual first wiring boards 11.
  • second and third collective boards 52 and 53 each including a plurality of second and third wiring boards 12 and 13 are produced in the same manner as the first wiring board 11.
  • the second collective board 5 For example, a chip-type active component 15 is mounted on each of the plurality of second wiring boards 12 in 2 as shown in FIG.
  • the third collective substrate 53 is formed with a plurality of bump electrodes 13C corresponding to the third wiring substrate 13, as shown in FIG.
  • the first, second, and third collective substrates 51, 52, and 53 are aligned, stacked in the same order as in the first embodiment, and the collective substrates are joined to each other via a brazing material.
  • the aggregate substrate 50 shown in FIG. 7 can be obtained.
  • the collective substrate 50 includes a plurality of stack modules 10.
  • a gap ⁇ is formed between the adjacent stack modules 10 and 10, and the virtual dividing line L is located in the gap ⁇ .
  • the individual stack modules 10 can be obtained by dicing the collective substrate 50 along the virtual dividing line L.
  • the stack module 10 has substantially the same configuration as that of the first embodiment. Therefore, according to the present embodiment, a plurality of stack modules 10 can be manufactured simultaneously by one firing.
  • the first, second, and third aggregate substrates 51, 52, and 53 are manufactured using the ceramic green sheets 100 and 100A for suppressing shrinkage, the wiring patterns and the bump electrodes are highly accurate. Is formed. Therefore, the first, second, and third aggregate substrates 51, 52, and 53 can be aligned using a rack-shaped jig. That is, using a rack-shaped jig that can accommodate the first, second, and third collective substrates 51, 52, and 53 while aligning them at the respective end faces, the bump electrodes of the first and third collective substrates 51 and 53, respectively. After the brazing material is applied to 11C and 13C (see Fig.
  • the first, second, and third aggregate substrates 51, 52, and 53 are stored in a rack-like jig in the prescribed order, and heat treatment is performed in this state.
  • the first, second, and third aggregate substrates 51, 52, and 53 can be stacked and connected.
  • the collective substrate 50 including the plurality of stack modules 10 can be manufactured without using an image recognition device.
  • the collective substrate is manufactured in the same manner as in the third embodiment.
  • the collective substrate 50A in this embodiment shares the bump electrodes 11C and 13C between the adjacent stack modules 10, and is divided into individual stack modules 10 along the bump electrodes 11C and 13C.
  • the adjacent wiring patterns 11B, 12B, and 13B of the first, second, and third wiring boards 11, 12, and 13 are integrated with each other over the entire surfaces of the collective boards 51, 52, and 53, as shown in FIG. It is formed in a fleeting manner.
  • FIG. 9 is a perspective view showing the bump electrode 11C of the first aggregate substrate 51 constituting the aggregate substrate 50A shown in FIG. 8 facing upward.
  • the stack module 10A of the present embodiment is mounted in the mother mode M, the stack module 10A is aligned with a predetermined surface electrode P of the mother board M as shown in FIG. After mounting module 10A, solder is supplied to the side electrodes and heat-treated to form solder fillet F as shown in the figure, and stack module 10A is electrically connected to mother board M. Can do.
  • the stack module 10A has side electrodes that are on the same plane as the side surface of the wiring board, and the solder fillet F is formed when the stack module 10A is mounted on the mother board M. Visual inspection of the connected state can be easily performed via the solder fillet F.
  • the chip-type passive component 14 and the chip-type active component 15 generate heat generated by the ceramic first as shown by arrows in FIG. 2) Not only the wiring board but also the wiring patterns 11B, 12B, 13B and the solder fillet F can be efficiently radiated as heat transfer paths.
  • grease is injected into the gaps in the collective substrates 50 and 50A of the third and fourth embodiments, and the chip-type passive component 14 and the chip-type active component 15 are sealed with the grease.
  • the collective substrate is manufactured in the same manner as the collective substrates 50 and 50A of the third and fourth embodiments. By dividing these collective substrates, the stack module 10B and IOC shown in FIGS. 11A and 11B can be obtained.
  • Stack module 10B, IOC shown in each figure is the first wiring Both the gap between the substrate 11 and the second wiring board 12 and the gap between the first wiring board 11 and the third wiring board 13 are completely filled with a resin 16 such as a thermosetting resin.
  • each stack module 10B and IOC By injecting the resin 16 into each stack module 10B and IOC in this way, the mechanical strength of each stack module 10B and IOC can be improved. As a result, the chip-type receiving component 14 and the chip-type The active component 15 can be securely fixed on the respective wiring boards 11 and 12, and damage force due to external force such as impact can be prevented. Note that in FIGS. 11 (a) and 11 (b), the mechanical strength of the stack modules obtained by dividing the collective substrate is increased by filling the resin even when producing the force stack modules shown one by one. Can be improved.
  • stack module of the present invention for example, as shown in FIG. 12 to FIG.
  • These stack modules are configured according to the above embodiments except for the portions shown in FIGS. Accordingly, only the above-described embodiments and characteristic parts will be described below based on FIGS. 12 to 17, the relationship between the first wiring board 11 and the second wiring board 12 is described as an example.
  • the force for explaining that the bump electrode 11C of the first wiring board 11 has a straight body shape is used.
  • It can also be formed as a bump electrode 11C ′ having a shape of a pad, that is, an inverted truncated cone shape or an inverted quadrangular pyramid shape.
  • the force to form a straight body via conductor 11C as shown in (a) of the figure In processing with laser light, as shown in bump electrode 11C 'shown in (b) of the figure A taper can be formed in the cross section.
  • connection area of the via conductor 11C including the solder fillet F shown in (b) of the figure with the second wiring board 12, that is, the diameter d ' is the same as that in the case of the straight body shown in (a) of the figure. Smaller than diameter d.
  • Mouth Bump electrode with heat radiation fin
  • the bump electrode 11C has a plurality of electrodes each having a trapezoidal cross section. It can also be formed in a form having a fin 11H for heat dissipation.
  • the bump electrode 11C ′′ of the first wiring board 11 has a large surface area and can improve heat dissipation as compared with a straight body.
  • Such a bump electrode 11C ′′ is manufactured as follows. That is, when the first and third wiring boards 11 and 13 are manufactured, as shown in FIG.
  • these shrinkage-suppressing ceramic green sheets 100 include unfired via conductors in the same manner as in the first embodiment, depending on the number of fins.
  • the ceramic body sheet 111A having a non-fired wiring pattern 111B laminated on the ceramic liner sheet 100A for suppressing shrinkage is laminated and pressure-bonded on the ceramic green sheet 111A and then fired.
  • the first wiring board 11 having the bump electrode 11C ′′ with the radiation fin is obtained.
  • the bumps for connection are bumps for structurally connecting the upper and lower wiring boards, unlike the bump electrodes for the purpose of conduction.
  • a protective substrate that covers the wiring substrate and protects the inside, it is not necessary to form a wiring pattern that is electrically connected to the connection bumps on the protective substrate.
  • Such a protective substrate can be manufactured, for example, as shown in FIG. That is, as shown in the figure, as a ceramic green sheet 114A for substrates, for example, two ceramic green sheets with a thickness of 20 m are stacked, and for example, for suppressing shrinkage that does not have an unfired via conductor with a thickness of 250 m on the lower surface.
  • the ceramic green sheet 100A is disposed, and the ceramic green sheet 100 for suppressing shrinkage having an unfired connection bump having a thickness of, for example, 250 ⁇ m is disposed on the upper surface thereof, and these are laminated and pressed to produce a laminate.
  • the protective substrate 14 is formed to a thickness of 20 / zm.
  • a ceramic paste mainly composed of a low-temperature sintered ceramic can be used as the unfired connection bump.
  • the bumps for connection can be provided on the wiring board together with the bump electrodes.
  • bump electrodes can be provided on the opposing surfaces of both the first and second wiring boards 11 and 12.
  • the bump electrodes 11C and 12C can be set to a height of 1Z2, for example, during transportation. It is possible to suppress and prevent damage such as defects of the bump electrodes 11C and 12C. This is also true for connection bumps not intended for conduction.
  • 15A shows the first and second wiring boards 11 and 12 before lamination
  • FIG. 15B shows the first and second wiring boards 11 and 12 after lamination.
  • the chip-type active component 15 is sealed with 16 g of resin.
  • the chip-type active component 15 may be connected to the surface electrode 12F of the wiring board 12 through the wire 15A by wire bonding as shown in FIGS. 15 and 16, as necessary.
  • a bump electrode 12C is preferably formed on the mounting surface of the second wiring board 12.
  • the wire 15A of the chip-type active component 15 may be deformed and broken by an external force during the process of transporting the wiring board 11. Therefore, if the bump electrode 12C is formed on the mounting surface of the chip-type active component 15 as shown in FIG. 16, the wire 15A can be protected by external force by the bump electrode 12C. Even if these bump electrodes 12C are formed on the mounting surface of the chip-type active component 15, the chip-type active component 15 can be reliably mounted by wire bonding without any obstruction.
  • wire-one bonding is a process of applying an adhesive to the surface electrode 12F
  • the chip-type active component 15 is mounted on the second wiring board 12, and the chip-type active component 15 is fixed to the surface electrode 12F via the adhesive. Even if the process includes the process of performing the wire bonding and the process of performing the wire bonding, the series of operations is a force for performing the upward force on the mounting surface of the second wiring board 12 as well.
  • the surface-mounted components can be provided on the upper surface and the Z or lower surface of the first and second wiring boards 11 and 12. Furthermore, chip-type passive components 14 and Z or chip-type active components 15 are provided on the top and Z or bottom surfaces of the first and second wiring boards 11 and 12 as surface mount components. Tochidaru.
  • the chip-type passive component 14 is provided on the lower surface of the first wiring substrate 11 and the chip-type active component 15 is provided on the upper surface of the second wiring substrate 12.
  • the chip-type passive component 14 and the chip-type active component 15 can be mixed in the space between the first wiring board 11 and the second wiring board.
  • the bump electrode 12C is formed on the upper surface, and the chip-type active component 15 is mounted on the inner side by wire bonding. It is generally difficult to mount the chip-type passive component 14 using solder and the chip-type active component 15 using wire bonding on the same mounting surface.
  • the mounting of the chip-type passive component 14 with solder requires the metal mask to be closely attached to the mounting surface. Therefore, when mounting on the same mounting surface as the chip-type active component 15, first the chip-type passive component 14 is mounted. Passive component 14 must be mounted. However, reflow processing is performed for solder mounting, but the surface electrode on the mounting surface where wire bonding is to be performed is oxidized by heat at this time, and subsequent wire bonding cannot be performed normally. is there. On the other hand, in the methods shown in Fig. 17 (a) and (b), mounting by solder and mounting by wire bonding are performed on different mounting surfaces, so that the above-described adverse effects are surely eliminated. Both implementations can be implemented, and quality can be improved and reliability can be improved. 17A shows the first and second wiring boards 11 and 12 before lamination, and FIG. 17B shows the first and second wiring boards 11 and 12 after lamination. .
  • Fig. 18 shows an example of a stack module 10D using five wiring boards.
  • the dimensions of the stack module 10D are, for example, 10 mm long x 10 mm wide x 1 mm thick, and the thickness force of each self-wired substrate 11, 12, 13, 17, 18 is ⁇ 20 m, The height of non-electrodes 61C to 65D is formed to 200 ⁇ m!
  • the present invention is not limited to the above-described embodiments, and there are a plurality of chip-type passive components and chip-type active components on both the upper and lower surfaces of a single wiring board as necessary.
  • the chip-type passive component and chip-type active component mounted on both wiring boards may be mixed in the space formed between the upper and lower wiring boards. In short, it is included in the present invention unless it is contrary to the gist of the present invention.
  • the present invention can be suitably used for stack modules used in various electronic devices and the like.

Abstract

 従来のスタックモジュールを製造する方法では、基板同士の接続バンプとしてCuコアの半田ボール若しくは球状金属を使用しているため、これらの球状の接合部材はペーストの印刷のように一括して処理することができず、一つずつ配置をするか、専用のコレットを用いて配置しなければならないため、多大な手間と時間を要するため、製品のコストアップや不良品率の増大を招く。  本発明のスタックモジュールの製造方法は、表面及び/または内部に設けられた配線パターン11Bと、配線パターン11Bとの同時焼結により一体化され且つ垂直方向に延びるバンプ電極11Cと、を有する第1配線基板11を作製する工程と、第1配線基板11を、表面及び/または内部に設けられた配線パターン12Bを有する第2配線基板12と積み重ねてバンプ電極11Cを介して第2配線基板12に接続する工程と、を有することを特徴とする。

Description

明 細 書
スタックモジュール及びその製造方法
技術分野
[0001] 本発明は、配線基板を縦方向に複数段重ね合わせて構成されるスタックモジユー ルに関し、更に詳しくは、各段の配線基板を精度良く接続することができるスタックモ ジュール及びその製造方法に関する。
背景技術
[0002] 従来のこの種の技術としては特許文献 1〜特許文献 4にお 、て提案された技術が ある。
[0003] 特許文献 1には誘電体テープカゝら形成されたディスクリートなチップキャリアを有す る垂直な ICチップ積層体が提案されている。この ICチップ積層体は、複数の接合さ れた誘電体テープ層カゝら構成されるキャリアのためのフロアと、上部テ、プ層の開口 によって形成された空洞とを備え、この空洞中に ICチップが配置され、一つ以上のテ ープ層に沿ってフロアに設けられた水平配線路と、フロアの最上部テープ層を通つ てこの水平配線路へ延在する垂直配線路と、 ICチップを垂直配線路へ接続する電 気接続体と、隣接するキャリアのための垂直配線路間を接続するキャリア間相互接続 部と、積層体に対する外部接続を行うために各キャリア間相互接続部へ接続された 積層体接続部とを備えている。これによつて、使用面積を節約することができ、 LTC C構造の利点を保持し、標準の ICチップが使用でき、積層体の他のチップを廃棄せ ずに不良チップだけを交換できる 3次元の ICチップ積層体を得ることができる。
[0004] 特許文献 2には半導体パッケージとその製造方法が提案されている。この半導体パ ッケージは、キャリアが複数積層された構造よりなり、前記キャリアは、内部もしくは端 面のスルーホールと、少なくともキャリアの表面に形成された導体パターンと、キャリア の裏面に形成された該スルーホールと電気的に接続されたインナーボンディング用 のパッドと、該インナ一ボンディング用のパッドによって接続固定された LSIチップと を有し、かつ前記スルーホール部により三次元的に接続されているものである。これ により、ワイヤボンディング方式、 TAB方式を採用しないで、配線長の極めて短い電 気特性の良好な小型、薄型で高密度で、しかも低コスト、高信頼性のスタックモジュ ール半導体パッケージが得られる。
[0005] 特許文献 3には多層基板の製造方法が提案されている。この製造方法は、半導体 チップを実装し表面及び裏面にそれぞれ電極パッドを有する基板を複数個備えるェ 程と、各基板の電極パッド間に接続用半田部材を挟むことにより、複数の基板を積層 する工程と、積層した基板を加熱して接続用半田部材を溶融し、各基板間を接続す る工程と、を有している。これにより、加熱処理工程を 1回にすることにより、半導体チ ップと基板との接続信頼性を向上させるとともに、製造時間を短縮し、生産性を向上 させることがでさる。
[0006] 特許文献 4には熱応力を緩和した積層半導体装置モジュールが提案されて ヽる。
この積層半導体装置モジュールでは、材質の異なる回路基板間の空間に榭脂を充 填し、最下段のセラミックス基板と実装用のプリント基板との間には、プリント基板をダ ミー基板としてモジュールの下に積層し、このダミー基板と最下段のセラミックス基板 との間にも榭脂を充填する。これにより、 BGAタイプの積層半導体装置モジュールに おいて隣接するセラミックス基板とプリント基板の間の接続部は、最下段のセラミック ス基板とモジュールを実装するプリント配線板との間の接続部の熱応力を緩和し、多 様な回路基板の組み合わせと基板の大型化を可能にする。
[0007] 特許文献 1 :特開平 7— 263625号公報
特許文献 2:特開平 8 - 236694号公報
特許文献 3:特開平 11 8474号公報
特許文献 4:特開平 11 _ 251515号公報
発明の開示
発明が解決しょうとする課題
[0008] し力しながら、従来のスタックモジュールを製造する方法では、基板同士の接続バ ンプとして Cuコアの半田ボール若しくは球状金属を使用して 、るため、これらの球状 の接合部材はペーストの印刷のように一括して処理することができず、一つずつ配置 をする力、専用のコレットを用いて配置しなければならない。更に、配置した半田ボー ルが位置ずれを起こさないためにも、事前に球状の接合部材を固定するための半田 ペーストやフラックスを供給しておく必要がある。そのため、基板同士を接続する際に 上述のように接続バンプを形成するための製造工程が増大し、多大な手間と時間を 要するため、製品のコストアップや不良品率の増大を招く原因となっている。特許文 献 3では、熱処理工程を 2度から一度に減らして工程を簡素化している力 表面電極 へのフラックス塗布、半田ボールの配置等の工程は必要であり、工程の煩雑さにお いては他の特許文献に記載の技術と変わらない。また、工程の煩雑さ故に、半田ボ ールを配置する近傍には一定の部品搭載の禁止領域を設ける必要があり、製品の 小型化を妨げる要因ともなつている。
[0009] 本発明は、上記課題を解決するためになされたもので、工程を簡素化して不良品 率を低減させて製造コストを格段に低減することができると共に製品品質を向上させ ることができ、し力も同時に複数のスタックモジュールを製造することができるスタック モジュール及びその製造方法を提供することを目的としている。
課題を解決するための手段
[0010] 本発明の請求項 1に記載のスタックモジュールの製造方法は、基板と一体化され且 つこの基板の表面に対して垂直方向に延びるバンプを有する第 1配線基板を作製す る工程と、上記第 1配線基板を、表面及び Zまたは内部に設けられた配線パターン を有する第 2配線基板と積み重ねて上記バンプを介して上記第 2配線基板に接続す る工程と、を有することを特徴とするものである。
[0011] また、本発明の請求項 2に記載のスタックモジュールの製造方法は、請求項 1に記 載の発明において、上記第 1配線基板は、その表面及び Zまたは内部に設けられた 配線パターンを有しており、上記バンプは、上記配線パターンとの同時焼結により一 体ィ匕されたバンプ電極であることを特徴とするものである。
[0012] また、本発明の請求項 3に記載のスタックモジュールの製造方法は、請求項 2に記 載の発明において、上記第 1配線基板を作製する工程は、低温焼結セラミックを主成 分とし且つ表面及び Zまたは内部に未焼成配線パターンを有する基板用セラミック 未焼成体を作製する工程と、上記低温焼結セラミックの焼成温度では実質的に焼結 しない難焼結セラミックを主成分とし且つ上記バンプ電極となる未焼成ビア導体を有 する収縮抑制用セラミック未焼成体を作製する工程と、上記基板用セラミック未焼成 体の少なくとも一方の主面に上記収縮抑制用セラミック未焼成体を重ね合わせるェ 程と、これら両セラミック未焼成体を上記低温焼結セラミックの焼成温度で焼成し、上 記基板用セラミック未焼成体を焼結させると共に上記未焼成配線パターンと上記未 焼成ビア導体とを同時焼結により一体化させる工程と、上記収縮抑制用セラミック未 焼成体を除去する工程とを、有することを特徴とするものである。
[0013] また、本発明の請求項 4に記載のスタックモジュールの製造方法は、請求項 2また は請求項 3に記載の発明において、上記第 1配線基板は、その第 1主面に上記バン プ電極を有し、上記第 1主面及び Zまたは第 1主面に対向する第 2主面にチップ型 受動部品及び Zまたはチップ型能動部品を表面実装部品として備えることを特徴と するものである。
[0014] また、本発明の請求項 5に記載のスタックモジュールの製造方法は、請求項 4に記 載の発明において、上記第 1配線基板は、ボンディングワイヤーを介して上記第 1主 面に接続されたチップ型能動部品を有することを特徴とするものである。
[0015] また、本発明の請求項 6に記載のスタックモジュールの製造方法は、請求項 4に記 載の発明において、上記第 1配線基板は、半田バンプを介して上記第 2主面に接続 されたチップ型能動部品を有することを特徴とするものである。
[0016] また、本発明の請求項 7に記載のスタックモジュールの製造方法は、請求項 4〜請 求項 6のいずれか 1項に記載の発明において、上記第 1配線基板は、上記第 2主面 に、セラミック焼結体を素体とし且つ端子電極を有するチップ型受動部品を備えるこ とを特徴とするものである。
[0017] また、本発明の請求項 8に記載のスタックモジュールの製造方法は、請求項 2〜請 求項 7の 、ずれか 1項に記載の発明にお 、て、上記第 1配線基板のバンプ電極を、 断面テーパ状に形成することを特徴とするものである。
[0018] また、本発明の請求項 9に記載のスタックモジュールの製造方法は、請求項 2〜請 求項 8のいずれかに記載の発明において、上記第 1配線基板のバンプ電極を、ろう 材を介して上記第 2配線基板の表面に設けられた上記配線パターンに接続すること を特徴とするものである。
[0019] また、本発明の請求項 10に記載のスタックモジュールの製造方法は、請求項 4に 記載の発明において、上記第 1配線基板は、上記第 2主面にチップ型受動部品及び Zまたはチップ型能動部品を備え、上記第 2配線基板は、その第 1主面に外部接続 電極を有し且つこの第 1主面に対向する第 2主面に他のチップ型受動部品及び Zま たはチップ型能動部品を備えており、上記第 1配線基板の第 1主面と上記第 2配線 基板の第 2主面とが対向するように、上記第 1配線基板の上記配線パターンと上記第 2配線基板の上記配線パターンとを、上記第 1配線基板のバンプ電極を介して接続 することを特徴とするものである。
[0020] また、本発明の請求項 11に記載のスタックモジュールの製造方法は、請求項 2〜 請求項 10のいずれか 1項に記載の発明において、上記第 2配線基板にも、その配線 ノターンと同時焼結により一体化されたバンプ電極を形成し、上記第 1配線基板の バンプ電極と上記第 2配線基板のバンプ電極とを接続することによって、上記第 1配 線基板と上記第 2配線基板とを接続することを特徴とするものである。
[0021] また、本発明の請求項 12に記載のスタックモジュールの製造方法は、請求項 2〜 請求項 11の 、ずれか 1項に記載の発明にお 、て、上記第 1配線基板の両主面に上 記バンプ電極を形成することを特徴とするものである。
[0022] また、本発明の請求項 13に記載のスタックモジュールの製造方法は、請求項 2〜 請求項 12の 、ずれか 1項に記載の発明にお 、て、上記第 1配線基板と上記第 2配 線基板と^^合基板状態で接続し、これを個々のスタックモジュールに分割する工程 を有することを特徴とするものである。
[0023] また、本発明の請求項 14に記載のスタックモジュールの製造方法は、請求項 2〜 請求項 13の 、ずれか 1項に記載の発明にお 、て、上記集合基板状態のものを分割 するに際し、上記バンプ電極をも分割し、このバンプ電極の分割面を側面電極とする スタックモジュールを得ることを特徴とするものである。
[0024] また、本発明の請求項 15に記載のスタックモジュールの製造方法は、請求項 2〜 請求項 14のいずれか 1項に記載の発明において、上記第 1配線基板と上記第 2配 線基板との間を榭脂で封止することを特徴とするものである。
[0025] また、本発明の請求項 16に記載のスタックモジュールは、基板と一体化されて上記 基板の表面に対して垂直に延びるバンプを有する第 1配線基板と、この第 1配線基 板に積み重ねられ且つ上記第 1配線基板の上記バンプを介して上記第 1配線基板と 接続された、表面及び Zまたは内部に配線パターンを有する第 2配線基板と、を有 することを特徴とするものである。
[0026] また、本発明の請求項 17に記載のスタックモジュールは、請求項 16に記載の発明 において、上記第 1配線基板は、その表面及び/または内部に設けられた配線バタ ーンを有しており、上記バンプは、上記配線パターンとの同時焼結により一体化され バンプ電極であることを特徴とするものである。
[0027] また、本発明の請求項 18に記載のスタックモジュールは、請求項 17に記載の発明 において、上記第 1配線基板は、低温焼結セラミックを主成分とする配線基板である ことを特徴とするものである。
[0028] また、本発明の請求項 19に記載のスタックモジュールは、請求項 17または請求項 18に記載の発明において、上記第 1配線基板は、その第 1主面に上記バンプ電極を 有し、且つ、上記第 1主面及び Zまたは上記第 1主面に対向する第 2主面にチップ 型受動部品及び Zまたはチップ型能動部品を表面実装部品として備えることを特徴 とするちのである。
[0029] また、本発明の請求項 20に記載のスタックモジュールは、請求項 17〜請求項 19の いずれか 1項に記載の発明において、上記第 1配線基板の上記バンプ電極は、テー パ状の断面を呈することを特徴とするものである。
[0030] また、本発明の請求項 21に記載のスタックモジュールは、請求項 19に記載の発明 において、上記第 1配線基板は、上記第 2主面にチップ型受動部品及び Zまたはチ ップ型能動部品を備え、上記第 2配線基板は、その第 1主面に外部接続電極を有し 、且つ、上記第 1主面に対向する第 2主面に他のチップ型受動部品及び Zまたはチ ップ型能動部品を備え、上記第 1配線基板の第 1主面が上記第 2配線基板の第 2主 面と対向するように、上記第 1配線基板の上記配線パターンと上記第 2配線基板の 上記配線パターンとが、上記第 1配線基板のバンプ電極を介して接続されて ヽること を特徴とするものである。
[0031] また、本発明の請求項 22に記載のスタックモジュールは、請求項 17〜請求項 21の いずれか 1項に記載の発明において、上記バンプ電極は、その側面が上記第 1配線 基板の側面と同一平面上にある側面電極を形成していることを特徴とするものである
[0032] また、本発明の請求項 23に記載のスタックモジュールは、請求項 17〜請求項 22の いずれか 1項に記載の発明において、上記第 1配線基板と上記第 2配線基板との間 が榭脂で封止されて 、ることを特徴とするものである。
発明の効果
[0033] 本発明の請求項 1〜請求項 23に記載の発明によれば、工程の簡素化して不良品 率を低減させて製造コストを格段に低減することができると共に製品品質を向上させ ることができ、し力も同時に複数のスタックモジュールを製造することができるスタック モジュール及びその製造方法を提供することができる。
図面の簡単な説明
[0034] [図 1]本発明のスタックモジュールの一実施形態を示す断面図である。
[図 2] (a)〜(d)はそれぞれ図 1に示すスタックモジュールの製造工程の要部を示す 工程図である。
[図 3] (a)〜(d)はそれぞれ図 1に示すスタックモジュールの製造工程の要部を示す 工程図である。
[図 4] (a)、 (b)はそれぞれ図 1に示すスタックモジュールの製造工程の要部を示すェ 程図である。
[図 5]本発明のスタックモジュールの更に他の実施形態を示す工程図である。
[図 6]本発明のスタックモジュールを複数含む集合基板を構成する配線基板の一実 施形態を示す斜視図である。
[図 7]図 6に示す配線基板を含む集合基板の一部を示す断面図である。
[図 8] (a)、 (b)はそれぞれ本発明のスタックモジュールを複数含む集合基板の他の 実施形態を示す図で、(a)はその一部を示す断面図、(b)は集合基板カゝら分割した スタックモジュールを示す断面図、(c)は(b)に示すスタックモジュールのバンプ電極 部分を示す断面図である。
[図 9]図 8に示す集合基板を構成する配線基板を示す斜視図である。
[図 10] (a)、 (b)はそれぞれ図 8に示すスタックモジュールをマザ一ボードに実装した 状態を示す断面図である。
[図 11] (a)、 (b)はそれぞれ本発明のスタックモジュールの更に他の実施形態を示す 断面図である。
[図 12] (a)、 (b)はそれぞれ本発明のスタックモジュールを構成するバンプ電極を示 す断面図である。
[図 13] (a)〜(d)はそれぞれ本発明のスタックモジュールの更に他の実施形態の製 造工程を示す工程図である。
[図 14] (a)、 (b)はそれぞれ本発明のスタックモジュールの更に他の実施形態の製造 工程の要部を示す工程図である。
[図 15] (a)、 (b)はそれぞれ本発明のスタックモジュールの更に他の実施形態の製造 工程の要部を示す工程図である。
[図 16]本発明のスタックモジュールの更に他の実施形態の表面実装部品の実装形 態を示す断面図である。
[図 17]本発明のスタックモジュールの更に他の実施形態の表面実装部品の実装形 態を示す断面図である。
[図 18]本発明のスタックモジュールの更に他の実施形態を示す断面図である。 符号の説明
10、 10A、 109B、 10C、 10D スタックモジユーノレ
11 第 1配線基板
11B 配線パターン
11C、 11G バンプ電極
12 第 2配線基板
12B 配線パターン
12C バンプ電極
12G 外部端子電極 (外部接続電極)
14 チップ型受動部品 (表面実装部品)
15 チップ型能動部品 (表面実装部品)
15A ワイヤー(ボンディングワイヤー)
差替え用紙(規則 26> 16 榭脂
100、 100A 収縮抑制用セラミックグリーンシート (収縮抑制用セラミック未焼成体)
I I IA、 112A 基板用セラミックグリーンシート (基板用セラミック未焼成体)
I I IB、 112B 未焼成配線パターン
111C 未焼成ビア導体
B ろう材
発明を実施するための最良の形態
[0036] 以下、図 1〜図 18に示す各実施形態に基づいて本発明を説明する。
[0037] 第 1の実施形態
本実施形態のスタックモジュール 10は、例えば図 1に示すように、第 1配線基板 11 と、第 1配線基板 11の下側に配置された第 2配線基板 12と、第 1配線基板 11の上側 に配置された第 3配線基板 13と、を備え、第 1、第 2、第 3配線基板 11、 12、 13は、 第 1配線基板 11を上下方向の中心に積み重ねて構成され、例えばマザ一ボード(図 示せず)等の実装基板に実装するように構成されて 、る。
[0038] 第 1配線基板 11は、図 1に示すように、例えばセラミック材料によって形成された基 板本体 11 Aと、基板本体 11Aに所定のパターンで形成された配線パターン 11Bと、 配線パターン 11Bに接続され且つ基板本体 11Aの第 1主面(下面)から垂直下方に 延びる複数のバンプ電極 11Cと、を有し、複数のバンプ電極 11Cを介して第 2配線 基板 12に接続されている。配線パターン 11Bは、基板本体 11 A内に所定のパター ンで形成された面内導体 11Dと、面内導体 11D間を接続しあるいは面内導体 11D 力 基板本体 11Aの上面及び第 2主面(下面)に延びるビア導体 11Eによって形成 されている。
[0039] また、図 1に示すように、第 1配線基板 11の上面にバンプ電極 11Cの内方に位置し て表出する複数のビア導体 11Eには面内導体の一種である表面電極 11Fが形成さ れ、これらの表面電極 11Fに対して例えばセラミック焼結体を素体とするチップ型コ ンデンサゃチップ型インダクタ等のチップ型受動部品 14が端子電極を介して表面実 装部品として従来公知の半田を用いる方法等によって複数実装されている。また、バ ンプ電極 11Cの高さは、表面実装部品の高さによって適宜調整することができる。以 下のバンプ電極についても同様のことが云える。尚、柱状のバンプ電極の径は、その 強度を考慮すると、配線基板内のビア導体の径よりも大きいことが好ましい。
[0040] 第 2配線基板 12は、図 1に示すように、例えば基板本体 12A、配線パターン 12B及 び外部端子電極 12Gを有し、第 1配線基板 11に準じて構成されている。配線パター ン 12Bは、第 1配線基板 11と同様に、面内導体 12D及びビア導体 12Eから形成され 、図示してないが、ビア導体 12Eまたは表面電極 12Fが第 1配線基板 11のバンプ電 極 11Cと接続されている。外部端子電極 12Gは、マザ一ボード等の実装基板に実装 する際に使用される。
[0041] また、図 1に示すように、第 2配線基板 12の上面に第 1配線基板 11のバンプ電極 1 1Cの内方に位置して表出する複数のビア導体 12Eには面内導体の一種である表面 電極 12Fが形成され、これらの表面電極 12Fに対して例えば半導体装置等のチップ 型能動部品 15が表面実装部品として半田 15 Aを介して接続されて 、る。
[0042] 第 3配線基板 13は、図 1に示すように、例えば基板本体 13A、配線パターン 13B及 びバンプ電極 13Cを有し、バンプ電極 13Cを介して第 1配線基板 11の上面に表出し たビア導体 11Eまたは表面電極 11Fに接続されて内部を保護している。また、第 3配 線基板 13Bの面内導体 13Dは、例えばシールド電極として形成され、このシールド 電極によってスタックモジュール 10内のチップ型受動部品 14やチップ型能動部品 1 5を外部の電磁界力 保護して 、る。
[0043] 図 1では、第 1配線基板 11には上面にチップ型受動部品 14のみを実装した場合に ついて図示している力、必要に応じてチップ型受動部品 14の他にチップ型能動部品 15を実装しても良ぐまた、チップ型能動部品 15のみを実装しても良い。また、第 1 配線基板 11の下面にも、第 2配線基板 12の表面実装部品と干渉しない範囲でチッ プ型受動部品 14及び Zまたはチップ型能動部品 15を実装することもできる。第 2配 線基板 12についても同様のことが云える。即ち、第 1、第 2配線基板 11、 12には、必 要に応じて、それぞれの上面及び Zまたは下面に、チップ型受動部品 14及び Zま たはチップ型能動部品 15を実装することができる。
[0044] 従って、第 1、第 2、第 3配線基板 11、 12、 13は、それぞれの配線パターン 11B、 1 2B、 13Bがそれぞれバンプ電極 11C、 13Cを介して互いに電気的に接続され、チッ プ型受動部品 14及びチップ型能動部品 15が所定の目的に応じた機能を発現する。 尚、各基板本体 11A、 12A、 13Aはそれぞれ複数 (本実施形態では 2層)のセラミツ ク層を積層して形成されて 、る。
[0045] 而して、第 1、第 2、第 3配線基板 11、 12、 13の基板本体 11A、 12A、 13Aはそれ ぞれセラミック材料によって形成されている。セラミック材料としては、例えば低温焼 結セラミック(LTCC : Low Temperature Co-fired Ceramic)材料を使用することが できる。低温焼結セラミック材料とは、 1050°C以下の温度で焼結可能であって、比抵 抗の小さな銀や銅等と同時焼成が可能なセラミック材料である。低温焼結セラミックと しては、具体的には、アルミナゃフォルステライト等のセラミック粉末にホウ珪酸系ガラ スを混合してなるガラス複合系 LTCC材料、 ZnO— MgO— Al O SiO系の結晶
2 3 2 化ガラスを用いた結晶化ガラス系 LTCC材料、 BaO-Al O—SiO系セラミック粉
2 3 2
末や Al O -CaO-SiO -MgO-B O系セラミック粉末等を用いた非ガラス系 L
2 3 2 2 3
TCC材料等が挙げられる。
[0046] 配線パターン 11B、 12B、 13B、バンプ電極 11C、 13C及び外部端子電極 12Cは 、それぞれ導電性金属によって形成することができる。導電性金属としては、 Ag、 Ag —Pt合金、 Cu、 Ni、 Pt、 Pd、 W、 Mo及び Auの少なくとも一種を主成分とする金属 を用いることができる。これらの導電性金属のうち、 Ag、 Ag— Pt合金、 Ag— Pd合金 及び Cuは、比抵抗が小さいため、好ましく用いることができる。また、基板本体 11A、 12 A, 13Aの材料として低温焼結セラミック材料を用いる場合には、 Agまたは Cu等 の低抵抗で 1050°C以下の低融点をもつ金属を用いることができ、基板本体 11A、 1 2A、 13Aと配線パターン 11B、 12B、 13B、バンプ電極 11C、 13C及び外部端子電 極 12Cとを 1050°C以下の低温で同時焼成することができる。
[0047] 次 、で、本発明のスタックモジュールの製造方法の一実施形態にっ 、て説明する 。本実施形態では、表面及び Zまたは内部に設けられた配線パターン 11Bと、配線 パターン 11Bとの同時焼結により一体ィ匕され且つ垂直方向に延びるバンプ電極 11C と、を有する第 1配線基板 11を作製する工程と、第 1配線基板 11を、表面及び Zま たは内部に設けられた配線パターン 12Bを有する第 2配線基板 12と積み重ねてバン プ電極 11Cを介して第 2配線基板 12に接続する工程と、を有して 、る。 [0048] 以下、図 2〜図 4を参照しながら本実施形態のスタックモジュールの製造方法を用 Vヽて詳述する。本実施形態では無収縮工法を用いてバンプ電極付の配線基板を作 製する。無収縮工法とは、セラミック基板の焼成前後でセラミック基板の平面方向の 寸法が実質的に変化しない工法のことを云う。この無収縮工法では後述する収縮抑 制用セラミックグリーンシートを用いる。
[0049] 1.配線基板の作製
A.第 1配線基板 11の作製
1)基板用セラミック未焼成体 (基板用グリーンシート)の作製
まず、低温焼結セラミック粉末として例えばアルミナ粉末及びホウ珪酸ガラス力 な る混合粉末を調製する。この混合粉末を有機ビヒクル中に分散させてスラリーを調製 し、これをキャスティング法によってシート状に成形することによって、図 2の(a)に示 す基板用セラミックグリーンシート 111Aを、例えば 20 mの厚みで所定枚数を作製 する。次いで、例えばレーザー光や金型を用いて基板用セラミックグリーンシート 111 Aに所定のパターンでビアホールを形成した後、このビアホールに導電性ペーストを 充填して未焼成ビア導体 111Eを形成する。導電性ペーストとしては、例えば Agを主 成分とするものを用いる。その後、例えばスクリーン印刷法によって同一の導電性べ 一ストを基板用セラミックグリーンシート 111 A上に所定のパターンで印刷して未焼成 面内導体 111Dを形成する。また、同様にして他の一枚の基板用セラミックグリーンシ ート 111 ' Aに未焼成ビア導体 111 ' E及び未焼成表面電極 111 ' Fを形成する。この 際、基板用セラミックグリーンシート 111A、 111, Aのいずれか一方または双方にコン デンサ、コイル及びシールド用グランド電極等を形成し、コンデンサ、コイル及びシー ルド用グランド電極等を両基板用セラミックグリーンシート 111A、 111 ' A間に内蔵さ せることができる。
[0050] 2)収縮抑制用セラミック未焼成体 (収縮抑制用セラミックグリーンシート)の作製 収縮抑制用セラミックグリーンシートは、低温焼結セラミックの焼成温度では焼結し な 、難焼結性セラミックを主成分として含んで 、る。難焼結性セラミック粉末として例 えばアルミナ粉末を準備し、このアルミナ粉末を有機ビヒクル中にアルミナ粉末を分 散させてスラリーを調製し、これをキャスティング法によってシート状に成形することに よって、図 2の(a)に示す収縮抑制用セラミックグリーンシート 100を所定枚数作製す る。この収縮抑制用セラミックグリーンシート 100の焼結温度は 1500〜1600°Cで、 低温焼結セラミック力もなる基板用セラミックグリーンシート 111Aの焼結温度(1050 °C以下)より格段に高い焼結温度を有するため、基板用セラミックグリーンシート 111 Aの焼成温度では実質的には焼結しない。この収縮抑制用セラミックグリーンシート 1 00にレーザー光や金型を用いて所定のパターンでバンプ電極用のビアホールを形 成した後、このビアホール内に未焼成ビア導体 111Cを形成する。この収縮抑制用セ ラミックグリーンシート 100を例えば図 1に示すように 3枚作製する。また、未焼成ビア 導体 111Cを含まない、抑制収縮用セラミックグリーンシート 100Aも例えば同図に示 すように 3枚作製する。難焼結性セラミック粉末としては、例えば、アルミナの他、ジル コユア、マグネシア等のセラミック粉末を用いることもできる。収縮抑制用セラミックダリ ーンシート 100としては、基板用セラミックグリーンシート 111Aに含まれるセラミック成 分と共通のものを含むことが好ましい。尚、電気的導通を取る必要がない場合には、 その部分のビアホールにセラミックペースト (低温焼結セラミックを主成分とする)を充 填することによってスぺーサ等の接続用バンプとしても用いることができる。
[0051] 3)積層体の作製
図 2の (b)に示すように、未焼成ビア導体 111Cを含まない収縮抑制用セラミックダリ ーンシート 100Aを 3枚積層し、この上に未焼成表面電極 111Fを有する基板用セラ ミックグリーンシート 111, Aをその未焼成表面電極 111Fを下向きにして積層し、更 にこの上に未焼成面内導体 111Dを有する基板用セラミックグリーンシート 111 Aを その未焼成面内導体 111Dを下向きにして積層する。次いで、これらの上に未焼成 ビア導体 111Cを有する収縮抑制用セラミックグリーンシート 100を 3枚積層した後、 積層方向(上下方向)から 200〜1500kgZcm2の圧力で各層をプレスして圧着しこ れらの層が一体ィ匕された、図 2の(b)に示す積層体 111を得る。
[0052] 4)積層体の焼成
上記積層体 111を例えば 1050°C以下の所定温度で焼成すると、収縮抑制用セラ ミックグリーンシート 100、 100Aは実質的に焼結せず、実質的に面方向に収縮する ことがないため、基板用セラミックグリーンシート 111 A、未焼成面内導体 11 ID等の 未焼成配線パターン 111B及び未焼成ビア導体 111Cが焼結して一体化しても、収 縮抑制用セラミックグリーンシート 100、 100Aの働きで、実質的に面方向に収縮する ことなく、高さ方向にのみ収縮して高精度な配線パターン 11B及びバンプ電極 11C を有する、図 2の(c)に示す第 1配線基板 11を作製することができる。第 1配線基板 1 1は実質的に高さ方向にのみ収縮するため、スタックモジュール 10の低背化に寄与 することができる。この焼成で、収縮抑制セラミックグリーンシート 100、 100Aは、有 機ビヒクルが焼失してアルミナ粉末の集合体になる。アルミナ粉末の集合体はブラス ト処理等により簡単に除去することができ、アルミナ粉末を除去することにより第 1配 線基板 11を容易に得ることができる。例えば 20 mの基板用セラミックグリーンシー ト 111Aは二層で 40 μ mであるが、この焼成によって高さ方向に収縮して 20 μ m厚 の基板本体 11Aを得ることができる。
[0053] 5)メツキ処理
第 1配線基板 11を作製した後、バンプ電極 11C及び表面電極 11Fに例えば金メッ キ等のメツキ処理を施し、半田等の接合部材との濡れ性を高める。
[0054] 6)表面実装部品の搭載
第 1配線基板 11上にチップ型受動部品 14を実装する場合には、図 2の(d)に示す ようにバンプ電極 11Cを下向きにし、表面電極 11Fを上向きにし、バンプ電極 11Cが 形成されていない面 (第 2主面)にチップ型受動部品 14を実装する。この場合には、 例えばメタルマスクを用 、て所定の表面電極 11Fに半田ペーストを塗布した後、マウ ンターを用いてチップ型受動部品 14を搭載し、配置する。引き続き、リフロー処理等 の熱処理を施すことによって、半田を溶融させて図 2の(d)に示すようにチップ型受 動部品 14を第 1配線基板 1上面に実装する。このように実装時にメタルマスクを用い る場合には実装面にメタルマスクを密着させる必要上、実装面にバンプ電極 11Cが 形成されて 、な 、方が好ま Uヽ。
[0055] 1)〜6)の一連の作業によって表面実装部品が実装された第 1配線基板 11を得る ことができる。
[0056] B.第 2、第 3配線基板 12、 13の作製
第 1配線基板 11を作製する場合と同様の手順で第 2配線基板 12を作製する。第 2 配線基板 12はバンプ電極を有しないため、図 3の(a)にし示すように、第 2配線基板 12を作製する場合には、未焼成ビア導体を有しな!/ヽ収縮抑制用セラミックグリーンシ ート 100を用いること以外は、第 1配線基板 11と同様に第 2配線基板 12を作製するこ とができる。即ち、未焼成面内導体 112D、未焼成外部端子電極 112G及び未焼成 ビア導体 112Eを有する基板用セラミックグリーンシート 112Aを作製すると共に、未 焼成外部端子電極 112G及び未焼成ビア導体 112Eを有する基板用セラミックダリー ンシート 112, Aを作製する。
[0057] そして、図 3の(a)に示すように予め作製された収縮抑制用セラミックグリーンシート 100を所定枚数(図 3の(a)、(b)では 3枚)積層し、この上に基板用セラミックグリーン シート 112'A、 112Aをこの順序で位置合わせをして積層した後、この上に 3枚の収 縮抑制用セラミックグリーンシート 100を積層し、所定の圧力で圧着して同図の (b)に 示す積層体 112を作製する。次いで、この積層体 112を所定温度で焼成すること〖こ よって同図の (c)に示す第 2配線基板 12を得ることができる。そして、第 2配線基板 1 2を裏返した後、表面電極 12F上にフラックスを塗布し、例えば半田バンプを介して チップ型能動部品 15を搭載し、熱処理することによって同図の(d)に示す、チップ型 能動部品 15を搭載した第 2配線基板 12を得ることができる。第 3配線基板 13も上述 の手順で作製する。
[0058] C.第 1、第 2、第 3配線基板 11、 12、 13の積層
第 1、第 2、第 3配線基板 11、 12、 13を積層する場合には、これらの配線基板 11、 12、 13を所定の順序で互いに位置合わせを行いながら積み重ね、第 2配線基板 12 のビア導体または表面電極(図示せず)と第 1配線基板 11のバンプ電極 11Cを接続 すると共に第 1配線基板 11のビア導体 11Eまたは表面電極 11Fと第 3配線基板 13 のバンプ電極 13Cを接続してスタックモジュール 10を作製する。
[0059] この際、第 1配線基板 11のバンプ電極 11Cと第 2配線基板 12との接続、及び第 3 配線基板 13のバンプ電極 13Cと第 1配線基板 11との接続方法としては、例えば各 バンプ電極 11C、 13Cにろう材を塗布する方法を用いることができる。ろう材としては 、液状または半液状であれば良ぐ半田ペーストや導電性榭脂等が好適に用いられ る。 [0060] ろう材の塗布方法は以下のようにして行う。即ち、例えば図 4の(a)に示すように第 1 、第 3配線基板 13のバンプ電極 13Cを、容器 A内の液状のろう材 Bに接触させてバ ンプ電極 13Cの先端面にろう材 Bを直接転写する。図示してないが、第 1配線基板 1 1のバンプ電極 11Cにも同様にしてろう材を転写する。そして、同図の(b)に示すよう に第 1配線基板 11のバンプ電極 11Cと第 2配線基板 12のビア導体または表面電極 (図示せず)、第 3配線基板 13のバンプ電極 13Cと第 1配線基板 11のビア導体 11E または表面電極それぞれの位置合わせを行った後、第 1、第 2、第 3配線基板 11、 1 2、 13を積み重ねてこれら三者をスタックモジュール 10として接続する方法がある。
[0061] また、他の塗布方法として、例えば第 1配線基板 11のビア導体 11Eにろう材を塗布 した後、第 1配線基板 11のビア導体 11Eと第 3配線基板 13のバンプ電極 13Cとの位 置合わせを行って接続する方法等がある。図 4に示す前者の方法の場合には後者 の方法で必要となるメタルマスク等が不要となり、し力も、同一工程において形状の 異なる多種製品を製造することができる利点があり、多品種少量生産を行う半導体製 造装置の場合には工程の統一による大幅な製造コストの削減を達成することができ る。また、電気的接続を必要としない場合には、絶縁性の接着剤を用いることができ る。
[0062] 配線基板同士の位置合わせ方法は、特に制限されないが、一般的に画像認識装 置による位置合わせ方法等が好適に用いられる。また、本実施形態では第 1、第 2、 第 3配線基板 11、 12、 13は無収縮工法により作製されているため、第 1、第 2、第 3 配線基板 11、 12、 13に歪みがなく高精度に作製されているため、冶具による位置合 わせち行うことができる。
[0063] 以上説明したように本実施形態によれば、基板本体 11Aの表面及び Zまたは内部 に設けられた配線パターン 11Bと、配線パターン 11Bとの同時焼成により一体ィ匕され 且つ垂直方向に延びるバンプ電極 11Cと、を有する第 1配線基板 11を作製するェ 程と、第 1配線基板 11を、表面及び Zまたは内部に設けられた配線パターン 12Bを 有する第 2配線基板 12と積み重ねてバンプ電極 11Cを介して第 2配線基板 12に接 続する工程と、第 1配線基板 11と同一要領で作製された第 3配線基板 13を、第 1配 線基板 11と積み重ねてバンプ電極 13Cを介して第 1配線基板 11に接続する工程と 、を有するため、第 1配線基板 11のバンプ電極 11Cと第 2配線基板 12のビア導体ま たは表面電極と、第 3配線基板 13と第 1配線基板 11のビア導体または表面電極と、 をそれぞれ位置合わせするだけで、第 1、第 2、第 3配線基板 11、 12、 13を上記順 序で接続することができ、従来のように配線基板の表面にフラックスを転写する工程 や微細な半田ボールを配置する工程等を省略することができ、延 、てはスタックモジ ユール 10の製造コストを格段に削減することができる。
[0064] また、本実施形態では、第 1、第 3配線基板 11、 13それぞれのバンプ電極 11C、 1 3Cは配線パターン 11B、 13Bと一体的に焼結して同時に形成されているため、バン プ電極 11C、 13Cを精度良くバラツキ、位置ズレ、半田の酸化等の不具合を生じるこ となく形成することができ、延いては配線基板同士を高精度且つ正確に接続すること ができ、高品質なスタックモジュール 10を得ることができる。
[0065] また、本実施形態によれば、第 1、第 2、第 3配線基板 11、 12、 13を作製する際に、 互 ヽに積層された基板用セラミックグリーンシート 111 A、 112Aの上下両面に収縮 抑制グリーンシート 100、 100Aを配置して積層された積層体 110を、収縮抑制ダリ ーンシート 100、 100Aの主成分であるアルミナ粉末が焼結しな 、温度で焼成するた め、第 1、第 2、第 3配線基板 11、 12、 13の面方向に実質的に収縮せず、高さ方向 にのみ収縮し、各配線基板 11、 12、 13に面方向の歪を生じさせることなく配線パタ ーン 11B、 12B、 13Bやバンプ電極 11C、 13Cを高精度に形成することができると共 に低背化を促進することができ、しかも、第 1、第 2配線基板 11、 12に対してそれぞ れの表面実装部品を精度良く実装することができる。また、収縮抑制グリーンシート 1 00にバンプ電極用の未焼成ビア導体 111Cを形成するため、バンプ電極の位置精 度を向上させることができると共にバンプ電極の狭ピッチ化を実現することができ、延 いてはスタックモジュール 10の小型化を促進することができる。
[0066] 第 2の実施形態
本実施形態のスタックモジュールについて、上記実施形態と同一または相当部分 には同一符号を附して説明する。本実施形態のスタックモジュール 10は、例えば図 5 の(a)に示すように、第 1配線基板 11と、第 1配線基板 11の下側に接続された第 2配 線基板 12と、第 1配線基板 11の上側に接続された第 3配線基板 13と、を備え、上記 実施形態のものと同一の基板構成になっている。従って、第 1、第 2、第 3配線基板 1 1、 12、 13は、実質的に上記実施形態と同一要領で作製される。
[0067] 而して、本実施形態では、図 5の(a)に示すように、上記実施形態で第 1配線基板 に実装されていたチップ型受動部品 14が第 3配線基板 13の下面に実装され、第 1 配線基板 11には表面実装部品が実装されていない。従って、第 1配線基板 11には グランド電極を形成する配線パターン 11Bが形成され、第 3配線基板 13にはチップ 型受動部品 14を実装するための配線パターン 13Bが形成されている。更に、本実施 形態では、図 5の(a)に示すように、第 1配線基板 11の上下両面にバンプ電極 11C、 11Gが設けられ、第 2、第 3配線基板 12、 13にはバンプ電極が設けられていない。
[0068] そこで、本実施形態の第 1配線基板 11を作製する場合には、図 5の (b)に示すよう に、未焼成面内導体 111Bが形成された基板用セラミックグリーンシート 111 Aと、未 焼成ビア導体 111, Eが形成された基板用セラミックグリーンシート 111, Aとを未焼成 面内導体 111Bを挟むように積層し、更に、この基板用セラミックグリーンシート 111A 、 l l l 'Aの上下両面に、未焼成ビア導体 111C、 111Gが形成された収縮抑制用セ ラミックグリーンシート 100をそれぞれ 3枚ずつ位置決めして配置し、これらを積層し た後、所定の圧力でこれらの層をプレスして圧着することによって積層体 111を作製 する。この積層体 111を上記実施形態と同一要領で焼成して、配線パターン 111Bと ビア導体 111C、 111Gを焼結して一体ィ匕させる。次いで、収縮抑制用セラミックダリ ーンシート 100が焼成されて残った未焼結のアルミナ粉末を除去することによって第 1配線基板 11を作製することができる。
[0069] 然る後、別に作製された第 2、第 3配線基板 12、 13を図 5の (c)に示すように積み 重ねて接続すると、本実施形態のスタックモジュール 10を得ることができる。
[0070] 本実施形態によれば、チップ型受動部品 14及びチップ型能動部品 15を実装する 第 3、第 2配線基板 13、 12にはバンプ電極がないため、表面実装部品を実装する際 の障害がなぐチップ型受動部品 14及びチップ型能動部品 15等の表面実装部品を 多様な形態で配置して実装することができ、スタックモジュール 10の設計の自由度を 向上させることができる。
[0071] 第 3の実施形態 上記各実施形態ではスタックモジュールを一個だけ作製する場合について説明し たが、通常、複数のスタックモジュールを同時に作製することが多い。そこで、本実施 形態では複数のスタックモジュールを同時に作製する方法について図 6及び図 7を 参照しながら上記各実施形態と同一または相当部分には同一符号を附して説明す る。本実施形態では、例えば一枚の基板用セラミックグリーンシートで複数の第 1配 線基板や第 2配線基板あるいは第 3配線基板を作製することができる。
[0072] 例えば第 1配線基板 11を複数同時に作製する場合には、第 1配線基板 11の必要 枚数分の基板用セラミックグリーンシート(図示せず)を第 1の実施形態と同一要領で 作製する。基板用グリーンシートには未焼成配線パターンを個々の第 1配線基板毎 に独立させて設ける。そして、収縮抑制用セラミックグリーンシート(図示せず)も基板 用セラミックグリーンシートと略同一面積で作製する。基板用セラミックグリーンシート には未焼成配線パターンを形成し、収縮抑制用セラミックグリーンシートにはバンプ 電極用の未焼成ビア導体を形成する。そして、第 1の実施形態と同様に、基板用セラ ミックグリーンシートの下側に未焼成ビア導体を含まない収縮抑制用セラミックダリー ンシートを必要枚数配置し、基板用セラミックグリーンシートの上側に未焼成ビア導体 を含む収縮抑制用セラミックグリーンシートを必要枚数配置した後、所定圧力で圧着 した後、所定温度で焼成することによって図 6に示す第 1配線基板 11を複数分含む 第 1集合基板 51を作製する。
[0073] 図 6に示すように、第 1集合基板 51には個々の第 1配線基板 11に対応する複数の バンプ電極 11Cが第 1配線基板 11の外周に沿って配列され、隣接する第 1配線基 板 11、 11間には所定の隙間 δが形成されている。第 1集合基板 51を個々の第 1配 線基板 11に分割する時には、隣接する第 1配線基板 11、 11間の隙間 δに従って第 1集合基板 51を切断する。第 1集合基板 51における複数の第 1配線基板 11それぞ れの領域 51 Α内にはチップ型受動部品 14をそれぞれ図 7に示すように実装する。尚 、図 6において、隙間 δに沿って示された Lは第 1集合基板 51を個々の第 1配線基 板 11に分割するための仮想分割ラインである。
[0074] 第 2、第 3配線基板についても第 1配線基板 11と同様に第 2、第 3配線基板 12、 13 を複数含む第 2、第 3集合基板 52、 53をそれぞれ作製する。そして、第 2集合基板 5 2における複数の第 2配線基板 12それぞれの領域には例えばチップ型能動部品 15 をそれぞれ図 7に示すように実装する。第 3集合基板 53には第 1集合基板 51と同様 に第 3配線基板 13に対応する複数のバンプ電極 13Cが図 7に示すように形成されて いる。
[0075] 第 1、第 2、第 3集合基板 51、 52、 53の位置合わせを行って、これらを第 1の実施 形態と同一順序で積み重ね、ろう材を介して各集合基板を互いに接合し、熱処理す ること〖こよって、図 7に示す集合基板 50を得ることができる。この集合基板 50は、複 数のスタックモジュール 10を含んでいる。隣接するスタックモジュール 10、 10間には 隙間 δが形成され、この隙間 δに仮想分割ライン Lが位置している。そして、仮想分 割ライン Lに沿って集合基板 50をダイシングすることによって個々のスタックモジユー ル 10を得ることができる。このスタックモジュール 10は、第 1の実施形態のものと実質 的に同一の構成を有している。従って、本実施形態によれば、一回の焼成によって 複数のスタックモジュール 10を同時に作製することができる。
[0076] 第 1、第 2、第 3集合基板 51、 52、 53は、収縮抑制用セラミックグリーンシート 100、 100Aを用いて作製されて ヽるため、それぞれの配線パターン及びバンプ電極は高 精度に形成されている。そこで、第 1、第 2、第 3集合基板 51、 52、 53は、ラック状の 治具を用いて位置合わせを行うことができる。即ち、第 1、第 2、第 3集合基板 51、 52 、 53をそれぞれの端面で位置合わせしながら収納できるラック状の治具を用い、第 1 、第 3集合基板 51、 53それぞれのバンプ電極 11C、 13Cにろう材を塗布した後(図 4 参照)、第 1、第 2、第 3集合基板 51、 52、 53を所定の順序でラック状の治具に収納 し、この状態で熱処理を行うことによって、第 1、第 2、第 3集合基板 51、 52、 53を積 層し、接続することができる。この場合には画像認識装置を用いることなく複数のスタ ックモジュール 10を含む集合基板 50を作製することができる。
[0077] 第 4の実施形態
本実施形態にぉ 、ても第 3の実施形態と同一要領で集合基板を作製する。しかし ながら、本実施形態における集合基板 50Aは、図 8に示すように、隣接するスタック モジュール 10間でバンプ電極 11C、 13Cを共有し、バンプ電極 11C、 13Cに沿って 個々のスタックモジュール 10に分割する点で第 3の実施形態とは相違している。また 、隣接する第 1、第 2、第 3配線基板 11、 12、 13それぞれの配線パターン 11B、 12B 、 13Bは、同図に示すようにそれぞれの集合基板 51, 52、 53全面に渡って一体ィ匕し て形成されている。
[0078] 集合基板 50Aを個々のスタックモジュール 10に分割する時には、図 8の(a)に示す ようにバンプ電極 11C、 13Cに沿って仮想分割ライン Lに沿って分割すると、同図の( b)に示すように個々のスタックモジュール 10Aに得ることができる。スタックモジユー ル 10Aの分割面には同図の(c)に示すように第 1、第 2、第 3配線基板 11、 12、 13そ れぞれの配線パターン 11B、 12B、 13B及びバンプ電極 11C、 13Cが側面電極とし て表出する。また、図 9は、図 8に示す集合基板 50Aを構成する第 1集合基板 51の バンプ電極 11Cを上向きにして示す斜視図である。
[0079] 本実施形態のスタックモジュール 10Aをマザ一モード Mに実装する場合には、図 1 0の(a)〖こ示すように、マザ一ボード Mの所定の表面電極 Pに合わせてスタックモジュ ール 10Aを搭載した後、側面電極に半田を供給し、熱処理することによって、同図に 示すように半田フィレット Fを形成し、スタックモジュール 10Aをマザ一ボード Mに電 気的に接続することができる。
[0080] 本実施形態によれば、スタックモジュール 10Aが配線基板の側面と同一平面上に ある側面電極を有し、スタックモジュール 10Aをマザ一ボード Mに実装した時に半田 フィレット Fを形成するため、半田フィレット Fを介して接続状態の外観検査を容易に 行うことができる。また、スタックモジュール 10Aをマザ一ボード Mに実装した場合に は、図 10の(b)に矢印で示すようにチップ型受動部品 14及びチップ型能動部品 15 力もの発生熱をセラミック製の第 第 2配線基板のみならず配線パターン 11B、 12 B、 13B及び半田フィレット Fを熱伝達路として効率良く放熱することができる。
[0081] 第 5の実施形態
本実施形態では、第 3、第 4の実施形態の集合基板 50、 50A内の空隙に榭脂を注 入し、チップ型受動部品 14やチップ型能動部品 15を榭脂によって封止した以外は 第 3、第 4の実施形態の集合基板 50、 50Aと同一要領で集合基板を作製する。これ らの集合基板を分割することによって、図 11の(a)、(b)に示すスタックモジュール 10 B、 IOCを得ることができる。各図に示すスタックモジュール 10B、 IOCは、第 1配線 基板 11と第 2配線基板 12間の空隙及び第 1配線基板 11と第 3配線基板 13間の空 隙がいずれも例えば熱硬化性榭脂等の榭脂 16によって完全に埋められている。この ように各スタックモジュール 10B、 IOC内に榭脂 16を注入することによって、各スタツ クモジュール 10B、 IOCの機械的強度を向上させることができ、延いてはチップ型受 動部品 14及びチップ型能動部品 15をそれぞれの配線基板 11、 12上で確実に固定 することができ、衝撃等の外力による損傷力も防止することができる。尚、図 11 (a)、 ( b)には集合基板を分割して得られるスタックモジュールについて図示している力 ス タックモジュールを一個ずつ作製する場合にも榭脂を充填して機械的強度を向上さ せることができる。
[0082] その他の実施形態
本発明のスタックモジュールは、例えば図 12〜図 18に示すようにバンプ電極の形 態及び表面実装部品の実装形態等を種々変更することができる。これらのスタックモ ジュールは、図 12〜図 18に示す部分以外は上記各実施形態に準じて構成されてい る。従って、以下では図 12〜図 18に基づいて上記各実施形態と特徴部分について のみを説明する。尚、図 12〜図 17では第 1配線基板 11と第 2配線基板 12との関係 を例に挙げて説明してある。
[0083] 1)バンプ電極形態の変形例
ィ)テーパを有するバンプ電極
上記各実施形態では図 12の(a)に示すように第 1配線基板 11のバンプ電極 11C が直胴状のものについて説明した力 同図の (b)に示すように軸方向の断面がテー パ状を呈する形状、つまり逆円錐台形状または逆四角錐形状のバンプ電極 11C'と して形成することもできる。ビアホールを金型等でパンチンダカ卩ェすると同図の(a)の ように直胴状のビア導体 11Cになる力 レーザー光による加工では同図の(b)に示 すバンプ電極 11C'のように断面にテーパを形成することができる。従って、同図の( b)の半田フィレット Fを含めたビア導体 11C,の第 2配線基板 12との接続面積、つまり 直径 d'は、同図の (a)に示す直胴状の場合の直径 dと比較して小さくなる。
[0084] 口)放熱フィンを有するバンプ電極
バンプ電極 11C"は、図 13 (a)に示すように、断面が台形状の電極を複数重ねた 放熱用のフィン 11Hを有する形態に形成することもできる。第 1配線基板 11のバンプ 電極 11C"は、直胴状のものと比較して表面積が大きぐ放熱性を高めることができる 。このようなバンプ電極 11C"は以下のようにして作製される。即ち、第 1、第 3配線基 板 11、 13を作製する際に、図 13の(b)に示すように一枚の収縮抑制用セラミックダリ ーンシート 100に逆円錐状の未焼成ビア導体 111C"を形成した後、同図の(c)に示 すように、これらの収縮抑制用セラミックグリーンシート 100を、フィンの数に応じて、 第 1の実施形態と同一要領で未焼成ビア導体を含まない収縮抑制用セラミックダリー ンシート 100A上に積層された未焼成配線パターン 111 Bを有する基板用セラミック グリーンシート 111A上に積層、圧着した後、この積層体 111を焼成することによって 、同図の(d)に示すように放熱フィン付のバンプ電極 11C"を有する第 1配線基板 11 が得られる。
[0085] ハ)接続用バンプ
接続用バンプは、導通を目的としたバンプ電極とは異なり、上下の配線基板を構造 的に接続するためのバンプである。例えば配線基板を覆って内部を保護する保護基 板を作製する場合には、保護基板に接続用バンプと導通した配線パターンを形成す る必要はない。このような保護基板は例えば図 14の(a)に示すようにして作製するこ とができる。即ち、同図に示すように、基板用セラミックグリーンシート 114Aとして、例 えば 20 m厚のセラミックグリーンシートを 2枚積層し、その下面に例えば 250 m 厚の未焼成ビア導体を有しない収縮抑制用セラミックグリーンシート 100Aを配置し、 その上面に例えば 250 μ m厚の未焼成接続用バンプを有する収縮抑制用セラミック グリーンシート 100を配置し、これらを積層し、圧着して積層体を作製する。この積層 体を焼成することによって同図の (b)に示す接続用バンプ 14Cを有する保護用基板 14を作製することができる。保護用基板 14は 20 /z m厚に形成されている。未焼成接 続用バンプとしては例えば低温焼結セラミックを主成分とするセラミックペーストを用 いることができる。接続用バンプは、配線基板にバンプ電極と混在させて設けることも できる。
[0086] 二)バンプ電極の高さ
バンプ電極が配線基板から高く突出していると、配線基板の搬送時に欠損等によ る損傷を受けることがある。そこで、例えば図 15の(a)、(b)に示すように示すようにバ ンプ電極を第 1、第 2配線基板 11、 12双方の対向する面に設けることもできる。この ようにバンプ電極を第 1、第 2配線基板 11、 12の双方でバンプ電極 11C、 12Cとして 分担することによって、バンプ電極 11C、 12Cを例えば 1Z2の高さに設定することが でき、搬送時におけるバンプ電極 11C、 12Cの欠損等の損傷を抑制し、防止すること ができる。このことは導通を目的としない接続用バンプについても云えることである。 尚、図 15の (a)は積層前の第 1、第 2配線基板 11、 12を示し、同図の (b)は積層後 の第 1、第 2配線基板 11、 12を示している。また、チップ型能動部品 15は榭脂 16〖こ よって封止されている。
[0087] 2)表面実装部品の実装形態の変形例
ィ)ワイヤーボンディングによる実装
チップ型能動部品 15は、必要に応じて、図 15、図 16に示すようにワイヤーボンディ ングによってワイヤー 15Aを介して配線基板 12の表面電極 12Fに接続する場合が ある。図 16に示すように第 2配線基板 12の実装面にバンプ電極 12Cが形成されて いることが好ましい。チップ型能動部品 15のワイヤー 15Aは、配線基板 11の搬送過 程で外力によって変形し、破断する可能性がある。そこで、図 16に示すようにチップ 型能動部品 15の実装面にバンプ電極 12Cが形成されて 、ると、バンプ電極 12Cに よってワイヤー 15Aを外力力 保護することができる。これらのバンプ電極 12Cは、チ ップ型能動部品 15の実装面に形成されていても、何等の障害もなくチップ型能動部 品 15をワイヤーボンディングによって確実に実装することができる。なぜなら、ワイヤ 一ボンディングは、表面電極 12Fに接着剤を塗布する工程、チップ型能動部品 15を 第 2配線基板 12上に搭載し、接着剤を介してチップ型能動部品 15を表面電極 12F に固定する工程、及びワイヤーボンディングを行う工程を有していても、これら一連の 作業は第 2配線基板 12の実装面の上方力も行われる力もである。
[0088] 口)表面実装部品の実装部位
表面実装部品は、第 1、第 2配線基板 11、 12配線基板の上面及び Zまたは下面に 設けることができる。更に、表面実装部品としてチップ型受動部品 14及び Zまたはチ ップ型能動部品 15を第 1、第 2配線基板 11、 12の上面及び Zまたは下面に設けるこ とちでさる。
[0089] 即ち、図 17の(a)、 (b)に示すように、第 1配線基板 11の下面にチップ型受動部品 14を設けると共に、第 2配線基板 12の上面にチップ型能動部品 15を設け、第 1配線 基板 11と第 2配線基板間の空間にチップ型受動部品 14とチップ型能動部品 15を混 在させることができる。この場合、図 16に示す第 2配線基板 12と同様に、その上面に バンプ電極 12Cが形成され、その内側にチップ型能動部品 15がワイヤーボンディン グによって実装されている。半田によるチップ型受動部品 14の実装とワイヤーボンデ イングによるチップ型能動部品 15の実装とを同一実装面で行うことは一般に困難で ある。つまり、半田によるチップ型受動部品 14の実装にはメタルマスクを実装面に密 着させる必要があるため、チップ型能動部品 15と同一実装面に実装する場合にはま ず先に半田によるチップ型受動部品 14の実装を行わなくてはならない。しかしながら 、半田による実装ではリフロー処理を行うが、この時の熱によってワイヤーボンディン グを行うべき実装面の表面電極が酸ィ匕し、その後のワイヤーボンディングを正常に行 うことができなくなるからである。これに対して、図 17の(a)、 (b)に示す方法では、半 田による実装とワイヤーボンディングによる実装とを別々の実装面に対して行うため、 上述のような弊害がなぐ確実に両方の実装を行うことができ、しかも品質を高め、信 頼性を向上させることができる。尚、図 17の (a)は積層前の第 1、第 2配線基板 11、 1 2を示し、同図の(b)は積層後の第 1、第 2配線基板 11、 12を示している。
[0090] 3)配線基板の積層段数の変形例
上記各実施形態では配線基板を 3枚積層した構造につ ヽて説明したが、配線基板 の積層段数はスタックモジュールの性能、機能等に応じて適宜設定することができる 。スタックモジュールが高機能化すればするほど積層段数も増大する。例えば図 18 は配線基板を 5枚使用したスタックモジュール 10Dの例を示している。この場合、スタ ックモジュール 10Dの寸法は、例えば長さ 10mm X幅 10mm X厚さ lmmの大きさに 形成され、各酉己線基板 11、 12、 13、 17、 18の厚さ力 ^20 m、ノンプ電極 61C〜65 Dの高さが 200 μ mに形成されて!ヽる。
[0091] 尚、本発明は、上記各実施形態に何等制限されるものではなぐチップ型受動部 品及びチップ型能動部品は、一枚の配線基板の上下両面に必要に応じて複数ずつ 混在させて実装することができ、また、上下の配線基板の間に形成された空間内に 双方の配線基板に実装されたチップ型受動部品及びチップ型能動部品を混在させ ても良い。要は、本発明の趣旨に反しない限り、本発明に含まれる。
産業上の利用可能性
本発明は、種々の電子機器等に使用されるスタックモジュールに対して好適に利 用することができる。

Claims

請求の範囲
[1] 基板と一体ィ匕され且つこの基板の表面に対して垂直方向に延びるバンプを有する 第 1配線基板を作製する工程と、
上記第 1配線基板を、表面及び Zまたは内部に設けられた配線パターンを有する 第 2配線基板と積み重ねて上記バンプを介して上記第 2配線基板に接続する工程と を有することを特徴とするスタックモジュールの製造方法。
[2] 上記第 1配線基板は、その表面及び Zまたは内部に設けられた配線パターンを有 しており、上記バンプは、上記配線パターンとの同時焼結により一体ィ匕されたバンプ 電極であることを特徴とする請求項 1に記載のスタックモジュールの製造方法。
[3] 上記第 1配線基板を作製する工程は、低温焼結セラミックを主成分とし且つ表面及 び Zまたは内部に未焼成配線パターンを有する基板用セラミック未焼成体を作製す る工程と、上記低温焼結セラミックの焼成温度では実質的に焼結しな!、難焼結セラミ ックを主成分とし且つ上記バンプ電極となる未焼成ビア導体を有する収縮抑制用セ ラミック未焼成体を作製する工程と、上記基板用セラミック未焼成体の少なくとも一方 の主面に上記収縮抑制用セラミック未焼成体を重ね合わせる工程と、これら両セラミ ック未焼成体を上記低温焼結セラミックの焼成温度で焼成し、上記基板用セラミック 未焼成体を焼結させると共に上記未焼成配線パターンと上記未焼成ビア導体とを同 時焼結により一体化させる工程と、上記収縮抑制用セラミック未焼成体を除去するェ 程とを、有することを特徴とする請求項 2に記載のスタックモジュールの製造方法。
[4] 上記第 1配線基板は、その第 1主面に上記バンプ電極を有し、上記第 1主面及び Zまたは第 1主面に対向する第 2主面にチップ型受動部品及び Zまたはチップ型能 動部品を表面実装部品として備えることを特徴とする請求項 2または請求項 3に記載 のスタックモジュールの製造方法。
[5] 上記第 1配線基板は、ボンディングワイヤーを介して上記第 1主面に接続されたチ ップ型能動部品を有することを特徴とする請求項 4に記載のスタックモジュールの製 造方法。
[6] 上記第 1配線基板は、半田バンプを介して上記第 2主面に接続されたチップ型能 動部品を有することを特徴とする請求項 4に記載のスタックモジュールの製造方法。
[7] 上記第 1配線基板は、上記第 2主面に、セラミック焼結体を素体とし且つ端子電極 を有するチップ型受動部品を備えることを特徴とする請求項 4〜請求項 6のいずれか 1項に記載のスタックモジュールの製造方法。
[8] 上記第 1配線基板のバンプ電極を、断面テーパ状に形成することを特徴とする請 求項 2〜請求項 7のいずれか 1項に記載のスタックモジュールの製造方法。
[9] 上記第 1配線基板のバンプ電極を、ろう材を介して上記第 2配線基板の表面に設 けられた上記配線パターンに接続することを特徴とする請求項 2〜請求項 8のいずれ かに記載のスタックモジュールの製造方法。
[10] 上記第 1配線基板は、上記第 2主面にチップ型受動部品及び Zまたはチップ型能 動部品を備え、上記第 2配線基板は、その第 1主面に外部接続電極を有し且つこの 第 1主面に対向する第 2主面に他のチップ型受動部品及び Zまたはチップ型能動部 品を備えており、上記第 1配線基板の第 1主面と上記第 2配線基板の第 2主面とが対 向するように、上記第 1配線基板の上記配線パターンと上記第 2配線基板の上記配 線パターンとを、上記第 1配線基板のバンプ電極を介して接続することを特徴とする 請求項 4に記載のスタックモジュールの製造方法。
[11] 上記第 2配線基板にも、その配線パターンと同時焼結により一体化されたバンプ電 極を形成し、上記第 1配線基板のバンプ電極と上記第 2配線基板のバンプ電極とを 接続することによって、上記第 1配線基板と上記第 2配線基板とを接続することを特 徴とする請求項 2〜請求項 10のいずれか 1項に記載のスタックモジュールの製造方 法。
[12] 上記第 1配線基板の両主面に上記バンプ電極を形成することを特徴とする請求項
2〜請求項 11のいずれ力 1項に記載のスタックモジュールの製造方法。
[13] 上記第 1配線基板と上記第 2配線基板とを集合基板状態で接続し、これを個々のス タックモジュールに分割する工程を有することを特徴とする請求項 2〜請求項 12のい ずれ力 1項に記載のスタックモジュールの製造方法。
[14] 上記集合基板状態のものを分割するに際し、上記バンプ電極をも分割し、このバン プ電極の分割面を側面電極とするスタックモジュールを得ることを特徴とする請求項 2〜請求項 13のいずれ力 1項に記載のスタックモジュールの製造方法。
[15] 上記第 1配線基板と上記第 2配線基板との間を榭脂で封止することを特徴とする請 求項 2〜請求項 14のいずれ力 1項に記載のスタックモジュールの製造方法。
[16] 基板と一体化されて上記基板の表面に対して垂直に延びるバンプを有する第 1配 線基板と、
この第 1配線基板に積み重ねられ且つ上記第 1配線基板の上記バンプを介して上 記第 1配線基板と接続された、表面及び Zまたは内部に配線パターンを有する第 2 配線基板と、
を有することを特徴とするスタックモジュール。
[17] 上記第 1配線基板は、その表面及び Zまたは内部に設けられた配線パターンを有 しており、上記バンプは、上記配線パターンとの同時焼結により一体ィ匕されバンプ電 極であることを特徴とする請求項 16に記載のスタックモジュール。
[18] 上記第 1配線基板は、低温焼結セラミックを主成分とする配線基板であることを特 徴とする請求項 17に記載のスタックモジュール。
[19] 上記第 1配線基板は、その第 1主面に上記バンプ電極を有し、且つ、上記第 1主面 及び Zまたは上記第 1主面に対向する第 2主面にチップ型受動部品及び Zまたはチ ップ型能動部品を表面実装部品として備えることを特徴とする請求項 17または請求 項 18に記載のスタックモジュール。
[20] 上記第 1配線基板の上記バンプ電極は、テーパ状の断面を呈することを特徴とする 請求項 17〜請求項 19のいずれ力 1項に記載のスタックモジュール。
[21] 上記第 1配線基板は、上記第 2主面にチップ型受動部品及び Zまたはチップ型能 動部品を備え、上記第 2配線基板は、その第 1主面に外部接続電極を有し、且つ、 上記第 1主面に対向する第 2主面に他のチップ型受動部品及び Zまたはチップ型能 動部品を備え、上記第 1配線基板の第 1主面が上記第 2配線基板の第 2主面と対向 するように、上記第 1配線基板の上記配線パターンと上記第 2配線基板の上記配線 ノターンとが、上記第 1配線基板のバンプ電極を介して接続されて!、ることを特徴と する請求項 19に記載のスタックモジュール。
[22] 上記バンプ電極は、その側面が上記第 1配線基板の側面と同一平面上にある側面 電極を形成していることを特徴とする請求項 17〜請求項 21のいずれか 1項に記載の スタックモジユーノレ。
上記第 1配線基板と上記第 2配線基板との間が樹脂で封止されていることを特徴と する請求項 17〜請求項 22のいずれ力 1項に記載のスタックモジュール。
PCT/JP2005/008969 2004-09-29 2005-05-17 スタックモジュール及びその製造方法 WO2006035528A1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2006537634A JPWO2006035528A1 (ja) 2004-09-29 2005-05-17 スタックモジュール及びその製造方法
US11/688,362 US7807499B2 (en) 2004-09-29 2007-03-20 Stacked module and manufacturing method thereof

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-284631 2004-09-29
JP2004284631 2004-09-29

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/688,362 Continuation US7807499B2 (en) 2004-09-29 2007-03-20 Stacked module and manufacturing method thereof

Publications (1)

Publication Number Publication Date
WO2006035528A1 true WO2006035528A1 (ja) 2006-04-06

Family

ID=36118680

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/008969 WO2006035528A1 (ja) 2004-09-29 2005-05-17 スタックモジュール及びその製造方法

Country Status (3)

Country Link
US (1) US7807499B2 (ja)
JP (1) JPWO2006035528A1 (ja)
WO (1) WO2006035528A1 (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008288490A (ja) * 2007-05-21 2008-11-27 Shinko Electric Ind Co Ltd チップ内蔵基板の製造方法
JP2008294331A (ja) * 2007-05-28 2008-12-04 Shinko Electric Ind Co Ltd 部品内蔵基板
JP2008311267A (ja) * 2007-06-12 2008-12-25 Taiyo Yuden Co Ltd 回路モジュールの製造方法及び回路モジュール
JP2009206208A (ja) * 2008-02-26 2009-09-10 Fujitsu Media Device Kk 電子部品
WO2010097835A1 (ja) * 2009-02-26 2010-09-02 富士通テレコムネットワークス株式会社 プリント基板とプリント基板を備える電子装置
JP2011198866A (ja) * 2010-03-18 2011-10-06 Renesas Electronics Corp 半導体装置およびその製造方法
JP2015146440A (ja) * 2015-03-19 2015-08-13 オリンパス株式会社 積層実装構造体
JP2015534715A (ja) * 2012-08-21 2015-12-03 エプコス アクチエンゲゼルシャフトEpcos Ag デバイス構造体
US9343863B2 (en) 2009-03-19 2016-05-17 Olympus Corporation Method for manufacturing mount assembly
JP2016219785A (ja) * 2015-05-25 2016-12-22 パナソニックIpマネジメント株式会社 電子部品パッケージ
JPWO2014188760A1 (ja) * 2013-05-21 2017-02-23 株式会社村田製作所 モジュール
WO2018003262A1 (ja) * 2016-06-30 2018-01-04 株式会社村田製作所 複合基板及び複合基板の製造方法
WO2019026835A1 (ja) * 2017-08-04 2019-02-07 株式会社フジクラ 多層プリント配線板の製造方法及び多層プリント配線板
US10321567B2 (en) 2014-07-24 2019-06-11 Hamamatsu Photonics K.K. Method for producing electronic components

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7462038B2 (en) * 2007-02-20 2008-12-09 Qimonda Ag Interconnection structure and method of manufacturing the same
JP5179787B2 (ja) * 2007-06-22 2013-04-10 ラピスセミコンダクタ株式会社 半導体装置及びその製造方法
JP5043743B2 (ja) * 2008-04-18 2012-10-10 ラピスセミコンダクタ株式会社 半導体装置の製造方法
US8212541B2 (en) 2008-05-08 2012-07-03 Massachusetts Institute Of Technology Power converter with capacitive energy transfer and fast dynamic response
CN102026481A (zh) * 2009-09-18 2011-04-20 仁宝电脑工业股份有限公司 电路板叠合结构
JP5136632B2 (ja) * 2010-01-08 2013-02-06 大日本印刷株式会社 電子部品
US8884431B2 (en) 2011-09-09 2014-11-11 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging methods and structures for semiconductor devices
JP5693940B2 (ja) * 2010-12-13 2015-04-01 株式会社トクヤマ セラミックスビア基板、メタライズドセラミックスビア基板、これらの製造方法
US10389235B2 (en) 2011-05-05 2019-08-20 Psemi Corporation Power converter
US9882471B2 (en) 2011-05-05 2018-01-30 Peregrine Semiconductor Corporation DC-DC converter with modular stages
US10680515B2 (en) 2011-05-05 2020-06-09 Psemi Corporation Power converters with modular stages
EP3425784B1 (en) 2011-05-05 2023-09-06 PSEMI Corporation Dc-dc converter with modular stages
US9449941B2 (en) 2011-07-07 2016-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Connecting function chips to a package to form package-on-package
US8743553B2 (en) 2011-10-18 2014-06-03 Arctic Sand Technologies, Inc. Power converters with integrated capacitors
US8723491B2 (en) 2011-12-19 2014-05-13 Arctic Sand Technologies, Inc. Control of power converters with capacitive energy transfer
US9613917B2 (en) 2012-03-30 2017-04-04 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package (PoP) device with integrated passive device in a via
US8969730B2 (en) * 2012-08-16 2015-03-03 Apple Inc. Printed circuit solder connections
US9165887B2 (en) 2012-09-10 2015-10-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device with discrete blocks
US8975726B2 (en) 2012-10-11 2015-03-10 Taiwan Semiconductor Manufacturing Company, Ltd. POP structures and methods of forming the same
US9391041B2 (en) 2012-10-19 2016-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out wafer level package structure
US8693224B1 (en) 2012-11-26 2014-04-08 Arctic Sand Technologies Inc. Pump capacitor configuration for switched capacitor circuits
US8890284B2 (en) 2013-02-22 2014-11-18 Infineon Technologies Ag Semiconductor device
US8724353B1 (en) 2013-03-15 2014-05-13 Arctic Sand Technologies, Inc. Efficient gate drivers for switched capacitor converters
US8619445B1 (en) 2013-03-15 2013-12-31 Arctic Sand Technologies, Inc. Protection of switched capacitor power converter
US9203299B2 (en) 2013-03-15 2015-12-01 Artic Sand Technologies, Inc. Controller-driven reconfiguration of switched-capacitor power converter
US9847712B2 (en) 2013-03-15 2017-12-19 Peregrine Semiconductor Corporation Fault control for switched capacitor power converter
WO2014168911A1 (en) 2013-04-09 2014-10-16 Massachusetts Institute Of Technology Power conservation with high power factor
US9041459B2 (en) 2013-09-16 2015-05-26 Arctic Sand Technologies, Inc. Partial adiabatic conversion
US9742266B2 (en) 2013-09-16 2017-08-22 Arctic Sand Technologies, Inc. Charge pump timing control
US9825545B2 (en) 2013-10-29 2017-11-21 Massachusetts Institute Of Technology Switched-capacitor split drive transformer power conversion circuit
US9679839B2 (en) 2013-10-30 2017-06-13 Taiwan Semiconductor Manufacturing Company, Ltd. Chip on package structure and method
US9373527B2 (en) 2013-10-30 2016-06-21 Taiwan Semiconductor Manufacturing Company, Ltd. Chip on package structure and method
GB2538665B (en) 2014-03-14 2021-11-10 Arctic Sand Technologies Inc Charge pump stability control
US10693368B2 (en) 2014-03-14 2020-06-23 Psemi Corporation Charge pump stability control
GB2538664A (en) 2014-03-14 2016-11-23 Arctic Sand Technologies Inc Charge balanced charge pump control
KR20150144416A (ko) * 2014-06-16 2015-12-28 한국전자통신연구원 적층 모듈 패키지 및 그 제조 방법
WO2016004427A1 (en) 2014-07-03 2016-01-07 Massachusetts Institute Of Technology High-frequency, high-density power factor correction conversion for universal input grid interface
WO2016149063A1 (en) 2015-03-13 2016-09-22 Arctic Sand Technologies, Inc. Dc-dc transformer with inductor for the facilitation of adiabatic inter-capacitor charge transport
US10068181B1 (en) * 2015-04-27 2018-09-04 Rigetti & Co, Inc. Microwave integrated quantum circuits with cap wafer and methods for making the same
US9493083B1 (en) 2015-06-22 2016-11-15 Delphi Technologies, Inc. Electrical plug adapter
US10276541B2 (en) 2015-06-30 2019-04-30 Taiwan Semiconductor Manufacturing Company, Ltd. 3D package structure and methods of forming same
US9693459B2 (en) 2015-07-16 2017-06-27 Delphi Technologies, Inc. Circuit board assembly and method of manufacturing same
FR3044864B1 (fr) * 2015-12-02 2018-01-12 Valeo Systemes De Controle Moteur Dispositif electrique et procede d'assemblage d'un tel dispositif electrique
TWI582905B (zh) * 2016-01-07 2017-05-11 晨星半導體股份有限公司 晶片封裝結構及其製作方法
US11121301B1 (en) 2017-06-19 2021-09-14 Rigetti & Co, Inc. Microwave integrated quantum circuits with cap wafers and their methods of manufacture
US10686367B1 (en) 2019-03-04 2020-06-16 Psemi Corporation Apparatus and method for efficient shutdown of adiabatic charge pumps
US11594571B2 (en) * 2020-02-27 2023-02-28 Taiwan Semiconductor Manufacturing Co., Ltd. Stacked image sensor device and method of forming same
CN113541628A (zh) * 2021-06-28 2021-10-22 杭州左蓝微电子技术有限公司 一种声表面波器件及其制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001267490A (ja) * 2000-03-14 2001-09-28 Ibiden Co Ltd 半導体モジュール
JP2004165318A (ja) * 2002-11-12 2004-06-10 Ibiden Co Ltd 多層プリント配線板
JP2004207495A (ja) * 2002-12-25 2004-07-22 Murata Mfg Co Ltd セラミック構造体、セラミック構造体の製造方法および非可逆回路素子

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5222014A (en) 1992-03-02 1993-06-22 Motorola, Inc. Three-dimensional multi-chip pad array carrier
JP3387189B2 (ja) * 1993-02-02 2003-03-17 松下電器産業株式会社 セラミック基板とその製造方法
KR0179404B1 (ko) 1993-02-02 1999-05-15 모리시타 요이찌 세라믹기판과 그 제조방법
EP0658937A1 (en) 1993-12-08 1995-06-21 Hughes Aircraft Company Vertical IC chip stack with discrete chip carriers formed from dielectric tape
US5907187A (en) * 1994-07-18 1999-05-25 Kabushiki Kaisha Toshiba Electronic component and electronic component connecting structure
JP2944449B2 (ja) 1995-02-24 1999-09-06 日本電気株式会社 半導体パッケージとその製造方法
JPH0983141A (ja) 1995-09-08 1997-03-28 Matsushita Electric Ind Co Ltd セラミック多層基板の製造方法
JPH118474A (ja) 1997-06-16 1999-01-12 Nec Corp 多層基板の製造方法
JP3178405B2 (ja) 1998-03-05 2001-06-18 住友金属工業株式会社 熱応力を緩和した積層半導体装置モジュール
JP2001007472A (ja) * 1999-06-17 2001-01-12 Sony Corp 電子回路装置およびその製造方法
JP3879347B2 (ja) * 1999-12-20 2007-02-14 富士電機システムズ株式会社 モジュール基板接合方法
JP4138211B2 (ja) 2000-07-06 2008-08-27 株式会社村田製作所 電子部品およびその製造方法、集合電子部品、電子部品の実装構造、ならびに電子装置
TW511405B (en) * 2000-12-27 2002-11-21 Matsushita Electric Ind Co Ltd Device built-in module and manufacturing method thereof
JP2003273160A (ja) * 2002-03-15 2003-09-26 Matsushita Electric Ind Co Ltd 半導体実装モジュール
US7378049B2 (en) * 2003-12-08 2008-05-27 Matsushita Electric Industrial Co., Ltd. Method for producing ceramic substrate and electronic component module using ceramic substrate

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001267490A (ja) * 2000-03-14 2001-09-28 Ibiden Co Ltd 半導体モジュール
JP2004165318A (ja) * 2002-11-12 2004-06-10 Ibiden Co Ltd 多層プリント配線板
JP2004207495A (ja) * 2002-12-25 2004-07-22 Murata Mfg Co Ltd セラミック構造体、セラミック構造体の製造方法および非可逆回路素子

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008288490A (ja) * 2007-05-21 2008-11-27 Shinko Electric Ind Co Ltd チップ内蔵基板の製造方法
JP2008294331A (ja) * 2007-05-28 2008-12-04 Shinko Electric Ind Co Ltd 部品内蔵基板
JP2008311267A (ja) * 2007-06-12 2008-12-25 Taiyo Yuden Co Ltd 回路モジュールの製造方法及び回路モジュール
JP2009206208A (ja) * 2008-02-26 2009-09-10 Fujitsu Media Device Kk 電子部品
WO2010097835A1 (ja) * 2009-02-26 2010-09-02 富士通テレコムネットワークス株式会社 プリント基板とプリント基板を備える電子装置
JP5059966B2 (ja) * 2009-02-26 2012-10-31 富士通テレコムネットワークス株式会社 プリント基板とプリント基板を備える電子装置
US9343863B2 (en) 2009-03-19 2016-05-17 Olympus Corporation Method for manufacturing mount assembly
JP2011198866A (ja) * 2010-03-18 2011-10-06 Renesas Electronics Corp 半導体装置およびその製造方法
JP2015534715A (ja) * 2012-08-21 2015-12-03 エプコス アクチエンゲゼルシャフトEpcos Ag デバイス構造体
US10278285B2 (en) 2012-08-21 2019-04-30 Epcos Ag Electric component assembly
JPWO2014188760A1 (ja) * 2013-05-21 2017-02-23 株式会社村田製作所 モジュール
US10321567B2 (en) 2014-07-24 2019-06-11 Hamamatsu Photonics K.K. Method for producing electronic components
JP2015146440A (ja) * 2015-03-19 2015-08-13 オリンパス株式会社 積層実装構造体
JP2016219785A (ja) * 2015-05-25 2016-12-22 パナソニックIpマネジメント株式会社 電子部品パッケージ
WO2018003262A1 (ja) * 2016-06-30 2018-01-04 株式会社村田製作所 複合基板及び複合基板の製造方法
WO2019026835A1 (ja) * 2017-08-04 2019-02-07 株式会社フジクラ 多層プリント配線板の製造方法及び多層プリント配線板
US11277924B2 (en) 2017-08-04 2022-03-15 Fujikura Ltd. Method for manufacturing multilayer printed wiring board and multilayer printed wiring board

Also Published As

Publication number Publication date
US20070161266A1 (en) 2007-07-12
JPWO2006035528A1 (ja) 2008-05-15
US7807499B2 (en) 2010-10-05

Similar Documents

Publication Publication Date Title
WO2006035528A1 (ja) スタックモジュール及びその製造方法
JP4677991B2 (ja) 電子部品及びその製造方法
US7488897B2 (en) Hybrid multilayer substrate and method for manufacturing the same
US6132543A (en) Method of manufacturing a packaging substrate
JP3531573B2 (ja) 積層型セラミック電子部品およびその製造方法ならびに電子装置
EP1843391A1 (en) Stacked electronic component, electronic device and method for manufacturing stacked electronic component
US20140035161A1 (en) Semiconductor device and method of manufacturing the same
JP4265607B2 (ja) 積層型電子部品および積層型電子部品の実装構造
JP2008042064A (ja) セラミック配線基板とそれを用いた光学デバイス装置、パッケージおよびセラミック配線基板の製造方法
EP2738799A1 (en) Multilayer sintered ceramic wiring board, and semiconductor package including wiring board
WO2016031206A1 (ja) 半導体装置、実装体、車両
EP2023387A1 (en) Semiconductor device, electronic parts module, and method for manufacturing the semiconductor device
JP4752612B2 (ja) 突起電極付き回路基板の製造方法
US8633057B2 (en) Semiconductor package and method of fabricating the same
JP2007324429A (ja) モジュール部品及びその製造方法
US8232481B2 (en) Wiring board with columnar conductor and method of making same
US10879184B2 (en) Electronic device mounting board, electronic package, and electronic module
JPH10242335A (ja) 半導体装置
JP4535801B2 (ja) セラミック配線基板
CN112352309B (zh) 基体以及半导体装置
JP2005311253A (ja) 配線基板
KR20070119790A (ko) 폴리머 범프를 갖는 적층 패키지, 그의 제조 방법 및 모기판 실장 구조
CN109275340B (zh) 模块
JP2741611B2 (ja) フリップチップボンディング用基板
JP4543316B2 (ja) 電子回路モジュール部品及びその製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006537634

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 11688362

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWP Wipo information: published in national office

Ref document number: 11688362

Country of ref document: US

122 Ep: pct application non-entry in european phase