WO2002007132A1 - Unite d'affichage d'images et procede de fabrication correspondant - Google Patents

Unite d'affichage d'images et procede de fabrication correspondant Download PDF

Info

Publication number
WO2002007132A1
WO2002007132A1 PCT/JP2001/006213 JP0106213W WO0207132A1 WO 2002007132 A1 WO2002007132 A1 WO 2002007132A1 JP 0106213 W JP0106213 W JP 0106213W WO 0207132 A1 WO0207132 A1 WO 0207132A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
light emitting
image display
display device
elements
Prior art date
Application number
PCT/JP2001/006213
Other languages
English (en)
French (fr)
Inventor
Toshiaki Iwafuchi
Toyoharu Oohata
Masato Doi
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to EP11002099.7A priority Critical patent/EP2339650B1/en
Priority to EP01951901A priority patent/EP1310934A4/en
Priority to KR1020037000655A priority patent/KR100862545B1/ko
Priority to AU2001272740A priority patent/AU2001272740A1/en
Priority to EP11002100.3A priority patent/EP2343737B1/en
Publication of WO2002007132A1 publication Critical patent/WO2002007132A1/ja
Priority to US10/066,423 priority patent/US6613610B2/en
Priority to US10/427,815 priority patent/US7880184B2/en
Priority to US11/558,620 priority patent/US8409886B2/en
Priority to US12/034,415 priority patent/US7888690B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/2003Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
    • H01L21/2007Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13613Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit the semiconductor element being formed on a first substrate and thereafter transferred to the final cell substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6835Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during build up manufacturing of active devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68354Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support diced chips prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68368Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving at least two transfer steps, i.e. including an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/06102Disposition the bonding areas being at different heights
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/17Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
    • H01L2224/1701Structure
    • H01L2224/1703Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81136Aligning involving guiding structures, e.g. spacers or supporting members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01032Germanium [Ge]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01087Francium [Fr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12036PN diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3512Cracking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0095Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/982Varying orientation of devices in array

Definitions

  • Image display device and method of manufacturing image display device are Image display device and method of manufacturing image display device
  • the present invention relates to an image display device in which light-emitting elements are arranged in a matrix and performs image display according to an image signal, a method of manufacturing the image display device, and a method of manufacturing a light-emitting element suitable for use in the image display device.
  • the present invention relates to an arrangement method for arranging elements such as semiconductor light emitting elements and liquid crystal control elements on a substrate and the like, and a method for manufacturing an image display device.
  • an arrangement of elements for transferring elements finely processed in a transfer step to a wider area The present invention relates to a method and a method for manufacturing an image display device.
  • the present invention relates to an image display device in which the mounting direction of the light emitting element is devised, an element mounting board on which the elements are arranged, and a method of manufacturing the image display device.
  • Various display devices have been developed as light and thin image display devices.
  • One of the main categories of such image display devices is, for example, a device using a light emitting diode (LED) or a liquid crystal display.
  • Devices, and devices using plasma displays are used.
  • the application range of these image display devices is expanding with the development of computer technology. For example, devices with a diagonal size of about 30 cm to 150 cm are used for television receivers and video playback. It is used for devices and output devices of game machines, and smaller ones are used, for example, for monitor screens of in-vehicle in-vehicle devices and video recorders.
  • each of these image display devices has problems in terms of characteristics such as resolution, brightness, light output vs. power efficiency, image quality, large screen, and cost.
  • an array is configured by collectively using individual light-emitting diodes.
  • each light-emitting diode is housed in a package and has a size of several millimeters. As a result, the size of one pixel becomes large and the resolution is reduced.
  • the cost per pixel is high, and the product price is high especially when a large screen device is configured.
  • a substrate such as a glass constituting the display device is placed in a vacuum film forming device or the like, and elements such as a transistor and a wiring are formed using photolithography technology.
  • a liquid crystal display has a problem in that the contrast and the color tone change depending on the viewing angle, and the reaction speed when changing the color is slow.
  • devices using a plasma display utilize a mechanism in which a discharge is generated in a narrow space of a pixel unit, and the phosphor is excited by ultraviolet light from the generated ionized gas to generate visible light.
  • the luminous efficiency itself is not high, and the power consumption increases.
  • contrast is reduced due to reflection of external light by the phosphor, and a problem that a color reproduction range is narrow occurs.
  • an object of the present invention is to provide an image display device which is excellent in various characteristics such as resolution, image quality, and luminous efficiency, can be easily enlarged, and can realize a reduction in manufacturing cost. I do.
  • Another object of the present invention is to provide a manufacturing method for manufacturing such a high-performance image display device.
  • Still another object of the present invention is to provide a method for manufacturing a light-emitting element constituting an image display device.
  • the present invention provides an element arrangement method and an image arrangement which can transfer a finely processed element to a wider area without losing alignment accuracy even after the transfer and solving problems such as wiring defects. It is an object to provide a method for manufacturing a display device. Disclosure of the invention
  • An image display device is an image display device in which a plurality of light emitting elements are arranged to display an image corresponding to a required image signal, wherein the area occupied by one of the light emitting elements is 25 ⁇ m 2 or more. 100 0 0 0 ⁇ m 2 or less, and each of the light emitting elements is mounted on a wiring substrate, wherein the area occupied by one light emitting element is 25 m 2 or more and 1 since it is a 0 0 0 0 ⁇ m 2 or less, the individual light-emitting element itself becomes very small size, it is possible to dispose the light emitting element itself high density wiring board.
  • a ratio of an occupied area of one pixel on the image display device to an occupied area of each light emitting element is 10 or more and 40000 or less, and more preferably 1 or more. It is set to 0 or more and 1 0 0 0 0 or less.
  • the light emitting device used in the image display device of the present invention is not particularly limited as long as it is a device having a small size and can be mounted.
  • a light emitting diode semiconductor laser List devices such as In particular, it can be configured by selecting from a nitride semiconductor light emitting device, an arsenide semiconductor light emitting device, and a phosphide semiconductor light emitting device.
  • Such a light-emitting element can constitute a pixel composed of a set of three light-emitting elements having different wavelengths from each other for the purpose of uniform image display.
  • a color screen can be formed by combining light-emitting elements of red, green, and blue.
  • a wiring substrate in which required wirings are arranged in a matrix is prepared.
  • a plurality of light-emitting elements separated into individual chips are prepared, and the light-emitting elements are mounted so as to be connected to the wirings to constitute an image display device. Since the light-emitting elements are small in size, they can be arranged on a wiring board at high density, and the yield is good because individual light-emitting elements are completed and then mounted on the wiring board. It is easy to enlarge the screen.
  • a semiconductor layer is laminated on a required element forming substrate, a plurality of light emitting elements are arranged side by side on the semiconductor layer, and then separated for each light emitting element.
  • Each light emitting element can be mounted on the wiring substrate, and a groove reaching the substrate surface of the element forming substrate is formed in a region between the elements of the light emitting element so as to surround each light emitting element, and is surrounded by the groove.
  • the separated light emitting elements can be separated from the element forming substrate, and the separated light emitting elements can be mounted on the wiring substrate.
  • each of the separated light emitting elements is mounted on the wiring board by mounting the light emitting element on the wiring board while the front or back surface of the light emitting element is suctioned by a suction jig.
  • the separation of each light emitting element surrounded by the groove from the element forming substrate can be performed by using energy beam irradiation from the back surface of the element forming substrate. Before the energy beam irradiation, each light emitting element on the element forming substrate is temporarily held on the holding substrate. After the above energy beam irradiation, each light emitting element is separated from the element forming substrate, and each light emitting element is temporarily It may be held on a holding substrate.
  • the temporary holding substrate may be formed with an adhesive material on the entire surface, and the adhesive material may temporarily hold the surface of the light emitting element.
  • the mounting of the separated light emitting elements on the wiring substrate may be performed by pressing an electrode portion on the light emitting element surface to a conductive material on the wiring substrate.
  • the present invention also provides a method for manufacturing a light-emitting element included in the above-described image display device.
  • the method for manufacturing a light-emitting element according to the present invention includes the steps of: stacking a semiconductor layer on a required substrate; After the elements are formed side by side, each light emitting element is separated and each light emitting element is also separated from the substrate.
  • the separation between each of the light-emitting elements and the substrate is performed by irradiating an energy beam from the back surface of the substrate. It is preferable that the light-emitting elements be held on the temporary holding substrate, that the light-emitting elements be separated from the substrate after the irradiation of the energy beam, and that the light-emitting elements be held on the temporary holding substrate. Further, an adhesive may be formed on the entire surface of the temporary holding substrate, and the surface of the light emitting element may be temporarily held by the adhesive.
  • a method for arranging elements is a method for arranging a plurality of elements arranged on a first substrate on a second substrate, wherein the element is arranged on the first substrate in a state where the elements are arranged on the first substrate.
  • the method is characterized by having a second transfer step of transferring onto the upper side.
  • the distance between the elements is increased, and it is possible to provide a relatively large electrode or electrode pad by using the widened interval.
  • wiring using relatively large electrodes and electrode pads of the temporary holding member is performed, so if the size of the final device is significantly larger than the element size However, the wiring can be easily formed.
  • a method for manufacturing an image display device of the present invention to which the method for arranging elements is applied is a method for manufacturing an image display device in which light-emitting elements or liquid crystal control elements are arranged in a matrix.
  • the light emitting element or the liquid crystal control element is transferred so as to be separated from the state where the elements or the liquid crystal control element are arranged, and the light emitting element or the liquid crystal control element is held on the temporary holding member.
  • a wiring forming step of forming wiring is a wiring forming step of forming wiring.
  • the image display portion of the image display device includes a light emitting element or It is constructed by arranging the crystal control element in a matrix.
  • the light emitting element or liquid crystal control element on the first substrate can be created in a dense state, that is, by performing fine processing with a high degree of integration, and spread when transferred to the temporary holding member while being separated. It is possible to provide relatively large-sized electrodes and electrode pads by utilizing the intervals. Therefore, the wiring after the second transfer can be easily formed in the same manner as in the element arrangement method described above.
  • the present invention provides an image display device in which a light emitting element is devised in addition to the above, and a method of manufacturing the same. That is, in the image display device of the present invention, in an image display device having a structure in which a plurality of light emitting elements are arranged and mounted on a main surface of a wiring substrate, the light emitting elements are formed by crystal growth of the light emitting elements. Crystal growth layer in the normal direction of the main surface of the substrate It is characterized by being inverted and mounted on a wiring board.
  • the light emitting element has a crystal growth layer serving as a light extraction window on the substrate side during the crystal growth, and each light emitting element is mounted on the wiring substrate before the light emitting element is mounted on the wiring substrate.
  • the light-emitting element may include a first conductive layer and an active layer on the crystal growth layer having an inclined crystal plane inclined with respect to the main surface of the substrate. And a second electrode connected to the first conductive layer, and a second electrode connected to the second conductive layer is approximately the same height from the growth substrate. Structure.
  • an image display device having an inverted crystal growth layer, comprising a first conductive layer and a second conductive layer sandwiching an active layer, a first electrode connected to the first conductive layer, and a second electrode.
  • the second electrode connected to the conductive layer may have a structure formed separately from each other with the crystal growth layer interposed therebetween in a direction normal to the main surface of the substrate.
  • the method for manufacturing an image display device further comprises forming a crystal growth layer on the growth substrate, the crystal growth layer having an open substrate side by selective growth, and forming the first conductive layer, the active layer, And a second conductive layer is formed to form a light emitting element.
  • the first electrode connected to the first conductive layer and the second electrode connected to the second conductive layer are almost equal in height from the growth substrate.
  • the crystal growth layer is formed so as to have substantially the same size, and the crystal growth layer is separated from the growth substrate and mounted on a wiring substrate by being inverted.
  • the element mounting board of the present invention is a substrate having a structure in which a plurality of elements are arranged and mounted on a main surface of a wiring substrate, wherein the crystal growth layer formed by the crystal growth of the element is formed on the substrate. It is characterized in that it is mounted on the wiring substrate while being inverted in the normal direction of the main surface when the crystal is grown.
  • the crystal growth layer of the light emitting element is based on Since it is inverted in the direction normal to the plate main surface during crystal growth, even if the electrode side is formed above the crystal growth layer, it is positioned below the wiring substrate by inversion.
  • electrical connection can be easily achieved at the time of mounting. Therefore, it is not necessary to form a package, and light emitting elements can be arranged at high density.
  • the crystal growth layer is formed by selective growth, it is possible to easily form a crystal growth layer having an inclined crystal plane inclined with respect to the main surface of the substrate. Therefore, when the crystal growth layer is inverted, it becomes easy to take out the light and make the window the upper surface.
  • the height of the second electrode connected to the second conductive layer substantially equal to the height of the growth substrate, electrical connection with the wiring substrate can be easily performed. it can.
  • FIG. 1 is a layout diagram of a main part of an image display device according to a first embodiment of the present invention
  • FIG. 2 is a layout diagram of a main portion of the image display device according to a second embodiment of the present invention.
  • FIG. 3 is a circuit diagram of an image display device according to a second embodiment of the present invention.
  • FIG. 4 is a step of forming a crystal layer in a method of manufacturing the image display device according to the third embodiment of the present invention.
  • FIG. 5 is a process diagram showing a process of forming a separation groove in a method for manufacturing an image display device according to a third embodiment of the present invention.
  • FIG. 6 is a process diagram showing a third embodiment of the present invention.
  • FIG. 1 is a layout diagram of a main part of an image display device according to a first embodiment of the present invention
  • FIG. 2 is a layout diagram of a main portion of the image display device according to a second embodiment of the present invention.
  • FIG. 3 is a circuit diagram
  • FIG. 7 is a process diagram showing a step of pressing a temporary holding substrate in a method of manufacturing an image display device as an example.
  • FIG. 7 shows an energy beam irradiation step in a method of manufacturing an image display device according to a third embodiment of the present invention.
  • FIG. 8 is a process diagram showing an image display according to a third embodiment of the present invention. Peeling of the substrate for device formation in the manufacturing method of the location
  • FIG. 9 is a process diagram showing a process of adsorbing a light emitting element in a method for manufacturing an image display device according to a third embodiment of the present invention.
  • FIG. 10 is a process diagram showing a third embodiment of the present invention.
  • FIG. 10 is a process diagram showing a third embodiment of the present invention.
  • FIG. 11 is a process diagram showing a light emitting element separating step in a method for manufacturing an image display device according to an embodiment.
  • FIG. 11 is a view showing a mounting method of a light emitting element in a method for manufacturing an image display device according to a third embodiment of the present invention.
  • FIG. 12 is a process diagram showing a state immediately before mounting a light emitting element in a method for manufacturing an image display device according to a third embodiment of the present invention.
  • FIG. FIG. 14 is a schematic view showing a method of arranging elements according to an embodiment of the present invention.
  • FIG. 14 is a schematic view showing a method of arranging other elements according to an embodiment of the present invention.
  • FIG. FIG. 16 is a schematic diagram showing the thinning transfer in the element arrangement method of FIG. FIG.
  • FIG. 17 is a schematic perspective view showing a resin-formed chip in a method for arranging elements according to an embodiment
  • FIG. 17 is a schematic plan view showing a resin-formed chip in a method for arranging elements according to an embodiment of the present invention
  • FIG. It is a figure which shows the example of the light emitting element used for the arrangement method of the element of embodiment of this invention, Comprising: A sectional view (FIG. 18A), a top view (FIG. 18B), and FIG.
  • FIG. 20 is a process cross-sectional view of a first transfer step in the light-emitting element arranging method of the embodiment of the present invention.
  • FIG. 18A A sectional view
  • FIG. 18B top view
  • FIG. 20 is a process cross-sectional view of a first transfer step in the light-emitting element arranging method of the embodiment of the present invention.
  • FIG. 20 is a process cross-sectional view of an electrode pad forming step in the light-emitting element arranging method of the embodiment of the present invention.
  • FIG. 21 is a process sectional view of another electrode pad forming step in the light emitting element arranging method of the embodiment of the present invention.
  • FIG. 21 is a suction step of the light emitting element arranging method of the embodiment of the present invention.
  • FIG. 23 is a sectional view showing the light emission of the embodiment of the present invention.
  • FIG. 24 is a process cross-sectional view of a second transfer step in the element arranging method,
  • FIG. 24 is a process cross-sectional view of an insulating layer forming step in the light-emitting device arranging method of the embodiment of the present invention, and FIG. FIG.
  • FIG. 26 is a process cross-sectional view of a wiring forming step in the method for arranging light emitting elements according to the embodiment;
  • FIG. 26 is a process cross-sectional view of a thin-film transistor forming process in the method for arranging liquid crystal control elements according to the embodiment of the present invention;
  • FIG. 7 shows the structure of the present invention.
  • FIG. 28 is a process cross-sectional view of a first transfer step in the method of arranging the liquid crystal control elements according to the embodiment, and
  • FIG. 28 is a step showing a holding state of the temporary holding member in the method of arranging the liquid crystal control elements according to the embodiment of the present invention.
  • FIG. 29 is a cross-sectional view of a process of transferring the temporary holding member to the second temporary holding member in the method of arranging the liquid crystal control elements according to the embodiment of the present invention.
  • Sectional drawing showing a holding state of the liquid crystal control element in the method for arranging liquid crystal control elements according to the embodiment of the present invention by the second temporary holding member.
  • FIG. 31 shows a state in the method for arranging liquid crystal control elements according to the embodiment of the present invention.
  • FIG. 32 is a process cross-sectional view showing a state in which a liquid crystal panel is sealed by forming a counter substrate as a liquid crystal panel.
  • FIG. 32 is a cross-sectional view showing an example of a light emitting element.
  • FIG. 33 is another example of a light emitting element.
  • FIG. 34 is a cross-sectional view showing another example of the light emitting device.
  • FIG. 35 is a cross-sectional view of a main part showing a first example of an image display device in which a crystal growth layer of a light-emitting element is mounted upside down.
  • FIG. 36 is a cross-sectional view of the first example.
  • FIG. 2 is a view showing a light emitting diode constituting an image display device, wherein a sectional view of the element (FIG. 35A), a plan view of the element (FIG. 35B), and
  • FIG. 38 is a cross-sectional view of a main part of the image display device according to the second example, FIG.
  • FIG. 38 is a cross-sectional view showing a step of forming a crystal growth layer and an electrode forming step in the method of manufacturing the image display device according to the third example
  • FIG. 39 is a process cross-sectional view showing a step of forming a resist layer in a method of manufacturing an image display device according to a third example.
  • FIG. 40 is a method of manufacturing the image display device according to the third example.
  • FIG. 41 is a sectional view showing a step of forming a bump in the image display method.
  • FIG. 42 is a process cross-sectional view showing an irradiation step of a beam.
  • FIG. 42 is a process cross-sectional view showing a transfer process to a temporary holding substrate in the method for manufacturing an image display device according to the third embodiment.
  • FIG. 44 is a light emitting device in the method for manufacturing an image display device according to the third embodiment.
  • Sectional view showing the mounting process of the device FIG. FIG. 5 is a process cross-sectional view showing a state after mounting the light emitting elements in the method for manufacturing an image display device according to the third embodiment.
  • FIG. 46 is a process diagram for manufacturing the image display device according to the third embodiment.
  • FIG. 47 is a process cross-sectional view showing a light-emitting element pressurizing step in the method.
  • FIG. 47 is a process cross-sectional view showing an energy beam irradiation step in the method for manufacturing an image display device according to the fourth embodiment. Is a process cross-sectional view showing a light emitting element mounting step in the method for manufacturing an image display device according to the fourth embodiment, and FIG. 49 is an energy diagram in the method for manufacturing an image display device according to the fifth embodiment.
  • FIG. 50 is a process cross-sectional view showing a beam irradiation process
  • FIG. 50 is a process cross-sectional view showing an energy beam irradiation process in the method for manufacturing an image display device according to the sixth embodiment
  • FIG. 52 is a process cross-sectional view showing a second transfer step in the method of manufacturing an image display device according to the sixth embodiment.
  • FIG. 53 is a process cross-sectional view showing the sixth embodiment.
  • FIG. 54 is a process cross-sectional view showing a state after the second transfer step in the method for manufacturing an image display device.
  • FIG. 54 is a view showing a state during a mounting process in the method for manufacturing an image display device according to the sixth embodiment.
  • FIG. 55 is a sectional view showing a state when a light emitting element is formed in the method for manufacturing an image display device according to the seventh embodiment, and
  • FIG. 56 is a seventh embodiment.
  • FIG. 57 is a process cross-sectional view showing a mounting step involving energy irradiation in the method for manufacturing an image display device.
  • FIG. 57 is a cross-sectional view of the image display device according to the eighth embodiment.
  • FIG. 1 is a diagram showing a layout of a main part of the image display device of the first embodiment. Yes, FIG. 1 shows the main part of two pixels in the vertical and horizontal directions.
  • a plurality of address lines ADD 0 and ADD 1 extending in the horizontal direction are formed on the main surface of the wiring substrate 1, and further vertically via an interlayer insulating film (not shown).
  • a plurality of data lines DLR0 to DLB1 extending in the direction are formed.
  • the wiring substrate 1 is a general-purpose substrate for manufacturing semiconductors such as a glass substrate, a metal substrate covered with a synthetic resin or an insulating layer, or a silicon substrate, and can form address lines and data lines with required precision.
  • the address lines ADD0 and ADD1 are formed by a combination of a highly conductive metal material layer or a combination of a semiconductor material layer and a metal material layer, and the line width is compared to the light emitting diode size M as shown in Fig. 1. Can be widened. This, as described below, implemented since that implement one light emitting Daiodo of 1 0 0 0 0 m 2 or less and have been very small size footprint of the product is 2 5 m 2 or more of the light emitting device Therefore, it is possible to minimize the delay caused by the resistance of the address line itself when sequentially scanning pixels to output a required image.
  • These address lines ADD0 and ADD1 are extended in the horizontal direction, and one address line passes for each pixel. Therefore, a common address line is used for selection between horizontally adjacent pixels.
  • the data lines DLR0 to DLB1 are formed by a highly conductive metal material layer or a combination of a semiconductor material layer and a metal material layer, and the line width is as shown in FIG.
  • the wiring board 1 can be formed so as to occupy about half of the occupied area. As with the address lines, such a wide line width can be achieved by mounting a light emitting diode of a small size with an occupied area of one light emitting element of 25 m 2 or more and 100 00 / zm 2 or less. Is possible.
  • These lines DLR 0 to DLB 1 extend vertically. And three data lines are used according to the number of light emitting diodes per pixel.
  • the light emitting diode of the upper left pixel in the figure is composed of a red light emitting diode DR 00, a green light emitting diode DG 00, and a blue light emitting diode DB 00, and data lines DLR 0 to DLB 0 are provided for each light emitting color.
  • data lines DLR0 to DLB1 a common data line is used between the diodes of the same luminescent color of the pixels adjacent in the vertical direction.
  • the image display device of this embodiment arranges light emitting diodes in a matrix and emits light according to a required image signal (including a video signal, that is, a signal for a moving image; the same applies hereinafter).
  • the image display device of this embodiment is driven by the same dot-sequential or line-sequential method as that of the active matrix type liquid crystal display device.
  • a gallium nitride based double hetero structure multilayer crystal grown on a sapphire substrate can be used for blue and green light emitting diodes, and a gallium arsenide substrate can be used for a red light emitting diode.
  • the light-emitting diode constitutes a pixel composed of a set of three light-emitting elements having different wavelengths from each other, but the set of different wavelengths is not limited to red, green, and blue, and may be a set of other colors.
  • red light emitting diodes DR00, DR01, DR10, DR11 in the horizontal direction, and then green light emitting diodes DG00, DG01, DG 10, DG 11, and then blue light emitting diodes DB 00, DB 01, DB 10, and BG 11 are arranged.
  • the light emitting diodes of the upper left pixel in the figure are arranged in the order of red light emitting diode DR 00, green light emitting diode DG 00, and blue light emitting diode DB 00, and these three light emitting diodes are arranged in this order.
  • the light diodes make up a set of pixels.
  • each light-emitting diode has, for example, a substantially square shape, and has a chip structure that is mounted in a non-packaged state or a micro-packaged state (eg, about 1 mm or less). I have.
  • each light emitting diode has a substantially square planar shape, and the light emitting diode chip is mounted by mounting the substantially square light emitting diode chip.
  • the matrix is arranged in a matrix. The positions of the light emitting diodes correspond to the intersections of the address lines ADD0 and ADD1 and the data lines DLR0 to DLB1, and each light emitting diode has an electrode pad 11 connected to the address line.
  • the electrode pad portion 11 is a small band-shaped region extending in the vertical direction
  • the electrode pad portion 12 is a small band-shaped region extending in the horizontal direction.
  • Each light emitting diode is electrically connected to an address line and a data line via these electrode pads 11 and 12, and is driven in a dot-sequential or line-sequential manner.
  • each light emitting diode having a substantially square shape is 100 im from 5 ⁇ ⁇ on one side. It is about the size.
  • each light emitting diode is mounted on the wiring board 1 in a micro package state or a non-package state.
  • Each diode can be manufactured preferably by using the method for manufacturing a light emitting diode described later.
  • the pitch per pixel is V in the vertical direction and H in the horizontal direction, and is set, for example, in the range of 0.1 mm to 1 mm.
  • This is for video (television receivers, video equipment, Suitable for image display devices for information processing (for example, for computers) and for information (for example, for computers), those with a diagonal size of 30 cm to 150 cm are appropriate, and the number of pixels is 1 pixel including RGB.
  • the pixel pitch is 0.1 mm (high-definition personal use) as a direct-view image display device.
  • the display is preferable to set the display to l mm (video display for several people). Therefore, when the light emitting diode has a size of about 100 to 100 m on one side, the ratio of the occupied area of one pixel on the image display device to the occupied area of each light emitting diode is described. Is preferably at least 10 and no more than 400, more preferably at least 10 and no more than 1000.
  • the light-emitting element of a typical image display device typically has a 0.3-millimeter square size, which is the chip size before the resin package, and exceeds 1 mm when the resin package is applied. .
  • the ratio of the area occupied by one pixel on the image display device to the area occupied by each light emitting diode falls within a numerical value of about 1 to 2.
  • the ratio of the area occupied by one pixel on the image display device to the area occupied by each light emitting diode as in this embodiment is preferably in the range of 10 to 400, more preferably 10 to 400.
  • the range is not more than 1000 and the range of this embodiment is out of the range of this embodiment.
  • the use of light-emitting diodes having such a fine chip size is the background of the image display device of this embodiment. It is shown that sufficient luminance can be obtained even with a fine chip size as follows. That is, the indoor Display device, its is sufficient required value as luminance 5 0 0 cd Zm 2 extent, which in terms of the light output of red, green, and generally S WZM 2 with blue colors become. To realize this with an image display device, The average light output of one light emitting diode may be in the range of 0.01 W to 1.7 W.
  • the reliability is equivalent to that of a normal light-emitting diode
  • the drive current density is made equal, even if a margin is added, about 1 square im to about 100 square / zm
  • the light emitting diode has the size.As the light emitting diode mounted on the wiring board, the area occupied by one light emitting diode is set to not less than 25 m 2 and not more than 1000 m 2 This will be sufficient in terms of reliability and brightness.
  • Each light-emitting diode mounted in a very small size has the size as described above, and is formed on an element-forming substrate as in a manufacturing method described later, and then separated into individual chips to be in a non-packaged state. Alternatively, it is mounted with a small package state.
  • the non-package state refers to a state in which a process such as resin molding that covers the outside of the diode chip has not been performed.
  • the micro package state is a state in which the package is covered with a thin resin or the like, but is in a state smaller than a normal package size (for example, about 1 mm or less).
  • the light emitting diode used in the image display device of this embodiment is formed on the wiring substrate in a minute size due to the absence of the package or the minute package. Implemented.
  • This embodiment is a modification of the image display device of the above-described first embodiment, particularly an example in which a current holding circuit electrically connected to each light emitting diode is mounted in a chip shape.
  • the layout diagram of FIG. 2 shows the structure of one pixel (V 1 XH 1) in the image display device of this embodiment.
  • An address line ADD extending horizontally on a wiring board 21 similar to that of the first embodiment and two Source lines PW1 and PW2 are formed at required intervals.
  • the address line ADD and the two power lines PW1 and PW2 are formed of a highly conductive metal material layer or a combination of a semiconductor material layer and a metal material layer, and have a line width of a light emitting diode and a current holding circuit chip. It is considered to be wider than the size.
  • signal lines DLR, DL G, and DLB for each light emitting diode are formed at required intervals in the vertical direction, and these signal lines DLR, DL G, and DLB have the same structure as the address line ADD. It is formed with dimensions.
  • the light emitting diodes DR, -G, and DB are arranged in a matrix and emit light according to a required image signal.
  • the diodes are arranged in the order of a red light emitting diode DR, a green light emitting diode DG, and a blue light emitting diode DB, and these three light emitting diodes constitute one pixel set.
  • Each of the light emitting diodes DR, DG, and DB has a chip structure mounted with a small size of substantially a square as in the above-described embodiment.
  • Each of the light emitting diodes DR, DG, and DB is mounted in a region between the power supply line PW1 and the power supply line PW2.
  • a current holding circuit PT electrically connected to each of the light emitting diodes DR, DG, and DB to hold a current flowing through each of the light emitting diodes DR, DG, and DB is provided for each element. It is formed.
  • the current holding circuit ⁇ is a circuit having a circuit configuration having a transistor and a capacitor, which will be described later.
  • the current holding circuit ⁇ is formed in an individual chip and mounted on the wiring board 21 with a small size. It is.
  • the current holding circuit chips forming the current holding circuit PT and the respective light emitting diodes DR, DG, and DB have substantially the same chip size, and the area occupied by one light emitting diode is 25%.
  • Each of these current holding circuits PT is formed in a region between the power supply line PW1 and the address line ADD. Wiring parts 22 to 26 between each light emitting diode DR, DG, DB and current holding circuit PT, and between each signal line DLR, DL G, DLB, address line ADD, power supply line PW1, PW2 Is formed.
  • the wiring portion 22 is a small band-shaped region whose longitudinal direction is the vertical direction, and connects the light emitting diode and the power supply line PW2.
  • the wiring portion 23 is a band-shaped region having a vertical direction as a longitudinal direction, and extends between the light emitting diodes DR, DG, DB and a current holding circuit PT for holding a current for driving the light emitting diodes DR, DG, DB.
  • the wiring portion 24 is a band-shaped region that extends horizontally from the light emitting diode and then extends vertically for connection to the power supply line PW1, and connects between the current holding circuit PT and the power supply line PW1.
  • the wiring section 25 is a small band-like area whose longitudinal direction is the vertical direction, and connects between the current holding circuit PT and the address line ADD.
  • the wiring portion 26 is a small band-like region extending in the horizontal direction, and connects between the current holding circuit PT and the signal lines DLR, DLG, and DLB.
  • These wiring portions 22 to 26 are used when mounting the light emitting diodes DR, DG, and DB with a very small size on a wiring substrate.
  • a conductive material for bonding as described later can be placed on the wiring portions 22 to 26. Even when the chip of the current holding circuit PT is similarly mounted on the wiring board with a very small size, a conductive material for bonding as described later can be placed.
  • FIG. 3 is a circuit diagram of the image display device of this embodiment shown in FIG.
  • a diode 31 is a light emitting diode, and predetermined according to an image signal. Luminescence of the color of The diodes 31 are of three colors, red, green, and blue, and three diodes 31 arranged in a horizontal direction constitute one pixel, but the explanation is simplified in the circuit diagram of FIG. Therefore, it is shown without distinguishing colors.
  • the transistors 32, 33 and the capacitor 34 connected to the diode 31 constitute a current holding circuit.
  • Transistor 32 is connected in series with diode 31 between power supply line PW1 and power supply line PW2, and diode 31 emits light only when transistor 32 is on.
  • One of the power supply lines PW1 and PW2 supplies the ground voltage, and the other supplies the power supply voltage.
  • One terminal of the capacitor 34 and one of the source and drain regions of the transistor 33 functioning as a switching transistor are connected to the gate of the transistor 32.
  • the other source / drain region of the transistor 33 is connected to a signal line DL to which an image signal is supplied, and the gate of the transistor 33 is connected to a horizontal address line ADD.
  • the address line ADD has a structure in which the level can be selectively switched by the shift register circuit 36.For example, only one of the plurality of address lines is shifted to a high level and the horizontal address is selected.
  • the signal line DL is a wiring for transmitting an image (video) signal to each light emitting diode 31.
  • One signal line D corresponds to one light emitting diode 31.
  • the address line ADD is selectively level-shifted by the shift register circuit 36, while the signal line DL is scanned by the shift register / transfer gate circuit 35, and the selected signal line DL is shifted to the shift register circuit. An image signal is supplied via the gate circuit 35.
  • the capacitor 34 connected to the gate of the transistor 32 and connected to one of the source / drain regions of the small transistor 33 sets the gate potential of the transistor 32 to the off state. It has a function to maintain it. Even when the transistor 33 is turned off, the gate voltage is Since the pressure can be maintained, it is possible to keep driving the light emitting diode 31.
  • the capacitor 34 can keep the gate voltage at the time of selection until the next address selection occurs. While the capacitor 34 maintains the gate voltage, the transistor 32 operates in accordance with the maintained voltage, and the driving current can be continuously supplied to the light emitting diode 31. By keeping the light emitting diode 31 emitting light for a long time in this way, the brightness of the entire image can be increased even when the drive current of each light emitting diode is reduced.
  • this method for manufacturing an image display device can be used as it is as a method for manufacturing a light-emitting element, and the description up to the step before mounting on a wiring board is also a method for manufacturing a light-emitting element.
  • a sapphire substrate 51 is prepared, and a low-temperature and high-temperature buffer layer (not shown) is formed.
  • the active layer 53 and the first conductivity type cladding layer 54 are sequentially laminated.
  • the sapphire substrate 51 becomes a substrate for element formation.
  • the second conductive type clad layer 52, the active layer 53, and the first conductive type clad layer 54 should be gallium nitride-based crystal growth layers, for example, when manufacturing a blue or green light emitting diode. I can do it.
  • a light emitting diode having a double hetero structure having a pn junction is formed on the sapphire substrate 51.
  • the n-type electrode 55 is connected to the second conductivity type clad layer 52 using a photolithography technique, and further using vapor deposition and reactive ion etching.
  • a p-type electrode 56 is formed so as to be connected to the first conductivity type cladding layer 54.
  • a separation groove 57 is formed so as to separate the periphery of each element.
  • the pattern of the separation grooves 57 is generally in a lattice shape in order to make the remaining light emitting diodes have a square shape, but is not limited thereto, and may have another shape.
  • the depth of the separation groove 57 is a depth at which the main surface of the sapphire substrate 51 is exposed, and the second conductivity type cladding layer 52 is separated by the separation groove 57.
  • Emitting Daio one de Sa I's that are square is the size that the occupied area is the 1 0 0 0 0 m 2 or less 2 5 ⁇ m 2 or more, a side size of thus 5 m to 100 m.
  • a temporary holding substrate 60 is prepared.
  • This temporary holding substrate 60 is a substrate for holding each light emitting diode at a transfer position.
  • An adhesive layer 61 is applied to the surface of the temporary holding substrate 60, and the surface 62 of the adhesive layer 61 is pressed to the light emitting diode side on which the separation groove 57 has already been formed. . Then, the surface side of each light emitting diode adheres to the surface 62 of the adhesive material layer 61.
  • an excimer laser Irradiation is performed so that a high-output pulsed ultraviolet laser such as light is transmitted from the back side to the front side of the sapphire substrate 51.
  • Irradiation of the high-power pulsed ultraviolet laser decomposes, for example, a gallium nitride layer near the interface between the sapphire substrate 51 and the second conductive type clad layer 52, which is a crystal layer, into nitrogen gas and metal gallium.
  • the bonding force between the second conductivity type cladding layer 52 and the sapphire substrate 51 is weakened.
  • the sapphire substrate 51 and the second conductivity type cladding layer Can be easily separated.
  • each light emitting diode is held in the adhesive layer 61 of the temporary holding substrate 60 in a state where the devices are separated from each other, and as shown in FIG.
  • the surface of 2 is sucked by the suction jig 70.
  • the suction portion 72 of the suction jig 70 comes in contact with the back surface of the second conductive type clad layer 52, the internal pressure of the suction hole 71 provided in the suction jig 70 is reduced. The necessary adsorption is performed.
  • the adsorbing jig 70 is separated from the temporary holding substrate 60 and the adsorbing is started as shown in FIG.
  • the light emitting diodes are individually removed from the temporary holding substrate 60.
  • FIG. 11 is a view showing a state immediately before mounting a light emitting diode sucked by a suction jig 70 on a wiring substrate 80.
  • This light emitting diode occupies one element. is constructed with a fine small size of the area is the 1 0 0 0 0 ⁇ m 2 or less 2 5 ⁇ m 2 or more.
  • the wiring substrate 80 is already prepared, and the wiring electrodes 81 such as required signal line address lines, power supply lines and ground lines are already formed on the wiring substrate 80. I have.
  • the substrate 80 for use is a general-purpose substrate for semiconductor manufacturing such as a glass substrate, a metal substrate covered with a synthetic resin or an insulating layer, or a silicon substrate, and can be formed with a precision required for address lines and data lines. Any substrate may be used as long as it is a suitable substrate.
  • a bonding conductive material 82 is formed on the wiring electrode 81.
  • the joining conductive material 82 may be any material that can be deformed by crimping and perform electrical connection.
  • the suction jig 70 is brought close to the wiring substrate 80, and the light emitting diode is crimped to a required position to mount the light emitting diode.
  • the bonding conductive material 82 is deformed by the pressure bonding of the light emitting diode in the non-package state, but is securely fixed to complete the mounting.
  • a light emitting diode formed on a gallium nitride substrate, a light emitting diode formed on a silicon substrate, and a microchip of a circuit element do not require a means such as a laser.
  • a microchip can be formed by a combination of polishing from the backside of the substrate, grinding, chemical etching, and etching for forming separation grooves.
  • the example in which the light emitting diodes are suctioned and mounted one by one has been described.
  • the productivity can be improved.
  • the method is not limited to irradiation with an energy beam, and polishing, grinding, or chemical etching from the back surface of the substrate may be used.
  • LEDs which are light-emitting elements
  • An image display device using the ED can be reduced in cost.
  • an LED chip with a size of about 300 m square is converted into an LED chip of several tens m square as described above, and it is connected to manufacture an image display device, the price of the image display device will be reduced. Can be lowered.
  • each element on the stretched substrate is transferred onto a required display panel.
  • a thin-film transistor constituting a liquid crystal display portion on a first substrate is entirely transferred onto a second substrate, and then the There is disclosed a technique of selectively transferring a second substrate to a third substrate corresponding to a pixel pitch.
  • the above-mentioned transfer method for re-arranging devices densely formed on a substrate coarsely depends on the position of a fixed point (fulcrum) on the adhesive surface of the device chip when the stretchable substrate is extended.
  • the device position is minimum and shifts by the chip size ( ⁇ 20 m). Therefore, precise position control for each device chip is indispensable. Therefore, forming a high-definition TFT array panel that requires an alignment accuracy of at least l ⁇ m requires a significant amount of time for alignment including position measurement and control for each TF-top. It costs.
  • the reasons above tends c is impaired positioning precision due to temperature Z stress variation before and after the positioning, very big problem to adopt a mass production technology is there.
  • wiring electrodes and the like are formed after final transfer.
  • it is required to reduce the size of devices such as thin film transistors and light emitting devices due to high integration for high speed operation and cost reduction.
  • After the devices are arranged at the required pixel pitch,
  • it is necessary to form wiring in a state where a miniaturized element chip is arranged in an expanded area. A new eruption is required.
  • the method of arranging the elements and the method of manufacturing the image display device according to the present embodiment are arranged such that the elements formed on the first substrate with a high degree of integration are separated from the state in which the elements are arranged on the first substrate. Then, a two-stage enlarged transfer is performed in which the image is transferred to a temporary holding member, and then the element held by the temporary holding member is further separated and transferred onto a second substrate. In this embodiment, the transfer is performed in two stages, but the transfer may be performed in three stages or more stages depending on the degree of enlargement in which the elements are separated from each other.
  • FIG. 13A shows the basic steps of the two-step enlargement transfer method, respectively.
  • elements 92 such as a light emitting element and a liquid crystal control element are densely formed on the first substrate 90 shown in FIG. 13A.
  • Liquid crystal control elements are elements such as thin film transistors that control the alignment of liquid crystals when a liquid crystal panel is formed as a final product. By forming the elements densely, the number of elements generated per substrate can be increased, and the product cost can be reduced.
  • the first substrate 90 is a substrate on which various elements can be formed, such as a semiconductor wafer, a glass substrate, a quartz glass substrate, a sapphire substrate, and a plastic substrate. Each element 92 is formed directly on the first substrate 90. It may be one that has been formed on another substrate.
  • each element 92 is transferred from the first substrate 90 to a temporary holding member 91 shown by a broken line in the figure, and each element is placed on this temporary holding member 91. Element 92 is held.
  • adjacent elements 92 are separated from each other, and are arranged in a matrix as shown in the figure. That is, the elements 92 are transferred so as to spread the space between the elements in the X direction, but are also transferred so as to spread the space between the elements in the y direction perpendicular to the X direction.
  • the distance to be separated at this time is not particularly limited, and may be, for example, a distance in consideration of formation of a resin portion and formation of an electrode pad in a subsequent step.
  • the size of the temporary holding member 91 need only be equal to or larger than the number obtained by multiplying the number of the elements 92 arranged in a matrix (in the X direction and the y direction, respectively) by the distance apart. Further, it is also possible to transfer a part of the elements on the first substrate 90 to the temporary holding member 91 by separating them.
  • the transfer of the element 92 to the temporary holding member 91 is performed using a mechanical means using a required suction jig factory, as described later.
  • a resin or the like that undergoes a reaction such as softening, curing, cross-linking or deterioration by heat or light
  • the transfer may be selectively performed.
  • transfer may be performed by a combination of heat, light, and mechanical means. It is general to transfer the temporary holding member 91 and the first substrate 90 so that the surfaces thereof face each other.However, once the elements 92 are separated from the first substrate 90 into individual chips and individually separated.
  • the element 92 may be arranged again in the temporary holding member 91.
  • a resin forming chip 94 is formed by covering the periphery of each element 92 with a resin 93.
  • the element 92 is located substantially at the center of the resin-formed chip 94 on a plane, but may be located at a position deviated to one side or a corner side.
  • a second transfer step is performed.
  • the elements 92 arranged in a matrix on the temporary holding member 91 are transferred onto the second substrate 95 so as to be further apart from each other with the resin forming chip 94.
  • This transfer can also be performed using mechanical means using a required suction jig work, as in the first transfer step, or softened, cured, or crosslinked by heat or light. After applying resin or the like that causes a reaction such as deterioration, application of heat or light locally causes peeling or adhesion. Alternatively, the transfer may be selectively performed. Further, the image may be transferred by a combination of heat, light, and mechanical means.
  • the adjacent elements 9 are separated from each other by the resin forming chips 94 and arranged in a matrix as shown in the drawing. That is, the elements 92 are transferred so as to extend the space between the elements in the X direction, but are also transferred so as to spread the elements in the y direction perpendicular to the X direction.
  • the position of the elements arranged in the second transfer step is a position corresponding to the pixel of the final product such as an image display device
  • the integer transfer rate of the initial pitch between the elements 92 is increased by the second transfer step. The pitch of the arranged elements 92 is obtained.
  • the expansion ratio of the pitch separated from the first substrate 90 at the temporary holding member 91 is n
  • the expansion ratio of the pitch separated from the temporary holding member 91 at the second substrate 95 is m.
  • E which is almost an integral multiple
  • Wiring is applied to each element 92 separated from the second substrate 95 along with the resin-formed chip 94. At this time, wiring is performed while minimizing connection failures using the electrode pads formed earlier.
  • the wiring includes wiring to a P electrode and an n electrode
  • the wiring includes a selection signal line, a voltage line, and an alignment electrode film. Including wiring.
  • FIG. 14 is a modified example of the two-stage enlarged transfer method of FIG. 13, and is an embodiment in which the transfer method from the first substrate 90a to the temporary holding member 91a is different.
  • elements 92 such as a light emitting element and a liquid crystal control element are densely formed on the first substrate 90a.
  • the plurality of elements 92 are arranged in a matrix on the first substrate 90a, and the first substrate 90a itself is, for example, a semiconductor wafer, a glass substrate, like the first substrate 90 in FIG. , although various elements such as a quartz glass substrate, a sapphire substrate, and a plastic substrate can be formed, each element 12 may be directly formed on the first substrate 90, or may be formed on another substrate. The formed ones may be arranged.
  • the elements 92 are transferred to the temporary holding member 91a while separating the elements.
  • the first substrate 90a and the temporary holding member 91a are held so as to face each other, and a plurality of elements 92 arranged in a matrix on the first substrate 90a are thinned out.
  • the image is transferred while the temporary holding member 91 a faces each other.
  • the adjacent peripheral elements 92 are left on the first substrate 90a by this thinning transfer, but are transferred to a separate temporary holding member, thereby wasting the densely formed elements 92. It can be used effectively without.
  • the transfer of the element 92 to the temporary holding member 91a may be performed by using a mechanical means using a required suction jig.
  • a resin that reacts by heat or light such as softening, curing, cross-linking, or deterioration, and then applying heat or light locally to cause peeling or adhesion.
  • the image may be transferred by a combination of heat, light, and mechanical means.
  • the elements 92 existing on the temporary holding member 91a are separated from each other, the elements around each element 92 are turned around.
  • the resin 93 is coated and the electrode pads are formed, and then a second transfer step is performed as shown in FIG. 14 (d).
  • This second In the transfer step the elements 92 arranged in a matrix on the temporary holding member 91a are transferred onto the second substrate 95 so as to be further apart from the resin-formed chip 94.
  • the coating of the resin 93 around these elements, the formation of the electrode pads, and the second transfer step are the same as those described with reference to FIG. 13, and the required wiring is formed after the two-step enlargement transfer. The same applies to points.
  • the separated space after the first transfer can be used to perform electrode pad ⁇ resin hardening, etc., and the second transfer Wiring is performed later, but wiring is performed while minimizing poor connection using the electrode pads formed earlier. Therefore, the yield of the image display device can be improved.
  • the two-stage enlarged transfer method of this embodiment there are two steps in which the distance between the elements is separated. By performing such a plurality of steps of enlarged transfer in which the distance between the elements is separated, the transfer is actually performed. The number of times will be reduced.
  • the element 92 is, for example, a light-emitting element or a liquid crystal control element.
  • the present invention is not limited to this.
  • the element may be an element selected from an element, a piezoelectric element, a thin film transistor element, a thin film diode element, a resistance element, a switching element, a micro magnetic element, a micro optical element, or a portion thereof, or a combination thereof.
  • FIG. 15 is a diagram showing another example of the thinning transfer shown in FIGS. 14A and 14B. Thinning-out transfer is performed by selectively transferring the elements by making the transfer source substrate and the transfer destination substrate (member) face each other. However, by making the transfer destination substrate (member) large, It is possible to move the entire device on the substrate to the substrate (member) of the transfer destination.
  • FIG. 15 shows an example in which the magnification ratio in the first transfer process is 3, and when the first substrate 90 c is taken as a unit, the temporary holding member 91 c has an area 9 times the square of 3 Having. Therefore, in order to transfer all of the elements 92 on the first substrate 90c which is the transfer source substrate, a total of nine transfers are performed.
  • the elements 92 arranged in a matrix on the first substrate 90 c are divided into 3 ⁇ 3 matrix units, and one of the elements 92 is sequentially transferred to the temporary holding member 91 c. Then, the entire element 92 is finally transferred.
  • FIG. 15 shows that the first element 92 is transferred to the temporary holding member 91c for each 3 ⁇ 3 matrix unit of the elements 92 on the first substrate 90c.
  • FIG. 15B schematically shows the second element 92 being transferred to the temporary holding member 91c in units of 3 ⁇ 3 matrix. ing. In the second transfer, the alignment position of the first substrate 90c with respect to the temporary holding member 91c is shifted in the vertical direction in the drawing, and the same thinning transfer is repeated to separate the elements 92 from each other. Place Can be.
  • FIG. 15C schematically shows where the eighth element 92 is transferred to the temporary holding member 91c in units of 3 ⁇ 3 matrix, and FIG.
  • the ninth element 92 is transferred to the temporary holding member 91c for each 3 ⁇ 3 matrix unit.
  • the element 92 is eliminated from the first substrate 90c, and the temporary holding member 91c is formed in a matrix.
  • the plurality of elements 92 will be held in a separated form. Thereafter, two-step enlargement transfer is performed according to the steps of FIG. 13C, FIG. 13D, and FIG. 14 (:, FIG. 14D).
  • the resin-molded chip 100 is formed by solidifying the periphery of the element 101 which is spaced apart with the resin 102, and such a resin-formed chip 100 is a temporary holding member. Can be used when the element 101 is transferred to the second substrate.
  • the element 101 is an example of a light emitting element as described later, but is not limited to the light emitting element, and may be another element.
  • the resin-formed chip 100 has a substantially flat surface on a substantially flat plate and a substantially square shape.
  • the shape of the resin-formed chip 100 is a shape formed by solidifying the resin 102. Specifically, an uncured resin is applied to the entire surface so as to include each element 101, and this is cured. After cutting, the edge is cut by dicing or the like.
  • Electrode pads 103 and 104 are formed on the front side and the back side of the substantially flat resin 22, respectively.
  • these electrode pads 103 and 104 is required by forming a conductive layer such as a metal layer or a polycrystalline silicon layer, which is a material of the electrode pads 103 and 104, on the entire surface and using a photolithography technique. Pattern on the electrode shape Formed. These electrode pads 103 and 104 are formed so as to be connected to the p-electrode and n-electrode of the element 101, which is a light-emitting element, respectively, and if necessary, via holes are formed in the resin 102. Is done.
  • the electrode pads 103 and 104 are formed on the front side and the back side of the resin-formed chip 100, respectively, but it is also possible to form both electrode pads on one side.
  • the electrode pads 103 and 104 since there are three electrodes of a source, a gate, and a drain, three or more electrode pads may be formed.
  • the reason why the positions of the electrode pads 103 and 104 are shifted on a flat plate is to prevent overlapping even if contacts are taken from the upper side at the time of final wiring formation.
  • the shape of the electrode pads 103 and 104 is not limited to a square shape, and may be other shapes.
  • the periphery of the element 101 is covered with the resin 102, and the electrode pads 103 and 104 can be formed with high precision by flattening.
  • the electrode pads 103 and 104 can be extended over a wider area than that of 01, and handling is facilitated when the transfer in the next second transfer step is performed by a suction jig.
  • wiring using relatively large-sized electrode pads 103 and 104 can reduce wiring defects. It is prevented before it happens.
  • FIG. 18 shows the structure of a light emitting element as an example of the element used in this embodiment.
  • FIG. 18A is a sectional view of the element
  • FIG. 18B is a plan view.
  • This light-emitting device is a GaN-based light-emitting diode, for example, a device that is grown on a sapphire substrate.
  • laser ablation occurs due to laser irradiation that passes through the substrate, and the sapphire substrate
  • film peeling occurs, which has the characteristic that element isolation can be facilitated.
  • a hexagonal pyramid-shaped GaN layer 112 selectively grown on an undergrowth layer 111 made of a GaN-based semiconductor layer is formed.
  • an insulating film (not shown) on the upper side, and the hexagonal pyramid-shaped GaN layer 112 is formed at the opening of the insulating film by MOCVD or the like.
  • This GaN layer 112 is a pyramid-type growth layer covered with an S-plane (1-101) when the main surface of the sapphire substrate used during growth is a C-plane. This is a region where silicon is doped.
  • the sloped S-plane portion of the GaN layer 112 functions as a double heterostructure cladding.
  • the active layer InGaN layer 113 is formed so as to cover the inclined S plane of & 1 ⁇ layer 112, and the magnesium doped GaN layer 114 is formed outside of it. .
  • the magnesium layer GaN layer 114 also functions as a cladding.
  • a p-electrode 115 and an n-electrode 116 are formed.
  • the p-electrode 115 is formed by evaporating a metal material such as NiZPt / Au or Ni (Pd) / Pt / Au formed on the magnesium-doped GaN layer 114.
  • the n-electrode 116 is formed by evaporating a metal material such as TiZA1 / PtZAu at a portion where the above-mentioned insulating film (not shown) is opened.
  • a GaN-based light-emitting diode having such a structure is a device that can also emit blue light, and can be relatively easily separated from a sapphire substrate by laser ablation, in particular. Irradiation at the surface realizes selective peeling.
  • a GaN-based light-emitting diode For example, a structure in which an active layer is formed on a flat plate or in a band shape may be used, or a pyramid structure in which a C-plane is formed at an upper end may be used. Further, other nitride-based light emitting devices, compound semiconductor devices, or the like may be used.
  • the light-emitting element uses the GaN-based light-emitting diode shown in FIG.
  • a plurality of light emitting diodes 122 are formed in a matrix on the main surface of the first substrate 121.
  • the size of the light emitting diode 122 can be about 20 m.
  • a material having a high transmittance of a wavelength of a laser irradiated on the optical diode 122 such as a sapphire substrate, is used.
  • the light emitting diode 122 has formed up to the p-electrode etc., the final wiring has not yet been formed, and a groove 122 g for element isolation has been formed. 1 2 2 is ready for separation.
  • the formation of the groove 122 g is performed by, for example, reactive ion etching. As shown in FIG. 19, such a first substrate 122 is opposed to the temporary holding member 123 to perform selective transfer.
  • a release layer 124 and an adhesive layer 125 are formed in two layers.
  • a glass substrate, a quartz glass substrate, a plastic substrate, or the like can be used as an example of the temporary holding member 121, and an example of the release layer 124 on the temporary holding member 121 is fluorine.
  • Coats, silicone resins, water-soluble adhesives (eg PVA), polyimides, etc. can be used.
  • the adhesive layer 125 of the temporary holding member 123 a layer made of any one of an ultraviolet (UV) curable adhesive, a thermosetting adhesive, and a thermoplastic adhesive can be used.
  • a quartz glass substrate is used as the temporary holding member 123, a polyimide film 4m is formed as the release layer 124, and a UV curable adhesive as the adhesive layer 125 is applied for about 20 minutes. Apply with a thickness of m.
  • the adhesive layer 1 25 of the temporary holding member 1 2 3 is adjusted so that the cured area 1 2 5 s and the uncured area 1 2 5 y are mixed, and the selective transfer is performed on the uncured area 1 2 5 y.
  • the light emitting diodes 122 are aligned so as to be located. Adjustments such that the cured area 125 s and the uncured area 125 y are mixed can be performed, for example, by selectively exposing the UV-curable adhesive with an exposure machine to UV at a pitch of 200 m.
  • the portion where the 122 is to be transferred may be left uncured and the other portions may be cured.
  • the light emitting diode 122 at that position is irradiated from the back surface of the first substrate 121 with a laser, and the light emitting diode 122 is laser-absorbed from the first substrate 121. Peeling using Since the GaN-based light emitting diode 122 decomposes into metallic Ga and nitrogen at the interface with the sapphire, it can be peeled off relatively easily.
  • An excimer laser, a harmonic YAG laser or the like is used as a laser for irradiation.
  • the light emitting diode 122 for selective irradiation is separated at the interface between the GaN layer and the first substrate 121, and the adhesive layer 125 on the opposite side is separated. It is transferred so as to pierce the p-electrode portion of the light emitting diode 122 into the uncured area 125 y.
  • the corresponding adhesive layer 125 is a cured area 125 s. It is not transferred to the 1 2 3 side.
  • the light emitting diodes 122 are arranged on the temporary holding member 123 so as to be more apart than when they are arranged on the first substrate 121.
  • the selective light-emitting diode 1 2 2 was transferred from the first substrate 1 2 1 to the temporary holding member 1 2 3, as shown in FIG. 20, the uncured area 1 2 5 y
  • the adhesive layer 125 is cured to fix the light emitting diode 122. This curing is possible by applying energy such as heat or light.
  • the light emitting diode 1 2 2 is held by the adhesive layer 1 2 5 of the temporary holding member 1 2 3, and the back surface of the light emitting diode 1 2 2 is on the n-electrode side (force electrode side).
  • the electrode pad 126 Since the back surface of the diode 122 is removed and cleaned so that there is no resin (adhesive), when the electrode pad 126 is formed, the electrode pad 126 is in contact with the back surface of the light emitting diode 122. It is electrically connected.
  • the resin for the adhesive is etched by oxygen plasma, and then washed by UV ozone irradiation.
  • GaN-based light emitting diode is separated from the first substrate 121 made of a sapphire substrate by laser, Ga is deposited on the separated surface, so that the Ga is etched. It is necessary to carry out with Na ⁇ H aqueous solution or diluted nitric acid. After that, the electrode pads 126 are patterned. At this time, the electrode pad on the cathode side can be about 60 square.
  • a transparent electrode (ITO, ⁇ system, etc.) or a material such as Ti_Al / Pt / Au is used.
  • Fig. 21 shows the transfer of the light emitting diode 122 from the temporary holding member 123 to the second temporary holding member 127 to form a via hole 130 on the anode electrode (p electrode) side. After that, the anode side electrode pad 1 29 is formed, and the resin This shows a state in which the adhesive layer 125 made of is diced. As a result of this dicing, element isolation grooves 13 1 are formed, and the light emitting diodes 122 are separated for each element.
  • the element isolation groove 13 1 separates each of the light emitting diodes 122 in the form of a matrix, so that the planar pattern is composed of a plurality of parallel lines extending vertically and horizontally.
  • the surface of the second temporary holding member 127 faces the bottom of the element isolation groove 131.
  • a release layer 128 is formed on the second temporary holding member 127.
  • This release layer 128 can be formed using, for example, one of fluorine coat, silicone resin, water-soluble adhesive (for example, PVA), and polyimide.
  • the second temporary holding member 127 is, for example, a so-called dicing sheet in which a UV adhesive is applied to a plastic substrate, and a material whose adhesive strength is reduced by UV irradiation can be used.
  • the excimer laser is irradiated from the back of the temporary holding member 127.
  • peeling layer 124 peeling occurs due to polyimide ablation at the interface between the polyimide and the quartz substrate, and each light emitting diode 122 becomes the second temporary holding member 122. Copied to 7 side.
  • the surface of the second temporary holding member 127 is etched with oxygen plasma until the surface of the light emitting diode 122 is exposed.
  • an excimer laser, a harmonic YAG laser, and a carbon dioxide laser can be used to form the via hole 130.
  • the via hole has a diameter of about 3 to 7 m.
  • the anode side electrode pad is formed of Ni / Pt / Au or the like.
  • dicing using a normal blade is performed, and when a narrow notch of 20 m or less is required, processing using the above laser is performed.
  • the cut width depends on the size of the light emitting diode 122 covered with the adhesive layer 125 made of resin in the pixel of the image display device. As an example, about 40 width in excimer laser Perform groove processing of m to form the shape of the chip.
  • FIG. 22 is a diagram showing that the light emitting diodes 122 arranged on the second temporary holding member 127 are picked up by the suction device 133.
  • the suction holes 135 are formed in a matrix at the pixel pitch of the image display device, so that a large number of light emitting diodes 122 can be collectively sucked.
  • the opening diameter at this time is, for example, about ⁇ 100 ⁇ ⁇ , and the openings are formed in a matrix with a pitch of 600. About 300 pieces can be adsorbed at a time.
  • the material of the suction hole 135 is, for example, a material manufactured by Ni electrode or a material formed by etching a metal plate 132 of SUS or the like.
  • a suction chamber 1334 is formed in the back of the hole 135, and the suction of the light emitting diode 122 can be performed by controlling the suction chamber 134 to a negative pressure.
  • the light emitting diode 1 2 2 is covered with an adhesive layer 1 25 made of resin, and the upper surface thereof is almost flattened.
  • FIG. 23 is a diagram showing a state where the light emitting diode 122 is transferred to the second substrate 140.
  • the adhesive layer 1 36 is applied to the second substrate 140 in advance when it is mounted on the second substrate 140, and the adhesive layer 1 36 on the lower surface of the light emitting diode 122 is cured.
  • the adhesive layer 136 can be composed of a UV curable adhesive, a thermosetting adhesive, a thermoplastic adhesive, or the like.
  • the positions where the light emitting diodes 122 are arranged are spaced apart from the arrangement on the temporary holding members 123 and 127.
  • energy for curing the resin of the adhesive layer 136 is supplied from the back surface of the second substrate 140.
  • UV-curable adhesive use a UV irradiation device.
  • thermosetting adhesive use a laser to harden only the lower surface of the light emitting diode 122, and in the case of a thermoplastic adhesive, similarly apply laser irradiation Melt the adhesive with and bond.
  • an electrode layer 137 that also functions as a shadow mask is provided on the second substrate 140, and in particular, the surface of the electrode layer 137 on the screen side, that is, the surface on the side where a person viewing the image display device is present. Then, a black chrome layer 1 3 8 is formed. By doing so, the contrast of the image can be improved, and the energy absorption rate of the black chrome layer 135 can be increased, and the adhesive layer 135 can be selectively irradiated with the beam 135. Can cure quickly. As the UV irradiation at the time of this transfer, about 1000 mJcm 2 is irradiated in the case of a UV curable adhesive.
  • the light emitting diode 1 2 2 of the second 4 figures three colors of RGB, 1 4 1, 1 4 2 is a view showing a state coated with the insulating layer 1 3 9 are arranged on the second substrate 1 4 0 c second
  • the pitch as pixels is constant Pixels of three colors can be formed as they are.
  • the insulating layer 139 a transparent epoxy adhesive, a UV curable adhesive, a polyimide, or the like can be used.
  • the three-color light emitting diodes 122, 141, 142 need not necessarily have the same shape. In FIG.
  • the red light emitting diode 141 has a structure without the hexagonal pyramid GaN layer, and the shape is different from the other light emitting diodes 122, 142.
  • the light-emitting diodes 122, 141, and 142 are already covered with an adhesive layer 125 made of resin as a resin-forming chip, and the same handling is performed regardless of the element structure. Is achieved.
  • FIG. 25 is a view showing a wiring forming step. The openings 145, 146, 147, 148, 149, 150 are formed in the insulating layer 1 39, the anodes of the light emitting diodes 122, 141, 142, the electrode pads of the power source and the second.
  • FIG. 9 is a diagram in which wirings 143, 144, and 151 connecting the wiring electrode layers 13 of the substrate 140 are formed.
  • the opening formed at this time that is, the peer hole, has a large via hole shape because the area of the electrode pads 126, 129 of the light emitting diodes 122, 141, .142 is large, and the position of the via hole is large.
  • the precision can be formed with a coarser precision than a via hole formed directly in each light emitting diode.
  • a via hole having a diameter of about ⁇ 20 m can be formed for the electrode pads 126, 129 of about 60 m square.
  • via hole depths there are three types of via hole depths: those that connect to the wiring board, those that connect to the anode electrode, and those that connect to the power source electrode.Thus, the depth is controlled by the number of laser pulses, and the optimum depth is determined. Open. After that, a protective layer is formed on the wiring, and the panel of the image display device is completed. At this time, the same material as the insulating layer 139 in FIG. 25 and a transparent epoxy adhesive can be used for the protective layer. This protective layer is cured by heating and completely covers the wiring. After that, the driver IC is connected from the wiring at the end of the panel to manufacture the drive panel.
  • the distance between the elements is already increased at the time when the light emitting diodes 122 are held by the temporary holding member 123, and the spread distance is used. It is possible to provide a relatively sized electrode pad 12.6.129, and the like. Wiring is performed using the relatively large electrode pads 126, 129, so even if the final device size is significantly larger than the element size, wiring can be easily performed. Can be formed.
  • the periphery of the light emitting element is covered with the cured adhesive layer 125, and the electrode pads 1 126, 129 can be formed with high accuracy by flattening, and the element is formed.
  • the electrode pads 12 6 and 12 9 can be extended to the area, and handling is facilitated when the transfer in the next second transfer step is advanced by a suction jig.
  • the transfer of the light-emitting diode 122 to the temporary holding member 123 is based on the fact that the GaN-based material decomposes into metallic Ga and nitrogen at the interface with sapphire. Can be easily peeled off.
  • the liquid crystal control element is, specifically, a thin film transistor that controls the alignment state of liquid crystal when a liquid crystal panel is formed as a final product in this embodiment.
  • an amorphous silicon film 162 is formed on a first substrate 161, such as a quartz glass substrate.
  • This amorphous silicon film 162 is a peeling film that is sacrificed in a later step.
  • a silicon oxide film 163 is formed on the amorphous silicon film 162 as a base insulating film, and thin film transistors 164 are densely formed in a matrix on the silicon oxide film 163.
  • the thin film transistor 164 has a structure in which a gate oxide film and a gate electrode are formed on a polysilicon film, and a source / drain region is formed in the polysilicon film.
  • These thin film transistors 164 are isolated from each other. For example, a groove for element isolation is formed by a method such as reactive ion etching to the extent that a portion of the amorphous silicon film 162 is exposed.
  • a release layer 166 and an adhesive layer 167 are formed in two layers.
  • a glass substrate, a quartz glass substrate, a plastic substrate, or the like can be used as an example of the temporary holding member 165 .
  • the release layer 166 on the temporary holding member 165 Fluorine coating , Silicone resin, water-soluble adhesive (for example, PVA), polyimide and the like can be used.
  • the adhesive layer 167 of the temporary holding member 165 a layer made of any one of an ultraviolet (UV) curable adhesive, a thermosetting adhesive, and a thermoplastic adhesive can be used.
  • the adhesive layer 167 of the temporary holding member 165 is adjusted so that the cured area 167 s and the uncured area 167 y are mixed, and the selective transfer is performed on the uncured area 167 y.
  • the alignment is performed so that the thin film transistor 164 is located. Adjustment such that the cured area 1667 s and the uncured area 1667 y coexist is performed, for example, by selectively exposing the UV curable adhesive with an exposure machine, and transferring the thin film transistor 164 However, it may be left uncured and the rest cured. After such an alignment, the thin film transistor 164 at that position is irradiated from the back of the first substrate 161 with a laser, and the thin film transistor 164 is subjected to laser ablation from the first substrate 161. Use to peel off. An excimer laser, a harmonic YAG laser, or the like is used as the laser for irradiation.
  • the thin film transistor 164 for the selective irradiation is transferred to the uncured area 167y of the adhesive layer 167 on the opposite side.
  • the corresponding adhesive layer 1667 is a hardened area 1667 s. It is not transferred to the 1 65 side.
  • FIG. 27 only one thin-film transistor 164 is selectively irradiated with laser, but the thin-film transistor 164 is similarly irradiated with laser even in a region separated by n pitches and transferred. It is assumed that By such selective transfer, the thin film transistors 164 are arranged on the temporary holding member 165 more apart than when they are arranged on the first substrate 161.
  • the unhardened area 1 67 y The adhesive layer 167 is cured and fixed. This curing is possible by applying energy such as heat or light.
  • the thin film transistor 164 is securely held while being held by the adhesive layer 167 of the temporary holding member 165.
  • the thin film transistor 164 is transferred from the temporary holding member 165 to the second temporary holding member 168.
  • the second temporary holding member 116 is used for mounting the thin film semiconductor layer side of the thin film transistor 164 on the second substrate.
  • the second temporary holding member 168 is used.
  • the temporarily holding member 1 6 8 the case from it £ temporarily holding member 1 6 5 without using is transferred to the second temporarily holding member 1 6 8, separated by individual thin-film transistor 1 6 4
  • a separation groove 167 g is formed.
  • the bottom of the separation groove 167 g reaches the release layer 166.
  • the separation groove 166 g also separates the release layer 166.
  • the thin film transistor 164 is transferred from the temporary holding member 165 to the second temporary holding member 168 by peeling with the peeling layer 166 (FIG. 30), and subsequently, not shown.
  • the image is transferred onto the second substrate while being separated by the suction means (second transfer step). This step is the same as the step shown in FIG. 22 in the method for arranging light emitting elements described above.
  • a thin film transistor 164 is formed on a second substrate 176 such as a glass substrate or a transparent plastic substrate at a distance, and a gate electrode line and a source electrode and a drain electrode are formed. Form and connect to the source and drain of the thin film transistor.
  • a transparent electrode film 172 and an alignment film 173 are formed on it, and an opposite substrate 169 on the opposite side and a transparent electrode film 175 and an alignment film 174 formed on the surface are formed. Confront each other, enclose the liquid crystal Create a liquid crystal panel.
  • the thin film transistor 164 on the second substrate 176 functions as a liquid crystal control element.
  • FIG. 32 shows a light emitting diode disclosed in the specification and drawings of Japanese Patent No. 2895566 as a mounting form of the light emitting diode.
  • This element is an example of a so-called flip-chip type light emitting diode having a pair of positive and negative electrodes on the same surface side, and a lead frame 200 is a lead forming a pair of positive and negative electrodes arranged in parallel at an interval. It is composed of members 201 and 206.
  • the two lead members 201 and 206 are formed with flat portions 203 and 208 on which the light emitting chips 190 are placed at their tip portions 202 and 207, respectively.
  • each electrode portion of the light emitting chip 190 which is a G aN blue light emitting chip, is joined to a lead member 201 serving as a negative electrode and a lead member 206 serving as a positive electrode via solder bumps 205, respectively. ing.
  • FIG. 33 shows a chip described in Japanese Patent Application Laid-Open No. Hei 9-92939.
  • a type LED light emitting diode
  • the LED element 2 1 3 is placed on the insulating ceramic supporting member 2 1 1 on which the conductive layer is formed.
  • the electrode 2 1 4 of the LED element 2 1 3 and the electrode terminal 2 1 2 are connected to the wire 2 1 5
  • the cavity is filled with the sealing resin 216 and solidified.
  • FIG. 34 is an example of a chip type LED similarly disclosed in Japanese Patent Application Laid-Open No. 9-293904.
  • a pair of electrode terminals 2 2 2 are formed on the ceramic support member 2 2 1, and a pair of electrodes 2 2 4 on the surface of the LED element 2 3 are flip-chip connected by a conductive brazing material 2 2 5.
  • the sealing resin 222 is injected into the gap between the LED element and the support in order to firmly adhere the LED element 222 to the ceramic support member.
  • an image display device is manufactured by arranging such light-emitting diodes in a matrix, the light-emitting diodes are individually stored in a package, and then arranged in an array for assembly into a flat-panel image display device. It is necessary to mount a plurality of light emitting diodes side by side. LED chips are diced into individual chips from the wafer state, and each chip is sealed in a package.Therefore, one LED chip is a bare chip in sub-millimeter size and stored in a package. Are several millimeters in size. As a result, the resolution of one pixel increases as the size of one pixel increases, and a high-definition and small image display device cannot be easily assembled. Also, when the light emitting diode is a GaN-based nitride semiconductor, the package is thicker than the sapphire substrate because the light emitting diode is usually formed on the sapphire substrate.
  • FIG. 35 is a cross-sectional view of a main part showing an example of an image display device in which a method for mounting a light emitting element is devised.
  • the image display device of this example is a full-color color image display device 231 as shown in FIG. 35, and each of the light-emitting elements can emit red, green, and blue light. Diodes are arranged in a matrix.
  • a wiring substrate formed of a glass substrate or a plastic substrate 240 has a wiring main surface 241 formed with a predetermined wiring pattern in advance.
  • Layers 247 and 248 are formed.
  • the wiring layer 248 is a wiring for supplying a signal to the p electrode
  • the wiring layer 247 is a wiring for supplying a signal to the n electrode.
  • One of these wiring layers 247 and 248 can be shared.
  • a crystal growth layer 243 which is disposed upside down from the state at the time of crystal growth, is disposed via a p-electrode 244.
  • the crystal growth layer 243 is a layer grown by selective growth through the window of the mask layer from the underlying growth layer 245 that is inverted and positioned on the upper side.
  • the crystal growth layer 243 is made of a GaN layer of silicon dopant, which is a nitride semiconductor material having a wurtzite type crystal structure, and its inclined side surface is an S plane (111 plane). It has a hexagonal pyramid shape covered with). Since FIG. 35 is a cross-sectional view, the cross section of the crystal growth layer 243 has a substantially inverted triangular shape.
  • the crystal growth layer 243 a light emitting region is formed in which the active layer is sandwiched between the n-type semiconductor layer and the p-type semiconductor layer.
  • the active layer is formed near the outermost contour of the inverted hexagonal pyramid.
  • the bandgap energies of the active layers of adjacent light emitting elements are different and correspond to red, green, and blue emission colors, respectively, but other structures and dimensions are almost the same. It is the same.
  • the hexagonal pyramid-shaped crystal growth layer 243 is mounted on the wiring substrate 240 so as to be upside down in the normal direction of the main surface of the substrate as compared with the direction at the time of crystal growth. Therefore, the bottom surface of the hexagonal pyramid is just the top surface, and the top surface is the light extraction side.
  • the hexagonal pyramid-shaped crystal growth layer 243 is connected to the underlying growth layer 245 via a mask layer window (not shown) used for crystal growth, and the mask layer window is directly illuminated.
  • the undergrowth layer 245 functions as a seed layer for selective growth, but is also connected to the crystal growth layer 243 through the mask layer window, and the flat upper surface of the undergrowth layer 245 is a light extraction surface. Also used as 250. Further, the Byeon ground growth layer 245 also functions as a part of the wiring on the n-electrode side, and serves as a current path between the n-electrode 249 made of a metal layer and the crystal growth layer 243.
  • the n-electrode 249 is located below the underlying growth layer 245 due to the inversion of the light emitting element, but since the crystal growth layer 243 is a layer grown larger than the n-electrode 249, the n-electrode 249 is A bump 246 at the bottom of 249 is formed so as to have the same height as the crystal growth layer 243.
  • the bump 246 is a connection portion formed by using a plating process or the like, and is formed by forming a bump of C11, Ni or the like at a height of about 10 m by electrolysis or electroless.
  • the surface is provided with about 0.1 / 3! 1,811 mils to prevent oxidation.
  • the lower part of the bump 246 is connected to the wiring layer 247 provided on the main surface 241 of the substrate at the time of mounting.
  • a void is formed around the bumps 24 and 46, around the wiring layers 247 and 248, and further around the crystal growth layer 243 in terms of the function of the element.
  • an adhesive layer 242 made of an adhesive such as a thermosetting adhesive or an ultraviolet curing adhesive.
  • FIG. 36 is a diagram showing individual light emitting diodes mounted on the image display device of this example
  • FIG. 36A is a cross-sectional view of the device
  • FIG. 36B is a device.
  • FIG. In the image display device shown in FIG. 35 a plurality of arranged light emitting diodes are mounted in an inverted manner, respectively, so that the one shown in FIG. 36 is upside down in the normal direction of the main surface of the substrate.
  • a growth substrate such as a sapphire substrate, which is different from the wiring substrate 240, is preferably used.
  • the selective growth method is used to form the crystal growth layer 243 of FIG.
  • the crystal growth layer 243 easily has a structure having an inclined crystal plane such as an S plane inclined with respect to the main surface of the substrate.
  • the S plane is a stable plane that can be seen when selectively grown on the C + plane, and is relatively easy to obtain and has a (1, -1, 1, 0, 1) plane in the hexagonal plane index.
  • the pound number on the S-plane is the largest. Therefore, the VZIII ratio is effectively increased, which is advantageous for improving the crystallinity of the stacked structure.
  • the dislocations extending upward from the substrate may bend, which is advantageous for reducing defects.
  • the crystal growth layer 243 may be a material layer capable of forming a light emitting region composed of the first conductivity type layer, the active layer 251, and the second conductivity type layer 252, and is not particularly limited. However, it is preferable to have a wurtzite type crystal structure.
  • a crystal layer for example, a group III compound semiconductor, a BeMgZnCdS compound semiconductor, or a BeMgZnCdO compound semiconductor can be used.
  • a compound semiconductor can be preferably formed, and a gallium nitride compound is particularly preferable.
  • InG aN, Al G aN, G aN, and the like do not necessarily refer to a nitride semiconductor of only a ternary mixed crystal or only a binary mixed crystal. It is needless to say that even a trace amount of A 1 and other impurities in a range that does not change the action of InGaN are included in the scope of the present invention.
  • vapor-phase growth methods can be cited, for example, a metal-organic compound vapor-phase growth method (MOCVD (MOVP E) method) and a molecular beam epitaxy method (MBE method).
  • MOCVD metal-organic compound vapor-phase growth method
  • MBE molecular beam epitaxy method
  • a vapor phase growth method or a hydride vapor phase growth method (HVP E method) can be used.
  • MOCVD metal-organic compound vapor-phase growth method
  • HVP E method molecular beam epitaxy method
  • TMG trimethylgallium
  • TEG triethylgallium
  • TMA trimethylaluminum
  • TEA triethylaluminum
  • TMI the In source
  • Trialkyl metal compounds such as (trimethylindium) and TEI (triethylindium) are often used, and gases such as ammonia and hydrazine are used as nitrogen sources.
  • gases such as ammonia and hydrazine are used as nitrogen sources.
  • a gas such as silane gas for Si, germane gas for Ge, Cp 2 Mg (cyclopentene genenylmagnesium) for Mg, and DEZ (getyl zinc) for Zn Is used.
  • these gases are supplied to the surface of a substrate heated to, for example, 600 or more, and the gases are decomposed, thereby forming an InA1GaN compound semiconductor by epitaxial growth. Can be done.
  • selective growth is also possible by forming a thin mask layer on the base growth layer 245 and selectively opening the mask layer to form a window region.
  • the mask layer can be composed of, for example, a silicon oxide layer or a silicon nitride layer.
  • the window area is formed in the mask layer Openings, which can be hexagonal, for example, but other shapes such as circular, square, triangular, rectangular, rhombic, elliptical, and variations of these Can be shaped.
  • the active layer 251 extends in a plane parallel to the inclined crystal plane and is formed on the first conductive layer and the second conductive layer 252. The structure is sandwiched.
  • the active layer 25 2 is formed on the crystal growth layer 24 3.
  • the term “formed on the crystal growth layer 24 3” means that the semiconductor layer is stacked on the crystal growth layer 24 3. This includes both the case where the inside and the surface of the crystal growth layer are formed.
  • the first conductivity type is a P-type or n-type cladding layer
  • the second conductivity type is the opposite conductivity type.
  • the crystal growth layer is composed of a silicon-doped gallium nitride-based compound semiconductor layer
  • the n-type clad layer is composed of a silicon-doped gallium nitride-based compound semiconductor layer
  • an InGaN layer is formed thereon.
  • a magnesium-doped gallium nitride-based compound semiconductor layer is further formed thereon as a p-type cladding layer to form a double hetero structure.
  • the active layer 251 can be composed of a single bulk active layer, but it has a single quantum well (SQW) structure, a double quantum well (DQW) structure, and a multiple quantum well.
  • SQW single quantum well
  • DQW double quantum well
  • the active layer 25 1 is an InGaN layer
  • the structure is easy to manufacture, especially in the manufacturing process, and the light emitting characteristics of the device can be improved.
  • this InGaN layer has a structure in which nitrogen atoms are hardly desorbed. In growth, crystallization is particularly easy and crystallinity is improved, so that luminous efficiency can be increased.
  • the p-electrode 244 formed on the crystal growth layer 243 is an electrode for injecting current into the active layer 251.
  • the p-electrode 244 has a tilted crystal plane having a tilted crystal plane. Since the light-emitting diode element itself is deposited on the surface and ultimately inverted, the p-electrode 244 also functions as an upwardly open reflective film, and the light-emitting diode element itself is inverted. The light extraction efficiency can be improved.
  • each light emitting diode element is disposed on the wiring substrate 240 while being inverted when the crystal is grown.
  • the upper surface of the flat underlying growth layer 245 functions as a light extraction surface 250 of light from the active layer 251 of the crystal growth layer 243, and the reflection film of the p electrode 244 is formed.
  • the light extraction efficiency can be increased with the help of the function.
  • the crystal growth layer 243 has a hexagonal pyramid shape by selective growth, but a bump 246 is disposed on the n-electrode 249 side, and functions as a light extraction surface 250 of generated light.
  • the undergrowth layer 245 of each element can be kept almost flush, that is, horizontally at the same height, and the crystal growth layer 243, etc., tilts by solidifying the periphery with the adhesive 242. Such a problem can be prevented beforehand.
  • each light emitting diode element is mounted after the element is completed, for example, by not mounting a defective element, the yield of the entire image display device is improved.
  • the bumps 246 have a structure in which a pair of positive and negative electrodes are gathered on the wiring substrate 240 side, and the electrodes do not reduce the area for extracting light. From this point, the image display device of this example is capable of high-definition color display, and skillfully incorporates the advantages of selective growth in the manufacturing process.
  • the n-electrode 249 and the bump 246 were not used. These layers may be common between adjacent diodes, and the underlying growth layer 245 may be common between adjacent elements and may have a non-isolated structure. Further, in this example, the image display device is a single color display device, but may be a two-color display device or an image display device using a combination of luminescent colors other than RGB. It is also possible to dispose a selection transistor for driving each diode on the wiring substrate 240.
  • the element is described as a light emitting element.
  • the element that is inverted on the substrate may be a transistor or another semiconductor element.
  • An element mounting substrate may be configured, and an image display device or another semiconductor device may be completed in a later step.
  • This example is a device having a structure using a light emitting diode having a different structure from the image display device of Example 1.
  • wiring layers 268 and 269 are formed on the main surface 261 of the wiring substrate 260, and the wiring layers Bumps 266 and 267 are formed on 668 and 269, respectively, and p-electrodes 264 and n-electrodes 265 are placed above the bumps 266 and 267, respectively.
  • the crystal growth layers 26 are connected.
  • the crystal growth layer 263 has a substantially flat plate shape, and an active layer (not shown) extends. The p electrode 264 and the n electrode 265 are connected to the first conductive layer sandwiching the active layer.
  • the periphery of the bumps 266 and 267 is filled with an adhesive layer 262 made of an adhesive such as a thermosetting adhesive or an ultraviolet-curing adhesive.
  • the p-electrode 264 and the n-electrode 265 are connected to the bumps 266 and 267, and the crystal growth layer 263 for generating light is horizontally at the same height. And the surrounding area can be hardened with an adhesive layer 26 Thus, the problem that the crystal growth layer 263 or the like is tilted can be prevented beforehand. Further, since each light-emitting diode element is mounted after the element is completed, for example, by not mounting a defective element, the yield of the entire image display device is improved. Further, the bumps 266 and 267 have a structure in which a pair of positive and negative electrodes are gathered on the wiring substrate 260 side, and the electrodes do not reduce the area for extracting light. From this point, the image display device of this embodiment can perform high-definition color display.
  • This example is an example of a method for manufacturing an image display device of Example “!”, And the steps will be described in the order of steps with reference to FIGS. 38 to 46.
  • a growth substrate 270 consisting of a sapphire substrate having a C-plane as a main surface is used, and a low-temperature and high-temperature buffer layer and the like are formed on the growth substrate 270.
  • An undergrowth layer 271 is formed, and a mask layer made of a silicon oxide film or a nitride film is formed to cover the undergrowth layer 271.
  • the mask layer has a window region corresponding to a region for crystal growth. It is formed.
  • a hexagonal pyramid-shaped crystal growth layer 272 covered with an S-plane with side surfaces is obtained from the crystal growth by selective growth from the window region, and a first conductive layer (not shown) is formed on the crystal growth layer 272.
  • a layer, an active layer, and a second conductive layer are formed.
  • the p-electrode 273 is formed of a multilayer metal film such as NiZPtAu
  • the n-electrode 274 is formed of, for example, a multi-layer metal film. It is formed in a portion where the mask layer is opened by a multilayer metal film such as TiZA1ZPtZAu.
  • the p-electrode 273 is formed, for example, by vapor deposition, while the other n-electrode 274 is formed using a technique such as lift-off.
  • the underlying growth layer 271 on the growth substrate 270 is separated for each element.
  • separation of each element for example, reactive ion etching is used.
  • Chip size of each element For example, the element itself has a size of, for example, about 20 m square, but the pitch of the chip is about 25 m.
  • a resist layer 275 is formed on the entire surface of the growth substrate 270, and the thickness of the resist layer 275 at this time is approximately equal to the height of the apex portion of the p-electrode 273.
  • an area of the resist layer 275 corresponding to the n-electrode 274 was opened, and an opening 276 was formed in the resist layer 275 as shown in FIG. Face the n electrode 2 7 4.
  • a bump 277 is formed in the opening 276 of the resist layer 275 using a plating process or the like. That is, the bump 277 is a connecting portion formed by using a meshing process or the like, and is formed by forming a bump of Cu, Ni or the like to a height of about 10 m by electrolysis or electroless. The surface is provided with about 0.1 im Au plating to prevent oxidation. After the formation of the plating bumps 277, the resist layer 275 is removed as shown in FIG.
  • a material having a transfer material 278 applied on a transfer substrate 280 composed of, for example, a glass substrate is prepared.
  • the substrate for growth 270 on which the bumps 277 are formed is opposed to the substrate for transfer 280.
  • the transfer material 278 is an adhesive or the like, and is preferably a material having low absorption with respect to the wavelength of the laser light to be irradiated next. This is because the laser beam is less likely to be ablated and the separated light emitting elements have better positional accuracy.
  • a KrF excimer laser or triple-wave YAG laser is applied from the back surface of the growth substrate 270, that is, the back surface of the light emitting element. Irradiate the laser light.
  • nitrogen is generated at the interface between the undergrowth layer 271 and the growth substrate 270, and the light emitting diodes are separated from each other.
  • Each of the light emitting diodes separated by the laser light irradiation is temporarily held on the transfer substrate 280 while being buried in the transfer material 278 as shown in FIG.
  • the Ga layer 281 adheres to the upper surface of the base growth layer 271 which is the surface from which the growth substrate 270 has been peeled off. Since the upper surface of the base growth layer 27 1 is a light extraction surface, it is necessary to remove the 0 & layer 281, and etching is performed. This etching may be performed with an alkali or an acid, but an etching solution is selected so that the adhesion strength of the transfer material 278 does not decrease.
  • the transfer substrate 2 is selectively provided in accordance with the electrode pitch of the wiring substrate. Take out the light emitting element from 80. This is based on the premise that the light-emitting diodes held on the substrate of the transfer substrate 280 have the same, single-color emission wavelength.To mount elements with different emission wavelengths, for example, a plurality of light-emitting diodes must be mounted.
  • a transfer substrate 280 is used. In this example, a suction head 282 is used for selective removal of the light emitting element.
  • a suction hole 283 is formed at a tip portion 284 of the suction head 282, and the pitch at the tip portion 284 is in accordance with the electrode pitch of the wiring board.
  • the tip 284 of the suction head 282 is flat around the suction hole 283, and the flat surface of the top surface of the undergrowth layer 271 serving as the light extraction surface of the light emitting element is suctioned. Is done.
  • This suction work can be performed for each individual element. However, as in this example, a plurality of light emitting elements can be simultaneously suctioned in accordance with the electrode pitch of the wiring board.
  • the plurality of light-emitting elements matching the electrode pitch of the wiring board are carried to the wiring board 290 as shown in FIG. 44, and are perpendicular to the main surface of the wiring board 290.
  • Each element is bonded to the substrate main surface from the direction.
  • For wiring Wiring layers 291, 292 are formed in advance on the main surface of the substrate 29.
  • a suction head 282 presses each element onto the main surface of the wiring substrate 29. Later, when opened, each light emitting element is temporarily bonded to the wiring substrate 290.
  • the adhesive 293 is applied to the main surface of the wiring substrate 290, which contributes to holding each element on the main surface of the wiring substrate 290.
  • the adhesive 293 is, for example, a thermosetting adhesive or an ultraviolet curable adhesive.
  • the pressure head 295 is pressed from the upper surface of the base growth layer 271 on the light extraction side of each element, and the adhesive 293 is cured.
  • the adhesive 293 is a thermosetting adhesive
  • a heating and pressing head heated by pulse heating can be used as the pressure head 295, and in the case of an ultraviolet curing adhesive
  • the pressure head 295 can be made of a light-transmitting material such as glass or quartz glass, and ultraviolet light can be irradiated from above.
  • the manufacturing cost is reduced.
  • the production time can be reduced and production can be performed in a short time.
  • the elements are securely mounted horizontally using bumps 277, they do not tilt, and the margin for alignment is small, the light emitting elements must be arranged with high precision.
  • reliable electric wiring and maximum light extraction efficiency can be achieved by using the bumps 277.
  • the inspection of the light emitting element is carried out while being held on the transfer substrate 280. This can improve the yield by removing defective elements early.
  • the removal of the Ga layer can be performed before mounting on the wiring substrate 290, and the problem of damaging the wiring substrate 290 by etching can be avoided.
  • a light emitting element is formed in accordance with the electrode pitch of the wiring board, and is directly mounted on the wiring board.
  • a light emitting element is formed on the growth substrate 305 in accordance with the electrode pitch of the wiring substrate.
  • a hexagonal pyramid-shaped crystal growth layer 312 is formed on the base growth layer 311 as in the above-described embodiment, and a p-electrode 313 is formed on the crystal growth layer 312.
  • An n-electrode 3 14 is further formed on 3 11, and a pump 3 15 for forming the same height as the p-electrode 3 13 is formed.
  • a plurality of light emitting elements are formed on the growth substrate 305, and the intervals correspond to the pitches of the electrode layers 303 and 302 of the wiring substrate 301.
  • the growth substrate 300 on which the light emitting elements are formed is opposed to the wiring substrate 301, and a laser beam such as a KrF excimer laser or a triple harmonic YAG laser is irradiated from the back surface of the growth substrate 300.
  • a laser beam such as a KrF excimer laser or a triple harmonic YAG laser is irradiated from the back surface of the growth substrate 300.
  • nitrogen is generated at the interface between the base growth layer 311 and the growth substrate 3 05, and the light-emitting elements are separated from each other and held by the wiring substrate 3 0 1.
  • FIG. 48 shows a state in which the light emitting element is held on the wiring substrate 301, and thereafter, the light emitting element of another wavelength is mounted, and the image is obtained by curing the adhesive 307.
  • the display device is completed.
  • the Ga layer 3 16 is formed on the upper surface of the underlying growth layer 3 11, when the adhesive layer 3 07 is of the ultraviolet curing type, the back side of the wiring substrate 3 0 1 Irradiate ultraviolet rays.
  • the adhesive layer 307 is of a thermosetting type, a curing step under the same conditions as in Example 3 may be used. Removing the G a layer 3 16 after the adhesive layer 3 07 has cured Thus, damage to the wiring substrate 301 can be significantly reduced.
  • a light emitting element is directly mounted on a wiring substrate by irradiating a laser beam selectively in accordance with the electrode pitch of the wiring substrate.
  • a plurality of light emitting elements are formed on the growth substrate 328, and the light emitting elements are formed by growing hexagonal pyramid crystals on the underlying growth layer 327 in the same manner as in the above-described example.
  • a layer 3 2 4 is formed, a p-electrode 3 2 6 is formed on the crystal growth layer 3 2 4, and an n-electrode is further formed on the base growth layer 3 2 7, and the height is about the same as the p-electrode 3 2 6 Bumps 325 are formed.
  • the electrode layers 321 and 322 are formed at required pitches, and the growth substrate 328 and the wiring substrate 320 face each other.
  • a laser beam is irradiated in accordance with the electrode pitch of the wiring substrate.
  • a laser beam such as a KrF excimer laser or a triple harmonic YAG laser from the back surface of the growth substrate 328
  • Nitrogen is generated, and the light emitting element is separated element by element and is held on the wiring substrate 320.
  • the laser beam irradiation is selective according to the electrode pitch, the light emitting element grows.
  • the image display device is completed by repeating this process for elements of other wavelengths.
  • Laser light can be scanned by a single beam or by a single beam that moves the growth substrate and the wiring substrate.
  • FIG. 50 a hexagonal pyramid-shaped crystal growth layer 333 is formed on the base growth layer 332 so as to constitute a light emitting element on the growth substrate 336, and the crystal growth is performed.
  • a p-electrode 3 3 4 is formed on the layer 3 3 3, and an n-electrode is further formed on the base growth layer 3 3 2, and a bump 3 3 5 is formed to make the same height as the p-electrode 3 3 4 Have been.
  • the light emitting elements are separated from each other on the growth substrate 336 according to the electrode pitch of the wiring substrate.
  • the growth substrate 336 is held so as to face the transfer substrate 330, and by irradiating laser light from the back surface of the growth substrate 336, the light emitting elements are separated from each other.
  • the image is transferred to the transfer substrate 330.
  • a transfer material 331 made of a silicone resin or the like is formed on the transfer substrate 330, and the light emitting element is held for each element by the transfer material 331.
  • the light extraction surface is held on the transfer substrate 330 so that the light extraction surface is on the outside. Further, as shown in FIG. A second transfer substrate 341 with 340 applied on the upper surface is bonded.
  • the transfer material 340 is, for example, an ultraviolet-curable adhesive
  • the second transfer substrate 341 is glass or quartz glass.
  • the light emitting elements are transferred to the second transfer substrate 341 as shown in FIG.
  • the second transfer substrate 341 On the main surface of the wiring substrate 342, where the electrode layers 343, 344 are formed at a required pitch, the second transfer substrate 341, The laser beam is irradiated in accordance with the electrode pitch of the wiring substrate, which is held opposite to the wiring substrate 342.
  • the light emitting elements are separated together with the transfer material 340 by ablation of the transfer material 340 and held on the wiring substrate 342.
  • the irradiation of the laser beam is selective according to the electrode pitch. For this reason, not all the light emitting elements on the growth substrate 328 are separated from each other, and only a single-color element corresponding to the electrode pitch of the wiring substrate is reliably transferred.
  • This example is a modified example of Example 6, and as shown in FIG. 55, the transfer material 35 1 on the second transfer substrate 350 is formed by growing a base material so as to constitute a light emitting element.
  • a hexagonal pyramid-shaped crystal growth layer 354 is formed on the layer 355, and a bump 355 is formed to make the height the same as that of the p-electrode.
  • the light emitting elements are not spaced in accordance with the electrode pitch of the wiring substrate, but are arranged at a pitch convenient for manufacturing.
  • the other steps are substantially the same as in Example 6.
  • the light emitting element is formed by abrasion of the transfer material 351.
  • Each element is separated and held on a wiring substrate 360 having wiring layers 362 and 363.
  • all the light-emitting elements are not separated at once because the laser beam irradiation is selective according to the electrode pitch. Only the element is reliably transferred.
  • This process is repeated for elements of other wavelengths, and the adhesive 361 on the wiring substrate 360 is cured to complete the image display device. If it adheres to the back surface of the light emitting element, a cleaning or polishing step is added.
  • the ⁇ electrode wiring and the ⁇ electrode wiring It is an example of the formed image display device.
  • a p-electrode wiring 37 2 is formed on the main surface 37 1 of the wiring substrate 37 0, and the p-electrode wiring 37 2
  • a crystal growth layer 374 having a hexagonal pyramid-shaped inclined crystal plane connected to the upper end is embedded in and supported by the surrounding adhesive layer 373.
  • a first conductive layer, an active layer, and a second conductive layer are formed on the crystal growth layer 374, and the crystal growth layer 374 is an adhesive layer which is turned upside down during crystal growth.
  • the p-electrode 375 is formed on the plane parallel to the inclined crystal plane of the crystal growth layer 374 supported by 373, and the upper side of the crystal growth layer 374 is used for crystal growth.
  • An underlying flat growth layer 37 6 exists, and the upper surface side of the underlying growth layer 37 6 is used as a light extraction surface 37 77.
  • the n-electrode wiring 3 7 is located at the corner of the base growth layer 3 7 6 which does not overlap with the laminated portion of the first conductive layer, active layer, and second conductive layer serving as the light emitting region in the normal direction of the substrate main surface 3 7 1 8 are formed and electrically connected.
  • a part of the n-electrode wiring 378 also extends on the adhesive layer 373.
  • the n-electrode wiring 378 Is formed in the required pattern.
  • the n-electrode wiring 378 is covered with a protective layer 379 made of a resin layer such as polyimide.
  • the n-electrode wiring 378 is a light extraction surface 37 of the base growth layer 376. Since it is located on the 7 side, the chip size of the light emitting element can be reduced by the amount of wiring.
  • the n-electrode wiring 378 and the p-electrode wiring 372 are formed in the upper and lower parts of the crystal growth layer 374, and are three-dimensionally separated. It can be formed widely. Therefore, the wiring can be easily formed.
  • the bumps are described as having Cu and Ni coated with Au, but may be connected by solder bumps.
  • the bumps on the electrodes of the light emitting element are formed by solder plating or solder vapor deposition, and can be applied to the wiring board in advance using a flux instead of the adhesive held on the wiring board.
  • the light emitting element is held on the wiring substrate by the adhesiveness of the flux.
  • the wiring substrate may be reflowed collectively to connect the wiring substrate and the light emitting elements. At this time, a glass substrate is used because the wiring substrate is to be placed in a reflow furnace.
  • connection After the connection, flux cleaning is performed, and the sealing material is put between the chip and the wiring substrate to cure the sealing material.
  • the connection resistance is reduced, the alignment accuracy of the light emitting element is improved by self-alignment during melting of the solder, and the pixel pitch matches the patterning accuracy of the wiring electrode As a result, the pixel pitch becomes constant, and the image display device becomes high definition.
  • repairing a light emitting element perform a lighting inspection of the light emitting element before injecting the sealing material. If a defect occurs, the solder bump is melted and repaired by local heating of the light emitting element.
  • the image display device may be a display device (display device) using a light emitting element such as a light emitting diode (LED) or a semiconductor laser, and the light emitting elements are arranged on a wiring substrate.
  • a light emitting element such as a light emitting diode (LED) or a semiconductor laser
  • the light emitting elements are arranged on a wiring substrate.
  • electronic devices such as television receivers, video playback devices, monitors for electronic devices such as computers, output devices for game devices, and monitors for electronic home appliances, etc.
  • it may be a car-mounted guide device, a mobile phone, a portable information terminal, a single screen of a monitor such as a recording device or a monitoring device.
  • the resolution, the image quality, and the light emission It is possible to obtain an image display device which is excellent in various characteristics such as efficiency, can be easily enlarged, and can realize a reduction in manufacturing cost.
  • the image Display device according to the present invention since the light-emitting element is 1 0 0 0 0 m 2 or less and have been fine size area occupied by one of the element is 2 or more, the light-emitting element itself It can be arranged on a wiring board at high density, and since the individual light emitting devices are completed and then mounted on the wiring board, the yield is good, and when a large screen is used. However, strict process management over the entire screen / order is not required.
  • an image display device of the present invention it is easy to arrange the light emitting element itself on the wiring substrate at a high density, and by utilizing the temporary holding substrate and the energy beam, the microscopic The device can be mounted at a required position on the wiring board while transferring the necessary elements.
  • the distance between the elements is already increased at the time when the elements are held by the temporary holding member, and the widened interval is used. Therefore, it is possible to provide an electrode pad having a relatively large size. Since wiring using electrode pads having a relatively large size is performed, wiring can be easily formed even when the size of the final device is significantly larger than the element size.
  • the periphery of the light-emitting element can be covered with the cured adhesive layer, and the electrode pad can be formed with high accuracy by flattening, and the light-emitting element can be formed more accurately than the element.
  • the electrode pad can be extended over a wide area, and when the transfer in the next second transfer step is advanced by a suction jig, the handling becomes easy.
  • the transfer to the temporary holding member of the light emitting diode can be performed relatively easily by utilizing the fact that the GaN-based material is decomposed into metallic Ga and nitrogen at the interface with sapphire.
  • each light emitting diode element is disposed on the wiring substrate while being inverted from the crystal growth
  • the upper surface of the flat underlying growth layer functions as a light extraction surface
  • the light extraction efficiency can be increased with the help of the function of the p-electrode as a reflection film.
  • the crystal growth layer has, for example, a hexagonal pyramid shape due to selective growth, but bumps are provided on the n-electrode side, and the undergrowth layer and crystal growth layer of each element must be kept at the same horizontal level.
  • the bump has a structure in which a pair of positive and negative electrodes are gathered on the wiring substrate side, and the electrodes do not reduce the area for extracting light. From this point, the image display device of this embodiment is capable of displaying a high-definition color display, and skillfully incorporates the advantage of selective growth in the manufacturing process.
  • a plurality of light emitting elements corresponding to the electrode pitch of the wiring substrate are mounted collectively on the main surface of the wiring substrate. Production in time is possible.
  • each element is securely mounted horizontally using bumps, does not tilt, and requires a small magazine for alignment. Therefore, the light-emitting elements can be arranged with high precision, and reliable electric wiring and maximum light extraction efficiency can be achieved by using a bump.

Description

明 細 書
画像表示装置および画像表示装置の製造方法 技術分野
この発明は、 発光素子がマトリクス状に配列され、 画像信号に応じた 画像表示を行う画像表示装置、 その画像表示装置の製造方法、 その画像 表示装置に使用して好適な発光素子の製造方法に関する。 また、 半導体 発光素子や液晶制御素子などの素子を基板上などに並べる配列方法およ び画像表示装置の製造方法に関し、 特に転写工程によって微細加工され た素子をより広い領域に転写する素子の配列方法および画像表示装置の 製造方法に関する。 さらには、 発光素子の実装方向を工夫した画像表示 装置、 素子を配列させた素子実装基板、 画像表示装置の製造方法に関す る。 背景技術
軽量で薄型の画像表示装置として、 種々の表示装置が開発されている, このような画像表示装置の主なカテゴリ一としては、 例えば発光ダイォ ード (L E D ) を用いた装置、 液晶ディスプレイを用いた装置、 プラズ マディスプレイを用いた装置などがある。 これら画像表示装置は、 コン ピュー夕技術の進展とともに、 その適用範囲が広がりつつあり、 例えば 対角サイズで 3 0センチから 1 5 0センチ程度の大きさの装置は、 テレ ビジョン受像機、 ビデオ再生装置、 ゲーム機器の出力装置などに用いら れ、 また、 それより小さいなサイズのものでは、 例えば自動車搭載型案 内装置や録画装置のモニター画面などに用いられている。
ところが、 それらの画像表示装置のいずれ-もが解像度、 輝度、 光出力 対電力効率、 画質などの特性の点や、 大画面化、 コスト面などで問題を 抱えている。 例えば、 発光ダイオードをマトリクス状に配列した発光ダ ィォ一ドアレイを用いる装置では、 個々の発光ダイォ一ドを集合的に用 いてアレイを.構成する。 ところが、 個々の発光ダイオードはそれぞれパ ッケージに収納されていて数ミリ程度のサイズがあり、 その結果、 一画 素の大きさも大きくなつて解像度が低下してしまう。 同時に、 発光ダイ ォードアレイを用いる画像表示装置では、 画素当たりのコストが高くな り、 特に大画面の装置を構成した場合には、 その製品価格が高いものに なってしまう。
液晶ディスプレイを用いた画像表示装置では、 表示装置を構成するガ ラスなどの基板を真空にした膜形成装置などに入れ、 フォトリソグラフ ィ一技術を用いてトランジスタなどの素子の形成や配線の形成を行って おり、 特に液晶装置の解像度を高くしょうとした場合には、 オーダ —のプロセス制御が必要となる。 したがって、 製品の歩留りを向上させ るには厳格なプロセス管理が必要となり、 大画面の液晶表示装置を作成 しょうとする場合では、 コストが高くなつてしまう。 また、 液晶表示は 見る角度によってコントラストゃ色合いが変化する視野角依存性があり 色を変化させる場合の反応速度が遅いといった問題も抱えている。
また、 プラズマディスプレイを用いた装置では、 画素単位の狭い空間 で放電を生じさせ、 発生する電離ガスからの紫外光によって蛍光体を励 起して可視光を発生させるというメカニズムを利用している。 プラズマ ディスプレイを用いた装置では、 このため発光効率そのものが高くはな く、 消費電力が多くなつてしまう。 また、 蛍光体による外からの光が反 射して、 コントラストが低下するという問題点も発生し、 色再現範囲が 狭いと言った問題も生ずる。
したがって、 上記画像表示装置は、 そのいずれもが大型画面化が容易 ではなくかつ製造コストが高くなり、 それぞれ解像度やプロセス、 画質. 発光効率などの問題を抱えたものとなっている。
そこで、 この発明の上述の技術的な課題に鑑み、 解像度や画質、 発光 効率などの諸特性に優れ、 かつ大画面化が容易で、 製造コストの低減も 実現できる画像表示装置の提供を目的とする。 また、 この発明の他の目 的は、 そのような高性能の画像表示装置を製造するための製造方法の提 供を目的とする。 さらに、 この発明の更に他の目的は、 画像表示装置を 構成する発光素子の製造方法を提供することである。 さらにまた、 この 発明は、 微細加工された素子をより広い領域に転写する際に、 転写後も 位置合わせ精度が損なわれることもなく、 また配線不良など 問題も解 決できる素子の配列方法および画像表示装置の製造方法を提供すること を目的とする。 発明の開示
この発明の画像表示装置は、 複数の発光素子が配列され所要の画像信 号に対応して画像を表示する画像表示装置において、 一個の上記発光素 子の占有面積が 2 5 ^ m2以上で 1 0 0 0 0 ^ m2以下とされ、 上記各発 光素子はそれぞれ配線用基板に実装されたものであることを特徴とする 一個の上記発光素子の占有面積が 2 5 m2以上で 1 0 0 0 0 ^ m2以下 とされることから、 個々の発光素子自体は微小なサイズとなり、 発光素 子自体を高密度に配線用基板に配設することが可能である。
この発明の好適な画像表示装置においては、 各発光素子の占有面積に 対する当該画像表示装置上の一画素分の占有面積の比が 1 0以上 4 0 0 0 0以下とされ、 より好ましくは 1 0以上 1 0 0 0 0以下とされる。 この発明の画像表示装置に使用される発光素子は、 微小なサイズをも つて実装が可能な素子であれば特に限定されるものではないが、 その一 例としては、 発光ダイォ一ドゃ半導体レーザなどのデバイスを挙げるこ とができ、 特に、 窒化物半導体発光素子、 砒化物半導体発光素子、 およ び燐化物半導体発光素子から選んで構成することができる。 このような 発光素子は、 画像表示のカラ一化のために、 互いに波長を異ならせた 3 つの発光素子の組からなる画素を構成することできる。 ここで典型的に は赤、 緑、 青の各色の発光素子を組み合わせることでカラー画面を構成 できる。
また、 この発明は、 複数の発光素子が配列され所要の画像信号に対応 して画像を表示する画像表示装置の製造方法において、 所要の配線をマ トリクス状に配設した配線用基板を用意するとともに、 個別のチップに 分離された複数の発光素子を用意し、 該発光素子を上記配線に接続する ように実装して画像表示装置を構成することを特徴とする。 発光素子が 微小なサイズであるために高密度に配線用基板に配設することが可能で あり、 また、 個々の発光素子を完成させた後に配線用基板に対して実装 するために歩留りは良好であり、 大画面化も容易である。
このような画像表示装置の製造方法において、 所要の素子形成用基板 上に半導体層を積層し、 該半導体層に複数の発光素子を並べて形成した 後、 各発光素子毎に分離し、 その分離した各発光素子を配線用基板に実 装することができ、 発光素子の素子間の領域に素子形成用基板の基板表 面に達する溝を、 各発光素子を囲むように形成し、 該溝に囲まれた各発 光素子を素子形成用基板から分離させ、 その分離された各発光素子を上 記配線用基板に実装することができる。
より好ましい実施の形態の一例としては、 分離された各発光素子の配 線用基板への実装は吸着用治具に発光素子の表面または裏面を吸着させ ながら配線用基板に素子毎に搭載することで行うことができ、 溝に囲ま れた各発光素子の素子形成用基板からの分離は、 該素子形成用基板の裏 面からのエネルギービームの照射を利用するようにすることができる。 このエネルギービームの照射前に、 素子形成用基板上の各発光素子を一 時保持用基板に保持させ、 上記エネルギービームの照射後に各発光素子 を素子形成用基板から分離させ、 各発光素子を一時保持用基板に保持さ せても良い。 その場合に一時保持用基板は全面に粘着材が形成され、 そ の粘着材に上記発光素子の表面が一時的に保持されても良い。 また、 分 離された各発光素子の上記配線用基板への実装は発光素子表面の電極部 分を上記配線用基板上の導電材に圧着することで行うようにしても良い また、 この発明は前述の画像表示装置を構成する発光素子の製造方法 についても提供するものであり、 この発明の発光素子の製造方法は、 所 要の基板上に半導体層を積層し、 該半導体層に複数の発光素子を並べて 形成した後、 各発光素子毎に分離するとともに各発光素子を上記基板か らも分離することを特徴とする。
発光素子の製造方法の好ましい一例においては、 上記各発光素子と上 記基板と間の分離は、 該基板の裏面からのエネルギービームの照射が利 用され、 上記エネルギービームの照射前に、 上記各発光素子を一時保持 用基板に保持させ、 上記エネルギービームの照射後に各発光素子を上記 基板から分離させ、 各発光素子を一時保持用基板に保持させることが好 ましい。 また、 一時保持用基板は全面に粘着材が形成され、 その粘着材 に上記発光素子の表面が一時的に保持されるようにして良い。
一方、 この発明の素子の配列方法は、 第一基板上に配列された複数の 素子を第二基板上に配列する素子の配列方法において、 上記第一基板上 で上記素子が配列された状態よりは離間した状態となるように上記素子 を転写して一時保持用部材に該素子を保持させる第一転写工程と、 上記 一時保持用部材に保持された上記素子をさらに離間して上記第二基板上 に転写する第二転写工程を有することを特徴とする。
上記方法によれば、 一時保持用部材に素子を保持させた時点で既に、 素子間の距離が大きくされ、 その広がった間隔を利用して比較的サイズ の大きな電極や電極パッドなどを設けることが可能となる。 続く第二転 写工程では一時保持用部材の比較的サイズの大きな電極や電極パッドな どを利用した配線が行われるために、 素子サイズに比較して最終的な装 置のサイズが著しく大きな場合であっても容易に配線を形成できる。
また、 上記素子の配列方法を応用したこの発明の画像表示装置の製造 方法は、 発光素子もしくは液晶制御素子をマトリクス状に配置した画像 表示装置を製造する方法であって、 第一基板上で発光素子もしくは液晶 制御素子が配列された状態よりは離間した状態となるように上記発光素 子もしくは液晶制御素子を転写して一時保持用部材に上記発光素子もし くは液晶制御素子を保持させる第一転写工程と、 上記一時保持用部材に 保持された上記発光素子もしくは液晶制御素子をさらに離間して第二基 板上に転写する第二転写工程と、 上記各発光素子もしくは液晶制御素子 に接続させる配線を形成する配線形成工程とを有することを特徴とする, 上記画像表示装置の製造方法によれば、 画像表示装置の画像表示部分 が発光素子もしくは液晶制御素子をマトリクス状に配置することで構成 される。 第一基板上の発光素子もしくは液晶制御素子は、 密な状態すな わち集積度を高くして微細加工を施して作成でき、 一時保持用部材に離 間しながら転写された時点で広がった間隔を利用して比較的サイズの大 きな電極や電極パッドなどを設けることが可能となる。 したがって、 前 述の素子の配列方法と同様に、 第二転写後の配線を容易に形成できる。
この発明は、 上記に加えて発光素子の実装に工夫を施した画像表示装 置、 その製造方法を提供する。 すなわち、 かかるこの発明の画像表示装 置は、 複数の発光素子を配線用基板の基板主面上に配列して実装した構 造を有する画像表示装置において、 上記発光素子の結晶成長によって形 成される結晶成長層が上記基板主面の法線方向において結晶成長時とは 倒置されて配線用基板に実装されることを特徴とする。
また、 この発明の画像表示装置は、 上記構成において、 発光素子が結 晶成長時の基板側が光取り出し窓となる結晶成長層を有し、 各発光素子 は上記配線用基板に実装される前に成長用基板から分離されること構造 とすることができ、 また、 上記構成において、 発光素子は基板主面に対 して傾斜した傾斜結晶面を有する上記結晶成長層に第 1導電層、 活性層. および第 2導電層が形成され、 上記第 1導電層と接続される第 1電極と. 上記第 2導電層と接続する第 2電極は成長用基板からの高さがほぼ同程 度とされる構造とすることができる。 また、 倒置された結晶成長層を有 する画像表示装置であって、 活性層を挟む第 1導電層と第 2導電層を有 し、 第 1導電層と接続される第 1電極と、 第 2導電層と接続する第 2電 極は上記基板主面の法線方向において上記結晶成長層を挟んでそれぞれ 分けられて形成される構造とすることもできる。
さらに、 この発明の画像表示装置の製造方法は、 成長用基板上に選択 成長により基板側が開いた形状となるとなる結晶成長層を形成し、 該結 晶成長層に第 1導電層、 活性層、 および第 2導電層を形成して発光素子 を構成し、 上記第 1導電層と接続する第 1電極と、 上記第 2導電層と接 続する第 2電極を成長用基板からの高さがほぼ同程度となるように形成 し、 上記結晶成長層を上記成長用基板から分離して配線用基板に倒置し て実装することを特徴とする。
また、 この発明の素子実装基板は、 複数の素子を配線用基板の基板主 面上に配列して実装した構造を有する基板において、 上記素子の結晶成 長によって形成される結晶成長層が上記基板主面の法線方向において結 晶成長時とは倒置されて上記配線用基板に実装されていることを特徴と する。
上記この発明の画像表示装置においては、 発光素子の結晶成長層が基 板主面の法線方向において結晶成長時とは倒置されることから、 電極側 を結晶成長層の上側に形成した場合であっても倒置によって配線用基板 に対峙する下側に位置することになり、 配線用基板上に配線層を形成す ることで、 実装の際に容易に電気的接続を図ることができる。 したがつ て、 パッケージ形態する必要がなく、 高密度に発光素子を配列すること もできる。
また、 この発明の画像表示装置の製造方法においては、 結晶成長層が 選択成長によって形成されるため、 簡単に基板主面に対して傾斜した傾 斜結晶面を有する結晶成長層を形成することができ、 したがって、 結晶 成長層を倒置した場合に、 光に取り出し窓を上面とすることが容易とな る。 また、 上記第 2導電層と接続する第 2電極を成長用基板からの高さ がほぼ同程度となるようにすることで、 配線用基板との電気的な接続を 容易なものとすることができる。 図面の簡単な説明
第 1図は、 この発明の第 1の実施例である画像表示装置の要部のレイ アウト図、 第 2図は、 この発明の第 2の実施例である画像表示装置の要 部のレイアウト図、 第 3図は、 この発明の第 2の実施例である画像表示 装置の回路図、 第 4図は、 この発明の第 3の実施例である画像表示装置 の製造方法における結晶層の形成工程を示す工程図、 第 5図は、 この発 明の第 3の実施例である画像表示装置の製造方法における分離溝の形成 工程を示す工程図、 第 6図は、 この発明の第 3の実施例である画像表示 装置の製造方法における一時保持用基板の圧着工程を示す工程図、 第 7 図は、 この発明の第 3の実施例である画像表示装置の製造方法における エネルギービームの照射工程を示す工程図、 第 8図は、 この発明の第 3 の実施例である画像表示装置の製造方法における素子形成用基板の剥離 工程を示す工程図、 第 9図は、 この発明の第 3の実施例である画像表示 装置の製造方法における発光素子の吸着工程を示す工程図、 第 1 0図は、 この発明の第 3の実施例である画像表示装置の製造方法における発光素 子の分離工程を示す工程図、 第 1 1図は、 この発明の第 3の実施例であ る画像表示装置の製造方法における発光素子の実装直前の状態を示すェ 程図、 第 1 2図は、 この発明の第 3の実施例である画像表示装置の製造 方法における発光素子の実装後の状態を示す工程図、 第 1 3図は、 この 発明の実施形態の素子の配列方法を示す模式図、 第 1 4図は、 この発明 の実施形態の他の素子の配列方法を示す模式図、 第 1 5図は、 この発明一 の実施形態の素子の配列方法における間引き転写を示す模式図、 第 1 6 図は、 この発明の実施形態の素子の配列方法における樹脂形成チップを 示す概略斜視図、 第 1 7図は、 この発明の実施形態の素子の配列方法に おける樹脂形成チップを示す概略平面図、 第 1 8図は、 この発明の実施 形態の素子の配列方法に用いられる発光素子の例を示す図であって、 断 面図 (第 1 8図 A ) と平面図 (第 1 8図 B ) 、 第 1 9図は、 この発明の 実施形態の発光素子の配列方法における第一転写工程の工程断面図、 第 2 0図は、 この発明の実施形態の発光素子の配列方法における電極パッ ド形成工程の工程断面図、 第 2 1図は、 この発明の実施形態の発光素子 の配列方法における他の電極パッド形成工程の工程断面図、 第 2 2図は、 この発明の実施形態の発光素子の配列方法における吸着工程の工程断面 図、 第 2 3図は、 この発明の実施形態の発光素子の配列方法における第 二転写工程の工程断面図、 第 2 4図は、 この発明の実施形態の発光素子 の配列方法における絶縁層の形成工程の工程断面図、 第 2 5図は、 この 発明の実施形態の発光素子の配列方法における配線形成工程の工程断面 図、 第 2 6図は、 この発明の実施形態の液晶制御素子の配列方法におけ る薄膜トランジスタの形成工程の工程断面図、 第 2 7図は、 この発明の 実施形態の液晶制御素子の配列方法における第一転写工程の工程断面図, 第 2 8図は、 この発明の実施形態の液晶制御素子の配列方法における一 時保持用部材での保持状態を示す工程断面図、 第 2 9図は、 この発明の 実施形態の液晶制御素子の配列方法における一時保持用部材から第 2の 一時保持用部材への転写工程の工程断面図、 第 3 0図は、 この発明の実 施形態の液晶制御素子の配列方法における第 2の一時保持用部材での保 持状態を示す工程断面図、 第 3 1図は、 この発明の実施形態の液晶制御 素子の配列方法における液晶パネルとして対向基板を形成して液晶を封 入した状態を示す工程断面図、 第 3 2図は、 発光素子の一例を示す断面 図、 第 3 3図は、 発光素子の他の一例を示す断面図、 第 3 4図は、 発光 素子の更に他の一例を示す断面図、 第 3 5図は、 発光素子の結晶成長層 が倒置して実装された画像表示装置の第 1の例を示す要部の断面図、 第 3 6図は、 第 1の例である画像表示装置を構成する発光ダイォ一ドを示 す図であって、 素子の断面図 (第 3 5図 A) および素子の平面図 (第 3 5図 B ) 、 第 3 7図は、 第 2の例である画像表示装置の要部の断面図、 第 3 8図は、 第 3の例である画像表示装置の製造方法における結晶成長 層の形成工程および電極形成工程を示す工程断面図、 第 3 9図は、 第 3 の例である画像表示装置の製造方法におけるレジスト層の形成工程を示 す工程断面図、 第 4 0図は、 第 3の実施例である画像表示装置の製造方 法におけるバンプの形成工程を示す工程断面図、 第 4 1図は、 第 3の実 施例である画像表示装置の製造方法におけるエネルギービームの照射ェ 程を示す工程断面図、 第 4 2図は、 第 3の実施例である画像表示装置の 製造方法における一時保持用基板への転写工程を示す工程断面図、 第 4 3図は、 第 3の実施例である画像表示装置の製造方法における発光素子 の吸着工程を示す工程断面図、 第 4 4図は、 第 3の実施例である画像表 示装蘆の製造方法における発光素子の実装工程を示す工程断面図、 第 4 5図は、 第 3の実施例である画像表示装置の製造方法における発光素子 の実装後の状態を示す工程断面図、 第 4 6図は、 第 3の実施例である画 像表示装置の製造方法における発光素子の加圧工程を示す工程断面図、 第 4 7図は、 第 4の実施例である画像表示装置の製造方法におけるエネ ルギービームの照射工程を示す工程断面図、 第 4 8図は、 第 4の実施例 である画像表示装置の製造方法における発光素子の実装工程を示す工程 断面図、 第 4 9図は、 第 5の実施例である画像表示装置の製造方法にお けるエネルギービームの照射工程を示す工程断面図、 第 5 0図は、 第 6 の実施例である画像表示装置の製造方法におけるエネルギービームの照 射工程を示す工程断面図、 第 5 1図は、 第 6の実施例である画像表示装 置の製造方法における転写工程を示す工程断面図、 第 5 2図は、 第 6の 実施例である画像表示装置の製造方法における第 2転写工程を示す工程 断面図、 第 5 3図は、 第 6の実施例である画像表示装置の製造方法にお ける第 2転写工程後の状態を示す工程断面図、 第 5 4図は、 第 6の実施 例である画像表示装置の製造方法における実装工程時の状態を示す工程 断面図、 第 5 5図は、 第 7の実施例である画像表示装置の製造方法にお ける発光素子形成時の状態を示す工程断面図、 第 5 6図は、 第 7の実施 例である画像表示装置の製造方法におけるエネルギー照射を伴う実装ェ 程を示す工程断面図、 第 5 7図は、 第 8の実施例である画像表示装置の 断面図である。 発明を実施するための最良の形態
以下、 この発明を適用した画像表示装置、 画像表示装置の製造方法、 さらには発光素子の製造方法、 素子の配列方法、 素子実装基板について. 図面を参照しながら詳細に説明する。
第 1図は第 1の実施例の画像表示装置の要部のレイァゥトを示す図で あり、 第 1図では垂直水平方向に 2画素分ずつの要部を図示している。 この実施例の画像表示装置では、 配線用基板 1の主面上に水平方向に延 在された複数本のアドレス線 ADD 0、 ADD 1が形成され、 さらに図 示しない層間絶縁膜を介して垂直方向に延在された複数本のデータ線 D LR 0〜DLB 1が形成されている。 配線用基板 1は例えばガラス基板 や、 合成樹脂または絶縁層で被覆された金属基板、 あるいはシリコン基 板などの半導体製造に汎用な基板であり、 ァドレス線やデータ線を求め られる精度で形成可能な基板であればどのような基板であっても良い。 ァドレス線 ADD 0、 ADD 1は導電性の優れた金属材料層や半導体 材料層と金属材料層の組み合わせなどによって形成され、 その線幅は第 1図に示すように発光ダイォードのサイズ Mに比較して広い幅にするこ とができる。 これは次に説明するように、 一個の上記発光素子の占有面 積が 2 5 m2以上で 1 0 0 0 0 m2以下とされた微小なサイズの発光 ダイォードを実装していることから実現できるものであり、 したがって. 順次画素を走査して所要の画像を出力させる場合のァドレス線自体の抵 抗による遅れを極力低減することができる。 このァドレス線 ADD 0, ADD 1は水平方向に延長されており、 各画素当たり 1本のァドレス線 が通過する。 したがって、 水平方向に隣接する画素同士では共通のアド レス線が選択に用いられる。
データ線 DLR 0〜DL B 1は、 アドレス線と同様に、 導電性の優れ た金属材料層や半導体材料層と金属材料層の組み合わせなどによって形 成され、 その線幅は第 1図に示すように配線用基板 1の専有面積の約半 分程度を占めるように形成することもできる。 このような広い線幅もァ ドレス線と同様に、 一個の発光素子の占有面積が 2 5 m2以上で 1 0 0 00 /zm2以下とされ微小なサイズの発光ダイォ一ドを実装している ために可能である。 これらデ一夕線 D L R 0〜D L B 1は垂直方向に延 長されており、 各画素当たり発光ダイォ一ドの数に応じて 3本のデータ 線が使用されている。 例えば、 図中左上の画素の発光ダイオードは、 赤 色発光ダイオード DR 0 0、 緑色発光ダイオード DG 00、 および青色 発光ダイォード DB 00からなり、 データ線 DLR 0〜DLB 0も各発 光色ごとに設けられている。 データ線 DLR 0〜DL B 1は垂直方向に 隣接する画素の同じ発光色のダイォードの間では共通のデータ線が利用 される。
この実施例の画像表示装置は、 発光ダイォ一ドをマトリクス状に配列 して、 所要の画像信号 (映像信号すなわち動画用信号を含む。 以-下同 様。 ) に応じた発光を行う。 この駆動方法としては、 アクティブマトリ クス型液晶表示装置と同様の点順次または線順次方式でこの実施例の画 像表示装置は駆動される。 発光ダイオードは、 例えば、 青色および緑色 の発光ダイォ一ド用としてサファイア基板上に成長された窒化ガリウム 系のダブルへテロ構造多層結晶を用いることができ、 赤色の発光ダイォ 一ド用として砒化ガリゥム基板上に成長された砒化アルミニウムガリゥ ムまたは燐化ィンジゥムアルミニウムガリゥム系のダブルへテロ構造多 層結晶を用いることができる。 発光ダイォ一ドは互いに波長を異ならせ た 3つの発光素子の組からなる画素を構成するが、 異なる波長の組は赤, 緑、 青に限らず、 他の色の組であっても良い。
この実施例の画像表示装置においては、 各画素内において、 水平方向 に赤色の発光ダイオード DR 00、 DR 0 1、 DR 1 0、 DR 1 1、 次 いで緑色の発光ダイオード DG 00、 DG 0 1、 DG 1 0、 DG 1 1、 次いで青色の発光ダイオード D B 0 0、 DB 0 1、 DB 1 0、 B G 1 1 が並んでいる。 例えば、 図中左上の画素の発光ダイオードは、 赤色発光 ダイオード DR 00、 緑色発光ダイオード D G 0 0、 および青色発光ダ ィオード DB 0 0の順にダイオードが配列されており、 これら 3つの発 光ダイォードが 1つの画素の組を構成する。
ここで、 各発光ダイオードは、 例えばそれぞれ略正方形の形状を有し, 非パッケ一ジ状態のままあるいは微小パッケージ状態 (例えば 1 mmサ ィズ以下程度) のまま実装されるチップ構造を有している。 第 1図のレ ィアウト図では、 発光ダイオードの詳細な層構造について図示しないが、 それぞれ発光ダイォードの平面形状は略正方形であり、 その略正方形の 発光ダイォ一ドチップを実装することで、 発光ダイォ一ドのマトリクス 状の配列が構成されている。 各発光ダイオードの位置は、 アドレス線 A D D 0、 A D D 1とデータ線 D L R 0〜D L B 1の交差位置に対応した 位置になっており、 各発光ダイオードはアドレス線に接続した電極パッ ト部 1 1を介して電 的にアドレス線に接続され、 同様に、 データ線に 接続した電極パット部 1 2を介して電気的にデータ線に接続される。 電 極パッド部 1 1は垂直方向に延在する小さい帯状領域であり、 電極パッ ド部 1 2は水平方向に延在する小さい帯状領域である。 各発光ダイォ一 ドはこれら電極パッド部 1 1 、 1 2を介して電気的にアドレス線および データ線に接続され点順次あるいは線順次の方式で駆動される。
一個の発光ダイォードの素子占有面積は 2 5 ^ m 2以上で 1 0 0 0 0 m 2以下であることから、 略正方形の各発光ダイォードのサイズは、 その一辺が 5 β τηから 1 0 0 i m程度のサイズとされる。 このような微 小なサイズをもって配線用基板に実装される発光ダイオードとして、 各 発光ダイオードは微小パッケージ状態または非パッケージ状態のまま配 線用基板 1に実装される。 各ダイオードの製造のために、 好ましくは後 述の発光ダイォードの製造方法を用いて製造することができる。 一方、 この実施例の画像表示装置では、 その一画素当たりのピッチが垂直方向 で Vであり、 水平方向で Hであって、 例えば 0 . 1 mmから l mmの範 囲に設定される。 これは動画用 (テレビジョン受像機、 ビデオ機器、 ゲ —ム機器) や情報用 (例えばコンピュータ用) の画像表示装置としては, 対角サイズで 3 0 c mから 1 5 0 c mのものが適当であり、 その画素数 が R G Bを合わせて 1画素とした場合で概ね 3 0万画素から 2 0 0万画 素程度のものが実用上望ましく、 また、 人間の視覚特性からも、 直視型 の画像表示装置として画素ピッチを 0 . 1 mm (個人用高精細表示) か ら l mm (数人用動画表示) とすることが好ましいためである。 したが つて、 発光ダイォ一ドをその一辺が 5 a mから 1 0 0 ; m程度のサイズ とした場合では、 各発光ダイォードの占有面積に対する当該画像表示装 置上の一画素分の占有面積の比が 1 0以上 4 0 0 0以下であることが 好ましく、 さらに 1 0以上 1 0 0 0 0以下であることがより好ましい。 通常の画像表示装置の発光素子は、 典型的には 0 . 3ミリメール角の サイズが樹脂パッケージ前のチップサイズであり、 それに樹脂パッケー ジを施した場合には、 1 mmを越えることになる。 したがって、 例えば 画素ピッチを仮に 5ミリとした場合には、 上記各発光ダイォ一ドの占有 面積に対する画像表示装置上の一画素分の占有面積の比が 1〜 2程度の 数値に納まることになり、 この実施例の如き各発光ダイォードの占有面 積に対する画像表示装置上の一画素分の占有面積の比の範囲として好ま しくは 1 0以上 4 0 0 0 0以下であり、 さらに好ましくは 1 0以上 1 0 0 0 0以下の範囲であって、 この実施例の範囲からは通常の典型的な画 像表示装置はその比の範囲が外れたものとなっている。
このような微細なチップサイズの発光ダイオードを用いることがこの 実施例の画像表示装置の背景にあるが、 微細なチップサイズであっても 十分な輝度が得られることが次のように示される。 すなわち、 屋内用表 示装置としては、 その十分な輝度として必要な値は 5 0 0 c d Zm2程 度であり、 これを光出力に換算すると赤色、 緑色、 青色の各色とも概ね S WZm2となる。 これを画像表示装置で実現するためには、 計算上は 1つの発光ダイオードの平均光出力を 0 . 0 1 7 Wから 1 . 7 Wの 範囲であれば良い。 ここで信頼性については通常発光ダイォードと同等 と仮定して考えてみると、 その駆動電流密度を同等にした場合に、 多少 のマージンを加えても 1平方 i mから 1 0 0平方/ z m程度のサイズを発 光ダイオードが有していれば良く、 配線用基板に実装される発光ダイォ ードとして、 一個の発光ダイオードの占有面積を 2 5 m2以上で 1 0 0 0 0 m2以下に設定することは信頼性と輝度の面で十分なものとな る。
微小サイズのまま実装される各発光ダイォードは、 上述の如きサイズ を有しており、 後述する製造方法のように、 素子形成用基板上に形成さ れ、 その後チップ毎に分離されて非パッケージ状態または微小パッケ一 ジ状態をもって実装されるものである。 ここで非パッケージ状態とは、 樹脂成形などのダイオードチップの外側を覆うような処理を施していな い状態を指す。 また、 微小パッケージ状態とは薄い肉厚の樹脂などに被 覆された状態であるが、 通常のパッケージサイズよりも小さいサイズ (例えば l mm以下程度のもの) に収まっている状態を指す。 後述の製 造方法で詳述されるように、 この実施例の画像表示装置に用いられる発 光ダイオードはパッケージがない分またはパッケ一ジが微小な分だけ微 細なサイズで配線用基板上に実装される。
次に、 第 2図および第 3図を参照しながら、 第 2の実施例の画像表示 装置について説明する。 この実施例は上記第 1の実施例の画像表示装置 の変形例であり、 特に各発光ダイォ一ドに電気的に接続する電流保持回 路がチップ状に実装されている例である。
第 2図のレイアウト図では、 この実施例の画像表示装置の内の 1画素 分 (V 1 X H 1 ) の構造が示されている。 第 1の実施例のものと同様な 配線用基板 2 1上に水平方向に延在されるァドレス線 A D Dと 2本の電 源線 PW1、 PW2が所要の間隔で形成されている。 これらアドレス線 ADDと 2本の電源線 PW1、 PW2は、 導電性の優れた金属材料層や 半導体材料層と金属材料層の組み合わせなどによって形成され、 その線 幅は発光ダイォードゃ電流保持回路のチップのサイズに比較して広い幅 とされる。 また、 同じ画素内には垂直方向に各発光ダイオード毎の信号 線 DLR、 DL G、 DLBが所要の間隔で形成されており、 これら信号 線 DLR、 DL G、 D L Bもアドレス線 ADDと同様の構造、 寸法で形 成されている。
この実施例の画像表示装置では、 発光ダイオード DR、 -G , DBが マトリクス状に配列され、 所要の画像信号に応じた発光を行う。 当該画 素において、 赤色発光ダイオード DR、 緑色発光ダイオード DG、 およ び青色発光ダイオード D Bの順にダイォードが配列されており、 これら 3.つの発光ダイォ一ドが 1つの画素の組を構成する。 各発光ダイォード DR、 DG、 DBはそれぞれ略正方形の微小なサイズをもって実装され たチップ構造を有していることは前述の実施例と同様である。 各発光ダ ィオード DR、 DG、 D Bは電源線 PW 1と電源線 PW2の間の領域に 実装される。
そして、 この実施例の画像表示装置においては、 各発光ダイオード D R、 DG、 DBに電気的に接続され各発光ダイオード DR、 DG、 DB を流れる電流保持するための電流保持回路 P Tが各素子毎に形成されて いる。 この電流保持回路 ΡΤは、 後述するトランジスタと容量を有する 回路構成からなる回路であり、 特に電流保持回路 Ρ Τは個別のチップ状 に形成され微小なサイズをもって配線用基板 2 1に実装されたものであ る。 この実施例では、 各発光ダイオード DR、 DG、 DBと電流保持回 路 P Tを形成した上記電流保持回路チップが略同一のチップサイズを有 しており、 一個の発光ダイオードの素子占有面積は 2 5 m2以上で 1 00 0 0 m2以下とされ、 かつ一個の電流保持回路 P Tのチップの占 有面積も同様に 2 5 m2以上で 1 0 000 m2以下とされる。 このよ うな略同一のチップサイズとすることで、 同じ実装工程での実装が可能 となり、 製造工程を容易に実現することができる。 これら各電流保持回 路 PTは電源線 PW1とァドレス線 ADDの間の領域に形成される。 各発光ダイオード DR、 DG、 DBと電流保持回路 PTの間および各 信号線 DLR、 DL G、 D L Bやアドレス線 ADD、 電源線 PW1、 P W 2の間には、 配線の必要から配線部 22〜26が形成される。 配線部 22は垂直方向を長手方向とする帯状小領域であり、 発光ダイオードと 電源線 PW 2を接続する。 配線部 2 3は垂直方向を長手方向とする帯状 領域であり、 発光ダイオード DR、 DG、 DBとその発光ダイオード D R、 DG、 DBを駆動する電流を保持するための電流保持回路 PTの間 をそれぞれ接続する。 配線部 24は発光ダイオードから水平に延在され た後、 電源線 PW1に接続するために垂直に延在された帯状の領域であ り、 電流保持回路 PTと電源線 PW1の間を接続する。 配線部 2 5は垂 直方向を長手方向とする帯状の小領域であり、 電流保持回路 P Tとアド レス線 ADDの間を接続する。 配線部 26は水平方向に延在された帯状 の小領域であり、 電流保持回路 P Tと信号線 D L R、 DL G、 DLBの 間をそれぞれ接続する。 これら各配線部 22〜2 6は各発光ダイオード DR、 DG、 D Bを微小なサイズをもって配線用基板に実装する場合に. 後述するような接合用導電材を載置することができるものであり、 電流 保持回路 PTのチップを同様に微小なサイズをもって配線用基板に実装 する場合にも後述するような接合用導電材を載置することができるもの である。
第 3図は、 第 2図に示すこの実施例の画像表示装置の回路図である。 図中、 ダイオード 3 1が発光ダイォ一ドであり、 画像信号に応じて所定 の色の発光を行う。 なお、 ダイオード 3 1は赤、 緑、 青の 3色であり、 水平方向で並ぶ 3つのダイオード 3 1が 1つの画素を構成しているが、 第 3図の回路図中は説明を簡素化するために色の区別をせずに示してい る。 このダイオード 3 1に接続されたトランジスタ 3 2、 3 3と容量 3 4が電流保持回路を構成する。 電源線 P W 1と電源線 P W 2の間でダイ オード 3 1と直列にトランジスタ 3 2が接続され、 トランジスタ 3 2が オン状態の場合に限り、 ダイオード 3 1は発光する。 電源線 P W 1と電 源線 P W 2の一方は接地電圧を供給し他方は電源電圧を供給する。 この トランジスタ 3 2のゲートには容量 3 4の一方の端子とスィツチングト ランジス夕として機能するトランジスタ 3 3のソース ' ドレイン領域の 一方が接続する。 このトランジスタ 3 3の他方のソース · ドレイン領域 は画像信号が供給される信号線 D Lに接続され、 該トランジスタ 3 3の ゲートは水平方向に延在するァドレス線 A D Dに接続される。
ァドレス線 A D Dはシフトレジス夕回路 3 6によって選択的にレベル が切り替えられる構造となっており、 例えば複数のアドレス線の一本だ けが高レベルにシフ卜して、 その水平ァドレスが選択されたことになる, 信号線 D Lは画像 (映像) 信号を各発光ダイオード 3 1に伝えるための 配線であり、 各発光ダイオード 3 1が 1つに対して一本の信号線 D が 対応する。 ァドレス線 A D Dはシフトレジスタ回路 3 6によって選択的 にレベルシフトされるが、 信号線 D Lはシフトレジスタ · トランスファ ゲート回路 3 5によって走査され、 選択された信号線 D Lにはシフトレ ジス夕 · 卜ランスファゲート回路 3 5を介して画像信号が供給される。
トランジスタ 3 2のゲートに接続されかつ小ランジス夕 3 3の一方の ソ一ス · ドレイン領域に接続する容量 3 4は、 トランジスタ 3 2のゲ一 卜の電位をトランジスタ 3 3がオフ状態となった際に維持する機能を有 する。 このようにトランジスタ 3 3がオフとなった場合でも、 ゲート電 圧を維持できるために、 発光ダイォ一ド 3 1を駆動し続けることが可能 である。
ここで簡単に動作について説明する。 水平のァドレス線 A D Dにシフ トレジス夕回路 3 6から電圧を印加してアドレスを選択すると、 その選 択されたラインのスイッチングトランジスタ 3 3がオン状態となる。 そ の時に、 垂直方向に延在されている信号線 D Lに画像信号を電圧として 加えると、 その電圧がスィツチングトランジスタ 3 3を介してトランジ ス夕 3 2のゲートに到達するが、 同時に容量 3 4にもそのゲ一ト電圧が 蓄電され、 その容量 3 4がトランジスタ 3 2のゲ一ト電圧を維持するよ うに動作する。 水平方向のアドレス線 A D Dの選択動作が停止した後、 すなわち選択にかかるアドレス線の電位が再び低レベルに遷移して、 ト ランジス夕 3 3がオフ状態となった場合でも、 容量 3 4はゲート電圧を 維持しつづけ、 原理的には次のアドレス選択が生ずるまで、 容量 3 4は 選択時のゲート電圧を保持し続けることが可能である。 この容量 3 4が ゲート電圧を維持している間は、 トランジスタ 3 2はその維持された電 圧に応じた動作を行い、 発光ダイオード 3 1に駆動電流を流し続けるこ とも可能である。 このように発光ダイォ一ド 3 1の発光している時間を 長く保つことで、 個々の発光ダイオードの駆動電流を低くしても画像全 体の輝度を高くすることができる。
次に、 第 3の実施例として、 この発明の画像表示装置の製造方法につ いて第 4図ないし第 1 2図を参照しながら説明する。 なお、 この画像表 示装置の製造方法は、 そのまま発光素子の製造方法としても用いること ができ、 配線用基板に対して実装する前工程までの説明は発光素子の製 造方法の説明でもある。
第 4図に示すように、 初めにサファイア基板 5 1を用意し、 図示しな い低温、 高温のバッファ層を形成した後、 第 2導電型クラッド層 5 2、 活性層 5 3、 第 1導電型クラッド層 5 4が順次積層される。 サファイア 基板 5 1が素子形成用基板となる。 ここで第 2導電型クラッド層 5 2、 活性層 5 3、 第 1導電型クラッド層 5 4は、 例えは青色や緑色発光ダイ ォードを製造する場合には、 窒化ガリウム系結晶成長層とすることがで きる。 このような各層の成長によって、 サファイア基板 5 1上には p n 接合を有したダブルへテロ構造の発光ダイォ一ドが形成される。
次に、 第 5図に示すように、 フォトリソグラフィ一技術を用い、 さら に蒸着と反応性イオンエッチングを利用して、 第 2導電型クラッド層 5 2に接続するように n型電極 5 5が形成され、 さらに第 1導電型クラッ ド層 5 4に接続するように p型電極 5 6も形成される。 各電極 5 5、 5 6が各素子毎に形成されたところで、 各素子の周囲を分離するように分 離溝 5 7が形成される。 この分離溝 5 7のパターンは一般的に残される 発光ダイォ一ドを正方形状とするために格子状となるが、 これに限定さ れず他の形状でも良い。 この分離溝 5 7の深さはサファイア基板 5 1の 主面が露出する深さであり、 第 2導電型クラッド層 5 2は該分離溝 5 7 によって分離されたものとなる。 正方形状とされる発光ダイォ一ドのサ ィズは、 その占有面積が 2 5 ^ m2以上で 1 0 0 0 0 m2以下とされる 程度の大きさであり、 一辺のサイズはしたがって 5 mないし 1 0 0 mである。
第 6図に示すように、 一時保持用基板 6 0を用意する。 この一時保持 用基板 6 0は各発光ダイォードを転写する塲合に保持するための基板で ある。 この一時保持用基板 6 0の表面には粘着材層 6 1が塗布されてお り、 その粘着材層 6 1の表面 6 2を既に分離溝 5 7が形成された発光ダ ィオード側に圧着する。 すると、 粘着材層 6 1の表面 6 2には各発光ダ ィォードの表面側が粘着することになる。
次に、 第 7図に示すように、 エネルギービームとしてエキシマレ一ザ 光などの高出力パルス紫外線レ一ザをサファイア基板 5 1の裏面側から 表面側に透過するように照射する。 この高出力パルス紫外線レーザの照 射によって、 サファイア基板 5 1と結晶層である第 2導電型クラッド層 5 2などの界面近傍での例えば窒化ガリゥム層が窒素ガスと金属ガリゥ ムに分解し、 その第 2導電型クラッド層 5 2とサファイア基板 5 1の間 の接合力が弱くなり、 その結果、 第 8図に示すように、 サファイア基板 5 1と結晶層である第 2導電型クラッド層 5 2との間を容易に剥離する ことができる。
サファイア基板 5 1を剥離した後、 各発光ダイォードは素子分離され た状態で一時保持用基板 6 0の粘着材層 6 1に保持され、 第 9図に示す ように、 その第 2導電型クラッド層 5 2の面を吸着用治具 7 0で吸着す る。 吸着用治具 7 0の吸着部 7 2が第 2導電型クラッド層 5 2の裏面に 接したところで、 当該吸着用治具 7 0に設けられた吸着孔 7 1の内部圧 力を減圧することで必要な吸着が行われる。
吸着にかかる発光ダイオードの第 2導電型クラッド層 5 2の裏面が十 分に吸着したところで、 吸着用治具 7 0を一時保持用基板 6 0から離し 第 1 0図に示すように吸着にかかる発光ダイォードを個別に一時保持用 基板 6 0から外す。
ここまでが個別の小さなサイズの発光素子の製造方法となるが、 引き 続いて、 配線用基板に実装することで画像表示装置が製造される。 第 1 1図は、 配線用基板 8 0に吸着用治具 7 0に吸着されている発光ダイォ —ドを実装する直前の状態を示す図であり、 この発光ダイオードは、 一 個の素子の占有面積が 2 5 ^ m2以上で 1 0 0 0 0 ^ m2以下とされる微 小なサイズをもって構成されている。 この段階では、 配線用基板 8 0が 既に用意されており、 この配線用基板 8 0上には所要の信号線ゃァドレ ス線、 電源線や接地線などの配線電極 8 1が既に形成されている。 配線 用基板 8 0は、 例えばガラス基板や、 合成樹脂または絶縁層で被覆され た金属基板、 あるいはシリコン基板などの半導体製造に汎用な基板であ り、 ァドレス線やデータ線を求められる精度で形成可能な基板であれば どのような基板であっても良い。 配線電極 8 1上には、 接合用導電材 8 2が形成されている。 この接合用導電材 8 2は圧着されることで変形し ながらかつ電気的な接続を果たす材料であれば良い。
次に、 第 1 2図に示すように、 吸着用治具 7 0を配線用基板 8 0に近 づけ、 所要の位置に発光ダイォ一ドを圧着させて当該発光ダイォードを 実装する。 この非パッケージ状態の発光ダイォードの圧着によって接-合 用導電材 8 2は変形するが、 確実に固定されて実装を完了する。 このよ うな発光ダイォードの実装作業を全部のダイォ一ドについて繰り返し行 うことでマトリクス状に画素が配列された画像表示装置が完成する。 電 流保持回路についても同様の非パッケージ状態のまま実装することがで き、 電流保持回路を有する回路構成も容易に製造することができる。
この実施例の画像表示装置の製造方法を用いることで、 窒化ガリウム 基板上に形成する発光ダイォードゃシリコン基板上に形成する発光ダイ ォードゃ回路素子の微小チップ化には、 レーザなどの手段が不要であり 基板裏面からの研磨、 研削、 化学エッチングや分離溝形成のためのエツ チッグの組み合わせによって微小チップを形成できる。
なお、 上述の例では、 発光ダイオードを 1つずつ吸着して実装する例 を説明したが、 複数の吸着部を形成した治具を使用することで、 その生 産性を向上させることも可能であり、 シリコン基板や化合物半導体基板 上に素子を形成する場合には、 エネルギービームの照射に限定されず、 基板裏面からの研磨、 研削、 化学エッチングを用いても良い。
発光素子である L E D (発光ダイオード) は高価であるため、 上述の ように 1枚のウェハから数多くの L E Dチップを製造することにより L E Dを用いた画像表示装置を低コストにできる。 すなわち、 L E Dチッ プの大きさを約 3 0 0 m角のものを上記のように数十 m角の L E D チップにして、 それを接続して画像表示装置を製造すれば画像表示装置 の価格を下げることができる。
そこで各素子を集積度高く形成し、 各素子を広い領域に転写などによ つて離間させながら移動させ、 画像表示装置などの比較的大きな表示装 置を構成する技術があり、 例えば米国特許第 5 4 3 8 2 4 1号に記載さ れる薄膜転写法や、 特開平 1 1 - 1 4 2 8 7 8号公報に記載される表示 用トランジスタアレイパネルの形成方法などの技術が知られている。 米 国特許第 5 4 3 8 2 4 1号では基板上に密に形成した素子が粗に配置し 直される転写方法が開示されており、 接着剤付きの伸縮性基板に素子を 転写した後、 各素子の間隔と位置をモニターしながら伸縮性基板が X方 向と Y方向に伸張される。 そして伸張された基板上の各素子が所要のデ イスプレイパネル上に転写される。 また、 特開平 1 1 - 1 4 2 8 7 8号 公報に記載される技術では、 第 1の基板上の液晶表示部を構成する薄膜 トランジスタが第 2の基板上に全体転写され、 次にその第 2の基板から 選択的に画素ピッチに対応する第 3の基板に転写する技術が開示されて いる。
ところが前述のような技術では、 次のような問題が生ずる。 まず、 前 述の基板上に密に形成したデバイスを粗に配置し直す転写方法は、 伸縮 性基板の伸長時の不動点(支点)がデバイスチップの接着面のどの位置に なるかによつて、 デバイス位置が最小でチップサイズ(≥ 2 0 m)だけ ずれるという本質的な問題を抱えている。 そのために、 デバイスチップ 毎の精密位置制御が不可欠になる。 したがって、 少なくとも l ^ m程度 の位置合わせ精度が必要な高精細 T F Tアレイパネルの形成には、 T F ップ毎の位置計測と制御を含む位置合わせに多大な時間を 要する。 さらに、 熱膨張係数の大きな樹脂フィルムへの転写の場合には, 位置決め前後の温度 Z応力変動によって位置合わせ精度が損なわれ易い c 以上の理由から、 量産技術として採用することには極めて大きな問題が ある。
また、 特開平 1 1 - 1 4 2 8 7 8号に記載される技術では、 最終的な 転写の後に配線電極などが作成される。 ところが、 高速動作や低コスト 化のための高集積化によって薄膜トランジスタや発光素子などの素子サ ィズを小さくすることが求められており、 素子を所要の画素ピッチの位 置に配設した後で、 配線層などを形成する場合では、 微細化された素子 チップが広げられた領域に配設されている状態で配線を形成する必要が あり、 素子の位置精度の問題から配線不良などの課題が新たに噴出する しとになる。
そこで、 微細加工された素子をより広い領域に転写する際に、 転写後 も位置合わせ精度が損なわれることもなく、 また配線不良などの問題も 解決できる素子の配列方法および画像表示装置の製造方法が必要になる。 そこで、 以下、 かかる素子の配列方法、 画像表示装置の製造方法につい て説明する。
[二段階拡大転写法]
この実施形態の素子の配列方法および画像表示装置の製造方法は、 高 集積度をもって第一基板上に作成された素子を第一基板上で素子が配列 された状態よりは離間した状態となるように一時保持用部材に転写し、 次いで一時保持用部材に保持された上記素子をさらに離間して第二基板 上に転写する二段階の拡大転写を行う。 なお、 この実施形態では転写を 2段階としているが、 素子を離間して配置する拡大度に応じて転写を三 段階やそれ以上の多段階とすることもできる。
第 1 3図と第 1 4図はそれぞれ二段階拡大転写法の基本的な工程を示 す図である。 まず、 第 1 3図 Aに示す第一基板 9 0上に、 例えば発光素 子や液晶制御素子のような素子 9 2を密に形成する。 液晶制御素子とは, 最終製品として液晶パネルを形成した際に液晶の配向状態を制御する薄 膜トランジスタなどの素子である。 素子を密に形成することで、 各基板 当たりに生成される素子の数を多くすることができ、 製品コストを下げ ることができる。 第一基板 9 0は例えば半導体ウェハ、 ガラス基板、 石 英ガラス基板、 サファイア基板、 プラスチック基板などの種々素子形成 可能な基板であるが、 各素子 9 2は第一基板 9 0上に直接形成したもの であっても良く、 他の基板上で形成されたものを配列したものであって も良い。
次に第 1 3図 Bに示すように、 第一基板 9 0から各素子 9 2が図中破 線で示す一時保持用部材 9 1に転写され、 この一時保持用部材 9 1の上 に各素子 9 2が保持される。 ここで隣接する素子 9 2は離間され、. 図示 のようにマトリクス状に配される。 すなわち素子 9 2は X方向にもそれ ぞれ素子の間を広げるように転写されるが、 X方向に垂直な y方向にも それぞれ素子の間を広げるように転写される。 このとき離間される距離 は、 特に限定されず、 一例として後続の工程での樹脂部形成や電極パッ ドの形成を考慮した距離とすることができる。 一時保持用部材 9 1上に 第一基板 9 0から転写した際に第一基板 9 0上の全部の素子が離間され て転写されるようにすることができる。 この場合には、 一時保持用部材 9 1のサイズはマトリクス状に配された素子 9 2の数 (X方向、 y方向 にそれぞれ) に離間した距離を乗じたサイズ以上であれば良い。 また、 一時保持用部材 9 1上に第一基板 9 0上の一部の素子が離間されて転写 されるようにすることも可能である。
一時保持用部材 9 1への素子 9 2の転写は、 後述するように、 所要の 吸着用治具ゃァクチユエ一ターなどを用いた機械的手段を使用して行う ようにすることもでき、 あるいは熱や光によって軟化、 硬化、 架橋、 劣 化などの反応を生ずる樹脂などを塗布した上で熱や光を局所的に照射し て剥離や接着などを生じさせて選択的に転写を行うようにしても良い。 さらには、 熱や光と機械的手段の組み合わせで転写するようにしても良 い。 一時保持用部材 9 1と第一基板 9 0の面同士を対峙させて転写する ことが一般的ではあるが、 一旦、 第一基板 9 0から素子 9 2をチップ毎 にばらばらに分離し、 個々の素子 9 2を改めて一時保持用部材 9 1に並 ベるようにしても良い。
このような第一転写工程の後、 第 1 3図 Cに示すように、 一降保持用 部材 9 1上に存在する素子 9 2は離間されていることから、 各素子 9 2 ごとに素子周りの樹脂の被覆と電極パッドの形成が行われる。 素子周り の樹脂の被覆は電極パッドを形成し易くし、 次の第二転写工程での取り 扱いを容易にするなどのために形成される。 電極パッドの形成は、 後述 するように、 最終的な配線が続く第二転写工程の後に行われるため、 そ の際に配線不良が生じないように比較的大き目のサイズに形成されるも のである。 なお、 第 1 3図 Cには電極パッドは図示していない。 各素子 9 2の周りを樹脂 9 3が覆うことで樹脂形成チップ 9 4が形成される。 素子 9 2は平面上、 樹脂形成チップ 9 4の略中央に位置するが、 一方の 辺や角側に偏った位置に存在するものであっても良い。
次に、 第 1 3図 Dに示すように、 第二転写工程が行われる。 この第二 転写工程では一時保持用部材 9 1上でマトリクス状に配される素子 9 2 が樹脂形成チップ 9 4ごと更に離間するように第二基板 9 5上に転写さ れる。 この転写も第一転写工程と同様に、 所要の吸着用治具ゃァクチュ エー夕一などを用いた機械的手段を使用して行うようにすることもでき あるいは熱や光によって軟化、 硬化、 架橋、 劣化などの反応を生ずる樹 脂などを塗布した上で熱や光を局所的に照射して剥離や接着などを生じ させて選択的に転写を行うようにしても良い。 さらには、 熱や光と機械 的手段の組み合わせで転写するようにしても良い。
第二転写工程においても、 隣接する素子 9 は樹脂形成チップ 9 4ご と離間され、 図示のようにマトリクス状に配される。 すなわち素子 9 2 は X方向にもそれぞれ素子の間を広げるように転写されるが、 X方向に 垂直な y方向にもそれぞれ素子の間を広げるように転写される。 第二転 写工程によって配置された素子の位置が画像表示装置などの最終製品の 画素に対応する位置であるとすると、 当初の素子 9 2間のピッチの略整 数倍が第二転写工程によって配置された素子 9 2のピッチとなる。 ここ で第一基板 9 0から一時保持用部材 9 1での離間したピッチの拡大率を nとし、 一時保持用部材 9 1から第二基板 9 5での離間したピッチの拡 大率を mとすると、 略整数倍の値 Eは E = n X mであらわされる。 拡大 率 n、 mはそれぞれ整数であっても良く、 整数でなくとも Eが整数とな る組み合わせ (例えば n = 2 . 4で m = 5 ) であれば良い。
第二基板 9 5上に樹脂形成チップ 9 4ごと離間された各素子 9 2には, 配線が施される。 この時、 先に形成した電極パッドなどを利用して接続 不良を極力抑えながらの配線がなされる。 この配線は例えば素子 9 2が 発光ダイオードなどの発光素子の場合には、 P電極、 n電極への配線を 含み、 液晶制御素子の場合は、 選択信号線、 電圧線や、 配向電極膜など の配線などを含む。
次に、 第 1 4図は第 1 3図の二段階拡大転写法の変形例であり、 第一 基板 9 0 a上から一時保持用部材 9 1 aへの転写方法が異なる実施形態 である。 第 1 4図 Aに示すように第一基板 9 0 a上に例えば発光素子や 液晶制御素子のような素子 9 2が密に形成される。 複数の素子 9 2は第 一基板 9 0 a上ではマトリクス状に配列されており、 第一基板 9 0 a自 体は第 1 3図の第一基板 9 0と同様に例えば半導体ウェハ、 ガラス基板、 石英ガラス基板、 サファイア基板、 'プラスチック基板などの種々素子形 成可能な基板であるが、 各素子 1 2は第一基板 9 0上に直接形成したも のであっても良く、 他の基板上で形成されたものを配列したものであつ ても良い。
このように複数の素子 9 2を第一基板 9 0 a上にマトリクス状に形成 したところで、 一時保持用部材 9 1 aへ素子 9 2を離間しながら転写す る。 この場合には、 第一基板 9 0 aと一時保持用部材 9 1 aが対峙する ように保持され、 第一基板 9 0 a上のマトリクス状に配列された複数の 素子 9 2を間引きするように転写する。 すなわち、 第一基板 9 0 a上の ある素子 9 2を転写する場合、 その隣接した周囲の素子 9 2は転写しな いで、 所要距離だけ離間した位置の素子 9 2が第一基板 9 0 aと当該一 時保持用部材 9 1 aが対峙している間に転写される。 隣接した周囲の素 子 9 2はこの間引き転写で第一基板 9 0 aに残されるが、 別個の一時保 持用部材に対して転写することで、 密に形成した素子 9 2を無駄にする ことなく有効に活用される。
一時保持用部材 9 1 aへの素子 9 2の転写は、 後述するように、 所要 の吸着用治具ゃァクチユエ一夕一などを用いた機械的手段を使用して行 うようにすることもでき、 あるいは熱や光によって軟化、 硬化、 架橋、 劣化などの反応を生ずる樹脂などを塗布した上で熱や光を局所的に照射 して剥離や接着などを生じさせて選択的に転写を行うようにしても良い, さらには、 熱や光と機械的手段の組み合わせで転写するようにしても良 い。
このような第一転写工程の後、 第 1 4図 Cに示すように、 一時保持用 部材 9 1 a上に存在する素子 9 2は離間されていることから、 各素子 9 2ごとに素子周りの樹脂 9 3の被覆と電極パッドの形成が行われ、 続い て第 1 4図の (d ) に示すように、 第二転写工程が行われる。 この第二 転写工程では一時保持用部材 9 1 a上でマトリクス状に配される素子 9 2が樹脂形成チップ 9 4ごと更に離間するように第二基板 9 5上に転写 される。 これら素子周りの樹脂 9 3の被覆と電極パッドの形成と第二転 写工程は第 1 3図を用いて説明した工程と同様であり、 二段階拡大転写 の後で所要の配線が形成される点も同様である。
これら第 1 3図、 第 1 4図に示した二段階拡大転写法においては、 第 一転写後の離間したスペースを利用して電極パッドゃ樹脂固めなどを行 うことができ、 そして第二転写後に配線が施されるが、 先に形成した電 極パッドなどを利用して接続不良を極力抑えながらの配線がなされる。 したがって、 画像表示装置の歩留まりを向上させることができる。 また この実施形態の二段階拡大転写法においては、 素子間の距離を離間する 工程が 2工程であり、 このような素子間の距離を離間する複数工程の拡 大転写を行うことで、 実際は転写回数が減ることになる。 すなわち、 例 えば、 ここで第一基板 9 0、 9 0 aから一時保持用部材 9 1、 9 l aで の離間したピッチの拡大率を 2 ( n - 2 ) とし、 一時保持用部材 9 1 、 9 1 aから第二基板 9 5での離間したピッチの拡大率を 2 (m = 2 ) と すると、 仮に一度の転写で拡大した範囲に転写しょうとしたときでは、 最終拡大率が 2 X 2の 4倍で、 その二乗の 1 6回の転写すなわち第一基 板のァライメントを 1 6回行う必要が生ずるが、 この実施形態の二段階 拡大転写法では、 ァライメントの回数は第一転写工程での拡大率 2の二 乗の 4回と第二転写工程での拡大率 2の二乗の 4回を単純に加えただけ の計 8回で済むことになる。 即ち、 同じ転写倍率を意図する場合におい ては、 (n + m) 2= n 2 + 2 n m + m2であることから、 必ず 2 n m回だ け転写回数を減らすことができることになる。 したがって、 製造工程も 回数分だけ時間や経費の節約となり、 特に拡大率の大きい場合に有益と なる。 なお、 第 1 3図、 第 1 4図に示した二段階拡大転写法においては、 素 子 9 2を例えば発光素子や液晶制御素子としているが、 これに限定され ず、 他の素子例えば光電変換素子、 圧電素子、 薄膜トランジスタ素子、 薄膜ダイオード素子、 抵抗素子、 スイッチング素子、 微小磁気素子、 微 小光学素子から選ばれた素子もしくはその部分、 これらの組み合わせな どであっても良い。
[間引き転写の他の例]
第 1 5図は第 1 4図 Aと第 1 4図 Bとで示した間引き転写の他の一例 を示す図である。 間引き転写は転写元の基板と転写先の基板 (部材) を 対峙させて選択的に素子を転写することで行われるが、 転写先の基板 (部材) を大きなサイズとすることで、 転写元の基板上にある素子の全 部を転写先の基板 (部材) に移動させることが可能である。
第 1 5図は第一転写工程での拡大率 3の場合の例を示しており、 第一 基板 9 0 cを単位とすると一時保持用部材 9 1 cは 3の二乗の 9倍の面 積を有する。 このため転写元の基板である第一基板 9 0 c上にある素子 9 2の全部を転写するために、 全部で 9回の転写が行われる。 第一基板 9 0 c上にマトリクス状に配される素子 9 2を 3 X 3のマトリクス単位 毎に分けて、 その中の 1つの素子 9 2がー時保持用部材 9 1 cに順次転 写されて最終的に全体の素子 9 2が転写される。
第 1 5図の ( a ) は第一基板 9 0 c上の素子 9 2の中 3 X 3のマトリ クス単位ごとで第 1番目の素子 9 2がー時保持用部材 9 1 cに転写され るところを模式的に示しており、 第 1 5図 Bは 3 X 3のマトリクス単位 ごとで第 2番目の素子 9 2がー時保持用部材 9 1 cに転写されるところ を模式的に示している。 第 2番目の転写では、 第一基板 9 0 cの一時保 持用部材 9 1 cに対するァライメント位置が図中垂直方向にずれており 同様の間引き転写を繰り返すことで、 素子 9 2を離間させて配置するこ とができる。 また第 1 5図 Cは 3 X 3のマトリクス単位ごとで第 8番目 の素子 9 2がー時保持用部材 9 1 cに転写されるところを模式的に示し ており、 第 1 5図 Dは 3 X 3のマトリクス単位ごとで第 9番目の素子 9 2がー時保持用部材 9 1 cに転写されるところを模式的に示している。 この 3 X 3のマトリクス単位ごとで第 9番目の素子 9 2が転写された時 点で、 第一基板 9 0 cには素子 9 2がなくなり、 一時保持用部材 9 1 c にはマトリクス状に複数の素子 9 2が離間された形式で保持されること になる。 以降、 第 1 3図 C、 第 1 3図 D、 第 1 4図(:、 第 1 4図 Dのェ 程により、 二段階拡大転写が実行される。
[樹脂形成チップ]
次に、 第 1 6図および第 1 7図を参照して、 一時保持用部材上で形成 され、 第二基板に転写される樹脂形成チップについて説明する。 樹脂形 成チップ 1 0 0は、 離間して配置されている素子 1 0 1の周りを樹脂 1 0 2で固めたものであり、 このような樹脂形成チップ 1 0 0は、 一時保 持用部材から第二基板に素子 1 0 1を転写する場合に使用できるもので める。
素子 1 0 1は後述するような発光素子の例であるが、 特に発光素子に 限らず他の素子であっても良い。 樹脂形成チップ 1 0 0は略平板上でそ の主たる面が略正方形状とされる。 この樹脂形成チップ 1 0 0の形状は 樹脂 1 0 2を固めて形成された形状であり、 具体的には未硬化の樹脂を 各素子 1 0 1を含むように全面に塗布し、 これを硬化した後で縁の部分 をダイシングなどで切断することで得られる形状である。 略平板状の樹 脂 2 2の表面側と裏面側にはそれぞれ電極パッド 1 0 3、 1 0 4が形成 される。 これら電極パッド 1 0 3、 1 0 4の形成は全面に電極パッド 1 0 3、 1 0 4の材料となる金属層や多結晶シリコン層などの導電層を形 成し、 フォトリソグラフィ一技術により所要の電極形状にパターンニン グすることで形成される。 これら電極パッド 1 0 3、 1 0 4は発光素子 である素子 1 0 1の p電極と n電極にそれぞれ接続するように形成され ており、 必要な場合には樹脂 1 0 2にビアホールなどが形成される。
ここで電極パッド 1 0 3、 1 0 4は樹脂形成チップ 1 0 0の表面側と 裏面側にそれぞれ形成されているが、 一方の面に両方の電極パッドを形 成することも可能であり、 例えば薄膜トランジスタの場合ではソース、 ゲート、 ドレインの 3つの電極があるため、 電極パッドを 3つあるいは それ以上形成しても良い。 電極パッド 1 0 3、 1 0 4の位置が平板上ず れているのは、 最終的な配線形成時に上側からコンタク卜をとつても重— ならないようにするためである。 電極パッド 1 0 3、 1 0 4の形状も正 方形に限定されず他の形状としても良い。
このような樹脂形成チップ 1 0 0を構成することで、 素子 1 0 1の周 りが樹脂 1 0 2で被覆され平坦化によって精度良く電極パッド 1 0 3、 1 0 4を形成できるとともに素子 1 0 1に比べて広い領域に電極パッド 1 0 3、 1 0 4を延在でき、 次の第二転写工程での転写を吸着治具で進 める場合には取り扱いが容易になる。 後述するように、 最終的な配線が 続く第二転写工程の後に行われるため、 比較的大き目のサイズの電極パ ッド 1 0 3、 1 0 4を利用した配線を行うことで、 配線不良が未然に防 止される。
[発光素子]
第 1 8図にこの実施形態で使用される素子の一例としての発光素子の 構造を示す。 第 1 8図 Aが素子断面図であり、 第 1 8図 Bが平面図であ る。 この発光素子は G a N系の発光ダイオードであり、 たとえばサファ ィァ基板上に結晶成長される素子である。 このような G a N系の発光ダ ィオードでは、 基板を透過するレーザ照射によってレーザーアブレーシ ョンが生じ、 G a Nの窒素が気化する現象にともなってサファイア基板 と G a N系の成長層の間の界面で膜剥がれが生じ、 素子分離を容易なも のにできる特徵を有している。
まず、 その構造については、 GaN系半導体層からなる下地成長層 1 1 1上に選択成長された六角錐形状の G a N層 1 1 2が形成されている, なお、 下地成長層 1 1 1上には図示しない絶縁膜が存在し、 六角錐形状 の G a N層 1 1 2はその絶縁膜を開口した部分に MOCVD法などによ つて形成される。 この G aN層 1 1 2は、 成長時に使用されるサフアイ ァ基板の主面を C面とした場合に S面 ( 1— 1 0 1面) で覆われたピラ ミツード型の成長層であり、 シリコンをド一プさせた領域である。 この G a N層 1 1 2の傾斜した S面の部分はダブルへテロ構造のクラッドとし て機能する。 &1^層 1 1 2の傾斜した S面を覆うように活性層である I nG aN層 1 1 3が形成されており、 その外側にマグネシウムド一プ の G a N層 1 14が形成される。 このマグネシウムド一プの G a N層 1 14もクラッドとして機能する。
このような発光ダイオードには、 p電極 1 1 5と n電極 1 1 6が形成 されている。 p電極 1 1 5はマグネシウムドープの G aN層 1 14上に 形成される N i ZP t / Auまたは N i (P d) /P t / A uなどの金 属材料を蒸着して形成される。 n電極 1 1 6は前述の図示しない絶縁膜 を開口した部分で T i ZA 1 /P t ZAuなどの金属材料を蒸着して形 成される。 なお、 第 2 0図に示すように下地成長層 1 1 1の裏面側から n電極取り出しを行う場合は、 n電極 1 1 6の形成は下地成長層 1 1 1 の表面側には不要となる。
このような構造の G a N系の発光ダイォードは、 青色発光も可能な素 子であって、 特にレーザーアブレ一ションよって比較的簡単にサフアイ ァ基板から剥離することができ、 レーザービームを選択的に照射するこ とで選択的な剥離が実現される。 なお、 G aN系の発光ダイオードとし ては、 平板上や帯状に活性層が形成される構造であっても良く、 上端部 に C面が形成された角錐構造のものであっても良い。 また、 他の窒化物 系発光素子や化合物半導体素子などであっても良い。
[発光素子の配列方法]
次に、 第 1 9図から第 2 1図までを参照しながら、 発光素子の配列方 法について説明する。 発光素子は第 1 8図に示した G a N系の発光ダイ ォードを用いている。
先ず、 第 1 9図に示すように、 第一基板 1 2 1の主面上には複数の発 光ダイオード 1 2 2がマトリクス状に形成されてい 。 発光ダイォード 1 2 2の大きさは約 2 0 m程度とすることができる。 第一基板 1 2 1 の構成材料としてはサファイア基板などのように光ダイォード 1 2 2に 照射するレーザの波長の透過率の高い材料が用いられる。 発光ダイォ一 ド 1 2 2には p電極などまでは形成されているが最終的な配線は未だな されておらず、 素子間分離の溝 1 2 2 gが形成されていて、 個々の発光 ダイオード 1 2 2は分離できる状態にある。 この溝 1 2 2 gの形成は例 えば反応性イオンエッチングで行う。 このような第一基板 1 2 1を第 1 9図に示すように一時保持用部材 1 2 3に対峙させて選択的な転写を行 Ό。
一時保持用部材 1 2 3の第一基板 1 2 1に対峙する面には剥離層 1 2 4と接着剤層 1 2 5が 2層になって形成されている。 ここで一時保持用 部材 1 2 1の例としては、 ガラス基板、 石英ガラス基板、 プラスチック 基板などを用いることができ、 一時保持用部材 1 2 1上の剥離層 1 2 4 の例としては、 フッ素コート、 シリコーン樹脂、 水溶性接着剤 (例えば P V A) 、 ポリイミ ドなどを用いることができる。 また一時保持用部材 1 2 3の接着剤層 1 2 5としては紫外線 (U V ) 硬化型接着剤、 熱硬化 性接着剤、 熱可塑性接着剤のいずれかからなる層を用いることができる, 一例としては、 一時保持用部材 1 2 3として石英ガラス基板を用い、 剥 離層 1 2 4としてポリイミド膜 4 mを形成後、 接着剤層 1 2 5として の U V硬化型接着剤を約 2 0 m厚で塗布する。
一時保持用部材 1 2 3の接着剤層 1 2 5は、 硬化した領域 1 2 5 sと 未硬化領域 1 2 5 yが混在するように調整され、 未硬化領域 1 2 5 yに 選択転写にかかる発光ダイオード 1 2 2が位置するように位置合わせさ れる。 硬化した領域 1 2 5 sと未硬化領域 1 2 5 yが混在するような調 整は、 例えば U V硬化型接着剤を露光機にて選択的に 2 0 0 mピッチ で U V露光し、 発光ダイオード 1 2 2を転写するところは未硬化でそれ 以外は硬化させてある状態にすれば良い。 このようなァライメントの後, その位置の発光ダイオード 1 2 2をレーザにて第一基板 1 2 1の裏面か ら照射して発光ダイオード 1 2 2を第一基板 1 2 1からレーザ一アブレ —シヨンを利用して剥離する。 G a N系の発光ダイオード 1 2 2はサフ アイァとの界面で金属の G aと窒素に分解することから、 比較的簡単に 剥離できる。 照射するレーザとしてはエキシマレ一ザ、 高調波 Y A Gレ 一ザなどが用いられる。
このレーザ一アブレ一ションを利用した剥離によって、 選択照射につ かる発光ダイォード 1 2 2は G a N層と第一基板 1 2 1の界面で分離し、 反対側の接着剤層 1 2 5の未硬化領域 1 2 5 yに発光ダイオード 1 2 2 の p電極部分を突き刺すようにして転写される。 他のレーザが照射され ない領域の発光ダイォード 1 2 2については、 対応する接着剤層 1 2 5 の部分が硬化した領域 1 2 5 sであり、 レーザも照射されていないため に 一時保持用部材 1 2 3側に転写されることはない。 なお、 第 1 9図 では 1つの発光ダイォ一ド 1 2 2だけが選択的にレーザ照射されている が、 nピッチ分だけ離間した領域においても同様に発光ダイオード 1 2 2はレーザ照射されているものとする。 このような選択的な転写によつ ては発光ダイオード 1 2 2第一基板 1 2 1上に配列されている時よりも 離間して一時保持用部材 1 2 3上に配列される。
次に、 選択的な発光ダイオード 1 2 2の第一基板 1 2 1から一時保持 用部材 1 2 3への転写を行ったところで、 第 2 0図に示すように未硬化 領域 1 2 5 yの接着剤層 1 2 5を硬化させて発光ダイォード 1 2 2を固 着させる。 この硬化は熱や光などのエネルギーを加えることで可能であ る。 発光ダイォード 1 2 2は一時保持用部材 1 2 3の接着剤層 1 2 5に 保持された状態で、 発光ダイオード 1 2 2の裏面が n電極側 (力ソード 電極側) になっていて、 発光ダイオード 1 2 2の裏面には樹脂 (接着 剤) がないように除去、 洗浄されているため、 電極パッド 1 2 6を形成 した場合では、 電極パッド 1 2 6は発光ダイオード 1 2 2の裏面と電気 的に接続される。
接着剤層 1 2 5の洗浄の例としては酸素プラズマで接着剤用樹脂をェ ツチング、 U Vオゾン照射にて洗浄する。 かつ、 レーザにて G a N系発 光ダイオードをサファイア基板からなる第一基板 1 2 1から剥離したと きには、 その剥離面に G aが析出しているため、 その G aをエッチング することが必要であり、 N a〇H水溶液もしくは希硝酸で行うことにな る。 その後、 電極パッド 1 2 6をパターニングする。 このときのカソー ド側の電極パッドは約 6 0 角とすることができる。 電極パッド 1 2 6としては透明電極 ( I T O、 Ζ η Ο系など) もしくは T i _ A l / P t / A uなどの材料を用いる。 透明電極の場合は発光ダイォードの裏面 を大きく覆っても発光をさえぎることがないので、 パターニング精度が 粗く、 大きな電極形成ができ、 パ夕一ニングプロセスが容易になる。 第 2 1図は一時保持用部材 1 2 3から発光ダイオード 1 2 2を第 2の 一時保持用部材 1 2 7に転写して、 アノード電極 (p電極) 側のビアホ ール 1 3 0を形成した後、 アノード側電極パッド 1 2 9を形成し、 樹脂 からなる接着剤層 1 2 5をダイシングした状態を示している。 このダイ シングの結果、 素子分離溝 1 3 1が形成され、 発光ダイオード 1 2 2は 素子ごとに区分けされたものになる。 素子分離溝 1 3 1はマトリクス状 の各発光ダイォ一ド 1 2 2を分離するため、 平面パターンとしては縦横 に延長された複数の平行線からなる。 素子分離溝 1 3 1の底部では第 2 の一時保持用部材 1 2 7の表面が臨む。 第 2の一時保持用部材 1 2 7上 には剥離層 1 2 8が形成される。 この剥離層 1 2 8は例えばフッ素コー ト、 シリコーン樹脂、 水溶性接着剤 (例えば P V A ) 、 ポリイミドなど 一を用いて作成することができる。 第 2の一時保持用部材 1 2 7は、 一例 としてプラスチック基板に U V粘着材が塗布してある、 いわゆるダイシ ングシートであり、 U Vが照射されると粘着力が低下するものを利用で きる。 一時保持部材 1 2 7の裏面からエキシマレ一ザを照射する。 これ により、 例えば剥離層 1 2 4としてポリイミドを形成した場合では、 ポ リイミドと石英基板の界面でポリイミドのアブレーシヨンにより剥離が 発生して、 各発光ダイオード 1 2 2は第 2の一時保持部材 1 2 7側に転 写される。
このプロセスの例として、 第 2の一時保持用部材 1 2 7の表面を酸素 プラズマで発光ダイォ一ド 1 2 2の表面が露出してくるまでエッチング する。 まずビアホール 1 3 0の形成はエキシマレ一ザ、 高調波 Y A Gレ 一ザ、 炭酸ガスレーザを用いることができる。 このとき、 ビアホールは 約 3〜 7 mの径を開けることになる。 ァノ一ド側電極パッドは N i / P t /A uなどで形成する。 ダイシングプロセスは通常のブレードを用 いたダイシング、 2 0 m以下の幅の狭い切り込みが必要なときには上 記レーザを用いたレーザによる加工を行う。 その切り込み幅は画像表示 装置の画素内の樹脂からなる接着剤層 1 2 5で覆われた発光ダイオード 1 2 2の大きさに依存する。 一例として、 エキシマレ一ザにて幅約 4 0 mの溝加工を行い、 チップの形状を形成する。
次に、 機械的手段を用いて発光ダイオード 1 2 2が第 2の一時保持用 部材 1 2 7から剥離される。 第 2 2図は、 第 2の一時保持用部材 1 2 7 上に配列している発光ダイォ一ド 1 2 2を吸着装置 1 3 3でピックアツ プするところを示した図である。 このときの吸着孔 1 3 5は画像表示装 置の画素ピッチにマトリクス状に開口していて、 発光ダイオード 1 2 2 を多数個、 一括で吸着できるようになつている。 このときの開口径は、 例えば約 Ψ 1 0 0 β ΐηで 6 0 0 ピッチのマトリクス状に開口されて. 一括で約 3 0 0個を吸着できる。 このときの吸着孔 1 3 5の部材は例え ば、 N i電铸により作製したもの、 もしくは S U Sなどの金属板 1 3 2 をエッチングで穴加工したものが使用され、 金属板 1 3 2の吸着孔 1 3 5の奥には、 吸着チャンバ 1 3 4が形成されており、 この吸着チャンパ 1 3 4を負圧に制御することで発光ダイオード 1 2 2の吸着が可能にな る。 発光ダイオード 1 2 2はこの段階で樹脂からなる接着剤層 1 2 5で 覆われており、 その上面は略平坦化されており、 このために吸着装置 1
3 3による選択的な吸着を容易に進めることができる。
第 2 3図は発光ダイオード 1 2 2を第二基板 1 4 0に転写するところ を示した図である。 第二基板 1 4 0に装着する際に第二基板 1 4 0にあ らかじめ接着剤層 1 3 6が塗布されており、 その発光ダイオード 1 2 2 下面の接着剤層 1 3 6を硬化させ、 発光ダイオード 1 2 2を第二基板 1
4 0に固着して配列させることができる。 この装着時には、 吸着装置 1 3 3の吸着チャンバ 1 3 4が圧力の高い状態となり、 吸着装置 1 3 3と 発光ダイォード 1 2 2との吸着による結合状態は解放される。 接着剤層 1 3 6は U V硬化型接着剤、 熱硬化性接着剤、 熱可塑性接着剤などによ つて構成することができる。 発光ダイオード 1 2 2が配置される位置は、 一時保持用部材 1 2 3、 1 2 7上での配列よりも離間したものとなる。 そのとき接着剤層 1 3 6の樹脂を硬化させるエネルギーは第二基板 1 4 0の裏面から供給される。 U V硬化型接着剤の場合は U V照射装置にて. 熱硬化性接着剤の場合はレ一ザにて発光ダイオード 1 2 2の下面のみ硬 化させ、 熱可塑性接着剤場合は、 同様にレーザ照射にて接着剤を溶融さ せ接着を行う。
また、 第二基板 1 4 0上にシャドウマスクとしても機能する電極層 1 3 7を配設し、 特に電極層 1 3 7の画面側の表面すなわち当該画像表示 装置を見る人がいる側の面に黒クロム層 1 3 8を形成する。 このように することで画像のコントラストを向上させることができるとともに、 黒 クロム層 1 3 8でのエネルギー吸収率を高くして、 選択的に照射される ビーム 1 5 3によって接着剤層 1 3 6が早く硬化するようにすることが できる。 この転写時の U V照射としては、 U V硬化型接着剤の場合は約 1 0 0 0 m Jノ c m2を照射する。
第 2 4図は R G Bの 3色の発光ダイオード 1 2 2、 1 4 1、 1 4 2を 第二基板 1 4 0に配列させ絶縁層 1 3 9を塗布した状態を示す図である c 第 2 2図および第 2 3図で用いた吸着装置 1 3 3をそのまま使用して、 第二基板 1 4 0にマウントする位置をその色の位置にずらすだけでマウ ントすると、 画素としてのピッチは一定のまま 3色からなる画素を形成 できる。 絶縁層 1 3 9としては透明エポキシ接着剤、 U V硬化型接着剤、 ポリイミ ドなどを用いることができる。 3色の発光ダイオード 1 2 2、 1 4 1、 1 4 2は必ずしも同じ形状でなくても良い。 第 2 4図では赤色 の発光ダイォ一ド 1 4 1が六角錐の G a N層を有しない構造とされ、 他 の発光ダイオード 1 2 2、 1 4 2とその形状が異なっているが、 この段 階では各発光ダイオード 1 2 2、 1 4 1 、 1 4 2は既に樹脂形成チップ として樹脂からなる接着剤層 1 2 5で覆われており、 素子構造の違いに もかかわらず同一の取り扱いが実現される。 第 2 5図は配線形成工程を示す図である。 絶縁層 1 3 9に開口部 14 5、. 146、 147、 148、 149、 1 5 0を形成し、 発光ダイォ一 ド 1 2 2、 14 1、 142のアノード、 力ソードの電極パッドと第二基 板 140の配線用の電極層 1 3 7を接続する配線 143、 144、 1 5 1を形成した図である。 このときに形成する開口部すなわちピアホ一ル は発光ダイォ一ド 1 22、 14 1、 .142の電極パッド 1 26、 1 2 9 の面積を大きくしているのでビアホール形状は大きく、 ビアホールの位 置精度も各発光ダイォ一ドに直接形成するビアホールに比べて粗い精度 で形成できる。 このときのビアホールは約 6 0 m角の電極 / ッド 1 2 6、 1 29に対し、 約 Φ 2 0 mのものを形成できる。 また、 ビアホー ルの深さは配線基板と接続するもの、 アノード電極と接続するもの、 力 ソード電極と接続するものの 3種類の深さがあるのでレーザのパルス数 で制御し、 最適な深さを開口する。 その後、 保護層を配線上に形成し、 画像表示装置のパネルは完成する。 このときの保護層は第 25図の絶縁 層 1 3 9と透明エポキシ接着剤などの同様の材料が使用できる。 この保 護層は加熱硬化し配線を完全に覆う。 この後、 パネル端部の配線からド ライバー I Cを接続して駆動パネルを製作することになる。
上述のような発光素子の配列方法においては、 一時保持用部材 1 2 3 に発光ダイオード 1 2 2を保持させた時点で既に、 素子間の距離が大き くされ、 その広がった間隔を利用して比較的サイズの電極パッド 1 2 6. 1 2 9などを設けることが可能となる。 それら比較的サイズの大きな電 極パッド 1 2 6、 1 2 9を利用した配線が行われるために、 素子サイズ に比較して最終的な装置のサイズが著しく大きな場合であっても容易に 配線を形成できる。 また、 この実施形態の発光素子の配列方法では、 発 光素子の周囲が硬化した接着剤層 1 2 5で被覆され平坦化によって精度 良く電極パッド 1 2 6, 1 2 9を形成できるとともに素子に比べて広い 領域に電極パッド 1 2 6, 1 2 9を延在でき、 次の第二転写工程での転 写を吸着治具で進める場合には取り扱いが容易になる。 また、 発光ダイ オード 1 2 2の一時保持用部材 1 2 3への転写には、 G a N系材料がサ ファイアとの界面で金属の G aと窒素に分解することを利用して、 比較 的簡単に剥離できる。
[液晶制御素子の配列方法]
次に、 第 2 6図から第 3 1図までを参照しながら、 液晶制御素子の配 列方法について説明する。 液晶制御素子とは、 この実施形態において具 体的には、 最終製品として液晶パネルを形成した際に液晶の配向状態を 制御する薄膜トランジスタである。
先ず第 2 6図に示すように、 石英ガラス基板などの第一基板 1 6 1上 にアモルファスシリコン膜 1 6 2が形成される。 このアモルファスシリ コン膜 1 6 2は後の工程で犠牲となる剥離膜である。 このアモルファス シリコン膜 1 6 2上には下地絶縁膜としてシリコン酸化膜 1 6 3が形成 され、 その上に薄膜トランジスタ 1 6 4がマトリクス状に密に形成され る。 薄膜トランジスタ 1 6 4はポリシリコン膜上にゲート酸化膜、 ゲ一 ト電極を形成して、 ポリシリコン膜にソース · ドレイン領域を形成した ものである。 これら薄膜トランジスタ 1 6 4は素子分離されており、 例 えば反応性イオンエッチングなどの方法によって素子分離用の溝がァモ ルファスシリコン膜 1 6 2の一部を露出する程度に形成される。
次に第 2 7図に示すように、 このような第一基板 1 6 1を一時保持用 部材 1 6 5に対峙させて選択的な転写を行う。 一時保持用部材 1 6 5の 第一基板 1 6 1に対峙する面には剥離層 1 6 6と接着剤層 1 6 7が 2層 になって形成されている。 ここで一時保持用部材 1 6 5の例としては、 ガラス基板、 石英ガラス基板、 プラスチック基板などを用いることがで き、 一時保持用部材 1 6 5上の剥離層 1 6 6の例としては、 フッ素コー ト、 シリコーン樹脂、 水溶性接着剤 (例えば P V A ) 、 ポリイミドなど を用いることができる。 また一時保持用部材 1 6 5の接着剤層 1 6 7と しては紫外線 (U V ) 硬化型接着剤、 熱硬化性接着剤、 熱可塑性接着剤 のいずれかからなる層を用いることができる。
一時保持用部材 1 6 5の接着剤層 1 6 7は、 硬化した領域 1 6 7 s と 未硬化領域 1 6 7 yが混在するように調整され、 未硬化領域 1 6 7 yに 選択転写にかかる薄膜トランジスタ 1 6 4が位置するように位置合わせ される。 硬化した領域 1 6 7 sと未硬化領域 1 6 7 yが混在するような 調整は、 例えば U V硬化型接着剤を露光機にて選択的に露光し、 薄膜ト ランジス夕 1 6 4を転写するところは未硬化でそれ以外は硬化させてあ る状態にすれば良い。 このようなァライメントの後、 その位置の薄膜ト ランジス夕 1 6 4をレーザにて第一基板 1 6 1の裏面から照射して薄膜 トランジスタ 1 6 4を第一基板 1 6 1からレーザ一アブレーションを利 用して剥離する。 照射するレーザとしてはエキシマレ一ザ、 高調波 Y A Gレ一ザなどが用いられる。
このレーザ一アブレーションを利用した剥離によって、 選択照射にか かる薄膜トランジスタ 1 6 4は反対側の接着剤層 1 6 7の未硬化領域 1 6 7 yに転写される。 他のレーザが照射されない領域の薄膜トランジス 夕 1 6 4については、 対応する接着剤層 1 6 7の部分が硬化した領域 1 6 7 sであり、 レーザも照射されていないために一時保持用部材 1 6 5 側に転写されることはない。 なお、 第 2 7図では 1つの薄膜トランジス 夕 1 6 4だけが選択的にレ一ザ照射されているが、 nピッチ分だけ離間 した領域においても同様に薄膜トランジスタ 1 6 4はレーザ照射されて 転写されているものとする。 このような選択的な転写によって薄膜トラ ンジス夕 1 6 4は第一基板 1 6 1上に配列されている時よりも離間して 一時保持用部材 1 6 5上に配列される。 次に、 選択的な薄膜トランジスタ 1 6 4の第一基板 1 6 1から一時保 持用部材 1 6 5への転写を行ったところで、 第 2 8図に示すように未硬 化領域 1 6 7 yの接着剤層 1 6 7を硬化させてを固着させる。 この硬化 は熱や光などのエネルギーを加えることで可能である。 薄膜トランジス 夕 1 6 4は一時保持用部材 1 6 5の接着剤層 1 6 7に保持された状態で, 確実に保持される。
第 2 9図に示すように、 次に一時保持用部材 1 6 5から第 2の一時保 持用部材 1 6 8に薄膜トランジスタ 1 6 4を転写する。 第 2の一時保持 用部材 1一 6 8は薄膜トランジスタ 1 6 4の薄膜半導体層側を第二基板上 に載せるために使用され、 特に薄膜トランジスタ 1 6 4の表裏が問題と ならない場合には、 第 2の一時保持用部材 1 6 8は使用しなくとも良い £ 一時保持用部材 1 6 5から第 2の一時保持用部材 1 6 8に転写される場 合には、 個々の薄膜トランジスタ 1 6 4で分離できるように、 分離溝 1 6 7 gが形成される。 分離溝 1 6 7 gの底部は剥離層 1 6 6まで至って いる。 または、 分離溝 1 6 7 gは剥離層 1 6 6も分離する。
この剥離層 1 6 6で剥離させることで、 一時保持用部材 1 6 5から第 2の一時保持用部材 1 6 8に薄膜トランジスタ 1 6 4を転写し (第 3 0 図) 、 続いて、 図示しない吸着手段によって第二基板上に離間しながら 転写する (第二転写工程) 。 この工程は前述の発光素子の配列方法にお ける第 2 2図によって示す工程と同様である。
最後に、 第 3 1図に示すように、 ガラス基板や透明プラスチック基板 などの第二基板 1 7 6上に、 薄膜トランジスタ 1 6 4を離間して形成し、 ゲート電極線とソース電極、 ドレイン電極を形成して、 薄膜トランジス 夕 1 6 4のソース、 ドレインと接続する。 その上に透明電極膜 1 7 2、 配向膜 1 7 3を形成し、 反対側には対向基板 1 6 9とその表面に透明電 極膜 1 7 5、 配向膜 1 7 4を形成したものを対峙させ、 液晶を封入して 液晶パネルを作成する。 第二基板 1 7 6上の薄膜トランジスタ 1 6 4は 液晶の制御素子として機能する。 第二基板 1 7 6上で薄膜トランジスタ
1 6 4は二段階の拡大転写によって十分に離間されており、 第一転写ェ 程と第二転写工程のそれぞれで離間した転写が行われる。 この実施形態 の二段階拡大転写法では、 同じ転写倍率を意図する場合においては、 第 一転写工程と第二転写工程の拡大率を n倍、 m倍とすると、 1回でそれ だけ拡大する場合に比べて、 (n + m) 2= n 2 + 2 n m + m2であること から、 必ず 2 n m回だけ転写回数を減らすことができることになる。 し たがって、 製造工程も回数分だけ時間や経費の節約とな^、 特に拡大率 の大きい場合に有益となる。
ところで、 発光ダイォードなどの発光素子をマトリクス状に配列して 素子を構成した画像表示装置を製造する場合、 配線用基板上に個々の発 光素子を実装して製造する装置がいくつか知られている。
第 3 2図は発光ダイォードの実装形態として、 特許第 2 8 9 5 5 6 6 号の明細書および図面に開示される発光ダイオードである。 この素子は 同一面側に正負一対の電極部を有するいわゆるフリップチップ方式の発 光ダイオードの例であり、 リードフレーム 2 0 0は間隔を隔て 並列に 配設された正負一対の電極を形成するリード部材 2 0 1、 2 0 6により 構成されている。 両リ一ド部材 2 0 1、 2 0 6にはそれらの先端部 2 0 2、 2 0 7に発光チップ 1 9 0を載置する平坦部 2 0 3、 2 0 8が形成 されている。 また、 平坦部 2 0 3、 2 0 8に続く側周面にはそれら平坦 部 2 0 3、 2 0 8から外側に傾斜して反射部 2 0 4、 2 0 9がー体的に 形成されている。 G a N青色発光チップである発光チップ 1 9 0の各電 極部分ははんだバンプ 2 0 5を介して負極となるリード部材 2 0 1およ び正極となるリード部材 2 0 6にそれぞれ接合されている。
第 3 3図は特開平 9一 2 9 3 9 0 4号公報において説明されるチップ タイプ L E D (発光ダイオード) の例を示す。 これは導電層を形成した 絶縁性のセラミックス支持部材 2 1 1の上に L E D素子 2 1 3を載置し. L E D素子 2 1 3の電極 2 1 4と電極端子 2 1 2をワイヤー 2 1 5でヮ ィャ一ボンディングし、 キヤビティ一内に封止樹脂 2 1 6を満たして固 化した構造を有する。
第 3 4図は同じく特開平 9 - 2 9 3 9 0 4号公報に開示されるチップ タイプ L E Dの例である。 セラミックスの支持部材 2 2 1に一対の電極 端子 2 2 2が形成されており、 L E D素子 2 2 3の表面の一対の電極 2 2 4は導電性のろう材 2 2 5によりフリップチップ接続されている。 L E D素子 2 2 3はセラミックス支持部材と強固に接着させるために L E D素子と支持体の隙間に封止樹脂 2 2 6が注入されている。
しかしながら、 このような発光ダイォードをマトリクス状に配列して 画像表示装置を製造する場合、 発光ダイォードを個別にパッケージに収 納してから、 平面型画像表示装置などへの組み立てのためにアレイ状に 複数の発光ダイオードを並べて実装する必要が生じている。 L E Dチッ プはウェハの状態から個々のチップ毎にダイシングされ、 それぞれパッ ケージに封止されるために、 1個の L E Dチップはベアチップの状態で サブミリ角の大きさであり、 パッケージに収納した状態では数ミリ程度 のサイズがある。 その結果、 一画素の大きさも大きくなつて解像度が低 下してしまい、 高精細で小型の画像表示装置は容易には組み立てられな いものとされていた。 また、 発光ダイオードが G a N系の窒化物半導体 である場合、 通常サファイア基板上に発光ダイォードを形成するため、 パッケージはサファイア基板の厚みよりも厚い厚みになっていた。
そこで、 高精細な画像表示を可能とし、 しかも短時間で製造できかつ 製造プロセス上のコストも削減可能である発光素子の実装方法について 説明する。 例
第 3 5図は、 発光素子の実装方法を工夫した画像表示装置の一例を示 す要部断面図である。 本例の画像表示装置は、 第 3 5図に示すようにフ ルカラー対応のカラ一画像表示装置 2 3 1であり、 個々の発光素子とし て赤、 緑、 青のそれぞれの発光が可能な発光ダイオードをマトリクス状 に配列したものである。
本例の画像表示装置 2 3 1においては、 ガラス基板もしくはプラスチ ック基板からなる配線用基板 2 4 0の基板主面 2 4 1には、 あらかじめ 所要の配線パターンを有して形成された配線層 2 4 7 , 2 4 8が形成さ一 れている。 ここで配線層 2 4 8は p電極に信号を供給するための配線で あり、 配線層 2 4 7は n電極に信号を供給するための配線である。 これ ら配線層 2 4 7、 2 4 8の一方は共通化することもできる。
配線層 2 4 8上には、 結晶成長時の状態とは倒置して配設された結晶 成長層 2 4 3が p電極 2 4 4を介して配されている。 結晶成長層 2 4 3 は後述するように、 選択成長によってマスク層の窓部を介し、 倒置され て上側に位置してなる下地成長層 2 4 5から成長した層である。 この結 晶成長層 2 4 3はウルッ鉱型の結晶構造を有する窒化物半導体材料であ るシリコンド一プの G a N層を材料とし、 その傾斜した側面が S面 ( 1 一 1 0 1面) で覆われた六角錐形状を呈する。 また、 第 3 5図は断面図 であるため、 結晶成長層 2 4 3の断面は倒置した略正三角形形状となる。
この結晶成長層 2 4 3には活性層を n型半導体層と p型半導体層で挟 んだ発光領域が形成される。 活性層は倒置した六角錐形状の最外郭近く に形成される。 本例では、 隣接する発光素子の活性層のバンドギャップ エネルギーは異なっていて、 それぞれ赤色、 緑色、 青色のいずれかの発 光色に対応したものとなっているが、 その他の構造や寸法はほぼ同一で ある。 六角錐形状の結晶成長層 2 4 3は結晶成長時の向きと比べて基板主面 の法線方向において上下逆となるように配線用基板 2 4 0上に実装され る。 したがって、 六角錐形状の底面がちょうど上面となり、 上面が光の 取り出し側となる。 詳しくは、 六角錐形状の結晶成長層 2 4 3は結晶成 長時に用いられる図示しないマスク層の窓部を介して下地成長層 2 4 5 とつながっており、 そのマスク層の窓部がそのまま光の取り出し口とな る。
下地成長層 2 4 5は選択成長の種層として機能するが、 マスク層の窓 部を介して結晶成長層 2 4 3とも接続して下地成長層 2 4 5の平坦な上 面は光取り出し面 2 5 0としても利用される。 さらに卞地成長層 2 4 5 は n電極側の配線の一部としても機能し金属層からなる n電極 2 4 9と 結晶成長層 2 4 3の間の電流経路となる。 n電極 2 4 9は発光素子の倒 置によって下地成長層 2 4 5の下部に位置するが、 結晶成長層 2 4 3が n電極 2 4 9よりは大きく成長した層であることから、 n電極 2 4 9の 下部のバンプ 2 4 6を形成して、 結晶成長層 2 4 3と高さを合わせるよ うにしている。 バンプ 2 4 6はメツキ工程などを利用して形成される接 続部であり、 電解もしくは無電解により C 11、 N iなどのバンプを約 1 0 mの高さで形成したものであり、 その表面は酸化防止のために約 0 . 1 / 3!1の八11メツキが施されている。 バンプ 2 4 6の下部は実装時に基 板主面 2 4 1上に配設された配線層 2 4 7に接続する。
バンプ 2 4 6の周囲や配線層 2 4 7、 2 4 8の周囲、 さらには結晶成 長層 2 4 3の周囲には素子の機能の上では空隙部が形成されるが、 その 空隙部は本例の画像表示装置では熱硬化接着剤や紫外線硬化型接着剤な どの接着剤からなる接着剤層 2 4 2で充填される。
第 3 6図は、 本例の画像表示装置に実装される個々の発光ダイオード を示す図であり、 第 3 6図 Aが素子の断面図であり、 第 3 6図 Bが素子 の上面図である。 第 3 5図に示した画像表示装置では複数の配列される 発光ダイオードがそれぞれ倒置されて実装されるため、 第 36図のもの とは基板主面の法線方向において上下逆となる。
ここで第 3 6図に示す発光ダイオードについて説明すると、 配線用基 板 240とは異なる例えばサファイア基板などの成長用基板を用い、 好 ましくは下地成長層 245上に六角錐形状または六角台形形状の結晶成 長層 243を形成するのに選択成長法が用いられる。 結晶成長層 243 を選択成長によって形成する場合、 容易に結晶成長層 243は基板主面 に対して傾斜した例えば S面などの傾斜結晶面を有した構造を呈する。 特に S面は C+面の上に選択成長した際に見られる安定面であり、 比較 的得やすい面であって六方晶系の面指数では ( 1 , — 1 , 0, 1) 面で ある。 この S面について、 窒化ガリウム系化合物半導体で結晶層を構成 した場合には、 S面でのポンド数は最も多いものとなる。 したがって、 実効的に VZ I I I比が上昇することになり、 積層構造の結晶性の向上 に有利である。 また、 基板と異なる方位に成長すると基板から上に伸び た転位が曲がることもあり、 欠陥の低減にも有利となる。
ここで結晶成長層 243は、 第 1導電型層、 活性層 2 5 1、 および第 2導電型層 2 5 2からなる発光領域を形成可能な材料層であれば良く、 特に限定されるものではないが、 その中でもウルッ鉱型の結晶構造を有 することが好ましい。 このような結晶層としては、 例えば I I I族系化 合物半導体や B e Mg Z n C d S系化合物半導体、 B eMg Z n C dO 系化合物半導体を用いることができ、 更には窒化ガリウム (G aN) 系 化合物半導体、 窒化アルミニウム (A 1 N) 系化合物半導体、 窒化イン ジゥム ( I nN) 系化合物半導体、 窒化インジウムガリウム ( I nG a N) 系化合物半導体、 窒化アルミニウムガリウム (A l G aN) 系化合 物半導体を好ましくは形成することができ、 特に窒化ガリゥム系化合物 半導体などの窒化物半導体が好ましい。 なお、 この発明において、 I n G aN、 A l G aN、 G aNなどは必ずしも、 3元混晶のみ、 2元混晶 のみの窒化物半導体を指すのではなく、 例えば I n G aNでは、 I n G a Nの作用を変化させない範囲での微量の A 1、 その他の不純物を含ん でいても、 この発明の範囲であることは言うまでもない。
この結晶層の選択成長方法としては、 種々の気相成長法を挙げること ができ、 例えば有機金属化合物気相成長法 (MOCVD (MOVP E) 法) や分子線エピタキシー法 (MB E法) などの気相成長法や、 ハイド ライド気相成長法 (HVP E法) などを用いることができる。 その中で も MOCVD法によると、 迅速に結晶性の良いものが得られる。 MOC VD法では、 G aソースとして TMG (トリメチルガリウム) 、 TEG (トリェチルガリウム) 、 A 1ソースとしては TM A (トリメチルアル ミニゥム) 、 TEA (トリェチルアルミニウム) 、 I nソースとしては、 TM I (トリメチルインジウム) 、 TE I (トリェチルインジウム) な どのトリアルキル金属化合物が多く使用され、 窒素源としてはアンモニ ァ、 ヒドラジンなどのガスが使用される。 また、 不純物ソースとしては S iであればシランガス、 G eであればゲルマンガス、 Mgであれば C p 2 Mg (シクロペン夕ジェニルマグネシウム) 、 Z nであれば DE Z (ジェチルジンク) などのガスが使用される。 MOCVD法では、 これ らのガスを例えば 6 00 以上に加熱された基板の表面に供給して、 ガ スを分解することにより、 I nA 1 G a N系化合物半導体をェピ夕キシ ャル成長させることができる。
具体的な選択成長法としては、 下地成長層 245の上に薄いマスク層 を形成し、 そのマスク層を選択的に開口して窓領域を形成することでも、 選択成長が可能である。 マスク層は例えば酸化シリコン層あるいは窒化 シリコン層によって構成することができる。 窓領域はマスク層に形成さ れる開口部であり、 例えば六角形とすることができるが、 他の形状、 た とえば円形状、 正方形状、 三角形状、 矩形状、 菱形、 楕円形状およびこ れらの変形形状などの種種の形状にすることができる。 マスク層の窓領 域からの選択成長では、 横方向に結晶成長が進むことから、 貫通転位を 抑える利点も生ずる。
この発明の画像表示装置に用いられる発光ダイォ一ドにおいては、 活 性層 2 5 1は傾斜した結晶面に平行な面内に延在されかつ第 1導電層と 第 2導電層 2 5 2に挟まれた構造とされる。 活性層 2 5 2は結晶成長層 2 4 3に形成されるが、 結晶成長層 2 4 3に形成されるとは、 結-晶成長 層 2 4 3に対して半導体層を積層する場合と、 結晶成長層の内部や表面 の形成する場合の両方を含む。
第 1導電型は P型または n型のクラッド層であり、 第 2導電型はその 反対の導電型である。 例えば結晶成長層をシリコンドープの窒化ガリウ ム系化合物半導体層によって構成した場合では、 n型クラッド層をシリ コンド一プの窒化ガリウム系化合物半導体層によって構成し、 その上に I n G a N層を活性層 2 5 1として形成し、 さらにその上に p型クラッ ド層としてマグネシウムドープの窒化ガリゥム系化合物半導体層を形成 してダブルへテロ構造をとることができる。 活性層 2 5 1である I n G a N層を A 1 G a N層で挟む構造とすることも可能である。 また、 活性 層 2 5 1は単一のバルク活性層で構成することも可能であるが、 単一量 子井戸 (S Q W) 構造、 二重量子井戸 (D Q W) 構造、 多重量子井戸
( M Q W) 構造などの量子井戸構造を形成したものであっても良い。 量 子井戸構造には必要に応じて量子井戸の分離のために障壁層が併用され る。 活性層 2 5 1を I n G a N層とした場合には、 特に製造工程上も製 造し易い構造となり、 素子の発光特性を良くすることができる。 さらに この I n G a N層は、 窒素原子の脱離しにくい構造である S面の上での 成長では特に結晶化しやすくしかも結晶性も良くなり、 発光効率を上げ ることが出来る。
結晶成長層 2 4 3上に形成される p電極 2 4 4は活性層 2 5 1に電流 を注入するための電極であるが、 本例においては、 傾斜した結晶面を有 する傾斜結晶面の表面に被着されて、 最終的には発光ダイオード素子自 体が倒置されることから、 p電極 2 4 4は上向きに開いた反射膜として も機能し、 発光ダイオード素子自体が倒置される構造から光取り出し効 率の向上を図ることができる。
本例の画像表示装置においては、 各発光ダイォ一ド素子が結晶成長時 とは倒置されて配線用基板 2 4 0上に配設される。 この時、 平坦な下地 成長層 2 4 5の上面が結晶成長層 2 4 3の活性層 2 5 1からの光の光取 り出し面 2 5 0として機能し、 p電極 2 4 4の反射膜としての機能も手 伝って光取り出し効率を高くすることができる。 結晶成長層 2 4 3は選 択成長による六角錐形状を有するが、 n電極 2 4 9側にはバンプ 2 4 6 が配設されており、 発生した光の光取り出し面 2 5 0として機能する各 素子毎の下地成長層 2 4 5をほぼ面一にすなわち水平に同じ高さに保つ ことができ、 さらに接着剤 2 4 2で周囲を固めることで結晶成長層 2 4 3などが傾いてしまうような問題も未然に防止できる。
各発光ダイォ一ド素子は素子完成後に実装されるため、 たとえば欠陥 のある素子を実装しないようにすることで、 画像表示装置の全体に歩留 まりは向上する。 また、 バンプ 2 4 6によって素子は正負一対の電極が 配線用基板 2 4 0側に集められた構造になり、 電極が光取り出しのため の面積を減ずることもない。 この点から本例の画像表示装置は高精細な カラー表示が可能であり、 製造プロセス上も選択成長の利点を巧妙に取 り込んだものとなっている。
なお、 本例の画像表示装置において、 n電極 2 4 9やバンプ 2 4 6な どは隣接するダイオード間で共通としても良く、 また、 下地成長層 2 4 5は隣接する素子間で共通とした、 分離されていない構造であっても良 い。 また、 本例では、 画像表示装置はカラ一表示であるとしたが、 2色 表示の装置や、 R G B以外の発光色の組み合わせにかかる画像表示装置 であっても良い。 また、 各ダイオードを駆動するための選択トランジス 夕などを配線用基板 2 4 0上に配することも可能である。
また、 本例において素子は、 発光素子として説明したが、 これに限定 されずに、 基板上に倒置される素子はトランジスタやその他の半導体素 子であっても良く、 このような素子を配した素子実装基板を構成し、 後 の工程で画像表示装置やその他の半導体装置を完成させても良い。
例 2
本例は、 例 1の画像表示装置の異なる構造の発光ダイォードを用いた 構造の装置である。 本例の画像表示装置は、 第 3 7図に示すように、 配 線用基板 2 6 0の基板主面 2 6 1上に配線層 2 6 8、 2 6 9が形成され, それら配線層 2 6 8、 2 6 9上にはそれぞれバンプ 2 6 6、 2 6 7が形 成され、 ノ ンプ 2 6 6、 2 6 7の上側には p電極 2 6 4、 n電極 2 6 5 を介して結晶成長層 2 6 3が接続されている。 結晶成長層 2 6 3は略平 板状であり、 図示しない活性層が延在されており、 p電極 2 6 4、 n電 極 2 6 5を、 活性層を挟む第 1導電層、 第 2導電層に電気的に接続する ように形成した後、 倒置され、 結晶成長層 2 6 3の下面に位置する p電 極 2 6 4、 n電極 2 6 5がバンプ 2 6 6、 2 6 7の上部に接続する。 バ ンプ 2 6 6、 2 6 7の周囲は例 1と同様に熱硬化接着剤や紫外線硬化型 接着剤などの接着剤からなる接着剤層 2 6 2で充填されている。
本例の画像表示装置においては、 p電極 2 6 4、 n電極 2 6 5がバン プ 2 6 6、 2 6 7に接続され、 光を発生させる結晶成長層 2 6 3を水平 に同じ高さに保つことができ、 さらに接着剤層 2 6 2で周囲を固めるこ とで結晶成長層 2 6 3などが傾いてしまうような問題も未然に防止でき る。 また、 各発光ダイオード素子は素子完成後に実装されるため、 たと えば欠陥のある素子を実装しないようにすることで、 画像表示装置の全 体に歩留まりは向上する。 また、 バンプ 2 6 6、 2 6 7によって素子は 正負一対の電極が配線用基板 2 6 0側に集められた構造になり、 電極が 光取り出しのための面積を減ずることもない。 この点からこの実施例の 画像表示装置は高精細なカラ一表示が可能である。
例 3
本例は例"!の画像表示装置の製造方法の例であり、 第 3 8図ないし第 4 6図を参照しながらその工程順に説明する。
第 3 8図に示すように、 C面を主面とするサファイア基板からなる成 長用基板 2 7 0が使用され、 その成長用基板 2 7 0上に低温と高温のバ ッファ層などからなる下地成長層 2 7 1が形成され、 その下地成長層 2 7 1を覆ってシリコン酸化膜または窒化膜からなるマスク層が形成され, そのマスク層には結晶成長させる領域に対応して窓領域が形成される。 次に、 窓領域からの選択成長による結晶成長から側面が傾斜した S面で 覆われた六角錐形状の結晶成長層 2 7 2が得られ、 この結晶成長層 2 7 2に図示しない第 1導電層、 活性層、 および第 2導電層が形成され、 さ らに、 p電極 2 7 3が例えば N i Z P t A uなどの多層金属膜によつ て構成され、 n電極 2 7 4が例えば T i ZA 1 Z P t ZA uなどの多層 金属膜によってマスク層を開口した部分に形成される。 p電極 2 7 3は 例えば蒸着によって形成されるが、 他方の n電極 2 7 4はリフトオフな どの手法を用いて形成される。
このように p電極 2 7 3と n電極 2 7 4を形成した後、 成長用基板 2 7 0上の下地成長層 2 7 1は素子毎に分離される。 この素子毎の分離に. は例えば反応性ィオンエッチングが用いられる。 各素子のチップサイズ について、 例示すると、 素子自体は例えば 2 0 m角程度のサイズであ るが、 チップのピツチは約 2 5 m程度となる。
次に、 成長用基板 2 7 0の全面にレジスト層 2 7 5を形成し、 この時 のレジスト層 2 7 5の厚みを p電極 2 7 3の頂点部分の高さと同程度と する。 次いでレジスト層 2 7 5の上記 n電極 2 7 4に対応した領域を開 口し、 第 3 9図に示すように開口部 2 7 6を当該レジスト層 2 7 5に形 成して底部に上記 n電極 2 7 4を臨ませる。
レジスト層 2 7 5の開口部 2 7 6に、 バンプ 2 7 7を、 メツキ工程な どを利用して形成する。 すなわち、 このバンプ 2 7 7はメッ—キエ程など を利用して形成される接続部であり、 電解もしくは無電解により C u、 N iなどのバンプを約 1 0 mの高さで形成したものであり、 その表面 は酸化防止のために約 0 . 1 i mの A uメツキが施されている。 メツキ バンプ 2 7 7の形成後、 第 4 0図に示すように、 レジスト層 2 7 5が除 去される。
レジスト層 2 7 5の除去後、 第 4 1図に示すように、 例えばガラス基 板などによって構成される転写用基板 2 8 0上に転写材 2 7 8が塗布さ れたものを用意し、 先のバンプ 2 7 7を形成した成長用基板 2 7 0を転 写用基板 2 8 0に対向させる。 ここで転写材 2 7 8は粘着材などであり 次に照射されるレーザ光の波長に対して吸収の低い材料が好ましい。 こ れはレーザ光によるアブレ一シヨンが低く、 分離した発光素子の位置精 度が良好となるからである。 成長用基板 2 7 0と転写用基板 2 8 0の主 面同士を対向させたところで、 成長用基板 2 7 0の裏面すなわち発光素 子の裏面から K r Fエキシマレ一ザあるいは三倍波 Y A Gレーザなどの レーザ光を照射する。 このレーザ光の照射によって下地成長層 2 7 1と 成長用基板 2 7 0の界面には、 窒素が発生し、 発光ダイオードは素子ご と分離される。 このレーザ光の照射によって分離された各発光ダイォードは、 第 4 2 図に示すように、 転写材 2 7 8に埋められながら転写用基板 2 8 0に一 時的に保持される。 このとき、 ちょうど、 成長用基板 2 7 0が剥がれた 面である下地成長層 2 7 1の上面には、 G a層 2 8 1が付着している。 この下地成長層 2 7 1の上面は光取出し面となることから、 0 &層2 8 1を除去する必要があり、 エッチングなどが施される。 このエッチング はアルカリ系、 もしくは酸系にいずれでも良いが、 転写材 2 7 8の密着 強度が低下することのないようにエッチング液が選定される。
画像表示装置は R G Bの単色の発光素子を規則的は配列させて構成さ れることから、 第 4 3図に示すように、 配線用基板の電極ピッチに合わ せて、 選択的に転写用基板 2 8 0から発光素子を取り出す。 これは転写 用基板 2 8 0の基板上に保持された発光ダイオードは同一で単色の発光 波長を有するとの前提によるものであり、 異なる発光波長の素子を実装 するためには、 たとえば複数枚の転写用基板 2 8 0が使用される。 本例 で.は、 選択的な発光素子の取り出しのために、 吸着ヘッド 2 8 2が使用 される。 吸着ヘッド 2 8 2の先端部 2 8 4には、 吸引孔 2 8 3が形成さ れ、 先端部 2 8 4にピッチは配線用基板の電極ピッチに沿ったものとな つている。 吸着へッド 2 8 2の先端部 2 8 4は吸引孔 2 8 3の周囲で平 坦とされ、 その平坦な部分に発光素子の光取出し面となる下地成長層 2 7 1の上面が吸着される。 この吸着作業は、 個々の素子毎に行うことも 可能であるが、 本例のように、 配線用基板の電極ピッチに合わせて複数 の発光素子を同時に吸着させるようにすることもでき、 本例を利用する ことで製造プロセスを簡略化して製造コストを低減できる。
配線用基板の電極ピッチに合致した複数の発光素子は、 第 4 4図に示 すように、 配線用基板 2 9 0のところまで運ばれ、 該配線用基板 2 9 0 の主面に垂直な方向から基板主面に対して各素子が接着される。 配線用 基板 2 9 0の主面にはあらかじめ配線層 2 9 1 , 2 9 2が形成されてお. り、 吸着へッド 2 8 2が各素子を配線用基板 2 9 0の主面に圧着した後, 開放すると各発光素子は配線用基板 2 9 0に仮接着される。 配線用基板 2 9 0の主面には接着剤 2 9 3が塗布されており、 各素子を配線用基板 2 9 0の主面で保持するのに寄与する。 ここで接着剤 2 9 3は例えば熱 硬化型接着剤や紫外線硬化型接着剤である。
このような配線用基板 2 9 0の主面への搬送を 3原色の各素子につい て行うと、 第 4 5図に示す状態となる。 この時点で隣接する素子は発光 する光に波長は異なるものとされる。 各素子はバンプ 2 7 7を用いて基 板主面に対して水平に維持されたまま確実に実装される。
次に、 加圧ヘッド 2 9 5を各素子の光取り出し側である下地成長層 2 7 1の上面から押し付け、 接着剤 2 9 3を硬化させる。 接着剤 2 9 3が 熱硬化型接着剤の場合には、 加圧へッド 2 9 5としてパルスヒートで加 熱する加熱加圧へッドとすることができ、 紫外線硬化型接着剤の場合に は加圧しながら配線用基板 2 9 0の裏面側から紫外線を照射することが 望ましい。 または、 加圧ヘッド 2 9 5をガラスや石英ガラスなどの光透 過材料で構成し、 上側から紫外線を照射するようにすることもできる。 本例の画像表示装置の製造方法においては、 配線用基板 2 9 0の電極 ピッチに合わせた複数の発光素子が一括して配線用基板 2 9 0の主面に 実装されるため、 その製造コストを低減できるとともに短時間での製造 が可能である。 また、 各素子はバンプ 2 7 7を用いて確実に水平に実装 され、 傾いたりすることもなく、 またァライメントのためのマージンも 小さくて良くなることから、 高精度に発光素子を配列されることができ、 また、 バンプ 2 7 7を用いて確実な電気配線や、 光取り出し効率の最大 化も図ることができる。
また、 転写用基板 2 8 0に保持されている状態で、 発光素子の検査を 行うことができ、 不良な素子を早期に除去して歩留まりを改善できる。 また、 G a層の除去を配線用基板 2 9 0への実装前に行うことができ、 エッチングで配線用基板 2 9 0を損傷するような問題も回避できる。
例 4
本例は、 第 4 7図および第 4 8図に示すように、 配線用基板の電極ピ ツチに合わせて発光素子を形成し、 直接配線用基板に実装する例である, 第 4 7図に示すように、 成長用基板 3 0 5上には配線用基板の電極ピ ツチに合わせて発光素子が形成されている。 発光素子は前述の実施例と 同様に下地成長層 3 1 1上に六角錐状の結晶成長層 3 1 2が形成され、 結晶成長層 3 1 2上には p電極 3 1 3が下地成長層 3 1 1上には更に n 電極 3 1 4が形成され、 p電極 3 1 3と高さを同程度とするためのパン プ 3 1 5が形成されている。 成長用基板 3 0 5上には複数の発光素子が 形成され、 その間隔が配線用基板 3 0 1の電極層 3 0 3、 3 0 2のピッ チに対応したものとなっている。
発光素子が形成された成長用基板 3 0 5を配線用基板 3 0 1と対向さ せ、 成長用基板 3 0 5の裏面から K r Fエキシマレーザあるいは三倍波 Y A Gレーザなどのレーザ光を照射することで、 下地成長層 3 1 1と成 長用基板 3 0 5の界面には、 窒素が発生し、 発光素子は素子ごと分離さ れ、 配線用基板 3 0 1に保持される。
第 4 8図は発光素子が配線用基板 3 0 1に保持された状態を示してお り、 以後、 他の波長の発光素子についても実装を行い、 接着剤 3 0 7を 硬化させることで画像表示装置が完成する。 このとき G a層 3 1 6が下 地成長層 3 1 1の上面に形成されていることから、 接着剤層 3 0 7が紫 外線硬化型の場合では、 配線用基板 3 0 1の裏面側から紫外線を照射す る。 接着剤層 3 0 7が熱硬化型の場合では、 例 3と同じ条件での硬化工 程で良い。 接着剤層 3 0 7が硬化した後で G a層 3 1 6を除去すること で、 配線用基板 3 0 1へのダメージを著しく低減できる。
例 5
本例は、 第 4 9図に示すように、 配線用基板の電極ピッチに合わせて 選択的にレーザ光を照射して、 発光素子を直接配線用基板に実装する例 である。
第 4 9図に示すように、 成長用基板 3 2 8上には発光素子が複数形成 されており、 発光素子は前述の例と同様に下地成長層 3 2 7上に六角錐 状の結晶成長層 3 2 4が形成され、 結晶成長層 3 2 4上には p電極 3 2 6が下地成長層 3 2 7上には更に n電極が形成され、 p電極 3 2 6と高 さを同程度とするためのバンプ 3 2 5が形成されている。
一方、 配線用基板 3 2 0の主面には電極層 3 2 1 , 3 2 2が所要のピ ツチで形成されており、 成長用基板 3 2 8と配線用基板 3 2 0が対向し て保持された状態で、 配線用基板の電極ピッチに合わせてレーザービー ムが照射される。 成長用基板 3 2 8の裏面から K r Fエキシマレ一ザあ るいは三倍波 Y A Gレーザなどのレーザ光を照射することで、 下地成長 層 3 2 7と成長用基板 3 2 8の界面には、 窒素が発生し、 発光素子は素 子ごと分離され、 配線用基板 3 2 0に保持されるが、 レ一ザ一ビームの 照射が電極ピッチに合わせた選択的なものであるために、 成長用基板 3 2 8上の全部の発光素子が分離するわけではなく、 配線用基板の電極ピ ツチに合わせた単色の素子だけが確実に転写される。 この工程を他の波 長の素子に対して繰り返すことで画像表示装置が完成する。 レーザ光は 単一ビームをスキャンする方法と、 単一ビームで成長用基板と配線用基 板を移動する方法とがある。
例 6
本例は 2回転写用基板を用いて実装する例であり、 本例を第 5 0図な いし第 5 4図を参照しながら説明する。 第 5 0図に示すように、 成長用基板 3 3 6上には発光素子を構成する ように、 下地成長層 3 3 2上に六角錐状の結晶成長層 3 3 3が形成され, 結晶成長層 3 3 3上には p電極 3 3 4が下地成長層 3 3 2上には更に n 電極が形成され、 p電極 3 3 4と高さを同程度とするためのバンプ 3 3 5が形成されている。 成長用基板 3 3 6上には発光素子は配線用基板の 電極ピッチに合わせて離間している。 この成長用基板 3 3 6は転写用基 板 3 3 0と対向するように保持され、 成長用基板 3 3 6の裏面からレ一 ザ光を照射することで、 発光素子は素子ごと分離され、 転写用基板 3 3 0に転写される。 転写用基板 3 3 0にはこの時シリコーン樹脂などから なる転写材 3 3 1が形成されていて、 この転写材 3 3 1により、 発光素 子は素子ごとに保持される。
次に、 第 5 1図に示すように、 G a層の除去により、 転写用基板 3 3 0に光取出し面が外側となる形で保持され、 さらに第 5 2図に示すよう に、 転写材 3 4 0が上面に塗布された第 2の転写用基板 3 4 1が貼り合 わせられる。 この場合において、 転写材 3 4 0は例えば紫外線硬化型粘 着材であり、 第 2の転写用基板 3 4 1はガラスもしくは石英ガラスであ る。
次に、 最初の転写用基板 3 3 0が剥がされることで、 第 5 3図に示す ように、 発光素子は第 2の転写用基板 3 4 1に転写される。
そして第 5 4図に示すように、 配線用基板 3 4 2の主面には電極層 3 4 3、 3 4 4が所要のピッチで形成されているところで、 第 2の転写用 基板 3 4 1と配線用基板 3 4 2が対向して保持された、 配線用基板の電 極ピッチに合わせてレーザ一ビームが照射される。 成長用基板 3 2 8の 裏面からレ一ザ光を照射することで、 転写材 3 4 0のアブレーションに より発光素子は素子ごと分離され、 配線用基板 3 4 2に保持される。 こ の転写はレーザービームの照射が電極ピッチに合わせた選択的なもので あるために、 成長用基板 3 2 8上の全部の発光素子が分離するわけでは なく、 配線用基板の電極ピッチに合わせた単色の素子だけが確実に転写 される。 この工程を他の波長の素子に対して繰り返し、 配線用基板 3 4 2上の接着剤 3 4 5を硬化させて画像表示装置が完成する。 なお、 転写 材 3 4 0のアブレ一ションの残さが発光素子裏面に付着しているときは 洗浄もしくは研磨の工程を付加する。
例 7
本例は例 6の変形例であり、 第 5 5図に示すように、 第 2の転写用基 板 3 5 0上の転写材 3 5 1には、 発光素子を構成するように、 下地成長 層 3 5 3上に六角錐状の結晶成長層 3 5 4が形成され、 p電極と高さを 同程度とするためのバンプ 3 5 5が形成されているが、 第 2の転写用基 板 3 5 0上において、 発光素子は配線用基板の電極ピッチに合わせて離 間しているのではなく、 製造上で便宜なピッチで配されている。 なお、 その他の工程においては例 6と実質的に同じである。
次に、 第 5 6図に示すように、 第 2の転写用基板 3 5 0の裏面からレ —ザ光を選択的に照射することで、 転写材 3 5 1のアブレーシヨンによ り発光素子は素子ごと分離され、 配線層 3 6 2、 3 6 3を有する配線用 基板 3 6 0に保持される。 この転写はレ一ザ一ビームの照射が電極ピッ チに合わせた選択的なものであるために、 全部の発光素子が一度に分離 するわけではなく、 配線用基板の電極ピッチに合わせた単色の素子だけ が確実に転写される。 この工程を他の波長の素子に対して繰り返し、 配 線用基板 3 6 0上の接着剤 3 6 1を硬化させて画像表示装置が完成する, なお、 転写材 3 5 1のアブレーションの残さが発光素子裏面に付着して いるときは洗浄もしくは研磨の工程を付加する。
8_
本例は、 η電極配線と ρ電極配線を結晶成長層について上下に分けて 形成した画像表示装置の例である。 本例の画像表示装置は、 第 5 7図に 示すように、 配線用基板 3 7 0の基板主面 3 7 1上に p電極配線 3 7 2 が形成され、 その p電極配線 3 7 2の上端に接続する形で、 六角錐形状 の傾斜した傾斜結晶面を有する結晶成長層 3 7 4がその周囲の接着剤層 3 7 3に埋め込まれて支持されている。 結晶成長層 3 7 4には図示しな い第 1導電層、 活性層、 第 2導電層が形成されており、 この結晶成長層 3 7 4は結晶成長時とは倒置した形で接着剤層 3 7 3に支持されている, 結晶成長層 3 7 4の傾斜結晶面に平行な面には p電極 3 7 5が形成され おり、 結晶成長層 3 7 4の上側には、 結晶成長時に用いた平板状の下 地成長層 3 7 6が存在し、 この下地成長層 3 7 6の上面側が光取り出し 面 3 7 7とされ、 この下地成長層 3 7 6の光取り出し面 3 7 7において, 発光領域となる第 1導電層、 活性層、 第 2導電層の積層部とは基板主面 3 7 1の法線方向で重ならない下地成長層 3 7 6の角部には n電極配線 3 7 8が形成され電気的に接続されている。 この n電極配線 3 7 8の一 部は上記接着剤層 3 7 3上にも延在されており、 たとえば樹脂層からな る接着剤層 3 7 3が硬化した後、 n電極配線 3 7 8が所要のパターンに 形成される。 n電極配線 3 7 8はポリイミドなどの樹脂層からなる保護 層 3 7 9によって被覆されている。
本例の画像表示装置においては、 p電極、 n電極の双方が結晶成長面 側に存在する発光素子とは異なり、 少なくとも n電極配線 3 7 8は下地 成長層 3 7 6の光取り出し面 3 7 7側に位置するために、 配線の分だけ 発光素子のチップサイズを小さくすることができる。 また、 n電極配線 3 7 8と p電極配線 3 7 2は結晶成長層 3 7 4について上下に分けて形 成され、 3次元的に離れることになるので、 短絡することがなくなり、 配線幅を広く形成することが可能になる。 したがって、 配線の形成も容 易に行うことができる。 なお、 上述の例では、 バンプを C u, N iに A uのコートをしたもの として説明したが、 半田バンプによる接続であっても良い。 発光素子の 電極上のバンプは半田メツキ、 もしくは半田蒸着によって形成され、 配 線用基板に保持される接着剤の代わりにフラックスを用いて、 配線用基 板にあらかじめ塗布しておくことができる。 発光素子はそのフラックス の粘着性により配線用基板上に保持される。 3色の発光素子が剥離 ·転 写されたら、 配線用基板を一括してリフローして配線用基板と発光素子 を接続しても良い。 この時、 配線用基板はリフロー炉に入れることにな るので、 ガラス基板を使用する。 接続後はフラックス洗浄を行い、 封止 材をチップと配線用基板の間に入れて、 封止材を硬化させる。 半田を用 いた接続の場合は、 接続抵抗が低抵抗になり、 半田溶融時のセルファラ ィメントにより発光素子のァライメント精度が改善され、 画素ピッチが 配線電極のパ夕一ニング精度と一致するようになるので、 画素ピッチが 一定になり、 画像表示装置は高精細なものとなる。 発光素子の修理をす る場合は封止材の注入前に発光素子の点灯検査を行い、 不良が発生した 場合にはその発光素子の局部加熱により、 半田バンプを溶融して修理を する。
この発明において画像表示装置とは、 発光ダイオード (L E D ) 、 半 導体レーザなどの発光素子を用いた表示装置 (ディスプレイ装置) であ れば良く、 発光素子が配線用基板上に配列されて、 他の電子機器などに 組み込まれる構造のものから、 更に例示的には、 テレビジョン受像機、 ビデオ再生装置、 コンピュータのなどの電子機器のモニター、 ゲーム機 器の出力装置、 電子家電などのモニターなどを含み、 また、 比較的小さ いなサイズのものでは、 自動車搭載型案内装置、 携帯電話、 携帯情報端 末、 録画装置や監視装置などのモニタ一画面などであっても良い。 上述のようにこの発明の画像表示装置によれば、 解像度や画質、 発光 効率などの諸特性に優れ、 かつ大画面化が容易で、 製造コストの低減も 実現できる画像表示装置を得ることができる。 特に、 この発明の画像表 示装置によれば、 発光素子が一個の素子の占有面積が 2 以上で 1 0 0 0 0 m2以下とされた微細なサイズであるために、 発光素子自 体を高密度に配線用基板に配設することが可能であり、 また、 個々の発 光素子を完成させた後に配線用基板に対して実装するために歩留りは良 好であり、 大画面化する場合でもその画面全体にわたる/ オーダ一の 厳格なプロセス管理などは不要となる。
また、 この発明の画像表示装置の製造方法によれば、 発光素子自体を 高密度に配線用基板に配設することが容易に実現され、 一時保持用基板 やエネルギービームを活用することで、 微小な素子を転写しながら配線 用基板の所要の位置に実装することができる。
一方、 この発明の素子の配列方法および画像形成装置の製造方法によ れば、 一時保持用部材に素子を保持させた時点で既に、 素子間の距離が 大きくされ、 その広がった間隔を利用して比較的サイズの電極パッドな どを設けることが可能となる。 それら比較的サイズの大きな電極パッド を利用した配線が行われるために、 素子サイズに比較して最終的な装置 のサイズが著しく大きな場合であっても容易に配線を形成できる。
また、 この発明の素子の配列方法および画像形成装置の製造方法によ れば、 発光素子の周囲が硬化した接着剤層で被覆され平坦化によって精 度良く電極パッドを形成できるとともに素子に比べて広い領域に電極パ ッドを延在でき、 次の第二転写工程での転写を吸着治具で進める場合に は取り扱いが容易になる。 また、 発光ダイオードの一時保持用部材への 転写には、 G a N系材料がサファイアとの界面で金属の G aと窒素に分 解することを利用して、 比較的簡単に剥離できる。
さらに、 この発明の素子の配列方法および画像形成装置の製造方法に よれば、 同じ転写倍率を意図する場合においては、 第一転写工程と第二 転写工程の拡大率を n倍、 m倍とすると、 1回でそれだけ拡大する場合 に比べて、 (n + m) 2= n 2+ 2 n m + m2であることから、 必ず 2 n m 回だけ転写回数を減らすことができることになる。 したがって、 製造ェ 程も回数分だけ時間や経費の節約となり、 特に拡大率の大きい場合に有 益となる。
また、 各発光ダイオード素子が結晶成長時とは倒置されて配線用基板 上に配設されるこの発明の画像表示装置においては、 平坦な下地成長層 の上面が光の光取出し面として機能し、 p電極の反射膜としての機能も 手伝って光取り出し効率を高くすることができる。 結晶成長層は選択成 長により例えば六角錐形状を有するが、 n電極側にはバンプが配設され ており、 各素子毎の下地成長層および結晶成長層を水平に同じ高さに保 つことができ、 さらに接着剤で周囲を固めることで結晶成長層などが傾 いてしまうような問題も未然に防止できる。
各発光ダイオード素子は素子完成後に実装されるため、 たとえば欠陥 のある素子を実装しないようにすることで、 画像表示装置の全体に歩留 まりは向上する。 また、 バンプによって素子は正負一対の電極が配線用 基板側に集められた構造になり、 電極が光取り出しのための面積を減ず ることもない。 この点からこの実施例の画像表示装置は高精細なカラ一 表示が可能であり、 製造プロセス上も選択成長の利点を巧妙に取り込ん だものとなっている。
この実施例の画像表示装置の製造方法においては、 配線用基板の電極 ピッチに合わせた複数の発光素子が一括して配線用基板の主面に実装さ れるため、 その製造コストを低減できるとともに短時間での製造が可能 である。 また、 各素子はバンプを用いて確実に水平に実装され、 傾いた りすることもなく、 またァライメントのためのマ一ジンも小さくて良く なることから、 高精度に発光素子を配列されることができ、 また、 バン プを用いて確実な電気配線や、 光取り出し効率の最大化も図ることがで さる。 -

Claims

求 の 範 囲
1 . 複数の発光素子が配列され所要の画像信号に対応して画像を表示す る画像表示装置において、 一個の上記発光素子の占有面積が 2 5 m2 以上で 1 0 0 0 0 m2以下とされ、 上記各発光素子はそれぞれ配線用 基板に実装されたものであることを特徴とする画像表示装置。
2 . 各発光素子の占有面積に対する当該画像表示装置上の一画素分の占 有面積の比が 1 0以上 4 0 0 0 0以下であることを特徴とする請求の範 囲第 1項記載の画像表示装置。
3 . 各発光素子の占有面積に対する当該画像表示装置上の一画素分の占 有面積の比が 1 0以上 1 0 0 0 0以下であることを特徴とする請求の範 囲第 2項記載の画像表示装置。
4 . 上記発光素子は窒化物半導体発光素子、 砒化物半導体発光素子、 お よび燐化物半導体発光素子から選ばれた素子からなることを特徴とする 請求の範囲第 1項記載の画像表示装置。
5 . 上記発光素子は互いに波長を異ならせた 3つの発光素子の組からな る画素を構成することを特徴とする請求の範囲第 1項記載の画像表示装
6 . 上記発光素子に電気的に接続され該発光素子を流れる電流保持する ための電流保持回路が各素子毎に形成されることを特徴とする請求の範 囲第 1項記載の画像表示装置。
7 . 上記電流保持回路は個別のチップ状に形成されかつ各発光素子と同 様に上記配線用基板に実装されたものであることを特徴とする請求の範 囲第 1項記載の画像表示装置。
8 . 上記電流保持回路を形成した上記電流保持回路のチップと上記発光 素子は略同一のサイズを有することを特徴とする請求の範囲第 7項記載 の画像表示装置。
9 . 複数の発光素子が配列され所要の画像信号に対応して画像を表示す る画像表示装置の製造方法において、 所要の配線をマトリクス状に配設 した配線用基板を用意するとともに、 個別のチップに分離された一個の 素子占有面積が 2 5 ^ m2以上で 1 0 0 0 0 m2以下とされる複数の発 光素子を用意し、 該発光素子を上記配線に接続するように実装して画像 表示装置を構成することを特徴とする画像表示装置の製造方法。
1 0 . 所要の素子形成用基板上に半導体層を積層し、 該半導体層に上記 複数の発光素子を並べて形成した後、 各発光素子毎に分離し、 その分離 した各発光素子を上記配線用基板に実装することを特徴とする請求の範 囲第 9項記載の画像表示装置の製造方法。
1 1 . 上記発光素子の素子間の領域に上記素子形成用基板の基板表面に 達する溝を、 各発光素子を囲むように形成し、 該溝に囲まれた各発光素 子を上記素子形成用基板から分離させ、 その分離された各発光素子を上 記配線用基板に実装することを特徴とする請求の範囲第 1 0項記載の画 像表示装置の製造方法。
1 2 . 上記分離された各発光素子の上記配線用基板への実装は吸着用治 具に発光素子の表面または裏面を吸着させながら上記配線用基板に素子 毎に搭載することで行うことを特徴とする請求の範囲第 1 0項記載の画 像表示装置の製造方法。
1 3 . 上記各発光素子の上記素子形成用基板からの分離は、 該素子形成 用基板の裏面からのエネルギービームの照射を利用することを特徴とす る請求の範囲第 1 0項記載の画像表示装置の製造方法。
1 4 . 上記素子形成用基板の裏面からのエネルギ一ビームの照射前に、 上記素子形成用基板上の各発光素子を一時保持用基板に保持させ、 上記 エネルギービームの照射後に各発光素子を上記素子形成用基板から分離 させ、 各発光素子を上記一時保持用基板に保持させることを特徴とする 請求の範囲第 1 3項記載の画像表示装置の製造方法。
1 5 . 上記一時保持用基板は全面に粘着材が形成され、 その粘着材に上 記発光素子の表面が一時的に保持されることを特徴とする請求の範囲第 1 4項記載の画像表示装置の製造方法。
1 6 . 上記分離された各発光素子の上記配線用基板への実装は上記発光 素子表面の電極部分を上記配線用基板上の導電材に圧着することで行う ことを特徴とする請求の範囲第 1 0項記載の画像表示装置の製造方法。
1 7 . 所要の基板上に半導体層を積層し、 該半導体層に複数の発光素子 を並べて形成した後、 各発光素子毎に分離するとともに各発光素子を上 記基板からも分離することを特徴とする発光素子の製造方法。
1 8 . 上記各発光素子と上記基板と間の分離は、 該基板の裏面からのェ ネルギービームの照射を利用することを特徵とする請求の範囲第 1 7項 記載の発光素子の製造方法。
1 9 . 上記エネルギービームの照射前に、 上記各発光素子を一時保持用 基板に保持させ、 上記エネルギービームの照射後に各発光素子を上記基 板から分離させ、 各発光素子を上記一時保持用基板に保持させることを 特徴とする請求の範囲第 1 7項記載の発光素子の製造方法。
2 0 . 上記一時保持用基板は全面に粘着材が形成され、 その粘着材に上 記発光素子の表面が一時的に保持されることを特徴とする請求の範囲第 1 9項記載の発光素子の製造方法。
1 . 第一基板上に配列された複数の素子を第二基板上に配列する素子 の配列方法において、 上記第一基板上で上記素子が配列された状態より は離間した状態となるように上記素子を転写して一時保持用部材に該素 子を保持させる第一転写工程と、 上記一時保持用部材に保持された上記 素子をさらに離間して上記第二基板上に転写する第二転写工程を有する ことを特徴とする素子の配列方法。
2 2 . 上記第一転写工程で離間させる距離が上記第一基板上に配列され た素子のピツチの略整数倍になつておりかつ上記第二転写工程で離間さ せる距離が上記第一転写工程で上記一時保持用部材に配列させた素子の ピッチの略整数倍になっていることを特徴とする請求の範囲第 2 1項記 載の素子の配列方法。
2 3 . 上記第一転写工程後に素子を樹脂で固める工程と、 上記素子の電 極を該樹脂上に形成する工程と、 上記樹脂をダイシングする工程を有す ることを特徴とする請求の範囲第 2 1項記載の素子の配列方法。
2 4 . 上記第一基板から選択的に転写される上記素子は、 上記第一基板 と上記一時保持用部材と対峙した時に離間させる距離に存在する上記素 子であることを特徴とする請求の範囲第 2 1項記載の素子の配列方法。
2 5 . 上記一時保持用部材から選択的に転写される上記素子は、 上記一 時保持用部材と上記第二基板と対峙した時に離間させる距離に存在する 上記素子であることを特徴とする請求の範囲第 2 1項記載の素子の配列 方法。
2 6 . 上記第二基板上では、 異なる上記一時保持用部材から転写された 素子が隣に位置することを特徴とする請求の範囲第 2 1項記載の素子の 配列方法。
2 7 . 上記第一基板から上記一時保持用部材への転写および上記一時保 持用部材から上記第二基板への転写は機械的手段または光学的手段の少 なくとも一方を用いて行われることを特徴とする請求の範囲第 2 1項記 載の素子の配列方法。
2 8 . 上記機械的手段は各素子に力学的エネルギーを加えながら選択的 に素子を転写できる手段であることを特徴とする請求の範囲第 2 7項記 載の素子の'配列方法。
2 9 . 上記機械的手段は上記素子を選択的に吸着することで該素子を転 写できる手段であることを特徴とする請求の範囲第 2 7項記載の素子の 配列方法。
3 0 . 上記光学的手段は各素子に光照射による光エネルギーを加えなが ら選択的に転写することを特徴とする請求の範囲第 2 7項記載の素子の 配列方法。
3 1 . 上記第一基板は透光性であることを特徴とする請求の範囲第 3 0 項記載の素子の配列方法。
3 2 . 上記素子は窒化物半導体を用いた半導体素子であり、 上記光照射 はレーザ一ビームであることを特徴とする請求の範囲第 3 1項記載の素 子の配列方法。
3 3 . 上記素子は発光素子、 液晶制御素子、 光電変換素子、 圧電素子、 薄膜トランジスタ素子、 薄膜ダイオード素子、 抵抗素子、 スイッチング 素子、 微小磁気素子、 微小光学素子から選ばれた素子もしくはその部分 であることを特徴とする請求の範囲第 2 1項記載の素子の配列方法。
3 4 . 上記素子は上記第一基板上に作成されることを特徴とする請求の 範囲第 2 1項記載の素子の配列方法。
3 5 . 上記一時保持用部材に上記素子が保持された状態で、 配線の一部 が上記素子に形成されることを特徴とする請求の範囲第 2 1項記載の素 子の配列方法。
3 6 . 上記配線の一部は電極パッドであることを特徴とする請求の範囲 第 2 1項記載の素子の配列方法。
3 7 . 発光素子もしくは液晶制御素子をマトリクス状に配置した画像表 示装置の製造方法において、 第一基板上で発光素子もしくは液晶制御素 子が配列された状態よりは離間した状態となるように上記発光素子もし くは液晶制御素子を転写して一時保持用部材に上記発光素子もしくは液 晶制御素子を保持させる第一転写工程と、 上記一時保持用部材に保持さ れた上記発光素子もしくは液晶制御素子をさらに離間して第二基板上に 転写する第二転写工程と、 上記各発光素子もしくは液晶制御素子に接続 させる配線を形成する配線形成工程とを有することを特徴とする画像表 示装置の製造方法。
3 8 . 上記発光素子もしくは上記液晶制御素子は異なる波長に対応する 複数の素子の組み合わせが 1つの画素を形成するものとされることを特 徵とする請求の範囲第 3 7項記載の画像表示装置の製造方法。
3 -9 . 上記一時保持用部材に上記発光素子もしくは液晶制御素子が保持 された状態で、 電極パッドが上記発光素子もしくは液晶制御素子に形成 され、 上記配線形成工程では上記電極パッドに配線がなされることを特 徴とする請求の範囲第 3 7項記載の画像表示装置の製造方法。
0 . 複数の発光素子を配線用基板の基板主面上に配列して実装した構 造を有する画像表示装置において、 上記発光素子の結晶成長によって形 成される結晶成長層が上記基板主面の法線方向において結晶成長時とは 倒置されて上記配線用基板に実装されることを特徴とする画像表示装置 c
4 1 . 上記発光素子は結晶成長時の基板側が光取り出し窓となる結晶成 長層を有し、 上記発光素子は上記配線用基板に実装される前に成長用基 板から分離されることを特徴とする請求の範囲第 4 0項記載の画像表示 装置。
4 2 . 上記発光素子は基板主面に対して傾斜した傾斜結晶面を有する上 記結晶成長層に第 1導電層、 活性層、 および第 2導電層が形成され、 上 記第 1導電層と接続される第 1電極と、 上記第 2導電層と接続する第 2 電極は成長用基板からの高さがほぼ同程度とされることを特徴とする請 求の範囲第 4 0項記載の画像表示装置。
4 3 . 上記発光素子は基板主面に対して傾斜した傾斜結晶面を有する上 記結晶成長層に第 1導電層、 活性層、 および第 2導電層が形成され、 上 記第 1導電層と接続される第 1電極と、 上記第 2導電層と接続する第 2 電極は上記基板主面の法線方向において上記結晶成長層を挟んでそれぞ れ分けられて形成されることを特徴とする請求の範囲第 4 0項記載の画 像表示装置。
4 4 . 上記結晶成長層は選択成長により形成されたウルッ鉱型の窒化物 半導体からなることを特徵とする請求の範囲第 4 0項記載の画像表示装 置。
4 5 . 上記結晶成長層は選択成長により形成された六角錐形状もしくは 六角台形状からなることを特徴とする請求の範囲第 4 0項記載の画像表
4 6 . 成長用基板上に選択成長により基板側が開いた形状となる結晶成 長層を形成し、 該結晶成長層に第 1導電層、 活性層、 および第 2導電層 を形成して発光素子を構成し、 上記第 1導電層と接続する第 1電極と、 上記第 2導電層と接続する第 2電極を成長用基板からの高さがほぼ同程 度となるように形成し、 上記結晶成長層を上記成長用基板から分離して 配線用基板に倒置して実装することを特徴とする画像表示装置の製造方 法。
4 7 . 上記第 1および第 2電極の少なくとも一方には接続部材が両者の 高さがほぼ同程度となるように接続されることを特徴とする請求の範囲 第 4 6項記載の画像表示装置の製造方法。
4 8 . 上記配線用基板への実装は吸着用治具に発光素子の表面または裏 面を吸着させながら上記配線用基板に素子毎に搭載することで行うこと を特徴とする請求の範囲第 4 6項記載の画像表示装置の製造方法。
4 9 . 上記各発光素子の上記成長用基板からの分離は、 該成長用基板の 裏面からのエネルギ一ビ一ムの照射を利用することを特徴とする請求の 範囲第 4 6項記載の画像表示装置の製造方法。
5 0 . 上記各発光素子を分離するためのエネルギービームの照射は、 各 発光素子に対して選択的に行われることを特徴とする請求の範囲第 4 9 項記載の画像表示装置の製造方法。
5 1 . 上記成長用基板の裏面からのエネルギービームの照射前に、 上記 素子形成用基板上の各発光素子を転写用基板に保持させ、 上記エネルギ 一ビームの照射後に各発光素子を上記成長用基板から分離させ、 各発光 素子を上記転写用基板に保持させることを特徴とする請求の範囲第 4 9 項記載の画像表示装置の製造方法。
5 2 . 複数の素子を配線用基板の基板主面上に配列して実装した構造を 有する素子実装基板において、 上記素子の結晶成長によって形成される 結晶成長層が上記基板主面の法線方向において結晶成長時とは倒置され て上記配線用基板に実装されていることを特徴とする素子実装基板。 5 3 . 各素子の上記結晶成長層の傾斜した傾斜結晶面以外の平坦面は基 板表面上ほぼ面一となるように実装されることを特徴とする請求の範囲 第 5 2項記載の素子実装基板。
PCT/JP2001/006213 2000-07-18 2001-07-18 Unite d'affichage d'images et procede de fabrication correspondant WO2002007132A1 (fr)

Priority Applications (9)

Application Number Priority Date Filing Date Title
EP11002099.7A EP2339650B1 (en) 2000-07-18 2001-07-18 Production method for light emitting diodes
EP01951901A EP1310934A4 (en) 2000-07-18 2001-07-18 IMAGE DISPLAY UNIT AND MANUFACTURING PROCESS FOR THE IMAGE DISPLAY UNIT
KR1020037000655A KR100862545B1 (ko) 2000-07-18 2001-07-18 화상 표시 장치 및 화상 표시 장치의 제조 방법
AU2001272740A AU2001272740A1 (en) 2000-07-18 2001-07-18 Image display unit and production method for image display unit
EP11002100.3A EP2343737B1 (en) 2000-07-18 2001-07-18 Image display unit and production method for image display unit
US10/066,423 US6613610B2 (en) 2000-07-18 2002-01-30 Image display unit and method of producing image display unit
US10/427,815 US7880184B2 (en) 2000-07-18 2003-04-30 Image display unit
US11/558,620 US8409886B2 (en) 2000-07-18 2006-11-10 Method of producing image display unit
US12/034,415 US7888690B2 (en) 2000-07-18 2008-02-20 Image display unit with light emitting devices having a resin surrounding the light emitting devices

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP2000-217953 2000-07-18
JP2000217953 2000-07-18
JP2000217988 2000-07-18
JP2000-217988 2000-07-18
JP2000-396225 2000-12-26
JP2000396225 2000-12-26
JP2001-200113 2001-06-29
JP2001200113A JP3906653B2 (ja) 2000-07-18 2001-06-29 画像表示装置及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US10/066,423 Continuation US6613610B2 (en) 2000-07-18 2002-01-30 Image display unit and method of producing image display unit

Publications (1)

Publication Number Publication Date
WO2002007132A1 true WO2002007132A1 (fr) 2002-01-24

Family

ID=27481461

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2001/006213 WO2002007132A1 (fr) 2000-07-18 2001-07-18 Unite d'affichage d'images et procede de fabrication correspondant

Country Status (8)

Country Link
US (4) US6613610B2 (ja)
EP (4) EP2341530B1 (ja)
JP (1) JP3906653B2 (ja)
KR (4) KR100892579B1 (ja)
CN (1) CN1229766C (ja)
AU (1) AU2001272740A1 (ja)
TW (1) TW502463B (ja)
WO (1) WO2002007132A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106783648A (zh) * 2016-12-28 2017-05-31 歌尔股份有限公司 一种led显示屏的制备方法

Families Citing this family (379)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW494447B (en) * 2000-02-01 2002-07-11 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
JP4659300B2 (ja) 2000-09-13 2011-03-30 浜松ホトニクス株式会社 レーザ加工方法及び半導体チップの製造方法
JP4649745B2 (ja) * 2001-02-01 2011-03-16 ソニー株式会社 発光素子の転写方法
JP4724924B2 (ja) * 2001-02-08 2011-07-13 ソニー株式会社 表示装置の製造方法
JP3608615B2 (ja) * 2001-04-19 2005-01-12 ソニー株式会社 素子の転写方法及びこれを用いた素子の配列方法、画像表示装置の製造方法
US6747298B2 (en) * 2001-07-23 2004-06-08 Cree, Inc. Collets for bonding of light emitting diodes having shaped substrates
JP2003045901A (ja) * 2001-08-01 2003-02-14 Sony Corp 素子の転写方法及びこれを用いた素子の配列方法、画像表示装置の製造方法
US6934001B2 (en) * 2001-08-13 2005-08-23 Sharp Laboratories Of America, Inc. Structure and method for supporting a flexible substrate
JP2003077940A (ja) * 2001-09-06 2003-03-14 Sony Corp 素子の転写方法及びこれを用いた素子の配列方法、画像表示装置の製造方法
JP4055405B2 (ja) * 2001-12-03 2008-03-05 ソニー株式会社 電子部品及びその製造方法
JP3912117B2 (ja) 2002-01-17 2007-05-09 ソニー株式会社 結晶成長方法、半導体発光素子及びその製造方法
JP2003282478A (ja) 2002-01-17 2003-10-03 Sony Corp 合金化方法及び配線形成方法、表示素子の形成方法、画像表示装置の製造方法
JP3815335B2 (ja) * 2002-01-18 2006-08-30 ソニー株式会社 半導体発光素子及びその製造方法
FR2836158B1 (fr) * 2002-02-19 2005-01-07 Usinor Procede de nettoyage par plasma de la surface d'un materiau enduit d'une substance organique, et installation de mise en oeuvre
CN100355032C (zh) 2002-03-12 2007-12-12 浜松光子学株式会社 基板的分割方法
EP2272618B1 (en) 2002-03-12 2015-10-07 Hamamatsu Photonics K.K. Method of cutting object to be processed
TWI326626B (en) 2002-03-12 2010-07-01 Hamamatsu Photonics Kk Laser processing method
JP4329368B2 (ja) * 2002-03-28 2009-09-09 セイコーエプソン株式会社 半導体装置及びその製造方法
JP2004006498A (ja) * 2002-05-31 2004-01-08 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体発光素子
JP2004014938A (ja) * 2002-06-10 2004-01-15 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
US20040140474A1 (en) * 2002-06-25 2004-07-22 Matsushita Electric Industrial Co., Ltd. Semiconductor light-emitting device, method for fabricating the same and method for bonding the same
JP5022552B2 (ja) 2002-09-26 2012-09-12 セイコーエプソン株式会社 電気光学装置の製造方法及び電気光学装置
JP3864222B2 (ja) * 2002-09-26 2006-12-27 国立大学法人名古屋大学 半導体素子構造、電子エミッタ及び半導体素子構造の製造方法
CN1293602C (zh) * 2002-10-08 2007-01-03 精工爱普生株式会社 电路板及其制造方法、复制芯片、复制源基板、电光装置
JP3918708B2 (ja) 2002-10-08 2007-05-23 セイコーエプソン株式会社 回路基板及びその製造方法、転写チップ、転写元基板、電気光学装置、電子機器
WO2004047057A1 (ja) * 2002-11-19 2004-06-03 Ishikawa Seisakusho,Ltd. 画素制御素子の選択転写方法、画素制御素子の選択転写方法に使用される画素制御素子の実装装置、画素制御素子転写後の配線形成方法、及び、平面ディスプレイ基板
JP4097510B2 (ja) * 2002-11-20 2008-06-11 株式会社沖データ 半導体装置の製造方法
TWI520269B (zh) 2002-12-03 2016-02-01 Hamamatsu Photonics Kk Cutting method of semiconductor substrate
US7087444B2 (en) * 2002-12-16 2006-08-08 Palo Alto Research Center Incorporated Method for integration of microelectronic components with microfluidic devices
US7652359B2 (en) * 2002-12-27 2010-01-26 Semiconductor Energy Laboratory Co., Ltd. Article having display device
JP3702879B2 (ja) * 2003-02-21 2005-10-05 セイコーエプソン株式会社 電気光学パネル、その駆動回路及び駆動方法、並びに電子機器
JP4082242B2 (ja) * 2003-03-06 2008-04-30 ソニー株式会社 素子転写方法
FR2852250B1 (fr) * 2003-03-11 2009-07-24 Jean Luc Jouvin Fourreau de protection pour canule, un ensemble d'injection comportant un tel fourreau et aiguille equipee d'un tel fourreau
AU2003220847A1 (en) * 2003-03-12 2004-09-30 Hamamatsu Photonics K.K. Laser beam machining method
US6986693B2 (en) 2003-03-26 2006-01-17 Lucent Technologies Inc. Group III-nitride layers with patterned surfaces
US20040259279A1 (en) 2003-04-15 2004-12-23 Erchak Alexei A. Light emitting device methods
US6913985B2 (en) * 2003-06-20 2005-07-05 Oki Data Corporation Method of manufacturing a semiconductor device
US8999736B2 (en) * 2003-07-04 2015-04-07 Epistar Corporation Optoelectronic system
US7961160B2 (en) 2003-07-31 2011-06-14 Semiconductor Energy Laboratory Co., Ltd. Display device, a driving method of a display device, and a semiconductor integrated circuit incorporated in a display device
JP4380264B2 (ja) * 2003-08-25 2009-12-09 カシオ計算機株式会社 接合基板及び基板の接合方法
US7566001B2 (en) * 2003-08-29 2009-07-28 Semiconductor Energy Laboratory Co., Ltd. IC card
JP4326889B2 (ja) * 2003-09-11 2009-09-09 株式会社沖データ 半導体装置、ledプリントヘッド、画像形成装置、及び半導体装置の製造方法
US7341880B2 (en) 2003-09-17 2008-03-11 Luminus Devices, Inc. Light emitting device processes
US7344903B2 (en) * 2003-09-17 2008-03-18 Luminus Devices, Inc. Light emitting device processes
JP2005111976A (ja) * 2003-09-18 2005-04-28 Ricoh Co Ltd 消耗部品、部品装着構造、及び画像形成装置
JP4834951B2 (ja) * 2003-09-29 2011-12-14 ソニー株式会社 Led素子形成方法
EP1521312A3 (de) * 2003-09-30 2008-01-16 Osram Opto Semiconductors GmbH Optoelektronisches Bauelement mit einem metallisierten Träger
US7408566B2 (en) * 2003-10-22 2008-08-05 Oki Data Corporation Semiconductor device, LED print head and image-forming apparatus using same, and method of manufacturing semiconductor device
JP4672329B2 (ja) * 2003-10-22 2011-04-20 株式会社沖データ 半導体装置、及び、それを用いたledプリントヘッド、画像形成装置、半導体装置の製造方法
US7217956B2 (en) * 2004-03-29 2007-05-15 Articulated Technologies, Llc. Light active sheet material
US20070090387A1 (en) * 2004-03-29 2007-04-26 Articulated Technologies, Llc Solid state light sheet and encapsulated bare die semiconductor circuits
US7294961B2 (en) * 2004-03-29 2007-11-13 Articulated Technologies, Llc Photo-radiation source provided with emissive particles dispersed in a charge-transport matrix
US20050244618A1 (en) * 2004-04-30 2005-11-03 Brian Gobrogge Islanded pattern for printing on readdressable media
KR100595884B1 (ko) * 2004-05-18 2006-07-03 엘지전자 주식회사 질화물 반도체 소자 제조 방법
WO2005122536A1 (ja) 2004-06-08 2005-12-22 Mitsubishi Denki Kabushiki Kaisha 携帯機器
TWI308397B (en) * 2004-06-28 2009-04-01 Epistar Corp Flip-chip light emitting diode and fabricating method thereof
US20090023239A1 (en) * 2004-07-22 2009-01-22 Luminus Devices, Inc. Light emitting device processes
JP4596846B2 (ja) * 2004-07-29 2010-12-15 三洋電機株式会社 回路装置の製造方法
JP4812369B2 (ja) * 2004-08-27 2011-11-09 京セラ株式会社 発光素子の製造方法
JP3802910B2 (ja) * 2004-09-13 2006-08-02 ローム株式会社 半導体発光装置
JP4729896B2 (ja) * 2004-09-17 2011-07-20 ソニー株式会社 半導体薄膜の表面処理方法
TWI308396B (en) * 2005-01-21 2009-04-01 Epistar Corp Light emitting diode and fabricating method thereof
US7875898B2 (en) * 2005-01-24 2011-01-25 Panasonic Corporation Semiconductor device
US7803648B2 (en) * 2005-03-09 2010-09-28 Showa Denko K.K. Nitride semiconductor light-emitting device and method for fabrication thereof
US7364983B2 (en) * 2005-05-04 2008-04-29 Avery Dennison Corporation Method and apparatus for creating RFID devices
US8456015B2 (en) 2005-06-14 2013-06-04 Cufer Asset Ltd. L.L.C. Triaxial through-chip connection
US7884483B2 (en) 2005-06-14 2011-02-08 Cufer Asset Ltd. L.L.C. Chip connector
US7215032B2 (en) 2005-06-14 2007-05-08 Cubic Wafer, Inc. Triaxial through-chip connection
US20060286686A1 (en) * 2005-06-15 2006-12-21 Honeywell International, Inc. Integrated light emitting diode displays using biofabrication
US7608471B2 (en) * 2005-08-09 2009-10-27 Avago Technologies General Ip (Singapore) Pte. Ltd. Method and apparatus for integrating III-V semiconductor devices into silicon processes
KR100835053B1 (ko) * 2006-01-05 2008-06-03 삼성전기주식회사 반도체 발광 소자를 이용한 플렉서블 디스플레이 및 그제조 방법
US8013320B2 (en) * 2006-03-03 2011-09-06 Panasonic Corporation Nitride semiconductor device and method for fabricating the same
JP5108381B2 (ja) * 2006-05-31 2012-12-26 株式会社半導体エネルギー研究所 貼りあわせ方法、貼りあわせ装置、半導体装置の作製方法及び半導体装置の製造装置
KR101278065B1 (ko) 2006-09-12 2013-06-24 삼성디스플레이 주식회사 표시기판의 제조방법
US20080079012A1 (en) * 2006-09-29 2008-04-03 Grote Industries, Inc. Illuminated devices utilizing transparent light active sheet material with integrated light emitting diode (LED), and methods and kit therefor
KR20080037848A (ko) * 2006-10-27 2008-05-02 삼성전자주식회사 광차단막을 갖는 반도체 레이저 소자의 제조방법
DE102006054206A1 (de) * 2006-11-15 2008-05-21 Till Keesmann Feldemissionsvorrichtung
KR101519038B1 (ko) 2007-01-17 2015-05-11 더 보오드 오브 트러스티스 오브 더 유니버시티 오브 일리노이즈 프린팅­기반 어셈블리에 의해 제조되는 광학 시스템
US7858493B2 (en) * 2007-02-23 2010-12-28 Finisar Corporation Cleaving edge-emitting lasers from a wafer cell
US8110425B2 (en) * 2007-03-20 2012-02-07 Luminus Devices, Inc. Laser liftoff structure and related methods
JP2007259470A (ja) * 2007-04-25 2007-10-04 Mitsubishi Electric Corp 携帯機器
US7867793B2 (en) * 2007-07-09 2011-01-11 Koninklijke Philips Electronics N.V. Substrate removal during LED formation
JP5032231B2 (ja) * 2007-07-23 2012-09-26 リンテック株式会社 半導体装置の製造方法
US7846753B2 (en) * 2007-08-10 2010-12-07 Hong Kong Applied Science And Technology Research Institute Vertical light emitting diode and method of making a vertical light emitting diode
US8187900B2 (en) * 2007-08-10 2012-05-29 Hong Kong Applied Science and Technology Research Institute Company Limited Optimization of polishing stop design
US8222064B2 (en) 2007-08-10 2012-07-17 Hong Kong Applied Science and Technology Research Institute Company Limited Vertical light emitting diode device structure and method of fabricating the same
JP4450046B2 (ja) 2007-10-05 2010-04-14 ソニー株式会社 電子部品基板の製造方法
JP4840371B2 (ja) * 2008-01-28 2011-12-21 ソニー株式会社 素子転写方法
US8182633B2 (en) * 2008-04-29 2012-05-22 Samsung Electronics Co., Ltd. Method of fabricating a flexible display device
TWI407491B (zh) * 2008-05-09 2013-09-01 Advanced Optoelectronic Tech 分離半導體及其基板之方法
WO2009143462A2 (en) * 2008-05-22 2009-11-26 Vi Systems Gmbh Method for attaching optical components onto silicon-based integrated circuits
CN103022282B (zh) * 2008-07-07 2016-02-03 格罗有限公司 纳米结构led
JP5215773B2 (ja) * 2008-08-18 2013-06-19 株式会社ディスコ 加工方法
US20100295088A1 (en) * 2008-10-02 2010-11-25 Soraa, Inc. Textured-surface light emitting diode and method of manufacture
JP5276412B2 (ja) * 2008-11-04 2013-08-28 キヤノン株式会社 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ
JP5390832B2 (ja) * 2008-11-04 2014-01-15 キヤノン株式会社 機能性領域の移設方法、ledアレイ、ledプリンタヘッド、及びledプリンタ
JP5363789B2 (ja) * 2008-11-18 2013-12-11 スタンレー電気株式会社 光半導体装置
JP4640498B2 (ja) * 2008-12-11 2011-03-02 ソニー株式会社 素子の転写方法、素子配置基板、並びにデバイス及びその製造方法
TWI473246B (zh) * 2008-12-30 2015-02-11 Epistar Corp 發光二極體晶粒等級封裝
US8309973B2 (en) * 2009-02-12 2012-11-13 Taiwan Semiconductor Manufacturing Company, Ltd. Silicon-based sub-mount for an opto-electronic device
JP5128518B2 (ja) 2009-02-24 2013-01-23 株式会社沖データ 表示装置
US8247886B1 (en) 2009-03-09 2012-08-21 Soraa, Inc. Polarization direction of optical devices using selected spatial configurations
JP5258666B2 (ja) * 2009-04-22 2013-08-07 株式会社半導体エネルギー研究所 発光装置の作製方法および成膜用基板
US8791499B1 (en) 2009-05-27 2014-07-29 Soraa, Inc. GaN containing optical devices and method with ESD stability
US8680629B2 (en) * 2009-06-03 2014-03-25 International Business Machines Corporation Control of flatband voltages and threshold voltages in high-k metal gate stacks and structures for CMOS devices
US9000466B1 (en) 2010-08-23 2015-04-07 Soraa, Inc. Methods and devices for light extraction from a group III-nitride volumetric LED using surface and sidewall roughening
JP5590837B2 (ja) * 2009-09-15 2014-09-17 キヤノン株式会社 機能性領域の移設方法
US8933644B2 (en) 2009-09-18 2015-01-13 Soraa, Inc. LED lamps with improved quality of light
US9583678B2 (en) 2009-09-18 2017-02-28 Soraa, Inc. High-performance LED fabrication
JP2013505588A (ja) 2009-09-18 2013-02-14 ソラア インコーポレーテッド 電流密度操作を用いた電力発光ダイオード及び方法
US9293644B2 (en) 2009-09-18 2016-03-22 Soraa, Inc. Power light emitting diode and method with uniform current density operation
JP2011071272A (ja) 2009-09-25 2011-04-07 Toshiba Corp 半導体発光装置及びその製造方法
US8274116B2 (en) * 2009-11-16 2012-09-25 International Business Machines Corporation Control of threshold voltages in high-k metal gate stack and structures for CMOS devices
TWI397989B (zh) * 2009-12-07 2013-06-01 Epistar Corp 發光二極體陣列
KR101221871B1 (ko) * 2009-12-07 2013-01-15 한국전자통신연구원 반도체 소자의 제조방법
US8283676B2 (en) * 2010-01-21 2012-10-09 Siphoton Inc. Manufacturing process for solid state lighting device on a conductive substrate
US8740413B1 (en) 2010-02-03 2014-06-03 Soraa, Inc. System and method for providing color light sources in proximity to predetermined wavelength conversion structures
US8905588B2 (en) 2010-02-03 2014-12-09 Sorra, Inc. System and method for providing color light sources in proximity to predetermined wavelength conversion structures
US10147850B1 (en) 2010-02-03 2018-12-04 Soraa, Inc. System and method for providing color light sources in proximity to predetermined wavelength conversion structures
CN102792471A (zh) * 2010-04-01 2012-11-21 松下电器产业株式会社 发光二极管元件及发光二极管装置
US9450143B2 (en) 2010-06-18 2016-09-20 Soraa, Inc. Gallium and nitrogen containing triangular or diamond-shaped configuration for optical devices
JP5419226B2 (ja) 2010-07-29 2014-02-19 日東電工株式会社 フリップチップ型半導体裏面用フィルム及びその用途
JP5013025B2 (ja) * 2010-09-21 2012-08-29 コニカミノルタホールディングス株式会社 圧電デバイスおよびその製造方法
US9899329B2 (en) 2010-11-23 2018-02-20 X-Celeprint Limited Interconnection structures and methods for transfer-printed integrated circuit elements with improved interconnection alignment tolerance
US8786053B2 (en) 2011-01-24 2014-07-22 Soraa, Inc. Gallium-nitride-on-handle substrate materials and devices and method of manufacture
JP5652234B2 (ja) * 2011-02-07 2015-01-14 日亜化学工業株式会社 半導体発光素子
TWI432862B (zh) * 2011-03-16 2014-04-01 Hannstar Display Corp 液晶面板及其畫素結構
JP5825812B2 (ja) * 2011-03-24 2015-12-02 株式会社Joled 表示装置の製造方法
JP4989773B1 (ja) * 2011-05-16 2012-08-01 株式会社東芝 半導体発光素子
US8934259B2 (en) 2011-06-08 2015-01-13 Semprius, Inc. Substrates with transferable chiplets
DE102011106104B4 (de) * 2011-06-09 2014-04-10 Otto Bock Healthcare Products Gmbh Verfahren zum Herstellen bestückter Leiterplatten
US9306117B2 (en) 2011-07-25 2016-04-05 Industrial Technology Research Institute Transfer-bonding method for light emitting devices
US8686431B2 (en) 2011-08-22 2014-04-01 Soraa, Inc. Gallium and nitrogen containing trilateral configuration for optical devices
FR2980919B1 (fr) * 2011-10-04 2014-02-21 Commissariat Energie Atomique Procede de double report de couche
US8794501B2 (en) 2011-11-18 2014-08-05 LuxVue Technology Corporation Method of transferring a light emitting diode
US8573469B2 (en) 2011-11-18 2013-11-05 LuxVue Technology Corporation Method of forming a micro LED structure and array of micro LED structures with an electrically insulating layer
US8349116B1 (en) 2011-11-18 2013-01-08 LuxVue Technology Corporation Micro device transfer head heater assembly and method of transferring a micro device
US8518204B2 (en) * 2011-11-18 2013-08-27 LuxVue Technology Corporation Method of fabricating and transferring a micro device and an array of micro devices utilizing an intermediate electrically conductive bonding layer
US8646505B2 (en) 2011-11-18 2014-02-11 LuxVue Technology Corporation Micro device transfer head
US8912025B2 (en) 2011-11-23 2014-12-16 Soraa, Inc. Method for manufacture of bright GaN LEDs using a selective removal process
US9773750B2 (en) 2012-02-09 2017-09-26 Apple Inc. Method of transferring and bonding an array of micro devices
US9269876B2 (en) 2012-03-06 2016-02-23 Soraa, Inc. Light emitting diodes with low refractive index material layers to reduce light guiding effects
KR101291092B1 (ko) * 2012-04-06 2013-08-01 주식회사 씨티랩 반도체 소자 구조물을 제조하는 방법
WO2013151387A1 (ko) * 2012-04-06 2013-10-10 주식회사 씨티랩 반도체 소자 구조물을 제조하는 방법
US9548332B2 (en) 2012-04-27 2017-01-17 Apple Inc. Method of forming a micro LED device with self-aligned metallization stack
US9105492B2 (en) 2012-05-08 2015-08-11 LuxVue Technology Corporation Compliant micro device transfer head
US9608016B2 (en) * 2012-05-17 2017-03-28 Koninklijke Philips N.V. Method of separating a wafer of semiconductor devices
US9034754B2 (en) 2012-05-25 2015-05-19 LuxVue Technology Corporation Method of forming a micro device transfer head with silicon electrode
US8415771B1 (en) 2012-05-25 2013-04-09 LuxVue Technology Corporation Micro device transfer head with silicon electrode
US9865908B2 (en) * 2012-06-06 2018-01-09 Kabushiki Kaisha Nihon Micronics Electrode structure of solid type secondary battery
JP2014013818A (ja) * 2012-07-04 2014-01-23 Sony Corp デバイスおよび電子装置
US8383506B1 (en) 2012-07-06 2013-02-26 LuxVue Technology Corporation Method of forming a compliant monopolar micro device transfer head with silicon electrode
US8415768B1 (en) 2012-07-06 2013-04-09 LuxVue Technology Corporation Compliant monopolar micro device transfer head with silicon electrode
US8415767B1 (en) 2012-07-06 2013-04-09 LuxVue Technology Corporation Compliant bipolar micro device transfer head with silicon electrodes
US8569115B1 (en) 2012-07-06 2013-10-29 LuxVue Technology Corporation Method of forming a compliant bipolar micro device transfer head with silicon electrodes
US8933433B2 (en) 2012-07-30 2015-01-13 LuxVue Technology Corporation Method and structure for receiving a micro device
US9356070B2 (en) 2012-08-15 2016-05-31 Epistar Corporation Light-emitting device
US20140048824A1 (en) 2012-08-15 2014-02-20 Epistar Corporation Light-emitting device
US8791530B2 (en) 2012-09-06 2014-07-29 LuxVue Technology Corporation Compliant micro device transfer head with integrated electrode leads
US9162880B2 (en) 2012-09-07 2015-10-20 LuxVue Technology Corporation Mass transfer tool
CN103797531A (zh) * 2012-09-10 2014-05-14 深圳市柔宇科技有限公司 一种大尺寸显示屏及其制造方法
US8835940B2 (en) 2012-09-24 2014-09-16 LuxVue Technology Corporation Micro device stabilization post
US8941215B2 (en) 2012-09-24 2015-01-27 LuxVue Technology Corporation Micro device stabilization post
US8946052B2 (en) * 2012-09-26 2015-02-03 Sandia Corporation Processes for multi-layer devices utilizing layer transfer
DE102012217957B4 (de) * 2012-10-01 2014-10-09 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Verfahren zur Herstellung einer Mikro-LED-Matrix
DE102012109460B4 (de) * 2012-10-04 2024-03-07 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Verfahren zur Herstellung eines Leuchtdioden-Displays und Leuchtdioden-Display
US9558721B2 (en) 2012-10-15 2017-01-31 Apple Inc. Content-based adaptive refresh schemes for low-power displays
US9978904B2 (en) 2012-10-16 2018-05-22 Soraa, Inc. Indium gallium nitride light emitting devices
JP5602207B2 (ja) * 2012-10-30 2014-10-08 株式会社沖データ 表示装置
JP5988489B2 (ja) * 2012-10-31 2016-09-07 Dowaエレクトロニクス株式会社 半導体素子およびその製造方法
CN108447855B (zh) 2012-11-12 2020-11-24 晶元光电股份有限公司 半导体光电元件的制作方法
US9255001B2 (en) 2012-12-10 2016-02-09 LuxVue Technology Corporation Micro device transfer head array with metal electrodes
US9236815B2 (en) 2012-12-10 2016-01-12 LuxVue Technology Corporation Compliant micro device transfer head array with metal electrodes
US9159700B2 (en) 2012-12-10 2015-10-13 LuxVue Technology Corporation Active matrix emissive micro LED display
US9178123B2 (en) 2012-12-10 2015-11-03 LuxVue Technology Corporation Light emitting device reflective bank structure
US9029880B2 (en) 2012-12-10 2015-05-12 LuxVue Technology Corporation Active matrix display panel with ground tie lines
US9105714B2 (en) 2012-12-11 2015-08-11 LuxVue Technology Corporation Stabilization structure including sacrificial release layer and staging bollards
US9166114B2 (en) 2012-12-11 2015-10-20 LuxVue Technology Corporation Stabilization structure including sacrificial release layer and staging cavity
US9314930B2 (en) 2012-12-14 2016-04-19 LuxVue Technology Corporation Micro pick up array with integrated pivot mount
US9391042B2 (en) * 2012-12-14 2016-07-12 Apple Inc. Micro device transfer system with pivot mount
US9153171B2 (en) 2012-12-17 2015-10-06 LuxVue Technology Corporation Smart pixel lighting and display microcontroller
US8802471B1 (en) 2012-12-21 2014-08-12 Soraa, Inc. Contacts for an n-type gallium and nitrogen substrate for optical devices
KR20140089014A (ko) 2012-12-31 2014-07-14 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
US9054235B2 (en) 2013-01-22 2015-06-09 Micron Technology, Inc. Solid-state transducer devices with optically-transmissive carrier substrates and related systems, methods, and devices
KR102037866B1 (ko) * 2013-02-05 2019-10-29 삼성전자주식회사 전자장치
US9095980B2 (en) 2013-02-25 2015-08-04 LuxVue Technology Corporation Micro pick up array mount with integrated displacement sensor
US9308649B2 (en) 2013-02-25 2016-04-12 LuxVue Techonology Corporation Mass transfer tool manipulator assembly
USD759022S1 (en) * 2013-03-13 2016-06-14 Nagrastar Llc Smart card interface
USD729808S1 (en) * 2013-03-13 2015-05-19 Nagrastar Llc Smart card interface
USD758372S1 (en) * 2013-03-13 2016-06-07 Nagrastar Llc Smart card interface
US9888283B2 (en) 2013-03-13 2018-02-06 Nagrastar Llc Systems and methods for performing transport I/O
US8791474B1 (en) 2013-03-15 2014-07-29 LuxVue Technology Corporation Light emitting diode display with redundancy scheme
US9252375B2 (en) 2013-03-15 2016-02-02 LuxVue Technology Corporation Method of fabricating a light emitting diode display with integrated defect detection test
US9217541B2 (en) 2013-05-14 2015-12-22 LuxVue Technology Corporation Stabilization structure including shear release posts
US9484504B2 (en) 2013-05-14 2016-11-01 Apple Inc. Micro LED with wavelength conversion layer
US9136161B2 (en) 2013-06-04 2015-09-15 LuxVue Technology Corporation Micro pick up array with compliant contact
ES2952036T3 (es) 2013-06-12 2023-10-26 Rohinni Inc Teclado de retroiluminación con fuentes generadoras de luz depositadas
US8987765B2 (en) 2013-06-17 2015-03-24 LuxVue Technology Corporation Reflective bank structure and method for integrating a light emitting device
US9111464B2 (en) 2013-06-18 2015-08-18 LuxVue Technology Corporation LED display with wavelength conversion layer
US8928021B1 (en) 2013-06-18 2015-01-06 LuxVue Technology Corporation LED light pipe
US9035279B2 (en) 2013-07-08 2015-05-19 LuxVue Technology Corporation Micro device with stabilization post
US8994033B2 (en) 2013-07-09 2015-03-31 Soraa, Inc. Contacts for an n-type gallium and nitrogen substrate for optical devices
US9296111B2 (en) 2013-07-22 2016-03-29 LuxVue Technology Corporation Micro pick up array alignment encoder
US9087764B2 (en) 2013-07-26 2015-07-21 LuxVue Technology Corporation Adhesive wafer bonding with controlled thickness variation
KR102059133B1 (ko) * 2013-07-31 2019-12-24 삼성전자주식회사 GaN 베이스 발광소자와 기계적 후처리를 이용한 그 제조방법
KR101513641B1 (ko) * 2013-08-20 2015-04-22 엘지전자 주식회사 표시장치
US9153548B2 (en) 2013-09-16 2015-10-06 Lux Vue Technology Corporation Adhesive wafer bonding with sacrificial spacers for controlled thickness variation
US9419189B1 (en) 2013-11-04 2016-08-16 Soraa, Inc. Small LED source with high brightness and high efficiency
US9367094B2 (en) 2013-12-17 2016-06-14 Apple Inc. Display module and system applications
US9768345B2 (en) 2013-12-20 2017-09-19 Apple Inc. LED with current injection confinement trench
US9450147B2 (en) 2013-12-27 2016-09-20 Apple Inc. LED with internally confined current injection area
US9583466B2 (en) 2013-12-27 2017-02-28 Apple Inc. Etch removal of current distribution layer for LED current confinement
US9542638B2 (en) 2014-02-18 2017-01-10 Apple Inc. RFID tag and micro chip integration design
US9583533B2 (en) 2014-03-13 2017-02-28 Apple Inc. LED device with embedded nanowire LEDs
US9522468B2 (en) 2014-05-08 2016-12-20 Apple Inc. Mass transfer tool manipulator assembly with remote center of compliance
US9318475B2 (en) 2014-05-15 2016-04-19 LuxVue Technology Corporation Flexible display and method of formation with sacrificial release layer
US9741286B2 (en) 2014-06-03 2017-08-22 Apple Inc. Interactive display panel with emitting and sensing diodes
US9624100B2 (en) 2014-06-12 2017-04-18 Apple Inc. Micro pick up array pivot mount with integrated strain sensing elements
US9425151B2 (en) 2014-06-17 2016-08-23 Apple Inc. Compliant electrostatic transfer head with spring support layer
US9570002B2 (en) 2014-06-17 2017-02-14 Apple Inc. Interactive display panel with IR diodes
CN113035850B (zh) 2014-06-18 2022-12-06 艾克斯展示公司技术有限公司 微组装led显示器
KR102181010B1 (ko) * 2014-07-20 2020-11-20 엑스-셀레프린트 리미티드 마이크로-전사 인쇄를 위한 장치 및 방법들
GB201413578D0 (en) * 2014-07-31 2014-09-17 Infiniled Ltd A colour iled display on silicon
US9716082B2 (en) 2014-08-26 2017-07-25 X-Celeprint Limited Micro assembled hybrid displays and lighting elements
US9818725B2 (en) 2015-06-01 2017-11-14 X-Celeprint Limited Inorganic-light-emitter display with integrated black matrix
US9799719B2 (en) 2014-09-25 2017-10-24 X-Celeprint Limited Active-matrix touchscreen
US9799261B2 (en) 2014-09-25 2017-10-24 X-Celeprint Limited Self-compensating circuit for faulty display pixels
US9537069B1 (en) 2014-09-25 2017-01-03 X-Celeprint Limited Inorganic light-emitting diode with encapsulating reflector
US9991163B2 (en) 2014-09-25 2018-06-05 X-Celeprint Limited Small-aperture-ratio display with electrical component
US9828244B2 (en) 2014-09-30 2017-11-28 Apple Inc. Compliant electrostatic transfer head with defined cavity
US9705432B2 (en) 2014-09-30 2017-07-11 Apple Inc. Micro pick up array pivot mount design for strain amplification
US10535640B2 (en) 2014-10-31 2020-01-14 eLux Inc. System and method for the fluidic assembly of micro-LEDs utilizing negative pressure
US10381335B2 (en) 2014-10-31 2019-08-13 ehux, Inc. Hybrid display using inorganic micro light emitting diodes (uLEDs) and organic LEDs (OLEDs)
US10446728B2 (en) 2014-10-31 2019-10-15 eLux, Inc. Pick-and remove system and method for emissive display repair
US10543486B2 (en) 2014-10-31 2020-01-28 eLux Inc. Microperturbation assembly system and method
US10319878B2 (en) 2014-10-31 2019-06-11 eLux, Inc. Stratified quantum dot phosphor structure
US9825202B2 (en) 2014-10-31 2017-11-21 eLux, Inc. Display with surface mount emissive elements
US10236279B2 (en) 2014-10-31 2019-03-19 eLux, Inc. Emissive display with light management system
US10242977B2 (en) 2014-10-31 2019-03-26 eLux, Inc. Fluid-suspended microcomponent harvest, distribution, and reclamation
US10381332B2 (en) 2014-10-31 2019-08-13 eLux Inc. Fabrication method for emissive display with light management system
US10520769B2 (en) 2014-10-31 2019-12-31 eLux, Inc. Emissive display with printed light modification structures
US10418527B2 (en) 2014-10-31 2019-09-17 eLux, Inc. System and method for the fluidic assembly of emissive displays
JP2016090810A (ja) * 2014-11-05 2016-05-23 明立技研株式会社 表示装置
US9502615B2 (en) * 2014-11-13 2016-11-22 Epistar Corporation Light-emitting diode device
US9478583B2 (en) 2014-12-08 2016-10-25 Apple Inc. Wearable display having an array of LEDs on a conformable silicon substrate
KR101723436B1 (ko) * 2015-01-13 2017-04-05 엘지전자 주식회사 반도체 발광소자를 이용한 디스플레이 장치의 제조방법
USD780763S1 (en) * 2015-03-20 2017-03-07 Nagrastar Llc Smart card interface
KR101614370B1 (ko) 2015-04-07 2016-04-21 엘지전자 주식회사 반도체 발광소자, 반도체 발광소자의 이송 헤드, 및 반도체 발광소자를 이송하는 방법
USD864968S1 (en) 2015-04-30 2019-10-29 Echostar Technologies L.L.C. Smart card interface
CN107889540B (zh) * 2015-05-21 2019-06-21 歌尔股份有限公司 微发光二极管的转移方法、制造方法、装置和电子设备
US9871345B2 (en) 2015-06-09 2018-01-16 X-Celeprint Limited Crystalline color-conversion device
US11061276B2 (en) 2015-06-18 2021-07-13 X Display Company Technology Limited Laser array display
US10133426B2 (en) 2015-06-18 2018-11-20 X-Celeprint Limited Display with micro-LED front light
US10255834B2 (en) 2015-07-23 2019-04-09 X-Celeprint Limited Parallel redundant chiplet system for controlling display pixels
DE102015214219A1 (de) 2015-07-28 2017-02-02 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung eines Bauelements und ein Bauelement
US9640108B2 (en) 2015-08-25 2017-05-02 X-Celeprint Limited Bit-plane pulse width modulated digital display system
US10380930B2 (en) 2015-08-24 2019-08-13 X-Celeprint Limited Heterogeneous light emitter display system
KR102402999B1 (ko) 2015-08-31 2022-05-30 삼성디스플레이 주식회사 디스플레이 장치 및 이의 제조 방법
KR102393374B1 (ko) 2015-08-31 2022-05-03 삼성디스플레이 주식회사 표시 장치 및 상기 표시 장치의 제조 방법
KR102467420B1 (ko) 2015-08-31 2022-11-16 삼성디스플레이 주식회사 디스플레이 장치 및 이의 제조 방법
US10170665B2 (en) * 2015-09-09 2019-01-01 Goertek.Inc Repairing method, manufacturing method, device and electronics apparatus of micro-LED
US10230048B2 (en) 2015-09-29 2019-03-12 X-Celeprint Limited OLEDs for micro transfer printing
FR3044467B1 (fr) * 2015-11-26 2018-08-10 Commissariat A L'energie Atomique Et Aux Energies Alternatives Dalle lumineuse et procede de fabrication d'une telle dalle lumineuse
US10066819B2 (en) 2015-12-09 2018-09-04 X-Celeprint Limited Micro-light-emitting diode backlight system
US10091446B2 (en) 2015-12-23 2018-10-02 X-Celeprint Limited Active-matrix displays with common pixel control
US9930277B2 (en) 2015-12-23 2018-03-27 X-Celeprint Limited Serial row-select matrix-addressed system
US9786646B2 (en) 2015-12-23 2017-10-10 X-Celeprint Limited Matrix addressed device repair
US9928771B2 (en) 2015-12-24 2018-03-27 X-Celeprint Limited Distributed pulse width modulation control
JP6959697B2 (ja) 2016-01-15 2021-11-05 ロヒンニ リミテッド ライアビリティ カンパニー 装置上のカバーを介してバックライトで照らす装置及び方法
US10361677B2 (en) 2016-02-18 2019-07-23 X-Celeprint Limited Transverse bulk acoustic wave filter
US10200013B2 (en) 2016-02-18 2019-02-05 X-Celeprint Limited Micro-transfer-printed acoustic wave filter device
US10109753B2 (en) 2016-02-19 2018-10-23 X-Celeprint Limited Compound micro-transfer-printed optical filter device
KR102651054B1 (ko) 2016-02-22 2024-03-26 삼성디스플레이 주식회사 전사 장치, 이를 이용한 전사 방법 및 표시 장치
TWI710061B (zh) 2016-02-25 2020-11-11 愛爾蘭商艾克斯展示公司技術有限公司 有效率地微轉印微型裝置於大尺寸基板上
US10150326B2 (en) 2016-02-29 2018-12-11 X-Celeprint Limited Hybrid document with variable state
US10193025B2 (en) 2016-02-29 2019-01-29 X-Celeprint Limited Inorganic LED pixel structure
US10150325B2 (en) 2016-02-29 2018-12-11 X-Celeprint Limited Hybrid banknote with electronic indicia
US10153257B2 (en) 2016-03-03 2018-12-11 X-Celeprint Limited Micro-printed display
US10153256B2 (en) 2016-03-03 2018-12-11 X-Celeprint Limited Micro-transfer printable electronic component
KR102455039B1 (ko) * 2016-03-18 2022-10-17 삼성디스플레이 주식회사 신축성 디스플레이 장치
US10008483B2 (en) 2016-04-05 2018-06-26 X-Celeprint Limited Micro-transfer printed LED and color filter structure
US10199546B2 (en) 2016-04-05 2019-02-05 X-Celeprint Limited Color-filter device
KR102631260B1 (ko) 2016-04-08 2024-01-31 삼성디스플레이 주식회사 표시장치 및 표시장치 제조방법
KR20180126062A (ko) 2016-04-15 2018-11-26 글로 에이비 다중 소자 유닛 셀의 어레이를 형성하는 방법.
US10198890B2 (en) 2016-04-19 2019-02-05 X-Celeprint Limited Hybrid banknote with electronic indicia using near-field-communications
US9997102B2 (en) 2016-04-19 2018-06-12 X-Celeprint Limited Wirelessly powered display and system
US10360846B2 (en) 2016-05-10 2019-07-23 X-Celeprint Limited Distributed pulse-width modulation system with multi-bit digital storage and output device
DE102016108776A1 (de) * 2016-05-12 2017-11-16 Osram Opto Semiconductors Gmbh Optische Anordnung und Anzeigegerät
JP6983811B2 (ja) * 2016-05-24 2021-12-17 グロ アーベーGlo Ab 発光デバイスアセンブリ上の選択的ダイ修理
US9997501B2 (en) 2016-06-01 2018-06-12 X-Celeprint Limited Micro-transfer-printed light-emitting diode device
US10453826B2 (en) 2016-06-03 2019-10-22 X-Celeprint Limited Voltage-balanced serial iLED pixel and display
US11137641B2 (en) 2016-06-10 2021-10-05 X Display Company Technology Limited LED structure with polarized light emission
KR102617466B1 (ko) * 2016-07-18 2023-12-26 주식회사 루멘스 마이크로 led 어레이 디스플레이 장치
US10475876B2 (en) 2016-07-26 2019-11-12 X-Celeprint Limited Devices with a single metal layer
CN109314126A (zh) * 2016-08-11 2019-02-05 株式会社流明斯 Led模块及其制造方法
KR102422604B1 (ko) * 2016-08-24 2022-07-19 토레 엔지니어링 가부시키가이샤 실장 방법 및 실장 장치
US9980341B2 (en) 2016-09-22 2018-05-22 X-Celeprint Limited Multi-LED components
US10217729B2 (en) * 2016-09-30 2019-02-26 Intel Corporation Apparatus for micro pick and bond
US10090335B2 (en) 2016-10-28 2018-10-02 Lg Display Co., Ltd. Light emitting diode display device
US10782002B2 (en) 2016-10-28 2020-09-22 X Display Company Technology Limited LED optical components
US10347168B2 (en) 2016-11-10 2019-07-09 X-Celeprint Limited Spatially dithered high-resolution
US10600671B2 (en) 2016-11-15 2020-03-24 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
US10224231B2 (en) 2016-11-15 2019-03-05 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
US10395966B2 (en) 2016-11-15 2019-08-27 X-Celeprint Limited Micro-transfer-printable flip-chip structures and methods
JP6850112B2 (ja) 2016-11-28 2021-03-31 株式会社ディスコ Led組み立て方法
DE102016124646A1 (de) * 2016-12-16 2018-06-21 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung eines Halbleiterbauelements
US10438859B2 (en) 2016-12-19 2019-10-08 X-Celeprint Limited Transfer printed device repair
JP6289718B1 (ja) * 2017-01-02 2018-03-07 ルーメンス カンパニー リミテッド Ledディスプレイ装置
US10832609B2 (en) 2017-01-10 2020-11-10 X Display Company Technology Limited Digital-drive pulse-width-modulated output system
US10332868B2 (en) 2017-01-26 2019-06-25 X-Celeprint Limited Stacked pixel structures
US10468391B2 (en) 2017-02-08 2019-11-05 X-Celeprint Limited Inorganic light-emitting-diode displays with multi-ILED pixels
US20180240931A1 (en) * 2017-02-23 2018-08-23 Novatek Microelectronics Corp. Micro-device panel and manufacturing process thereof
US10396137B2 (en) 2017-03-10 2019-08-27 X-Celeprint Limited Testing transfer-print micro-devices on wafer
US11024608B2 (en) 2017-03-28 2021-06-01 X Display Company Technology Limited Structures and methods for electrical connection of micro-devices and substrates
CN106941108B (zh) * 2017-05-23 2019-09-17 深圳市华星光电技术有限公司 微发光二极管显示面板及其制作方法
KR101902566B1 (ko) 2017-07-25 2018-09-28 엘지디스플레이 주식회사 발광 표시 장치 및 이의 제조 방법
KR102609560B1 (ko) 2017-09-08 2023-12-04 삼성전자주식회사 반도체 제조 장치
TWI650854B (zh) * 2017-10-31 2019-02-11 英屬開曼群島商錼創科技股份有限公司 微型發光二極體顯示面板及其製造方法
TWI637481B (zh) 2017-11-29 2018-10-01 財團法人工業技術研究院 半導體結構、發光裝置及其製造方法
CN108010933A (zh) * 2017-12-01 2018-05-08 广东省半导体产业技术研究院 一种微led发光显示阵列像素单元构造及其制作方法
CN108231968B (zh) * 2017-12-11 2020-02-11 厦门市三安光电科技有限公司 微发光二极管及其转移方法
CN108258006B (zh) * 2017-12-21 2021-04-06 厦门市三安光电科技有限公司 微发光元件
CN109994413A (zh) * 2017-12-29 2019-07-09 南昌欧菲显示科技有限公司 微型元件巨量转移方法
WO2019146819A1 (ko) * 2018-01-29 2019-08-01 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치의 제조방법 및 디스플레이 장치
JP6916525B2 (ja) * 2018-02-06 2021-08-11 株式会社ブイ・テクノロジー Ledディスプレイの製造方法
US11189605B2 (en) 2018-02-28 2021-11-30 X Display Company Technology Limited Displays with transparent bezels
US10690920B2 (en) 2018-02-28 2020-06-23 X Display Company Technology Limited Displays with transparent bezels
TWI679762B (zh) * 2018-03-06 2019-12-11 友達光電股份有限公司 顯示裝置及其製造方法
KR20190112916A (ko) * 2018-03-27 2019-10-08 (주)라이타이저 디스플레이 장치 및 그의 제조 방법
KR20190114334A (ko) * 2018-03-29 2019-10-10 (주)포인트엔지니어링 마이크로 led 검사 및 리페어 방법
KR102481434B1 (ko) * 2018-03-30 2022-12-26 (주)포인트엔지니어링 전사헤드 및 이를 이용한 마이크로 led 흡착방법
US10832933B1 (en) * 2018-04-02 2020-11-10 Facebook Technologies, Llc Dry-etching of carrier substrate for microLED microassembly
KR102078643B1 (ko) * 2018-04-04 2020-04-07 (주)라이타이저 원칩 타입의 발광 다이오드를 이용한 디스플레이 장치 및 그 제조 방법
US10910355B2 (en) 2018-04-30 2021-02-02 X Display Company Technology Limited Bezel-free displays
US10714001B2 (en) 2018-07-11 2020-07-14 X Display Company Technology Limited Micro-light-emitting-diode displays
TWI660524B (zh) * 2018-07-17 2019-05-21 友達光電股份有限公司 發光裝置及其製造方法
KR102136579B1 (ko) * 2018-07-27 2020-07-22 서울대학교산학협력단 표시 장치
FR3087942B1 (fr) * 2018-10-29 2021-09-17 Commissariat Energie Atomique Dispositif d'affichage electroluminescent multi-couleurs et procede de fabrication d'un tel dispositif
KR102190706B1 (ko) * 2018-11-29 2020-12-14 주식회사 에이엔케이 복수의 마이크로 led 칩 전이 방법
US20220037554A1 (en) * 2018-12-06 2022-02-03 Lg Electronics Inc. Display device using semiconductor light-emitting elements, and method for manufacturing same
CN111724676B (zh) * 2019-03-21 2022-09-02 昆山工研院新型平板显示技术中心有限公司 可拉伸导线及其制作方法和显示装置
WO2020196134A1 (ja) * 2019-03-22 2020-10-01 Agc株式会社 透明表示装置、透明表示装置付きガラス板、透明表示装置付き合わせガラス、及び移動体
KR20200114272A (ko) * 2019-03-28 2020-10-07 (주)큐엠씨 마이크로 발광다이오드 칩 제거 장치와 방법 및 이를 이용한 마이크로 발광다이오드 모듈 리페어 시스템과 방법
US10903267B2 (en) * 2019-04-04 2021-01-26 Bor-Jen Wu System and method for making micro LED display
JP7333192B2 (ja) * 2019-04-23 2023-08-24 株式会社ディスコ 移設方法
US11246251B2 (en) 2019-05-02 2022-02-08 Seagate Technology Llc Micro-component transfer systems, methods, and devices
US10923378B2 (en) 2019-05-13 2021-02-16 Seagate Technology Llc Micro-component batch transfer systems, methods, and devices
JP7253994B2 (ja) * 2019-07-23 2023-04-07 株式会社ディスコ 光デバイスの移設方法
JP7292138B2 (ja) * 2019-07-23 2023-06-16 株式会社ジャパンディスプレイ 表示装置のリペアシステム
US11152540B2 (en) 2019-07-29 2021-10-19 Lextar Electronics Corporation Light emitting diode structure and method of manufacturing thereof
US11101417B2 (en) 2019-08-06 2021-08-24 X Display Company Technology Limited Structures and methods for electrically connecting printed components
KR102347149B1 (ko) * 2019-08-12 2022-01-06 엘씨스퀘어(주) 레이저를 이용한 개별 소자들의 전사 방법
JP7200884B2 (ja) * 2019-08-27 2023-01-10 信越化学工業株式会社 微小構造体の実装方法
KR102275366B1 (ko) * 2019-09-26 2021-07-12 주식회사 소프트에피 반도체 발광부를 이송하는 방법
CN112582343B (zh) * 2019-09-29 2022-12-06 成都辰显光电有限公司 一种生长基板及微元件的转移方法
JP2021056383A (ja) * 2019-09-30 2021-04-08 日東電工株式会社 隙間閉塞方法、隙間閉塞構造体、及び隙間閉塞構造体の製造方法
US11038088B2 (en) 2019-10-14 2021-06-15 Lextar Electronics Corporation Light emitting diode package
CN112768394B (zh) * 2019-10-21 2022-10-04 成都辰显光电有限公司 发光元件及微发光二极管的转移方法
CN112713167B (zh) * 2019-10-25 2023-05-19 成都辰显光电有限公司 一种显示面板及显示面板的制备方法
CN112736175B (zh) * 2019-10-28 2022-09-06 成都辰显光电有限公司 微led芯片、生长基板、显示面板以及微led芯片的转移方法
CN113035736A (zh) * 2019-12-09 2021-06-25 群创光电股份有限公司 电子装置的制作方法
JP2021118274A (ja) * 2020-01-27 2021-08-10 株式会社ジャパンディスプレイ 移戴基板
JP2021170594A (ja) * 2020-04-15 2021-10-28 株式会社デンソー 半導体チップおよびその製造方法
JP2021170596A (ja) * 2020-04-15 2021-10-28 国立大学法人東海国立大学機構 窒化ガリウム半導体装置の製造方法
US11705537B2 (en) 2020-04-23 2023-07-18 Samsung Electronics Co.,. Ltd. Display device and method of manufacturing light emitting device
KR102506449B1 (ko) * 2020-04-23 2023-03-07 삼성전자주식회사 표시 장치
TWI725834B (zh) * 2020-04-29 2021-04-21 台灣勁合有限公司 發光組件的半成品
US11495172B2 (en) 2020-10-19 2022-11-08 X Display Company Technology Limited Pixel group and column token display architectures
US11488518B2 (en) * 2020-10-19 2022-11-01 X Display Company Technology Limited Pixel group and column token display architectures
KR102514025B1 (ko) * 2020-11-06 2023-03-24 고려대학교 산학협력단 마이크로 발광소자 구조 및 마이크로 발광소자 전사 방법
US11329208B1 (en) * 2020-12-01 2022-05-10 J C Chen Pixel assembly process
CN116829298A (zh) 2021-01-19 2023-09-29 长濑化成株式会社 半导体转印用助焊剂片
JP2022135625A (ja) * 2021-03-05 2022-09-15 株式会社デンソー 半導体チップ、加工ウェハ、および半導体チップの製造方法
US11430375B1 (en) 2021-03-19 2022-08-30 X Display Company Technology Limited Pulse-density-modulation pixel control circuits and devices including them
KR20230110637A (ko) * 2021-03-26 2023-07-24 데쿠세리아루즈 가부시키가이샤 표시 장치의 제조 방법
TWI773279B (zh) * 2021-04-27 2022-08-01 友達光電股份有限公司 顯示面板
DE102021120689A1 (de) 2021-08-09 2023-02-09 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Transferverfahren für optoelektronsiche halbleiterbauelemete
WO2023152166A1 (en) * 2022-02-11 2023-08-17 Coherent Lasersystems Gmbh & Co. Kg Microelectronic device transfer and cleaning with uv laser
WO2024009956A1 (ja) * 2022-07-06 2024-01-11 信越化学工業株式会社 Led実装基板の製造方法、洗浄液及び洗浄方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5206749A (en) * 1990-12-31 1993-04-27 Kopin Corporation Liquid crystal display having essentially single crystal transistors pixels and driving circuits
JPH05315643A (ja) * 1992-05-08 1993-11-26 Nkk Corp 発光ダイオードアレー及びその製造方法
JPH07263754A (ja) * 1994-03-24 1995-10-13 Nichia Chem Ind Ltd Led素子とその製造方法
JPH10163536A (ja) * 1996-11-27 1998-06-19 Sharp Corp Led表示装置およびその製造方法
EP0872892A2 (en) 1997-04-14 1998-10-21 Oki Electric Industry Co., Ltd. LED array and printer for an electrophotographic printer with said LED array
JPH10305620A (ja) * 1997-03-06 1998-11-17 Matsushita Electron Corp 発光装置及びそれを用いた記録装置
JPH118338A (ja) * 1997-06-17 1999-01-12 Nichia Chem Ind Ltd 表面実装型ledの取り外し方法、取り外し装置及び発光装置のリペア方法
JPH11126037A (ja) * 1997-10-23 1999-05-11 Futaba Corp 半導体表示装置及びその製造方法
JPH11142878A (ja) * 1997-11-12 1999-05-28 Sharp Corp 表示用トランジスタアレイパネルの形成方法
JPH11219146A (ja) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp アクティブマトリックス発光ダイオード画素構造およびその方法
JP2000089693A (ja) * 1998-09-08 2000-03-31 Nec Corp フラットパネルディスプレイ
US6087680A (en) 1997-01-31 2000-07-11 Siemens Aktiengesellschaft Led device

Family Cites Families (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5617385A (en) * 1979-07-20 1981-02-19 Tokyo Shibaura Electric Co Production of display device
GB8402654D0 (en) 1984-02-01 1984-03-07 Secr Defence Flatpanel display
US5225697A (en) * 1984-09-27 1993-07-06 Texas Instruments, Incorporated dRAM cell and method
GB2249428A (en) * 1988-08-11 1992-05-06 Plessey Co Plc Connections for led arrays
IT1225690B (it) 1988-09-15 1990-11-22 Ansaldo Spa Reattore nucleare a sicurezza intrinseca del tipo ad acqua in pressione
JP2895566B2 (ja) 1990-04-27 1999-05-24 豊田合成株式会社 発光ダイオード
US5258320A (en) 1990-12-31 1993-11-02 Kopin Corporation Single crystal silicon arrayed devices for display panels
US5376561A (en) * 1990-12-31 1994-12-27 Kopin Corporation High density electronic circuit modules
JPH04247486A (ja) 1991-02-01 1992-09-03 Dainippon Printing Co Ltd 反射型レリーフホログラムの転写箔及びそれを用いた反射型レリーフホログラムの選択的転写方法
JPH06118441A (ja) * 1991-11-05 1994-04-28 Tadanobu Kato 表示セル
JPH05290669A (ja) 1992-01-22 1993-11-05 Fujikura Ltd 照光スイッチ
US5432015A (en) * 1992-05-08 1995-07-11 Westaim Technologies, Inc. Electroluminescent laminate with thick film dielectric
US5226723A (en) * 1992-05-11 1993-07-13 Chen Der Jong Light emitting diode display
JPH05313210A (ja) * 1992-05-14 1993-11-26 Ricoh Co Ltd 薄膜積層デバイス
JPH0697237A (ja) * 1992-09-10 1994-04-08 Hitachi Ltd 半導体装置及びその製造方法
JP2950106B2 (ja) * 1993-07-14 1999-09-20 松下電器産業株式会社 光素子実装体の製造方法
JPH0741616A (ja) * 1993-07-30 1995-02-10 Showa Denko Kk ポリプロピレン系樹脂組成物
DE69427762T2 (de) 1993-08-13 2001-10-31 Pgi Graphics Imaging Llc Walth Ablationsübertragung auf zwischenprodukte
JP3268910B2 (ja) * 1993-10-14 2002-03-25 三洋電機株式会社 発光ダイオード表示器
JPH07122786A (ja) * 1993-10-27 1995-05-12 Victor Co Of Japan Ltd Ledアレイ装置
US5977950A (en) * 1993-11-29 1999-11-02 Motorola, Inc. Manually controllable cursor in a virtual image
US5391257A (en) * 1993-12-10 1995-02-21 Rockwell International Corporation Method of transferring a thin film to an alternate substrate
JP3141236B2 (ja) 1994-10-03 2001-03-05 ソニー株式会社 部品供給方法及びその装置
JP3535602B2 (ja) 1995-03-23 2004-06-07 松下電器産業株式会社 面実装型led
DE29511817U1 (de) 1995-07-21 1996-11-14 Bosch Gmbh Robert Vorrichtung zum Verstellen eines Kraftfahrzeugspiegels
JPH0945964A (ja) * 1995-07-26 1997-02-14 Stanley Electric Co Ltd チップマウント用led素子及びその製造方法
JPH0945984A (ja) 1995-07-27 1997-02-14 Ricoh Co Ltd 2周波レーザ光発振装置
DE19536438A1 (de) * 1995-09-29 1997-04-03 Siemens Ag Halbleiterbauelement und Herstellverfahren
JPH09129933A (ja) * 1995-10-31 1997-05-16 Sanyo Electric Co Ltd 発光素子
US5621225A (en) * 1996-01-18 1997-04-15 Motorola Light emitting diode display package
US5940683A (en) * 1996-01-18 1999-08-17 Motorola, Inc. LED display packaging with substrate removal and method of fabrication
DE19603444C2 (de) * 1996-01-31 2003-04-24 Siemens Ag LED-Vorrichtung mit mindestens zwei LEDs
US5739800A (en) * 1996-03-04 1998-04-14 Motorola Integrated electro-optical package with LED display chip and substrate with drivers and central opening
JPH09293904A (ja) 1996-04-26 1997-11-11 Nichia Chem Ind Ltd Ledパッケージ
US6027958A (en) * 1996-07-11 2000-02-22 Kopin Corporation Transferred flexible integrated circuit
JPH1070151A (ja) 1996-08-26 1998-03-10 Ricoh Co Ltd 導電粒子の配列方法及びその装置
JPH10173305A (ja) 1996-12-06 1998-06-26 Fujikura Ltd 自動車用部品実装プリント配線板
JP3894613B2 (ja) 1997-03-14 2007-03-22 株式会社フジクラ フレキシブルプリント配線板
TW427039B (en) * 1997-06-16 2001-03-21 Matsushita Electric Ind Co Ltd Manufacturing method for semiconductor, manufacturing method for semiconductor device, manufacturing method for semiconductor substrate
TW393785B (en) * 1997-09-19 2000-06-11 Siemens Ag Method to produce many semiconductor-bodies
US6201262B1 (en) * 1997-10-07 2001-03-13 Cree, Inc. Group III nitride photonic devices on silicon carbide substrates with conductive buffer interlay structure
DE69839896D1 (de) * 1997-10-29 2008-09-25 Hitachi Chemical Co Ltd Siloxanmodifizierte Polyamidharzzusammensetzungsklebefolie, CSP Leiterplatte und Folie und hergestelltes Halbleiterbauelement
JPH11163419A (ja) * 1997-11-26 1999-06-18 Rohm Co Ltd 発光装置
JP4083866B2 (ja) * 1998-04-28 2008-04-30 シャープ株式会社 半導体レーザ素子
JPH11330544A (ja) * 1998-05-11 1999-11-30 Showa Denko Kk Iii族窒化物半導体発光素子
FR2781925B1 (fr) * 1998-07-30 2001-11-23 Commissariat Energie Atomique Transfert selectif d'elements d'un support vers un autre support
DE19840210A1 (de) * 1998-09-03 2000-03-09 Fraunhofer Ges Forschung Verfahren zur Handhabung einer Mehrzahl von Schaltungschips
US6113685A (en) * 1998-09-14 2000-09-05 Hewlett-Packard Company Method for relieving stress in GaN devices
JP3525061B2 (ja) * 1998-09-25 2004-05-10 株式会社東芝 半導体発光素子の製造方法
SG98413A1 (en) * 1999-07-08 2003-09-19 Nichia Corp Image display apparatus and its method of operation
US6283693B1 (en) * 1999-11-12 2001-09-04 General Semiconductor, Inc. Method and apparatus for semiconductor chip handling
JP3456462B2 (ja) * 2000-02-28 2003-10-14 日本電気株式会社 半導体装置及びその製造方法
US6277711B1 (en) * 2001-01-08 2001-08-21 Jiahn-Chang Wu Semiconductor matrix formation

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5206749A (en) * 1990-12-31 1993-04-27 Kopin Corporation Liquid crystal display having essentially single crystal transistors pixels and driving circuits
JPH05315643A (ja) * 1992-05-08 1993-11-26 Nkk Corp 発光ダイオードアレー及びその製造方法
JPH07263754A (ja) * 1994-03-24 1995-10-13 Nichia Chem Ind Ltd Led素子とその製造方法
JPH10163536A (ja) * 1996-11-27 1998-06-19 Sharp Corp Led表示装置およびその製造方法
US6087680A (en) 1997-01-31 2000-07-11 Siemens Aktiengesellschaft Led device
JPH10305620A (ja) * 1997-03-06 1998-11-17 Matsushita Electron Corp 発光装置及びそれを用いた記録装置
EP0872892A2 (en) 1997-04-14 1998-10-21 Oki Electric Industry Co., Ltd. LED array and printer for an electrophotographic printer with said LED array
JPH118338A (ja) * 1997-06-17 1999-01-12 Nichia Chem Ind Ltd 表面実装型ledの取り外し方法、取り外し装置及び発光装置のリペア方法
JPH11219146A (ja) * 1997-09-29 1999-08-10 Mitsubishi Chemical Corp アクティブマトリックス発光ダイオード画素構造およびその方法
JPH11126037A (ja) * 1997-10-23 1999-05-11 Futaba Corp 半導体表示装置及びその製造方法
JPH11142878A (ja) * 1997-11-12 1999-05-28 Sharp Corp 表示用トランジスタアレイパネルの形成方法
JP2000089693A (ja) * 1998-09-08 2000-03-31 Nec Corp フラットパネルディスプレイ

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
KOICHI TACHIBANA ET AL.: "Selective growth of InGaN quantum dot structures and their microphotoluminescence at room temperature", APPL. PHYS. LETT., vol. 76, no. 22, 29 May 2000 (2000-05-29), pages 3212 - 3214, XP002948345 *
See also references of EP1310934A4

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106783648A (zh) * 2016-12-28 2017-05-31 歌尔股份有限公司 一种led显示屏的制备方法

Also Published As

Publication number Publication date
EP2343737A1 (en) 2011-07-13
US8409886B2 (en) 2013-04-02
JP2002261335A (ja) 2002-09-13
US7888690B2 (en) 2011-02-15
TW502463B (en) 2002-09-11
EP1310934A4 (en) 2009-03-11
KR20080070759A (ko) 2008-07-30
AU2001272740A1 (en) 2002-01-30
KR20080070760A (ko) 2008-07-30
EP2341530B1 (en) 2017-08-30
EP2343737B1 (en) 2020-03-25
KR100862545B1 (ko) 2008-10-16
US6613610B2 (en) 2003-09-02
US20040115849A1 (en) 2004-06-17
CN1229766C (zh) 2005-11-30
EP2339650B1 (en) 2020-02-05
US20090103292A1 (en) 2009-04-23
EP2339650A1 (en) 2011-06-29
KR100892579B1 (ko) 2009-04-08
KR20080070758A (ko) 2008-07-30
CN1447958A (zh) 2003-10-08
KR20030019580A (ko) 2003-03-06
US20020096994A1 (en) 2002-07-25
JP3906653B2 (ja) 2007-04-18
US20070087644A1 (en) 2007-04-19
EP2341530A1 (en) 2011-07-06
US7880184B2 (en) 2011-02-01
EP1310934A1 (en) 2003-05-14
KR100937840B1 (ko) 2010-01-21
KR100892578B1 (ko) 2009-04-08

Similar Documents

Publication Publication Date Title
JP3906653B2 (ja) 画像表示装置及びその製造方法
US7220608B2 (en) Transferring semiconductor crystal from a substrate to a resin
US8932885B2 (en) Method of making a multilayer structure
JP4403434B2 (ja) 画像表示装置
JP4403422B2 (ja) 画像表示装置の製造方法
JP4055817B2 (ja) 画像表示装置
JP4182661B2 (ja) 画像表示装置及びその製造方法
JP2003005674A (ja) 表示素子及び画像表示装置
JP2003150075A (ja) パネルモジュールのタイリング構造、パネルモジュールの接続方法、画像表示装置及びその製造方法
KR20010035153A (ko) GaN 발광 소자 및 그 패키지

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

WWE Wipo information: entry into national phase

Ref document number: 10066423

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application
REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

WWE Wipo information: entry into national phase

Ref document number: 2001951901

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020037000655

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 018143091

Country of ref document: CN

WWP Wipo information: published in national office

Ref document number: 1020037000655

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2001951901

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2003128886

Country of ref document: RU

Kind code of ref document: A

Format of ref document f/p: F