WO1995026047A1 - Semiconductor package manufacturing method and semiconductor package - Google Patents

Semiconductor package manufacturing method and semiconductor package Download PDF

Info

Publication number
WO1995026047A1
WO1995026047A1 PCT/JP1995/000492 JP9500492W WO9526047A1 WO 1995026047 A1 WO1995026047 A1 WO 1995026047A1 JP 9500492 W JP9500492 W JP 9500492W WO 9526047 A1 WO9526047 A1 WO 9526047A1
Authority
WO
WIPO (PCT)
Prior art keywords
wiring
semiconductor element
semiconductor
external connection
forming
Prior art date
Application number
PCT/JP1995/000492
Other languages
English (en)
French (fr)
Inventor
Naoki Fukutomi
Yoshiaki Tsubomatsu
Fumio Inoue
Toshio Yamazaki
Hirohito Ohhata
Shinsuke Hagiwara
Noriyuki Taguchi
Hiroshi Nomura
Original Assignee
Hitachi Chemical Company, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Chemical Company, Ltd. filed Critical Hitachi Chemical Company, Ltd.
Priority to KR10-2003-7017172A priority Critical patent/KR100437437B1/ko
Priority to US08/716,362 priority patent/US5976912A/en
Priority to JP52453795A priority patent/JP3247384B2/ja
Priority to EP95912471A priority patent/EP0751561A4/en
Publication of WO1995026047A1 publication Critical patent/WO1995026047A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16237Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3205Shape
    • H01L2224/32057Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/325Material
    • H01L2224/32501Material at the bonding interface
    • H01L2224/32503Material at the bonding interface comprising an intermetallic compound
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • H01L2224/48228Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83102Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus using surface energy, e.g. capillary forces
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8338Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/83385Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • H01L2224/8381Soldering or alloying involving forming an intermetallic compound at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15182Fan-in arrangement of the internal vias
    • H01L2924/15183Fan-in arrangement of the internal vias in a single layer of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • H01L2924/15182Fan-in arrangement of the internal vias
    • H01L2924/15184Fan-in arrangement of the internal vias in different layers of the multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/203Ultrasonic frequency ranges, i.e. KHz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern

Definitions

  • the manufacturing method of a semiconductor package, and a semiconductor package TECHNICAL FIELD This invention relates to the manufacturing method of a semiconductor package, and a semiconductor package.
  • BACKGROUND ART As the degree of integration of semiconductors increases, the number of input / output terminals increases. Therefore, a semiconductor package having a large number of input / output terminals is required.
  • I / O pins are arranged in a row around the package, and I / O pins are arranged in multiple rows not only around the periphery but also inside.
  • the former is typically a QFP (Qua.d Flat Package).
  • the array type is generally a PGA (Pin Grid Ar ray) having connection pins, but the connection to the wiring board is of the insertion type and is not suitable for surface mounting.
  • a package called a surface mountable BGA (Ball Grid Array) has been developed.
  • the BGA is classified into (1) ceramic type, (2) printed wiring board type, and (3) tape type using TAB (tape automated bonding).
  • the ceramic type the distance between the mother board and the package is shorter than that of the conventional PGA, so the difference in thermal stress between the mother board and the package is small.
  • the resulting package warpage is a serious problem.
  • the printed wiring board type also has problems such as warpage of the board, moisture resistance, reliability, etc., as well as the thick board.
  • a tape BGA to which the above is applied has been proposed.
  • CSP chip size package
  • a polyimide film with a bump is adhered to the surface of a semiconductor chip, and electrical connection is made between the chip and gold lead wires, followed by potting with epoxy resin or the like.
  • NIKKEI MATERIALS & TEC image LOGY 94.4, No. 140, p. 18-19 metal bumps on the temporary substrate at positions corresponding to the connection with the semiconductor chip and external wiring substrate After the semiconductor chip is face-down bonded, it is transposed to a temporary substrate on a temporary substrate (Smallest Flip-Chip-Like Package CSP; The Second VLSI Packaging Workshop of Japan, p46-50, 1994).
  • the polyimide tape is generally a laminate obtained by laminating a copper foil on a polyimide film via an adhesive layer, but from the viewpoint of heat resistance and moisture resistance.
  • a so-called two-layer flexible base material in which a polyimide layer is formed directly on a copper foil is preferred.
  • the method of manufacturing the two-layer flexible base material is as follows: (1) a method of applying a polyamic acid, which is a precursor of polyimide, on a copper foil, followed by heat curing; (2) a cured polyimide film.
  • the method is roughly divided into methods of forming a metal thin film on the upper surface by a vacuum film forming method or an electroless plating method.
  • a desired part (equivalent to the second connection function part by applying laser processing)
  • the polyimide film is preferably as thin as possible.
  • the base film thickness is small, the There are problems such as lack of rigidity as a frame or rigidity as a frame.
  • An object of the present invention is to provide a method of manufacturing a semiconductor package and a semiconductor package capable of stably manufacturing a semiconductor package capable of responding to miniaturization and high integration with good productivity.
  • a method for manufacturing a semiconductor package comprising: The second invention of the present application is
  • 2D Removing the insulating support at the location where the external connection terminal of the wiring is to be formed and providing a through hole for the external connection terminal;
  • 2 E A step of mounting the semiconductor element on the insulating support to which the wiring has been transferred, and conducting the semiconductor element terminals to the wiring;
  • a method for manufacturing a semiconductor package comprising: In the second invention, it is preferable to proceed in the order of 2A to 2H, but the 2D step may be performed before 2B.
  • the step 2B is performed by laminating an insulating film insulating support provided with through holes for external connection terminals in advance on the surface of the conductive temporary support having the wiring formed thereon. May be.
  • the third invention of the present application is
  • a method of manufacturing a semiconductor package comprising: a step of forming an insulating layer at a position other than a location of an external connection terminal.
  • Step of removing the conductive temporary support other than where the metal pattern is formed A method for manufacturing a semiconductor package, comprising: Solder is preferred as the metal pattern, and a nickel layer followed by a gold layer may be used.
  • a method for manufacturing a semiconductor package comprising:
  • the manufacturing process preferably proceeds in the order of 5A to 5F, but 5A and 5B may be reversed. That is, a plurality of sets of wirings may be formed on the insulating support provided with the through holes for external connection terminals.
  • the sixth invention of the present application is
  • the conductive temporary support is cut and separated into a predetermined number of units of a plurality of sets of wires formed on the conductive temporary support, and the separated conductive temporary support on which the wires are formed is squeezed. Fixing to the frame,
  • a method for manufacturing a semiconductor package comprising:
  • the predetermined unit number of 6B is preferably one, but may be plural in order to increase productivity.
  • the insulating support is cut and separated so that a predetermined number of wirings are formed in a plurality of wirings formed on the insulating support, and the separated insulating support on which the wiring is formed is fixed to a frame.
  • a method for manufacturing a semiconductor package comprising: The manufacturing process preferably proceeds in the order of 7A to 7G, but 7A and 7B may be reversed similarly to the fifth invention.
  • the eighth invention of the present application is directed to a single-layer wiring in which one side of the wiring has a first connection function of connecting to a semiconductor element, and the other side of the wiring has a second connection function of connecting to an external wiring.
  • 8 B A step of providing a recess reaching the wiring pattern from the insulating base material side at a position to be the second connection function part in a later step.
  • 8 C A step of bonding a frame base having a predetermined portion to a desired position on a wiring pattern surface and a desired position on an insulating base material surface adjacent to the wiring pattern.
  • the steps are preferably performed in the order of 8A to 8D, but 8A and 8B may be reversed. That is, the metal foil may be processed into a wiring pattern after the recess reaching the metal foil is provided on the insulating substrate.
  • the ninth invention of the present application is directed to a single-layer wiring in which one side of the wiring has a first connection function of connecting to a semiconductor element and the other side of the wiring has a second connection function of connecting to an external wiring.
  • a step of forming an insulating support by bonding a second insulating substrate having a predetermined portion to a desired position on a wiring pattern surface and an insulating substrate surface adjacent to the wiring pattern. . '
  • the steps are preferably performed in the order of 9A to 9E, but 9A and 9B may be reversed similarly to the eighth invention.
  • 10 C A step of collectively encapsulating a plurality of conductive semiconductor elements and wirings with a resin.
  • 10 D Removing a desired portion of the support to expose a predetermined portion of the wiring, thereby exposing the exposed wiring. Forming an external connection terminal electrically connected to the
  • a method for manufacturing a semiconductor package comprising:
  • the wiring pattern may be exposed by using a metal foil as a support and removing the support after resin sealing.
  • the support may be an insulating base material, and after sealing the resin, a predetermined portion of the insulating base material may be removed to form a non-penetrating recess reaching the wiring pattern.
  • An eleventh invention of the present application is directed to a semiconductor device mounting device comprising: a plurality of semiconductor element mounting substrate portions; a connecting portion for connecting the plurality of semiconductor element mounting substrate portions'; and an alignment mark portion.
  • a normal element such as an LSI chip or an IC chip can be used as the semiconductor element.
  • the semiconductor element is sealed with a resin, and then the cured sealing resin is subjected to a heat treatment, so that a semiconductor without deformation is obtained.
  • Body packages can be manufactured.
  • the heat treatment is preferably performed at a glass transition temperature of the cured sealing resin of ⁇ 20.
  • the reason for this is that the cured resin has the strongest plasticity in the range of the glass transition temperature ⁇ 20 ° C., and the residual strain is easily eliminated. If the temperature of the heat treatment is lower than the glass transition temperature of less than 20 ° C, the cured resin material tends to become an elastic body in a glassy state and the effect of relaxation is reduced, and the temperature exceeds the glass transition temperature + 20 ° C. If the cured resin becomes a rubber elastic body, the effect of eliminating distortion similarly tends to be reduced.
  • the semiconductor package After the heat treatment at the glass transition temperature of the encapsulating resin cured product of ⁇ 20 ° C, the semiconductor package is cooled to room temperature at a temperature lowering rate of 5 ° CZ or less, so that the warpage of the semiconductor package is reduced. Deformation can be prevented more reliably.
  • the heat treatment and / or cooling step is preferably performed in a state where the upper and lower surfaces of the cured sealing resin are pressed with a rigid flat plate, with the curling of the cured sealing resin being pressed with a force to suppress deformation.
  • the wiring has a first connection function in which one side of the wiring is connected to a semiconductor chip in a single-layer wiring, and a second connection in which the opposite side of the wiring is connected to an external wiring. It is configured to have functions.
  • an external connection terminal connected to an external wiring for example, a solder bump, a gold bump, or the like can be preferably used.
  • FIG. 1 illustrates an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 2 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 3 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 4 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 5 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 6 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 7 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 8 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 9 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 10 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 11 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 12 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 13 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 14 is a plan view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 15 is a plan view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 16 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 17 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 18 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 19 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 20 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 21 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 22 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • FIG. 23 is a plan view illustrating an example of a method for manufacturing a semiconductor package of the present invention.
  • FIG. 24 is a cross-sectional view illustrating an example of the method for manufacturing a semiconductor package according to the present invention.
  • FIG. 25 is a cross-sectional view illustrating an example of a method for manufacturing a semiconductor package according to the present invention.
  • a 0.01 mm thick nickel layer (omitted in Fig. 1) is applied to one side of a 0.035 mm thick electrolytic copper foil 1.
  • a light-sensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEC HN340) is laminated, the wiring pattern is exposed and developed, and the plating resist is removed. Form.
  • electrolytic copper plating is performed in a copper sulfate bath.
  • nickel plating is performed with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of 0.003 mm or more.
  • the plating resist is peeled off to form wiring 2 (FIG. 1a).
  • the LSI chip 3 is mounted on the copper foil 1 on which the wiring 2 is formed (FIG. 1b).
  • Silver paste 4 for semiconductors was used to bond the LSI chip.
  • the LSI terminal and the wiring 2 are connected by a wire bond 100 (FIG. 1c).
  • the product formed in this way is loaded into a trans-mold mold.
  • Epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., product name: CL-770)
  • a copper foil 1 having a wiring 2 was prepared in the same manner as in FIG. 1 (FIG. 2a). Equipped with LSI chip 3. On the LSI chip, gold bumps 8 are formed on the terminals, and these gold bumps 8 and wiring Heat and pressurize to connect to the terminal of 2 (Fig. 2b). Next, liquid epoxy resin is filled into the lower part of the LSI chip and cured (FIG. 2c). The product formed in this manner is loaded into a transfer mold and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-770). It was stopped 10 ( Figure 2d). Thereafter, only copper foil 1 was dissolved and removed with an alkaline etchant to expose nickel.
  • an epoxy resin for semiconductor encapsulation manufactured by Hitachi Chemical Co., Ltd., trade name: CL-770
  • solder resist 6 was applied to form a pattern so as to expose the connection terminal portion. Solder balls 7 were placed on the exposed portions of the wiring and melted (Fig. 2f). Connection to external wiring is made through the solder balls 7.
  • a third embodiment of the present invention will be described with reference to FIG. A 0.01 mm thick nickel layer (omitted in FIG. 3) is applied to one side of the 0.035 mm thick electrolytic copper foil 1.
  • a light-sensitive dry film resist manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEK HN340
  • FOTEK HN340 trade name: FOTEK HN340
  • electrolytic copper plating is performed in a copper sulfate bath to form a first wiring 13.
  • the resist is peeled off, and the surface of the first wiring 13 is oxidized and reduced.
  • a hole with a diameter of 0.1 mm is formed in the copper foil 11 by the usual photo-etching method. Copper is applied to the inside of the hole and the entire copper foil surface by the non-metal plating method.
  • Copper foil The second wiring 11 is formed by photo-etching.
  • the resin (polyimide adhesive film 12) on the LSI mounting part is removed by excimer laser to expose the terminals.
  • the terminals are plated with nickel plating at a thickness of 0.003 mm and a purity of 99.9% or more with a thickness of at least 0.003 mm (FIG. 3a).
  • the LSI chip is mounted on the copper foil 1 on which the wiring has been formed.
  • the LSI chips were bonded using silver paste for semiconductors (Fig. 3b).
  • the LSI terminal and the wiring 13 are connected by a wire bond 100 (FIG. 3c).
  • the product thus formed is loaded into a trans-form mold, and the epoxy resin for semiconductor encapsulation is used.
  • solder resist 6 was applied to form a pattern so as to expose the connection terminal portion. Solder balls 7 were arranged on the exposed portions and were melted (FIG. 3F). Connection to external wiring is made through the solder balls 7.
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: PHOTEC HN340) is laminated on a SUS (stainless steel) plate 14 having a thickness of 0.1 mm. Expose and develop wiring patterns to form plating resist. Subsequently, electrolytic copper plating is performed in a copper sulfate bath. In addition, nickel plating is performed with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of 0.003 mm or more. Next, the plating resist is peeled off to form wiring 2 (FIG. 4a). The semiconductor chip 103 is mounted on the SUS plate 14 on which the wiring 2 is formed in this way (FIG. 4B).
  • a semiconductor silver paste 4 was used for bonding the semiconductor chips.
  • the semiconductor terminal portion and the wiring 2 are connected by a wire bond 100 (FIG. 4c).
  • the product formed in this manner is loaded into a transfer mold, and an epoxy resin for semiconductor encapsulation (trade name: CL-7700 /, manufactured by Hitachi Chemical Co., Ltd.) is used. Sealed 5 ( Figure 4d).
  • the SUS plate 14 was mechanically peeled off and removed to expose the wiring section (Fig. 4e).
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: PHOTEC HN340) is laminated on a 0.035 mm thick electrolytic copper foil 1 and a wiring pattern is formed. Exposure and development of the plating to form a plating resist. Then, after performing nickel pattern plating 15, electrolytic copper plating is performed in a copper sulfate bath. In addition, nickel plating is performed with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of 0.003 mm or more. Next, the plating resist is peeled off to form the wiring 2 (FIG.
  • a sixth embodiment of the present invention will be described with reference to FIG.
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: Photek HN340) is laminated on a 0.035 mm thick electrolytic copper foil 1 to form a wiring pattern. Is exposed and developed to form a plating resist. Subsequently, gold plating with a purity of 99.9% or more is plated with a thickness of 0.03 mm and nickel plating with a thickness of 0.03 mm or more. In addition, electrolytic copper is used in a copper sulfate bath. To remove the plating resist and form wiring 2
  • the thus formed product is loaded into a transfer mold, and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-770). Stop 5 (Fig. 6e). After that, solder balls 7 are placed on the connection terminals and melted (Fig. 6f). Connected to the external wiring via this solder ball 7.
  • a 0.01 mm thick nickel layer (omitted in FIG. 7) is applied to one side of a 0.035 mm thick electrolytic copper foil 1.
  • a light-sensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: FOTIC HN340) is laminated, the wiring pattern is exposed and developed, and the plating resist is removed. Form.
  • electrolytic copper plating is performed in a copper sulfate bath.
  • nickel plating is performed with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of 0.003 mm or more.
  • the plating resist is peeled off to form wiring 2 (FIG. 7a).
  • the LSI chip 3 is mounted on the copper foil 1 on which the wiring 2 is formed in this way.
  • Silver paste 4 for semiconductors was used to attach the LSI chip.
  • the semiconductor terminal portion and the wiring 2 are connected by a wire bond 100 (FIG. 7B).
  • the thus formed product is loaded into a transfer mold and an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., Product name: Seal 5 using CL770 (Fig. 7c).
  • only copper foil 1 is dissolved and removed with an alkaline etchant to expose nickel.
  • the nickel layer is removed with a nickel stripper with low copper solubility to expose the wiring (Fig. 7d).
  • solder balls 7 are arranged on the exposed portions of the wiring and melted (FIG. 7F). It is connected to external wiring via this solder ball 7.
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: PHOTEC HN340) is laminated on a 0.035 mm thick electrolytic copper foil 1 and a wiring pattern is formed. Exposure and development of plating to form plating resist. Subsequently, gold plating with a purity of 99.9% or more is plated with a thickness of 0.003 mm and nickel plating with a thickness of 0.03 mm or more. Furthermore, electrolytic copper plating is performed in a copper sulfate bath, the plating resist is peeled off, and wiring 2 is formed (FIG. 8A).
  • the liquid sealing resin 17 is applied by screen printing to the wiring surface of the copper foil 1 on which the wiring 2 is formed in this manner, and the insulating layer is formed so as to expose the connection terminals of the wiring 2. (Fig. 8b). After the liquid sealing resin is cured, the copper foil 1 is removed by etching '(FIG. 8c). Subsequently, the LSI chip 3 is mounted on the wiring pattern surface of the cured liquid sealing resin 3. Silver paste 4 for semiconductors was used for bonding the LSI chip. Next, the semiconductor terminal and the wiring 2 are connected by a wire bond 100 (FIG. 8D). The thus formed product is loaded into a transfer mold and sealed with an epoxy resin for semiconductor encapsulation (CL-770, manufactured by Hitachi Chemical Co., Ltd.). Stop 5 (Fig. 8e). After that, the solder balls 7 are arranged on the connection terminals of the wiring 2 and melted (FIG. 8F). Connected to the external wiring via this solder ball 7.
  • a ninth embodiment of the present invention will be described with reference to FIG. A 0.01 mm thick nickel layer (omitted in FIG. 9) is applied to one side of the 0.035 mm thick electrolytic copper foil 1.
  • a light-sensitive dry film resist manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEK HN340
  • FOTEK HN340 trade name: FOTEK HN340
  • electrolytic copper plating is performed in a copper sulfate bath.
  • nickel plating is performed with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of 0.003 mm or more.
  • the plating resist is peeled off to form wiring 2 (FIG. 9a).
  • the LSI chip 3 is mounted on the copper foil 1 on which the wiring 2 is formed as described above.
  • silver paste 4 for semiconductors was used for bonding the LSI chip 3.
  • the semiconductor terminal portion and the wiring 2 are connected by a wire bond 100 (FIG. 9B).
  • the thus formed product is loaded into a transfer mold and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-770).
  • Figure 9c Thereafter, only copper foil 1 is dissolved and removed with an alkaline etchant to expose nickel.
  • the nickel layer is removed with a nickel stripper with low copper solubility to expose the wiring (Fig. 9d).
  • a liquid sealing resin 17 is applied by screen printing to form an insulating layer of the liquid sealing resin 17 so as to expose the connection terminals of the wiring 2 ( Figure 9 e).
  • the solder balls 7 are arranged on the connection terminals of the wiring 2 and are melted '(FIG. 9f). Connected to external wiring via these solder balls 7.
  • a tenth embodiment of the present invention will be described with reference to FIG.
  • a nickel layer having a thickness of 0.01 mm (not shown in FIG. 10) is applied.
  • a photosensitive dry film resist (trade name: FOTEC HN340, manufactured by Hitachi Chemical Co., Ltd.) is laminated, and the plating resist of the wiring pattern and the alignment mark is exposed. It is formed by development.
  • electrolytic copper plating is performed in a copper sulfate bath.
  • the copper foil is pressed by sandwiching only the alignment mark 18 with a SUS plate. Align the alignment mark on the back of 1 (Fig. 10b).
  • the LSI chip 3 is mounted on the copper foil 1 on which the wiring 2 and the alignment mark 18 are formed in this manner (FIG. 10c).
  • the silver paste 4 for semiconductors was used for bonding the LSI chip 3.
  • the semiconductor terminal and the wiring 2 are connected again by a wire bond 100 (FIG. 10d).
  • the product formed in this manner is loaded into a transfer mold and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-770).
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd.) is applied to an electrolytic copper foil 1 having a thickness of 0.035 mni. , Product name: Photon HN340) is laminated, and a plurality of wiring patterns are exposed and developed to form a plating resist. Subsequently, gold plating with a purity of 99.9% or more is plated with a thickness of 0.003 mni, and nickel plating with a thickness of 0.003 mm or more.
  • a twelfth embodiment of the present invention will be described with reference to FIG.
  • a polyimide film 20 with a thickness of 0.07 mm with an adhesive is punched out with a mold to open a portion to be a connection terminal portion (FIG. 12a).
  • a copper foil 21 having a thickness of 0.035 mm (Fig. 12b)
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEC HN340)
  • FOTEC HN340 photosensitive dry film resist
  • the copper foil is etched, the resist is peeled off, and a plurality of sets of wirings 2 are formed (FIG. 12C).
  • the LSI chip 3 is mounted.
  • a die bonding tape 4 'for semiconductor was used for bonding the LSI chip 3.
  • the semiconductor terminal portion and the wiring 2 are connected by a wire bond 100 (FIG. 12d).
  • the thus formed product was loaded into a transfer mold, and each was molded using an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-7700). Seal 5 (Fig. 12e).
  • solder balls 7 are placed on the connection terminals of the wiring and melted (Fig. 12f). Connection to external wiring is made through the solder balls 7.
  • the package connected by polyimide film is punched out with a mold (Fig. 12g).
  • a 0.01 mm thick nickel layer (not shown in Fig. 13) is applied to one side of a 0.035 mm thick electrolytic copper foil 1.
  • Photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: PHOTEC HN340) is laminated, and the resists for the multiple wiring patterns are exposed and developed. Formed. Subsequently, electrolytic copper plating is performed in a copper sulfate bath. In addition, nickel plating with a thickness of 0.03 mm and a plating with a purity of 99.9% or more with a thickness of at least 0.003 mni was performed, and the plating resist was peeled off and wiring was completed. 2 was formed (Fig. 13a).
  • a stainless steel frame 2 2 (thickness: 0.135 mm) separately prepared via a polyimide adhesive film. ) (Fig. 13b).
  • copper alloy such as phosphor bronze, copper foil, nickel foil, nickel alloy foil, etc. can be used.
  • bonding method bonding using eutectic between metals, bonding using ultrasonic waves, or the like can be used.Also, as shown in FIG. 14, copper foil 1 can be used. It is advisable to inspect the wiring in advance, select only good wiring 23, and attach it to frame 22.
  • FIG. 13b As the frame, copper alloy such as phosphor bronze, copper foil, nickel foil, nickel alloy foil, etc.
  • bonding method bonding using eutectic between metals, bonding using ultrasonic waves, or the like can be used.Also, as shown in FIG. 14, copper foil 1 can be used. It is advisable to inspect the wiring in advance, select only good wiring 23, and attach it to frame 22.
  • FIG. 14 1 is an electrolytic copper foil, 2 is a frame, 24 is a defective wiring, and 25 is a positioning hole. Further, in this embodiment, one wiring is provided on the cut copper foil, but a plurality of sets of wiring may be provided on the cut copper foil.
  • FIGS. 15 (a) and (b) There are various possible positional relationships between the frame 22 and the copper foil with wiring, such as those shown in FIGS. 15 (a) and (b).
  • FIG. 15 is a plan view of the frame 22, 26 is a frame opening, 27 is a mounting position of a copper foil with wiring, and 28 is an adhesive for fixing the foil.
  • the LSI chip 3 is mounted, and the semiconductor terminal section and the wiring 2 are connected by a wire bond 100 (FIG. 13c).
  • a semiconductor die-bonding tape 4 ' was used to mount the LSI chip. Where the bonding tape Instead of 4 ', a silver paste for die bonding may be used. In addition, a normal wire bonding connection is used for mounting the semiconductor chip, but other methods such as a Philip chip may be used.
  • the product formed in this manner is loaded into a transfer mold, and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-1770). 5 (Fig. 13d). Thereafter, only the copper foil 1 was dissolved and removed with an alkaline reagent to expose nickel. The nickel layer was removed with a nickel stripping solution having low copper solubility to expose the wiring portion.
  • solder resist 6 was applied to form a pattern so as to expose the connection terminal portion.
  • a solder ball 7 was placed on the exposed portion of the wiring and melted (Fig. 13e). After that, they were cut using a cutting machine and divided into individual semiconductor packages except for the unnecessary section 101 of frame 22 (Fig. 13f). Connection to external wiring is made through the solder balls 7.
  • the semiconductor package can be manufactured efficiently by increasing the stripping.
  • a fourteenth embodiment of the present invention will be described with reference to FIG.
  • a polyimide film 29 with an adhesive having a thickness of 0.07 mm is punched out with a mold to open a portion to be a connection terminal portion.
  • a photosensitive dry film resist manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEK HN340
  • FOTEK HN340 trade name: FOTEK HN340
  • connection terminal portion and the wiring 2 are formed using a material in which polyimide is directly coated on a copper foil (for example, 5001 manufactured by Hitachi Chemical Co., Ltd.). You may do so.
  • the opening is also formed by using a method such as drilling, laser processing such as excimer laser, printing, etc., or by using a material made of polyimide with photosensitivity and exposing and developing. Is also good. Po Another material such as a sealing resin may be used instead of the limit.
  • the film with wiring is divided into unit numbers, and the polyimide film is interposed with the polyimide adhesive adhesive 28.
  • a predetermined resist image is formed on a metal foil of a two-layer flexible base material (FIG. 17a) in which an insulating base material 32 is directly formed on a metal foil 31 and is removed by a known etching method.
  • a plurality of desired wiring patterns 33 are formed, and the resist image is peeled off (FIG. 17b).
  • the metal foil include a single foil such as an electrolytic copper foil, a rolled copper foil, and a copper alloy foil, and a composite metal foil having a thin copper layer on a carrier foil that can be removed in a later process. Applicable.
  • a nickel-linn plating layer with a thickness of about 0.2 ⁇ was formed on one side of an electrolytic copper foil with a thickness of 18 ⁇ m, and then a copper thin layer with a thickness of about 5 ⁇ was deposited. Things can be applied.
  • the copper foil and the nickel-lin layer are removed by etching, so that the copper thin layer is exposed. That is, in the present invention, the copper thin layer is subjected to wiring processing after exposing the entire copper thin layer.
  • a carrier foil (copper foil / nickel thin layer) may be used as a part of the lead frame structure.
  • a polyimide material is generally used from the viewpoint of process heat resistance and the like.
  • the polyimide and the copper foil have different coefficients of thermal expansion, the warpage of the base material becomes remarkable in the solder reflow process. Therefore, the polyimide is a repeating unit of [Chemical Formula 1]. It is preferable to apply a polyimide containing 70% by mole or more of a polyimide having the following.
  • a concave portion 34 reaching the copper foil is provided at a position to be a connection portion with the external substrate in a later step (FIG. 17c).
  • the method of processing the concave portion is not particularly limited, and a laser etching method such as an excimer laser, a carbon dioxide gas laser, a YAG laser, and an etching method can be applied.
  • a frame base material 37 with an adhesive material 36 having a predetermined portion (opening portion 35) punched out by punching or the like is adhered to the wiring pattern surface (FIG. 17d).
  • the frame base material is not particularly limited, and a metal foil such as a polyimide film or a copper foil can be used.
  • the polyimide layer of the two-layer flexible substrate has a thickness of 25 ⁇ m and the bonded frame substrate is polyimide film, the rigidity of the entire frame is A film thickness of about 50 to 70 ⁇ m is required to ensure the performance.
  • the area where the frame base material layer is formed is not particularly limited, and the frame base material layer can be provided in a portion where the semiconductor chip is mounted.
  • the frame base material layer may be provided in all other areas as long as the minimum bonding terminal section 38 is exposed.
  • the semiconductor chip 39 is mounted, and the semiconductor chip and the wiring pattern are electrically connected by the gold wire 40 (FIG. 17e).
  • a metal bump or the like is provided at a predetermined position of the wiring pattern (corresponding to the position of the external connection electrode of the semiconductor chip) and the metal bump is provided.
  • the semiconductor chip and the wavy line pattern may be electrically connected via the same.
  • it is set in a mold for a transfer farm mold and sealed with a resin sealing material 41 (FIG. 17f).
  • the resin sealing material is not particularly limited.
  • an epoxy resin containing silica having a diameter of about 10 to 20 ⁇ m in a range of 5 to 8 wt% can be applied.
  • a connection portion 42 with the external substrate is formed.
  • the method of forming the connection part 42 there is a method of forming a bump larger than the polyimide film thickness by the electrolytic plating method after the process of FIG. A method of forming solder bumps by a method can be applied.
  • the desired package is obtained by cutting the package from the frame (Fig. 17g).
  • Dry film resist (Hitachi Chemical Co., Ltd.) on the copper foil surface of a two-layer flexible base material (product name: MCF 50001 manufactured by Hitachi Chemical Co., Ltd.) having 12 ⁇ ⁇ thick electrolytic copper foil on one side. And trade name: FOTEC No. 815) were laminated, and the desired resist pattern was obtained by exposure and development. Next, after the copper foil was etched with a ferric chloride solution, the resist pattern was peeled off with a hydroxide solution of hydration to obtain a predetermined wiring pattern.
  • a concave part (diameter 300 / zm) reaching the back side of the wiring pattern from the insulating base material side is specified at a predetermined position.
  • the number was formed.
  • the excimer laser processing conditions are an energy density of 250 mJ / cm 2 , a reduction ratio of 3.0, an oscillation frequency of 200 Hz, and an irradiation pulse number of 300 pulses.
  • a polyimide adhesive film (product name: UPILEX S, manufactured by Ube Industries, trade name: UPILEX S) with a thickness of 50 ⁇ is coated on one side with a polyimide adhesive material (product name: Hitachi Chemical Co., Ltd., product name: 10 ⁇ m). : AS 2250), a predetermined area including the area corresponding to the wire bond terminal section in the subsequent process is removed by punching, and the polyimide film is bonded through an adhesive. And a two-layer flexible substrate with a wiring pattern were heat-pressed. Crimping conditions are a pressure of 20 kgf / cm2, a temperature of 180 ° C, and a heating and pressing time of 60 minutes.
  • the semiconductor chip was mounted using a die bond material for mounting a semiconductor chip (trade name: HM-1 manufactured by Hitachi Chemical Co., Ltd.).
  • the mounting conditions are a press pressure of 5 kgf7 cm 2 , an adhesion temperature of 380 ° C, and a pressure bonding time of 5 seconds.
  • the external electrodes of the semiconductor chip and the wiring pattern were electrically connected by wire bonding.
  • the mold is processed into a lead frame shape, set in a mold for transfer molding, and epoxy resin for semiconductor encapsulation (Hitachi Chemical Industries, Ltd.)
  • a sixteenth embodiment of the present invention will be described with reference to FIG.
  • a predetermined resist image is formed on a metal foil of a two-layer flexible base material (FIG. 18a) in which an insulating base material 32 is directly formed on a metal foil 31 and the desired resist image is formed by a known etching method.
  • a plurality of sets of wiring patterns 3 are formed, and the resist image is peeled off (FIG. 18b).
  • the metal foil a single foil such as an electrolytic copper foil, a rolled copper foil, or a copper alloy foil, or a composite metal foil having a thin copper layer on a carrier foil that can be removed in a later process can be applied. It is.
  • a copper thin layer with a thickness of about 5 ⁇ Applicable items can be applied.
  • the copper thin layer is exposed by forming a polyimide layer on the copper thin layer and then removing the copper foil and the nickel-lin layer by etching. That is, in the invention of the present application, the copper thin layer may be subjected to wiring processing after exposing the entire copper thin layer, or a carrier foil (copper foil / nickel thin layer) may be used as a lead frame structure. It may be used as a part of.
  • polyimide is generally used as an insulating substrate from the viewpoint of process heat resistance and the like.
  • the polyimide and the copper foil have different coefficients of thermal expansion, the warpage of the base material becomes remarkable in the solder reflow process. Therefore, the polyimide has a repeating unit of It is preferable to apply a polyimide containing 70% by mole or more of the above-mentioned polyimide.
  • a concave portion 34 reaching the copper foil is provided at a position to be a connection portion with the external substrate in a later step (FIG. 18c).
  • the method for processing the concave portion is not particularly limited, and a laser etching method such as an excimer laser, a carbon dioxide gas laser, and a YAG laser, as well as a jet etching method can be applied.
  • a frame base material 37 with an adhesive material 36 having a predetermined portion (opening 5) punched out by punching or the like as a second insulating base is adhered to the wiring pattern surface (FIG. 1). 8d).
  • the thickness of the polyimide layer of the two-layer flexible substrate is 25 ⁇ m
  • the thickness of the polyimide film to be bonded is considered in consideration of sticking to the frame in a later process. As a result, about 50 to 70 m is required.
  • the area to which the polyimide is bonded is not particularly limited, but may be provided in a portion where the semiconductor chip is mounted, so that external connection terminals are formed below the semiconductor chip like a CSP. Is also possible.
  • the chip mounting is a wire bonding method
  • the polyimide film can be attached to all other areas as long as the minimum wire bond terminals 38 are exposed. good.
  • the insulating substrate thus obtained is separated into individual wiring patterns (Fig.
  • the semiconductor chip 39 is mounted, and the semiconductor chip and the wiring pattern are electrically connected by the gold wire 40 (FIG. 18g).
  • a metal bump or the like is provided at a predetermined position of the wiring pattern (corresponding to the position of the external connection electrode of the semiconductor chip), and the metal bump is provided.
  • the semiconductor chip and the wavy line pattern may be electrically connected via the wire.
  • it is set in a mold for a transfer phosphor, and sealed with a resin sealing material 41 (FIG. 18h).
  • the resin sealing material is not particularly limited, and for example, an epoxy resin containing silica having a diameter of about 10 to 20 ⁇ m in a range of 5 to 80 wt% can be applied.
  • a connection portion 12 with the external substrate is formed.
  • a bump having a thickness equal to or greater than the thickness of the polyimide film is formed by an electrolytic plating method in advance after the process of FIG. A method of forming solder bumps by a solder printing method later can be applied.
  • FIG. 18 The sixteenth embodiment of FIG. 18 will be described more specifically.
  • a dry film resist (Hitachi Chemical Industry Co., Ltd.) is placed on the copper foil surface of a two-layer flexible base material (made by Hitachi Chemical Co., Ltd., trade name: MCF 50001) having an electrolytic copper foil thickness of 12 ⁇ on one side. ), Product name: Photek HK815) was laminated, and the desired resist pattern was obtained by exposure and development. Next, after the copper foil was etched with a ferric chloride solution, the resist pattern was peeled off with a hydroxide solution of hydration to obtain a predetermined wiring pattern.
  • the excimer laser processing conditions are an energy density of 250 mJ / c, a reduction ratio of 3.0, an oscillation frequency of 200 Hz, and an irradiation pulse number of 300 pulses.
  • a polyimide adhesive film (product name: UPILEX S, manufactured by Ube Industries, Ltd.) with a thickness of 50 ⁇ is coated on one side with a polyimide adhesive material (product name, manufactured by Hitachi Chemical Co., Ltd., trade name: 10 ⁇ m).
  • a polyimide adhesive material product name, manufactured by Hitachi Chemical Co., Ltd., trade name: 10 ⁇ m.
  • AS 2250 a predetermined area including the area corresponding to the wire bond terminal section in the subsequent process is removed by punching, and the polyimide film is bonded through an adhesive.
  • a two-layer flexible substrate with a wiring pattern were heat-pressed. Crimping conditions are pressure ZO fgfVcin 2, temperature 180 ° C, and heating and pressing time 60 minutes.
  • nickel / gold plating was applied to the wire bond terminals by electroless nickel and gold plating.
  • the plating thickness was 3 ⁇ and 0.3 ⁇ , respectively.
  • the substrates thus obtained were separated into individual wiring patterns and fixed to SUS frames separately prepared.
  • the semiconductor chips were mounted using a die bond material for mounting semiconductor chips (HM-1 manufactured by Hitachi Chemical Co., Ltd.).
  • the mounting conditions are a pressure of 5 kgf / cm2, an adhesion temperature of 380 ° C, and a crimping time of 5 seconds.
  • wire bonding is applied to the external electrodes of the semiconductor chip.
  • the wiring pattern was electrically connected.
  • the mold is processed into a lead frame shape, set in a transfer molding die, and heated at 185 ° C using epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., CL-7700).
  • solder was printed and applied to the above-mentioned recesses, and the solder was melted by an infrared reflow furnace to form external connection bumps. Finally, the package was punched out with a mold to obtain the desired package.
  • a plurality of sets of predetermined wiring patterns 52 are formed on the support 51 (FIG. 19a).
  • an insulating substrate such as polyimide film can be applied in addition to a metal foil such as an electrolytic copper foil.
  • the first method is a method in which a non-penetrating recess reaching a wiring pattern is formed in a predetermined portion of an insulating base material, and an external connection terminal is formed in an exposed portion of the wiring pattern.
  • the non-penetrating recess can be formed by using an excimer laser or a carbon dioxide laser.
  • the second method is a method in which a drilled material is formed in advance on an insulating base material with an adhesive, laminated with an electrolytic copper foil or the like, and then the copper foil is etched.
  • a resist pattern is first formed by a photo resist or the like, and then a wiring pattern is formed by using the metal foil as a cathode by an electroplating method.
  • a normal electrolytic copper foil or a copper foil having a thin layer of a metal (nickel, gold, solder, etc.) having different chemical etching conditions from the copper foil can be applied.
  • Copper is preferred as the wiring pattern, but when the electrolytic copper foil is used as the support as described above, the metal itself having different etching conditions from the copper foil is used as the wiring pattern. Or a thin pattern layer that becomes a barrier layer during copper foil etching must be formed before pattern copper is applied.
  • the device element terminals and the wiring pattern are electrically connected (Fig. 19b), and a plurality of sets of semiconductor elements and the wiring pattern are collectively resin-sealed by the transfer molding method. Seal with 56 (Fig. 19c).
  • the resin sealing material is not particularly limited.
  • an epoxy resin containing silica having a diameter of about 10 to 20 ⁇ m in a range of 5 to 80 wt% can be applied.
  • the present invention is not limited to the case where the semiconductor element mounting method is a face-up method, and can be applied, for example, to a case where the semiconductor element is a face-down method.
  • the external connection portion of the semiconductor element and the bump are electrically connected. Just connect them.
  • FIG. 20 shows a case where a groove 59 is formed at a boundary portion between a plurality of package portions.
  • the width and depth of the groove can be controlled by the processing dimensions of the transfer mold.
  • FIG. 21 shows a transfer molding using a grid-like intermediate plate 60 in which a portion corresponding to each package portion is cut out in advance.
  • the support is a metal foil
  • the support is removed by a chemical etching method or the like, and an external connection terminal 57 is formed at a predetermined position (FIG. 19d).
  • a solder resist layer may be formed on the exposed surface of the wiring pattern for the purpose of protecting the wiring pattern.
  • the seventeenth embodiment will be specifically described.
  • 300 identical wiring patterns consisting of 0.2 m thick nickel, 30 ⁇ copper, 5 ⁇ nickel and 1 xm soft gold (4 blocks) Block / 250 nm square, 75 pieces / block).
  • the resist pattern was peeled off using a 3 wt% aqueous solution of hydroxide hydroxide, dried at 85 ° C for 15 minutes, cut into blocks, and mounted on a semiconductor device.
  • the semiconductor element was bonded using a die bond material (manufactured by Hitachi Chemical Co., Ltd., trade name: HM-1).
  • the bonding conditions are a pressing pressure of 5 kg / cm 2 , a temperature of 380 ° C, and a pressing time of 5 seconds.
  • the semiconductor element is set in a transfer mold, and the semiconductor sealing is performed.
  • a total of 75 wiring patterns (equivalent to one block) can be sealed at 185 ° C for 90 seconds using epoxy resin (CL-7700, manufactured by Hitachi Chemical Co., Ltd.). As a result, each wiring pattern was transferred into the sealing material.
  • a desired portion of the electrolytic copper foil was removed by etching using an alcohol jet (manufactured by Meltex Co., Ltd., trade name: A process). The temperature of the etchant is 40 ° C and the spray pressure is 1.2 kgf / cm 2 .
  • solder patterns were formed on the external connection terminals by a printing method, and the solder was melted by an infrared reflow furnace to form external connection bumps. Finally, according to a diamond cutter, a desired package was obtained by separating each package.
  • the resist pattern was peeled off using a potassium hydroxide solution with a solution temperature of 35 ° C and a concentration of 3 wt%, dried at 85 ° C for 15 minutes, cut into blocks, and then cut into semiconductor devices.
  • the semiconductor elements were bonded using a die bonding material for mounting (manufactured by Hitachi Chemical Co., Ltd., trade name: HM-1).
  • the bonding conditions are a pressing pressure of 5 kg / cm 2 , a temperature of 380 ° C, and a pressing time of 5 seconds.
  • the external terminal of the semiconductor element was electrically connected to the metal terminal (second connection part) by a bond.
  • a grid-shaped stainless steel plate with a portion corresponding to the package area (15 practice angles) cut out was set as an intermediate plate in a transfer mold, and an epoxy resin for semiconductor encapsulation (Hitachi Chemical Co., Ltd.) was used.
  • Each of the 75 wiring patterns (corresponding to one block) was sealed at 185 ° C for 90 seconds at 185 ° C using CL-7700 (manufactured by Kogyo Co., Ltd.).
  • the wiring pattern was transferred into the sealing material.
  • the grid portion of the intermediate plate has a 12 ° taper so that each package can be easily separated from the intermediate plate.
  • electrolysis is performed using an Alkali etchant (Meltex Co., Ltd., trade name: A process).
  • the desired portion of the copper foil was etched away. Each package part is held by a grid-like intermediate plate. The temperature of the etchant is 40 ° C and the spray pressure is 1.2 kgf / cm 2 . Finally, a solder pattern is formed on the external connection terminals by the printing method, and the solder is melted by an infrared reflow furnace to form external connection bumps. The desired package was obtained by separating into two parts.
  • a plurality of sets of predetermined resist patterns 62 are formed on the conductive temporary support 61 (FIG. 22a).
  • a wiring paddan 63 is formed on the exposed portion of the temporary support by an electroplating method.
  • the temporary support is not particularly limited. For example, a thin layer of a metal (nickel, gold, solder, etc.) having different chemical etching conditions from the copper foil is formed on a normal electrolytic copper foil or an electrolytic copper foil. Establishment Can be applied.
  • Copper is preferable as the wiring pattern, but when the electrolytic copper foil is used as the temporary support as described above, the metal itself having different etching conditions from the copper foil is used as the wiring pattern. It must be applied as a pattern, or a pattern thin layer that becomes a par layer at the time of copper foil etching must be formed before pattern copper is applied.
  • the thickness of the temporary support is not particularly limited as long as there is no problem in terms of handling properties in a later process and dimensional stability in mounting a semiconductor element.
  • the temporary support is used as a cathode, plated with gold wire bond (usually nickel / gold) 64, and the resist pattern is removed (Fig. 22c).
  • the present invention is not limited to the case where the mounting method of the semiconductor element is the face-up method, and is also applicable to the case where the mounting method is the face-down method. Specifically, after a bump for a face-down bond is formed at a predetermined position on the wiring pattern 63 by a plating method or the like, the external connection portion of the semiconductor element is electrically connected to the bump. You can do it.
  • the semiconductor element 65 is bonded with a die bond material 66 or the like, and the external connection terminal of the semiconductor element is electrically connected to the wiring pattern (FIG. 22D).
  • a resin sealing material 68 (FIG. 22e).
  • the resin sealing material is not particularly limited.
  • an epoxy resin containing silica having a diameter of about 10 to 20 ⁇ in a range of 5 to 80 wt% can be applied.
  • a predetermined metal pattern 69 is formed at a position corresponding to the external connection terminal (FIG. 22F).
  • the metal to be applied only needs to be one that is not etched under the condition of removing the conductive temporary support by etching.
  • solder, gold, nigel / gold, etc. can be applied.
  • a known electric plating method, a solder printing method, or the like can be applied.
  • the metal pattern 69 is formed by printing a solder pattern, the solder bump 70 Can be formed. In this case, the height of the solder bump 70 after reflow can be controlled by adjusting the thickness of the pattern 69.
  • a predetermined portion of the temporary support is removed by using the metal pattern as an etching resist to expose the wiring pattern.
  • molds or dicing are applied to divide each package 71 (Fig. 22g). If the exposed wiring pattern is not protected by a corrosion-resistant metal such as nickel, the area other than the external connection terminal may be covered with a known solder resist or the like. When the solder is applied as a metal pattern, the reflow process is not particularly limited, and may be performed before or after dividing into packages, or each package may be placed on an external wiring board. This may be done when implementing.
  • a wiring pattern consisting of a nickel layer with a thickness of 0.2 ⁇ m, copper with a thickness of 30 / m, nickel with 5 u ni and soft gold with ⁇ was formed.
  • the resist pattern was peeled off using a potassium hydroxide solution with a liquid temperature of 35 ° C and a concentration of ⁇ ⁇ t%, and dried at 85 ° C for 15 minutes.
  • the semiconductor elements were bonded using Hitachi Chemical Co., Ltd., trade name: HM-1.
  • the bonding conditions are a pressing pressure of 5 kg / cm 2 , a temperature of 380 ° C, and a bonding time of 5 seconds.
  • the semiconductor element is set in a transfer mold, and the semiconductor is sealed.
  • Epoxy resin for use (manufactured by Hitachi Chemical Co., Ltd., product name: CL-770) ) was used for sealing at 185 ° C for 90 seconds to transfer the wiring pattern into the sealing material.
  • a photosensitive dry film resist (trade name: FOTEC HN340, manufactured by Hitachi Chemical Co., Ltd.) is laminated on the electrolytic copper foil, and the desired resist pattern is formed by exposure and development.
  • a solder pad (diameter 0.3 mm0, arrangement pitch 1.0 mm) with a thickness of 40 ⁇ was formed by the electroplating method.
  • a desired portion of the electrolytic copper foil was removed by etching using an Al Rie etchant (manufactured by Meltex Co., Ltd., trade name: A process).
  • Temperature 40 ° C, spray pressure of the etchant is 1.2kgf7cm 2.
  • the solder was melted in an infrared reflow furnace to form external connection bumps.
  • FIGS. 23, 24, and 25 A nineteenth embodiment of the present invention will be described with reference to FIGS. 23, 24, and 25.
  • Reference numeral 89 denotes a semiconductor mounting substrate, which is composed of an insulating base material and wiring. A plurality of boards are connected to each other via the board section and the connecting section 90. A reference position pin hole 91 is formed in the connecting portion 90. A recognition mark or the like used in image recognition may be used instead of the pin hole 91. In the post-process, the position is determined based on these reference positions. In particular, when molding the semiconductor with resin, the pins in the cavity are inserted into the pin holes 91 to perform the alignment.
  • a 0.01 mm thick nickel layer (omitted in Figs. 24 and 25) is electrolyzed on one side of electrolytic copper foil 81 with a thickness of about 0.07 O mm, which is a temporary conductive substrate. Formed.
  • a photosensitive dry film resist (manufactured by Hitachi Chemical Co., Ltd., trade name: FOTEK HN340) is laminated, and a plurality of sets of wiring patterns are plated by exposure and development. Form a register. Exposure amount at this time is 70mJ / cin 2.
  • Separate and form multiple sets of wiring 82 (Fig. 24a, Fig. 25a)
  • the configuration shown in Fig. 5a can be obtained by preparing a substrate consisting of three layers of copper / nickel thin copper in advance and forming wiring on one of the copper foils by a normal etching process.
  • Non-nickel thin layer (not shown) Z Copper wiring 8 2 (and 8 2 ′) may have a two-layer structure without Nigel thin layer such as copper foil / nickel wiring, nickel foil / copper wiring, etc. .
  • the selection of the metal type is not limited to the type of this embodiment, but when a part of the temporary substrate is removed by etching (FIG. 24c, FIG. 25c) in a later step, the wiring Being able to selectively remain is a suitable selection criterion.
  • the conductive temporary substrate is preferably used because it is a constituent material of the connecting portion of the frame, but it is necessary to select an appropriate thickness since a part of the conductive temporary substrate is later removed by etching. .
  • the thickness of the conductive temporary substrate depends on the material. For example, when a copper foil is used, a thickness of about 0.03 to 0.3 mm is preferable.
  • a polyimide adhesive 83 was bonded to the wiring surface of the copper foil 81 on which a plurality of sets of wirings 82 were formed.
  • the polyimide adhesive 83 is not limited to this material, and for example, an epoxy-based adhesive film, a film obtained by applying an adhesive to a polyimide film, or the like can be used.
  • holes 84 for external connection terminals were formed using an excimer laser (FIGS. 24b and 25b). In order to simplify the subsequent steps, it is preferable to provide connection terminals before mounting the semiconductor.
  • a method for forming the hole for the external connection terminal on the film in advance by drilling or punching may be used. Absent.
  • the hole 84 may be filled with a metal such as solder (corresponding to 88 in FIGS. 24F and 25F) used as a connection terminal.
  • solder corresponding to 88 in FIGS. 24F and 25F
  • the metal projections may become an obstacle, and thus it is preferable to form them in a later step.
  • the holes (or terminals) for the external connection terminals of the semiconductor element mounting substrate are arranged in an array on the opposite side of the semiconductor element mounting.
  • the etching solution is Alkali Jet (manufactured by Meltex Co., Ltd., trade name: A process).
  • the etching conditions are, for example, a liquid temperature of 40 ° C. and a spray pressure of 1.2 kgf. / cm 2 .
  • the types and conditions of the liquids shown here are only examples. This process exposes the thin nickel layer on the substrate.
  • etching was selectively removed by nickel etching (Meltex Co., Ltd., trade name: Melstrip N950).
  • the temperature of the etching solution was 40 ° C and the spray pressure was 1.2 kgf / cm 2 .
  • the types and conditions of the liquids shown here are only examples. Through such a process, the temporary board of the connecting portion is left, and a rigid semiconductor mounting frame can be obtained (FIGS. 24c and 25c).
  • electroless nickel-gold plating is applied to the copper wiring terminal portion of this frame (not shown in the figure). This is necessary for wire bonding the chip in a later step, and such a surface treatment may be applied as needed.
  • a semiconductor chip 85 is mounted.
  • die bonding tapes for semiconductors 86 for example, HM-1 manufactured by Hitachi Chemical Co., Ltd.
  • HM-1 manufactured by Hitachi Chemical Co., Ltd.
  • the semiconductor terminal portion and the wiring are connected by a wire bond 100 (FIGS. 24d and 25d).
  • the connection with the semiconductor terminal may be made by another method, for example, by a face-down connection using a flip chip or an anisotropic conductive adhesive.
  • the product formed in this manner is loaded into a transfer phosphor mold and sealed with an epoxy resin for semiconductor encapsulation (manufactured by Hitachi Chemical Co., Ltd., trade name: CL-7700).
  • solder balls 88 are arranged in connection holes provided in the connection terminal portions of the wirings 82, and are formed by melting (FIGS. 24f and 25f). These solder balls 8 8 are all external connection terminals. A plurality of semiconductor devices connected by the connecting portion 102 are punched out with a mold to obtain individual semiconductor devices (FIGS. 24g and 25g).
  • a frame having sufficient rigidity is used for manufacturing a semiconductor device such as a BGA or a CSP using a film substrate such as polyimide tape by using a semiconductor mounting frame and a semiconductor device manufacturing method. This makes it possible to manufacture semiconductor devices with high accuracy and efficiency.

Description

明 細 書
半導体パッケージの製造法及び半導体パッケージ 技術分野 本発明は、 半導体パッケー ジの製造法及び半導体パッケ一 ジに関する。 背景技術 半導体の集積度が向上するに従い、 入出力端子数が増加し ている。 従って、 多く の入出力端子数を有する半導体パッケ —ジが必要になった。 一般に、 入出力端子はパッケージの周 辺に一列配置するタ イ プと、 周辺だけでなく 内部まで多列に 配置するタ イ プがある。 前者は、 QFP(Qua.d Flat Package)が 代表的である。 これを多端子化する場合は、 端子ピッチを縮 小するこ とが必要であるが、 0.5mmピッチ以下の領域では、 配線板との接続に高度な技術が必要になる。 後者のア レイ タ イ ブは比較的大きなピッチで端子配列が可能なため、 多ピン ィ匕に適している。
従来、 ア レイ タ イ プは接続ピンを有する PGA (Pin Grid Ar ray)が一般的であるが、 配線板との接続は挿入型とな り、 表 面実装には適していない。 このため、 表面実装可能な BGA (B all Grid Array)と称するパッケージが開発されている。 BGA の分類と しては、 (1)セラミ ッ ク タ イ プ、 (2)プリ ン ト配線板 タ イ プ及び(3)TAB (tape automated bonding) を使ったテー プタ イ プなどがある。 このう ち、 セラ ミ ッ ク タ イ プについて は、 従来の PGAに比べる とマザ一ボー ドとパッケージ間の距 離が短く なるために、 マザ一ボー ドとパッケ一ジ間の熱応力 差に起因するパッケージ反 りが深刻な問題である。 また、 プ リ ン ト配線板タイ プについても、 基板の反 り、 耐湿性、 信頼 性などに加えて基板厚さが厚いなどの問題があ り、 TAB技術 を適用 したテープ BGAが提案されている。
パッケージサイズの更なる小型化に対応するものと して、 半導体チップとほぼ同等サイ ズの、 いわゆるチップサイ ズパ ッケージ (CSP; Chip Size Package) が提案されている。 こ れは、 半導体チップの周辺部でなく 、 実装領域内に外部配線 基板との接続部を有するパッケージである。
具体例と しては、 ノ ンプ付きポリ イ ミ ドフィ ルムを半導体 チップの表面に接着し、 チップと金リ ー ド線によ り電気的接 続を図った後、 エポキシ樹脂などをポッティ ングして封止し たもの (NIKKEI MATERIALS & TEC画 LOGY 94. 4, No.140, p 18-19) や、 仮基板上に半導体チップ及び外部配線基板との 接続部に相当する位置に金属バンプを形成し、 半導体チップ をフェ ースダウンボンディ ング後、 仮基板上で ト ラ ンスフ ァ 一モーゾレ ド したもの (Smallest Flip-Chip-Like Package CS P; The Second VLSI Packaging Workshop of Japan, p46-50, 1994) などである。
—方、 前述のように、 BGAや CSP分野でポリ イ ミ ドテープを ベースフィルムと して利用 したパッケージが検討されている。 この場合、 ポリ イ ミ ドテープと しては、 ポリ イ ミ ドフ ィ ルム 上に接着材層を介して銅箔をラミ ネ一 卜 したものが一般的で あるが、 耐熱性や耐湿性などの観点から銅箔上に直接ポリィ ミ ド層を形成した、 いわゆる 2層フ レキ基材が好ま しい。 2 層フ レキ基材の製造方法と しては、 ①銅箔上にポリ イ ミ ドの 前駆体であるポリ アミ ッ ク酸を塗布し後熱硬化させる方法 、 ②硬化したポリ イ ミ ドフィ ルム上に真空成膜法や無電解め つき法などによ り金属薄膜を形成する方法に大別されるが、 例えば、 レーザ加工を適用 して所望する部分 (第 2の接続機 能部に相当) のポリ イ ミ ドを除去して銅箔に達する凹部を設 ける場合には、 ポリ イ ミ ドフィルムはできる限り薄いこ とが 好ま しい。 反面、 2層フ レキ基材を リ ー ドフ レーム状に加工 してハン ドリ ングする場合、 ベースフィ ルム厚さが薄いとハ ン ドリ ング性やフ レームと しての剛直性に欠ける どの問題 がある。
以上のように小型化高集積度化に対応できる半導体パッケ —ジと して、 種々の提案がされているが、 性能、 特性、 生産 性等全てにわたって満足するよう一層の改善が望まれている。
本発明は、 小型化、 高集積度化に対応できる半導体パッケ ージを、 生産性良く かつ安定的に製造するを可能とする半導 体パッケージの製造法及び半導体パッケージを提供するもの である。 発明の開示 本願の第一の発明は、
1 A . 導電性仮支持体の片面に配線を形成する工程、
1 B . 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
1 C . 半導体素子を樹脂封止する工程、
1 D . 導電性仮支持体を除去し配線を露出する工程、
1 E . 露出された配線の外部接続端子が形成される箇所以外 に絶縁層を形成する工程、
1 F . 配線の絶縁層が形成されていない箇所に外部接続端子 を形成する工程
を含むこ と を特徴とする半導体パッケージの製造法である。 本願の第二の発明は、
2 A . 導電性仮支持体の片面に配線を形成する工程、
2 B . 配線が形成された導電性仮支持体の配線が形成された 面に絶縁性支持体を形成する工程、
2 C . 導電性仮支持体を除去し配線を絶縁性支持体に転写す る工程、
2 D . 配線の外部接続端子が形成される箇所の絶縁性支持体 を除去し外部接続端子用透孔を設ける工程、 2 E . 配線が転写された絶縁性支持体に半導体素子を搭載し、 半導体素子端子と配線を導通する工程、
2 G . 半導体素子を樹脂封止する工程、
2 H . 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程
を含むこ と を特徴とする半導体パッケージの製造法である。 第二の発明に於いて、 2 A〜 2 Hの順に進めるのが好ま し いが、 2 Dの工程を 2 Bの前に行う よう に しても良い。 例え ば 2 Bの工程を外部接続端子用透孔を予め設けた絶縁フィル ム絶縁性支持体を配線が形成された導電性仮支持体の配線が 形成された面に貼り合わすことによ り行っても良い。
本願の第三の発明は、
3 A . 導電性仮支持体の片面に配線を形成する工程、
3 B . 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
3 C . 半導体素子を樹脂'封止する工程、
3 D . 配線の外部接続端子が形成される箇所以外の導電性仮 支持体を除去し導電性仮支持体よ り なる外部接続端子を形成 する工程、
3 E . 外部接続端子の箇所以外に絶縁層を形成する工程、 を 含むこ と を特徴とする半導体パッケージの製造法である。
本願の第四の発明は、
4 A . 導電性仮支持体の片面に配線を形成する工程、
4 B . 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
4 C . 半導体素子を樹脂封止する工程、
4 D . 導電性仮支持体の半導体素子搭載面と反対側の配線の 外部接続端子が形成される箇所に、 導電性仮支持体と除去条 件が異なる金属パタ ーンを形成する工程、
4 E . 金属パタ ーンが形成された箇所以外の導電性仮支持体 を除去する工程 を含むこ と を特徴とする半導体パッケージの製造法である。 金属パタ ーンと してははんだが好ま し く 、 又ニッケル続い て金の層を積ねたものでも良い。
本願の第五の発明は、
5 A . 絶縁性支持体の片面に複数組の配線を形成する工程、
5 B . 配線の外部接続端子となる箇所の絶縁性支持体を除去 し外部接続端子用透孔を設ける工程
5 C . 複数組の配線が形成された絶縁性支持体に半導体素子 - を搭載し、 半導体素子端子と配線を導通する工程、
5 D . 半導体素子を樹脂封止する工程、
5 E . 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程、
5 F . 個々の半導体パッケージに分離する工程
を含むこと を特徴とする半導体パッケージの製造法である。 第五の発明に於いて、 製造工程は、 5 A〜 5 Fの順に進め るのが好ま しいが、 5 A、 5 B を逆に しても良い。 すなわち 外部接続端子用透孔を設けた絶縁性支持体に、 複数組の配線 を形成するように しても良い。
本願の第六の発明は、
6 A . 導電性仮支持体の片面に複数組の配線を形成する工程、
6 B . 導電性仮支持体に形成された複数組の配線を所定の単 位個数になるように導電性仮支持体を切断分離し、 配線が形 成された分離導電性仮支持体をフ レームに固着する工程、
6 C . 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
6 D . 半導体素子を樹脂封止する工程、
6 E . 導電性仮支持体を除去し配線を露出する工程、
6 F . 露出された配線の外部接続端子が形成される箇所以外 に絶縁層を形成する工程、
6 G . 配線の絶縁層が形成されていない箇所に外部接続端子 を形成する工程
6 H . 個々の半導体パッケー ジに分離する工程
を含むこと を特徴とする半導体パッケージの製造法である。
6 Bの所定の単位個数は 1 個が好ま しいが、 生産性を上げ るため複数個であっても良い。
本願の第七の発明は、
7 A . 絶縁性支持体の片面に複数組の配線を形成する工程、 7 B . 配線の外部接続端子となる箇所の絶縁性支持体を除去 し外部接続端子用透孔を設ける工程
7 C . 絶縁性支持体に形成された複数組の配線を所定の単位 個数になるように絶縁性支持体を切断分離し、 配線が形成さ れた分離絶縁性支持体をフ レームに固着する工程、
7 D . 配線が形成された絶縁性支持体に半導体素子を搭載し、 半導体素子端子と配線を導通する工程、
7 E . 半導体素子を樹脂封止する工程、
7 F . 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程、
7 G . 個々の半導体パッケージに分離する工程
を含むこ と を特徴とする半導体パッケージの製造法である。 製造工程は、 7 A〜 7 Gの順に進めるのが好ま しいが、 第 五の発明ど同様 7 A、 7 B を逆に しても良い。
本願の第八の発明は、 1 層の配線においてその配線の片面 が半導体素子と接続する第 1 の接続機能を持ち、 その配線の 反対側が外部の配線と接続する第 2 の接続機能をもつように 構成された配線を備えた半導体パッケージの製造法であって、 下記 8 A、 8 B、 8 C、 8 Dの工程を含むこ と を特徴とする 半導体パッケージの製造法。
8 A . 耐熱性を有する金属箔付き絶縁基材の金属箔を複数組 の配線パタ ーンに加工する工程。
8 B . 後工程で第 2 の接続機能部となる位置に、 絶縁基材側 から配線パタ ーンに達する凹部を設ける工程。 8 C . 配線パタ ーン面及び配線パタ ーンと隣接する絶縁基材 面上の所望する位置に、 所定の部分を開孔させたフ レーム基 材を貼り合わせる工程。
8 D . 半導体素子を搭載し半導体素子端子と配線を導通し半 導体素子を樹脂封止する工程。
第八の発明に於いて、 工程は 8 A〜 8 Dの順に進めるのが 好ま しいが、 8 A と 8 B を逆に しても良い。 すなわち、 絶縁 基板に金属箔に達する凹を設けた後金属箔を配線パタ ーンに 加工するよう に しても良い。
本願の第九の発明は、 1 層の配線においてその配線の片面 が半導体素子と接続する第 1 の接続機能を持ち、 その配線の 反対側が外部の配線と接続する第 2 の接続機能をもつように 構成された配線を備えた半導体パッケージの製造法であって . 下記 9 A、 9 B、 9 C、 9 Dの工程を含むこ と を特徴とする 半導体パッケージの製造法。
9 A . 耐熱性を有する金属箔付き絶縁基材の金属箔を複数組 の配線パタ ーンに加工する工程。
9 B . 後工程で第 2 の接続機能部となる位置に、 絶縁基材側 から配線パタ ーンに達する凹部を設ける工程。
9 C . 配線パタ ーン面及び配線パタ ーンと隣接する絶縁基材 面上の所望する位置に、 所定の部分を開孔させた第 2絶縁基 材を貼り合わせ絶縁支持体を構成する工程。 '
9 D . 絶縁支持体に形成された複数組の配線を所定の早位個 数になるよう に絶縁支持体を切断分離し、 配線が形成された 分離絶縁支持体をフ レームに固着する工程。
9 E . 半導体素子を搭載し半導体素子端子と配線を導通し半 導体素子樹脂封止する工程。
第九の発明に於いて、 工程は 9 A〜 9 Eの順に進めるのが 好ま しいが、 第八の発明と同様 9 Aと 9 B を逆に しても良い 本願の第十の発明は、
1 O A . 支持体の片面に複数組の配線を形成する工程、 -δ-
1 O B . 配線が形成された支持体に複数個の半導体素子を搭 載し、 半導体素子端子と配線と を導通させる工程、
1 0 C . 導通された複数組の半導体素子と配線と を一括して 樹脂封止する工程、 1 0 D . 支持体の所望する部分を除去し て配線の所定部分を露出させ、 露出した配線と電気的に接続 した外部接続端子を形成する工程、
1 0 E . 個々の半導体パッケー ジに分離する工程
を含むこ と を特徴とする半導体パッケージの製造法である。 支持体と して金属箔を使用 し樹脂封止後に支持体を除去す るこ とによ り配線パタ ーンを露出させるように しても良い。 又、 支持体が絶縁基材で、 樹脂封止後に絶縁基材の所定部 分を除去して配線パタ ーンに達する非貫通凹部を形成するよ う にするこ ともできる。
本願の第十一の発明は、 複数個の半導体素子実装基板部を 備え、 複数個の半導体素子実装基板部'を連結するための連結 部を備え、 位置合わせマーク部を備えている半導体素子実装 用フ レームの製造法であって、
( a ) 導電性仮基板上に半導体素子実装部の配線を作製す る工程、
( b ) 樹脂基材上に配線を転写する工程、
( c ) 導電性仮基板をエッチング除去する工程、
を含み、 ( c ) の導電性仮基板の除去に際し 、 導電性仮基 板に一部を残し連結部の一部を構成するようにするこ と を特 徴とする半導体素子実装用フ レームの製造法である。
本発明では、 半導体素子は L S I チップ、 I Cチップ等通 常の素子が使用できる。
半導体素子端子と配線と を同通する方法には、 ワイ ヤボン デイ ングだけでなく 、 バンプ、 異方導電性フィ ルム等通常の 手段を用いるこ とができる。
本発明においては、 半導体素子を樹脂封止した後、 封止樹 脂硬化物を加熱処理するこ とによ り、 そ り、 変形のない半導 体パッケージを製造するこ とができる。
加熱処理は、 封止樹脂硬化物のガラス転移温度 ± 2 0での 温度が好ま しい。 この理由は、 ガラス転移温度 ± 2 0 °Cの範 囲で樹脂硬化物は最も塑性的な性質が強く 、 残留歪みを解消 し易いためである。 加熱処理の温度が、 ガラス転移温度一 2 0 °C未満では樹脂硬化物はガラス状態の弾性体とな り緩和の 効果が少なく なる傾向があ り 、 ガラス転移温度 + 2 0 °Cを超 えれば樹脂硬化物はゴム弾性体とな り同様に歪みを解消する 効果がすきなく なる傾向にある。
封止樹脂硬化物のガラス転移温度 ± 2 0 °Cの温度で加熱処 理を した後、 5 °C Z分以下の降温速度で室温まで冷却するこ とによ り、 半導体パッケー ジのそ り、 変形をよ り確実に防止 することができる。
加熱処理及び 又は冷却の工程は、 封止樹脂硬化物の上下 面を剛性平板で、 封止樹脂硬化物のそ り、 変形を押さえる力 で押圧した状態で行うのが好ま しい。
本発明の半導体パッケージにおいては、 配線は 1 層の配線 においてその配線の片面が半導体チップと接続する第 1 の接 続機能を持ち、 その配線の反対面が外部の配線と接続する第 2 の接続機能をもつように構成されている。
外部の配線と接続する外部接続端子は、 例えばはんだパン プ、 金バンプ等が好的に使用できる。
外部接続端子は、 半導体素子端子が配線と ワイ ヤボンディ ング等で導通される位置よ り 内側に設けるよう にするのが高 密度化の上で好ま しい (フ ァ ンイ ンタ イ プ) 。 このように外 部接続端子の位置は、 半導体素子が搭載された下面に格子状 に配置するのが高密度化の上で好ま しい。 図面の簡単な説明 図 1 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 2 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 3 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 4 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 5 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 6 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 7 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 8 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 9 は、 本発明の半導体パッケージの製造法の一例を説明す る断面図である。
図 1 0 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 1 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 2 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 3 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 4 は、 本発明の半導体パッケージの製造法の一例を説明 する平面図である。
図 1 5 は、 本発明の半導体パッケージの製造法の一例を説明 する平面図である。
図 1 6 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。 図 1 7 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 8 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 1 9 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 2 0 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 2 1 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 2 2 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 2 3 は、 本発明の半導体パッケージの製造法の一例を説明 する平面図である。
図 2 4 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
図 2 5 は、 本発明の半導体パッケージの製造法の一例を説明 する断面図である。
発明を実施するための最良の形態 図 1 によ り、 本発明の第一の実施例について説明する。
厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 mmのニッケル層 (図 1 では省略) をめつきする。 次に、 感 光性 ドライ フ ィルムレジス 卜 (日立化成工業 (株) 製、 商品 名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーン を露光、 現像し、 めっき レジス ト を形成する。 続いて、 硫酸 銅浴にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0. 0 0 3 mm、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 m m以上の厚さでめっきする。 次に、 めっき レジス ト を剥離 し、 配線 2 を形成する (図 1 a ) 。 このように して、 配線 2 を形成した銅箔 1 に L S I チップ 3 を搭載する (図 l b ) 。
L S I チップの接着には、 半導体用銀ペース ト 4 を用いた。 次に L S I 端子部と配線 2 と をワイ ヤボン ド 1 0 0によ り接 続する (図 l c ) 。 このよう に して形成したものを ト ランス フ ァモ一ル ド金型に装填し
、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品 名 : C L一 7 7 0 0
) を用いて封止 5 した (図 I d ) 。 その後、 銅箔 1 のみをァ ル力 リェ.ッチャ ン 卜で溶解除去し、 ニッケルを露出させた。 ニッケル層を銅の溶解性の少ないニッケル剥離液にて除去し て、 配線部を露出させた (図 1 e ) 。 続いて、 ソルダレジス ト 6 を塗布し、 接続用端子部を露出するよう にパタ ーンを形 成した。 この配線露出部に、 はんだボール 7 を配置し溶融さ せた (図 1 f ) 。 このはんだボール 7 を介して外部の配線と 接続する。
図 2 によ り、 本発明の第二の実施例について説明する。
図 1 の場合と同様の方法で、 配線 2 を有する銅箔 1 を作成 した (図 2 a ) 。 L S I チップ 3 を搭載する。 L S I.チップ には、 端子部に金バンプ 8 を形成し、 この金バンプ 8 と配線 2の端子部と を加熱加圧して接続する (図 2 b ) 。 次に、 L S I チップ下部に液状エポキシ樹脂を充填し硬化 9 させる (図 2 c ) 。 このように して形成したものを ト ランスフ ァモ 一ルド金型に装填し、 半導体封止用エポキシ樹脂 (日立化成 工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 1 0 した (図 2 d ) 。 その後、 銅箔 1 のみをアルカ リ エッチヤン 卜で溶解除去し、 ニッケルを露出させた。 ニッケル層を銅の 溶解性の少ないニッケル剥離液にて除去して、 配線部を露出 させた (図 2 e ) 。 続いて、 ソルダレジス ト 6 を塗布し、 接 続用端子部を露出するよう にパタ ーンを形成した。 この配線 露出部に、 はんだボール 7 を配置し溶融させた (図 2 f ) 。 このはんだボール 7 を介して外部の配線と接続する。
図 3 によ り、 本発明の第三の実施例について説明する。 厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 mmのニッケル層 (図 3では省略) をめつきする。 次に、 感 光性 ドライ フィルムレジス ト (日立化成工業 (株) 製、 商品 名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーン を露光、 現像しめっき レジス ト を形成する。 続いて、 硫酸銅 浴にて電解銅めつき を行い、 第一の配線 1 3 を形成する。 次 にめつき レジス ト を剥離し、 第一の配線 1 3の表面を酸化処 理、 還元処理を行う。 新たな銅箔と接着樹脂と してポリ イ ミ ド系接着フィルム (日立化成工業 (株) 製、 商品名 : A S 2 2 1 0 ) 1 2 を用いて配線 1 3が内側となるように積層接着 する。 (銅箔 1 1 に直径 0. 1 m mの穴を通常のフォ トエツ チング法によ り形成する。 ノ ネルめつき法によ り、 穴内と銅 箔表面全体を銅めつきする。 ) 銅箔をフォ トエッチング法 で第二の配線 1 1 を形成する。 L S I 搭載部の樹脂 (ポリ イ ミ ド系接着フィルム 1 2 ) をエキシマ レーザによ り除去し端 子部を露出させる。 該端子部に、 ニッケルめっき を 0. 0 0 3 m m、 純度 9 9. 9 %以上の金めつき を 0. 0 0 0 3 mm 以上の厚さでめっきする (図 3 a ) 。 このように して、 2層 配線を形成した銅箔 1 に L S I チップを搭載する。 L S I チ ップの接着には、 半導体用銀ペース ト を用いた (図 3 b ) 。 次に L S I 端子部と配線 1 3 と をワイ ヤボン ド 1 0 0によ り 接続する (図 3 c ) 。 このように して形成したものを 卜ラン スフ ァモール ド金型に装填し、 半導体封止用エポキシ樹脂
(日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用い て封止 5 した。 その後、 銅箔 1 のみをアルカ リエッチヤ ン 卜 で溶解除去し、 ニッケルを露出させた。 ニッケル層を銅の溶 解性の少ないニッケル剥離液にて除去して、 配線部を露出さ せた (図 3 e ) 。 続いて、 ソルダレジス 卜 6 を塗布し、 接続 用端子部を露出するようにパターンを形成した。 該露出部に、 はんだボール 7 を配置し溶融させた (図 3 f ) 。 このはんだ ボール 7 を介して外部の配線と接続する。
図 4 によ り、 本発明の第四の実施例について説明する。
厚さ 0. 1 mmの S U S (ステンレス鋼) 板 1 4 に、 感光 性 ドライ フ ィ ルムレジス ト (日立化成工業 (株) 製、 商品名 : フ ォテッ ク H N 3 4 0 ) をラ ミネー ト し、 配線パタ ーンを露 光、 現像し、 めっき レジス ト を形成する。 続いて、 硫酸銅浴 にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0. 0 0 3 mm、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 m m以上の厚さでめっきする。 次に、 めっき レジス ト を剥離し、 配線 2 を形成する (図 4 a ) 。 このよう に して配線 2 を形成 した S U S板 1 4 に半導体チップ 1 0 3 を搭載する (図 4 b ) 。 半導体チッ プの接着には半導体用銀べ一ス ト 4 を用いた。 次に半導体端子部と配線 2 と をワイヤボン ド 1 0 0によ り接 続する (図 4 c ) 。 このよう に して形成したものを ト ランス フ ァモール ド金型に装填し、 半導体封止用エポキシ樹脂 (日 立化成工業 (株) 製、 商品名 : C L— 7 7 0 0 /) を用いて封 止 5 した (図 4 d ) 。 その後、 S U S板 1 4 を機械的に剥離 除去し、 配線部を露出させた (図 4 e ) 。 続いてソルダレジ ス ト 6 を塗布し、 接続用端子部を露出するようにパタ ーンを 形成した。 この配線露出部にはんだボール 7 を配置し溶融さ せた (図 4 f ) 。 このはんだボール 7 を介して外部の配線と 接続する。
図 5 によ り、 本発明の第五の実施例について説明する。
厚さ 0. 0 3 5 m mの電解銅箔 1 に、 感光性 ドライ フィル ムレジス 卜 (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーンを露光、 現像し、 めっき レジス 卜 を形成する。 続いてニッケルのパタ ーンめつ き 1 5 を行った後、 硫酸銅浴にて電解銅めつき を行う。 さ ら に、 ニッケルめっき を 0. 0 0 3 m m、 純度 9 9 . 9 %以上 の金めつき を 0. 0 0 0 3 mm以上の厚さでめっきする。 次 に、 めっき レジス 卜 を剥離し、 配線 2 を形成する (図 5 a ) , このよう に して配線 2 を形成した銅箔 1 に半導体チッ プ 1 0 3 を搭載する (図 5 b ) 。 半導体チップの接着には、 半導体 用銀べ一ス ト 4 を用いた。 次に半導体端子部と配線 2 と をヮ ィ ャボン ド 1 0 0によ り接続する (図 5 c ) 。 このように し て形成したものを トランスフ ァモールド金型に装填し、 半導 体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5 した (図 5 d ) 。 その後、 銅 箔 1 をアルカ リエッチヤンで溶解除去し、 ニッケルの配線部 を露出させた (図 5 e ) 。 続いて ソルダレジス 卜 6 を塗布し' 接続用端子部を露出するようにパタ ーンを形成した。 この配 線露出部にはんだボール 7 を配置し溶融させた (図 5 f ) 。 このはんだボール 7 を介して外部の配線と接続する。
図 6 によ り、 本発明の第六の実施例について説明する。 厚さ 0. 0 3 5 m mの電解銅箔 1 に、 感光性 ドライ フィル ムレジス 卜 (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラミ ネー ト し、 配線パタ ーンを露光、 現像し、 めっき レジス ト を形成する。 続いて純度 9 9. 9 %以上の金 めっき を 0. 0 0 0 3 mm、 二ッケノレめつき を 0. 0 0 3 m m以上の厚さでめっきする。 さ らに、 硫酸銅浴にて電解銅め つき を行い、 めっき レジス ト を剥離し、 配線 2 を形成する
(図 6 a ) 。 このように して配線 2 を形成した銅箔 1 の配線 面にポリ イ ミ ドフィルム 1 6 を接着し、 レーザを用いて配線 2の接続用端子部を露出させ (図 6 b ) 、 銅箔 1 をエツチン グで除去する (図 6 c ) 。 また、 ポリ イ ミ ドの代わ りに、 感 光性フィ ルムを用いるこ とで、 レーザを使用 しないで接続用 端子部を露出させることができる。 続いて、 ポリ イ ミ ドフィ ルム 1 6 の配線パタ ーン面に L S I チップ 3 を搭載する。 L S I チップの接着には半導体用銀ペース 卜 4 を用いた。 次に 半導体端子部と配線 2 と をワイ ヤボン ド 1 0 0によ リ接続す る (図 6 d ) 。 このように して形成したものを ト ランスフ ァ モール ド金型に装填し、 半導体封止用エポキシ樹脂 (日立化 成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5 する (図 6 e ) 。 その後、 接続用端子部にはんだボール 7 を 配置し溶融させる (図 6 f ) 。 このはんだボール 7 を介して 外部の配線と接続する。
図 7 によ り、 本発明の第七の実施例について説明する。
厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 m mのニッケル層 (図 7 では省略) をめつきする。 次に、 感 光性 ドライ フィルムレジス ト (日立化成工業 (株) 製、 商品 名 : フォチッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーン を露光、 現像し、 めっき レジス 卜 を形成する。 続いて硫酸銅 浴にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0. 0 0 3 m m、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 m m以上の厚さでめっきする。 次にめっき レジス ト を剥離し、 配線 2 を形成する (図 7 a ) 。 このように して配線 2 を形成 した銅箔 1 に L S I チップ 3 を搭載する。 L S I チップの接 着には半導体用銀ペース ト 4 を用いた。 次に、 半導体端子部 と配線 2 と をワイ ヤボン ド 1 0 0によ り接続する (図 7 b ) 。 このよう に して形成したものを トランスフ ァモール ド金型に 装填し半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5する (図 7 c ) 。 その後、 銅箔 1 のみをアルカ リ エッチヤ ン 卜で溶解除去し、 ニッケルを露出させる。 ニッケル層を銅の溶解性の少ない二 ッケル剥離液にて除去して配線部を露出させる (図 7 d ) 。 続いて、 接続用端子部を開口させたポリ イ ミ ドフィ ルム 1 6 を接着し (図 7 e ) 、 この配線露出部にはんだボール 7 を配 置し溶融させる (図 7 f ) 。 このはんだボール 7 を介して外 部の配線と接続する。
図 8によ り、 本発明の第八の実施例について説明する。 厚さ 0. 0 3 5 mmの電解銅箔 1 に、 感光性 ドライ フィル ムレジス 卜 (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーンを露光、 現像し、 めっき レジス ト を形成する。 続いて純度 9 9. 9 %以上の金 めっきを 0. 0 0 0 3 m m、 ニッケノレめつきを 0. 0 0 3 m m以上の厚さでめっきする。 さ らに、 硫酸銅浴にて電解銅め つき を行い、 めっき レジス ト を剥離し配線 2 を形成する (図 8 a ) 。 このよう にして配線 2 を形成した銅箔 1 の配線面に 液状封止樹脂 1 7 をスク リ ーン印刷によ り塗布し、 配線 2の 接続用端子部を露出させるように して絶縁層を形成する (図 8 b ) 。 液状封止樹脂を硬化させた後、 銅箔 1 をエッチング で除去する' (図 8 c ) 。 続いて、 硬化させた液状封止樹脂 3 の配線パタ ーン面に L S I チップ 3 を搭載する。 L S I チッ プの接着には半導体用銀ペース ト 4 を用いた。 次に半導体端 子部と配線 2 と をワイ ヤボン ド 1 0 0によ り接続する (図 8 d ) 。 このように して形成したものを トランスフ ァモ一ル ド 金型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L— 7 7 0 0 ) を用いて封止 5する (図 8 e ) 。 その後、 配線 2の接続用端子部にはんだボール 7 を配置し溶融させる (図 8 f ) 。 このはんだボール 7 を介 して外部の配線と接続する。
図 9 によ り、 本発明の第九の実施例について説明する。 厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 mmのニッケル層 (図 9 では省略) をめつきする。 次に、 感 光性 ドライ フィルムレジス 卜 (日立化成工業 (株) 製、 商品 名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ーン を露光、 現像し、 めっき レジス 卜 を形成する。 続いて硫酸銅 浴にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0. 0 0 3 mm、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 mm以上の厚さでめっきする。 次にめっき レジス ト を剥離し、 配線 2 を形成する (図 9 a ) 。 このよう に して配線 2 を形成 した銅箔 1 に L S I チップ 3 を搭載する。 L S I チップ 3の 接着には半導体用銀ペース ト 4 を用いた。 次に、 半導体端子 部と配線 2 と をワイ ヤボン ド 1 0 0によ り接続する (図 9 b ) 。 このように して形成したものを トランスフ ァモール ド金型 に装填し半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5する (図 9 c ) 。 その後、 銅箔 1 のみをアルカ リエッチヤ ン 卜で溶解除去し、 ニッケルを露出させる。 ニッケル層を銅の溶解性の少ない二 ッケル剥離液にて除去して配線部を露出させる (図 9 d ) 。 続いて、 液状封止樹脂 1 7 をスク リ ーン印刷によ り塗布し、 配線 2の接続用端子部を露出させるよう に して、 液状封止樹 脂 1 7 の絶縁層を形成する (図 9 e ) 。 この配線 2の接続用 端子部にはんだボール 7 を配置し溶融させる' (図 9 f ) 。 こ のはんだボール 7 を介して外部の配線と接続する。
図 1 0によ り、 本発明の第十の実施例について説明する。 厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 m mのニッケル層 (図 1 0では省略) をめつきする。 次に、 感光性 ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商 品名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 配線パタ ー ン及び位置合わせマークのめっき レジス ト を露光、 現像によ り形成する。 続いて、 硫酸銅浴にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0. 0 0 3 mm、 純度 9 9 . 9 %以 上の金めつき を 0. 0 0 0 3 min以上の厚さでめっきする。 次に、 めっき レジス 卜 を剥離し、 配線 2及び位置合わせマー ク 1 8 を形成した後 (図 1 0 a ) 、 位置合わせマーク 1 8の 部分だけを S U S板で挟みプレスするこ とで銅箔 1 の裏面に 位置合わせマーク を浮かび上がらせる (図 1 0 b ) 。 このよ うに して配線 2及び位置合わせマーク 1 8 を形成した銅箔 1 に L S I チップ 3 を搭載する (図 1 0 c ) 。 L S I チップ 3 の接着には半導体用銀ペース 卜 4 を用いた。 次に、 半導体端 子部と配線 2 と をワイ ヤボン ド 1 0 0によ リ接続する (図 1 0 d ) 。 このように して形成したものを ト ランスフ ァモール ド金型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5 した (図 1 O e ) 。 銅箔裏側に再び感光性 ドライ フ ィ ルムをラ ミ ネー ト し、 位置合わせマーク 1 8 を利用 してエッチングバタ ーン形成する。 その後、 銅箔 1 及びニッケル層をエッチング して、 銅箔 1 によるバンプ 7 の形成及び配線部の露出を行う (図 1 0 f ) 。 続いて、 ソルダレジス 卜 8 を塗布し、 ノ ンプ 7 が露出するように絶縁層を形成した (図 1 0 g ) 。 このバ ンプ 7 を介して外部の配線と接続する。
図 1 1 によ り、 本発明の第十一の実施例について説明する 厚さ 0. 0 3 5 mniの電解銅箔 1 に、 感光性 ドライ フ ィ ル ムレジス 卜 (日立化成工業 (株) 製、 商品名 : フ ォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 複数組の配線パタ ーンを露光、 現像し、 めっき レジス ト を形成する。 続いて、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 mni、 ニッケルめっき を 0 0 0 3 mm以上の厚さでめっきする。 さ らに、 硫酸銅浴にて 電解銅めつき を行い、 レジス 卜 を剥離し、 複数組の配線 2 を 形成する (図 1 1 a ) 。 このように して、 複数組の配線 2 を 形成した銅箔 1 の配線面にポリ イ ミ ドフィ ルム 1 9 を接着し レーザを用いて配線 2の接続端子部を露出させ (図 1 1 b ) 銅箔 1 をエッチングで除去する (図 1 1 c ) 。 以上のように 1 枚のポリ イ ミ ドフィ ルム上に複数組の配線 2 を形成した後、 L S I チップ 3 を搭載する。 L S I チップの接着には、 半導 体用ダイボンディ ングテープ 4 ' を用いた。 次に半導体端子 部と配線 2 と をワイヤボン ド 1 0 0によ り接続する (図 1 1 d ) 。 このように して形成したものを ト ランスフ ァモールド 金型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業
(株) 製、 商品名 : C L一 7 7 0 0 ) を用いて各々封止 5す る (図 1 1 e ) 。 その後、 配線 2の接続端子部にはんだボー ル 7 を配置し溶融させる (図 1 I f ) 。 このはんだボール 7 を介して外部の配線と接続する。 最後にポリ イ ミ ドフィルム で連結されたパッケージを、 金型で打ち抜く (図 1 1 g ) 。
図 1 2によ り、 本発明の第十二の実施例について説明する。 厚さ 0. 0 7 mmの接着剤付きポリ イ ミ ドフィルム 2 0 を、 金型で打ち抜き接続端子部となる部分を開口させる (図 1 2 a ) 。 次に、 厚さ 0. 0 3 5 m mの銅箔 2 1 を接着後 (図 1 2 b ) 、 感光性 ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラミ ネー ト し、 複数 組の配線パタ ーンを露光、 現像し、 エッチングレジス ト を形 成する。 続いて銅箔をエッチングし、 レジス 卜 を剥離し、 複 数組の配線 2 を形成する (図 1 2 c ) 。 以上のよう に、 1 枚 のポリ イ ミ ドフィ ルム上に複数組の配線パタ ーンを形成した 後、 L S I チッ プ 3 を搭載する。 L S I チヅプ 3の接着には、 半導体用ダイ ボンディ ングテープ 4 ' を用いた。 次に半導体 端子部と配線 2 と をワイヤボン ド 1 0 0によ り接続する (図 1 2 d ) 。 このように して形成したものを ト ランスフ ァモー ル ド金型に装填し、 半導体封止用エポキシ樹脂 (日立化成ェ 業 (株) 製、 商品名 : C L— 7 7 0 0 ) を用いて各々封止 5 する (図 1 2 e ) 。 その後、 配線の接続端子部にはんだボー ル 7 を配置し溶融させる (図 1 2 f ) 。 このはんだボール 7 を介して外部の配線と接続する。 最後にポリイ ミ ドブイルム で連結されたパッケージを、 金型で打ち抜く (図 1 2 g ) 。 図 1 3 〜 1 5 によ り、 本発明の第十三の実施例について説 明する。
厚さ 0. 0 3 5 mmの電解銅箔 1 の片面に厚さ 0. 0 0 1 m mのニッケル層 (図 1 3 では省略) をめつきする。 感光性 ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 複数組の配線バタ ーンのめつき レジス ト を露光、 現像によ り形成する。 続いて, 硫酸銅浴にて電解銅めつき を行う。 さ らに、 ニッケルめっき を 0 . 0 0 3 m m、 純度 9 9 . 9 %以上の金めつき を 0. 0 0 0 3 m ni以上の厚さでめっき し、 めっき レジス ト を剥離し , 配線 2 を形成した (図 1 3 a ) 。 次に、 配線 2 を形成した銅 箔 1 を単位個数に分けた後、 ポリ イ ミ ド接着フ ィ ルムを介し て別に用意したステン レス製フ レーム 2 2 (厚さ ; 0 . 1 3 5 m m) にはりつけた (図 1 3 b ) 。 フ レームと しては、 り ん青銅等の銅合金、 銅箔、 ニッケル箔、 ニッケル合金箔等が 使用できる。 接着の方法と しては他に金属間の共晶を利用 し た接合、 超音波を利用 した接合等を用いるこ と も可能である , また、 図 1 4 に示したように銅箔 1 上の配線をあらかじめ検 査し、 配線良品 2 3 だけを撰択し、 フ レーム 2 2 には りつけ る と良い。 図 1 4 において、 1 は電解銅箔、 2 2 はフ レーム. 2 4 は配線不良品、 2 5 は位置合わせ用穴である。 また、 こ の実施例では、 切リ分けた銅箔上には配線 1 個となるように したが、 切り分けた銅箔上に複数組の配線があるように して も良い。 フ レーム 2 2 と配線付き銅箔との張り合わせの位置 関係と して、 例えば図 1 5 ( a ) 、 ( b ) に示したものなど 種々可能である。 図 1 5 はフ レーム 2 2 の平面図であ り、 2 6 はフ レーム開口部、 2 7 は配線付き銅箔の搭載位置、 2 8 は箔固定用接着剤である。 次に、 L S I チップ 3 を搭載し、 半導体端子部と配線 2 とをワイ ヤボン ド 1 0 0 によ り接続す る (図 1 3 c ) 。 L S I チッ プの搭載には半導体用ダイ ボン デイ ングテープ 4 ' を用いた。 こ こで、 ボンディ ングテープ 4 ' の代わ り にダイ ボン ド用銀ペース 卜等を用いてもよい。 また、 半導体チップの実装には、 通常のワイヤーボンディ ン グ接続を用いたが、 フィ リ ップチップ等、 他の方法を用いて もよい。 このように して形成したものを ト ランスフ ァモール. ド金型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L一 7 7 0 0 ) を用いて封止 5 した (図 1 3 d ) 。 その後、 銅箔 1 のみをアルカ リエツチャン ト で溶解除去し、 ニッケルを露出させた。 ニッケル層を銅の溶 解性の少ないニッケル剥離液にて除去して、 配線部を露出さ せた。 続いて、 ソルダレジス 卜 6 を塗布し、 接続用端子部を 露出するようにパタ ーンを形成した。 この配線露出部に、 は んだボール 7 を配置し溶融させた (図 1 3 e ) 。 この後で、 切断機を用いて切断し、 フ レーム 2 2 の不要な切片 1 0 1 を 除いて、 個々の半導体パッケージに分割した (図 1 3 f ) 。 このはんだボール 7 を介して外部の配線と接続する。 この例 では、 板取り を上げて効率よ く 半導体パッケー ジを製造する こ とができる。
図 1 6 によ り、 本発明の第十四の実施例について説明する。 厚さ 0 . 0 7 m mの接着剤付きポリ イ ミ ドフィルム 2 9 を、 金型で打ち抜き接続端子部となる部分を開口させる。 次に、 厚さ 0 . 0 3 5 m mの銅箔を接着後、 感光性 ドライ フィルム レジス ト (日立化成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラ ミ ネー ト し、 複数組の配線パタ ー ンを露光、 現 像し、 エッチングレジス 卜 を形成た。 続いて銅箔をエツチン グし、 レジス 卜 を剥離し、 複数組の配線 2 を形成する (図 1 6 a ) 。 ここで、 銅箔上にポリ イ ミ ドを直接コーティ ングし た材料 (例えば、 日立化成工業 (株) 製、 商品名 5 0 0 0 1 ) を用いて、 接続端子部および配線 2 を形成するよう に しても 良い。 開口部の形成も ドリル加工、 エキシマレーザ等のレー ザ加工、 印刷等の方法を用いた り、 ポリ イ ミ ドに感光性を持 たせた材料を使用 し、 露光 · 現像によ り形成しても良い。 ポ リ イ ミ ドの代わ りに封止樹脂等他の材料を使用 しても良い。 以上のよう に、 1 枚のポリ イ ミ ドフィ ルム上に複数組の配 線パタ ーンを形成した後、 配線付きフィ ルムを単位個数に分 けた、 ポリ イ ミ ド接着接着剤 2 8 を介して別に用意したステ ン レス製フ レーム 2 2 (厚さ ; 0. 1 3 5 mm) には りつけ た (図 1 6 b ) 。 次に、 L S I チップ 3 を搭載し、 半導体端 子部と配線 2 と をワイヤボン ド 1 0 0によ り接続する (図 1 6 c ) 。 L S I チップの搭載には半導体用ダイ ボンディ ング テープ 4 ' を用いた。 このように して形成したものを ト ラン スフ ァモール ド金型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名
: C L一 7 7 0 0 ) を用いて封止 5 した (図 1 6 d ) 。 続い て最初に設けた接続端子部となるべき開口部にはんだボ一ル
7 を配置し溶融させる (図 1 6 e ) 。 このはんだボール 7 を 介して外部の配線と接続する。 最後にフ レームで連結された パッケージを金型で打ち抜き、 個々のパッケージに分割した (図 1 6 f ) 。
図 1 7 によ り本発明の第十五の実施例について説明する。 金属箔 3 1 上に絶縁基材 3 2 を直接形成した 2層フ レキシ ブル基材 (図 1 7 a ) の金属箔上に所定のレジス ト像を形成 し、 公知'のエッチング法によ リ所望する複数組の配線パタ ー ン 3 3 を形成し、 レジス 卜像を剥離する (図 1 7 b ) 。 金属 箔と しては、 電解銅箔や圧延銅箔あるいは銅合金箔などの単 ー箔の他、 後工程で除去可能なキヤ リ ャ箔上に銅薄層を有す る複合金属箔なども適用可能である。 具体的には、 厚さ 18μ mの電解銅箔の片面に厚さ 0.2μ πι程度のニッケル-リ ンめつ き層を形成後、 続けて厚さ 5μ πι程度の銅薄層をめつき した ものなどが適用できる。 この場合、 銅薄層上にポリ イ ミ ド層 を形成した後、 銅箔及びニッケル-リ ン層をエッチング除去 するこ とによ り、 銅薄層が露出する。 すなわち、 本願の発明 においては銅薄層全て を露出させた後銅薄層を配線加工して も良い し、 キヤ リ ャ箔 (銅箔/ニッケル薄層) を リ ー ドフ レ ーム構造体の一部と して利用 しても良い。
一方、 絶縁基材と しては、 プロセス耐熱性などの観点からポ リ イ ミ ド材が一般的である。 この場合、 ポリ イ ミ ドと銅箔の 熱膨張係数が異なるとはんだリ フロー工程において基材の反 リが顕著になるため、 ポリ イ ミ ドと しては 【化 1 】 の繰り返 し単位を有するポリ イ ミ ドを 70モル%以上含んだポリ イ ミ ド を適用するこ とが好ま しい。
【化 1 】
Figure imgf000026_0001
次に、 後工程で外部基板との接続部となる位置に銅箔に達 する凹部 3 4 を設ける (図 1 7 c ) 。 凹部の加工方法は特に 限定するものではなく 、 エキシマ レ一ザや炭酸ガス レ一'ザ及 び YAGレーザなどレーザ加工の他、 ゥエツ 卜エッチング法な どが適用可能である。
次に、 所定の部分 (開孔部 3 5 ) をパンチング加工等で打 ち抜いた接着材 3 6付きフ レーム基材 3 7 を配線パタ ーン面 に接着させる (図 1 7 d ) 。 この場合、 フ レーム基材は特に 限定するものではなく 、 ポリ イ ミ ドフィルムや銅箔などの金 属箔の適用が可能である。 ここで、 仮に 2層フ レキシブル基 材のポリ イ ミ ド層厚さが 25 μ mで、 かつ、 接着するフ レーム 基材がポリ イ ミ ドフィ ルムの場合、 フ レーム全体と しての剛 直性を確保するためにはフィ ルム厚さ と して 50〜70 μ m程度 が必要になる。 なお、 フ レーム基材層を形成する領域につい ても特に限定するものではなく 、 半導体チップを搭載する部 分にフ レーム基材層を設けるこ と も可能である。 具体的には チップ実装がワイヤボンディ ング方式の場合には、 最小限ヮ ィ ャボン ド用端子部 3 8 が露出していれば他の領域全てにフ レーム基材層を設けても良い。 次に、 半導体チップ 3 9 を搭 載し、 金ワイ ヤ 4 0で半導体チップと配線パタ ーン間を電気 的に接続させる (図 1 7 e ) 。 一方、 半導体チップ実装方式 と してフ ェ ースダウ ン方式を採用する場合には、 配線パタ ー ンの所定位置 (半導体チップの外部接続用電極位置に対応) に金属バンプ等を設け、 金属バンプを介して半導体チップと 波線パタ ーンと を電気的に接続させても良い。 次に、 卜ラン スフ ァーモール ド用の金型にセッ ト し、 樹脂封止材 4 1 で封 止する (図 1 7 f ) 。 この場合、 樹脂封止材は特に限定する ものではなく 、 例えば、 直径 1 0〜 20 μ m程度のシ リ カを 5〜 8 Ow t %の範囲で含有したエポキシ系樹脂などが適用できる。 次 に、 外部基板との接続部 4 2 を形成する。 接続部 4 2 の形成 方法と しては、 図 1 Ί c の工程後にあらかじめ電解めつき法 によ りポリ イ ミ ドフィ ルム厚さ以上のバンプを形成しておく 方法や樹脂封止後にはんだ印刷法によ り はんだバンプを形成 する方法などが適用可能である。 最後に、 フ レームからパッ ケージ部を切断して所望するパッケージが得られる (図 1 7 g ) 。
図 1 7 の第十五の実施例を更に具体的に説明する。
具体例 1
厚さ 12μ πιの電解銅箔を片面に有する 2層フ レキシブル基 材 (日立化成工業 (株) 製、 商品名 : MCF 50001 ) の銅箔面 上に ドライ フィルムレジス ト (日立化成工業 (株) 製、 商品 名 : フォテッ ク ΗΚ815 ) をラ ミ ネー ト し、 露光、 現像によ り 所望する レジス トパタ ーンを得た。 次に、 塩化第二鉄溶液で 銅箔をエッチング加工後、 レジス 卜パタ ーンを水酸化力 リ ウ ム溶液で剥離するこ とによ り所定の配線パタ ーンを得た。 次 に、 エキシマ レーザ加工機 (住友重機械工業 (株) 製、 装置 名 : INDEX200) を用いて絶縁基材側から配線パタ ーン裏面に 達する凹部 (直径 300 /z m) を所定の位置に所定の数だけ形 成した。 エキシマ レーザ加工条件は、 エネルギー密度 250mJ/ cm2, 縮小率 3.0、 発振周波数 200Hz、 照射パルス数 300パルス である。 次に 50μ ιη厚さのポリ イ ミ ドフィ ルム (宇部興産製、 商品名 : UPILEX S) の片面に厚さ 10 μ mのポリ イ ミ ド系接着 材 (日立化成工業 (株) 製、 商品名 : AS 2250) を有する接 着シー ト を作製し、 後工程でのワイ ヤボン ド端子部に相当す る領域を含む所定領域をパンチ加工によ り除去し、 接着材を 介してポリ イ ミ ドフィ ルムと配線パタ ーン付き 2層フ レキ基 材と を加熱圧着させた。 圧着条件は、 圧力 20kgf/cm2、 温度 1 80°C、 加熱加圧時間 60分である。 次に、 無電解ニッケル、 金 めっき法によ リ ワイ ヤボン ド用端子部にニッケル/金めっき を施した。 めっき厚さは、 それぞれ、 3μ πι、 0.3 ti mである。 次に、 半導体チップ搭載用ダイボン ド材 (日立化成工業 (株) 製、 商品名 : HM-1) を用いて半導体チップを搭載した。 搭載 条件は、 プレス圧力 5kgf7cm2、 接着温度 380°C及び圧着時間 5 秒である。 次に、 ワイ ヤボンディ ングによ り半導体チップの 外部電極部と配線パタ ーンを電気的に接続した。 その後、 リ 一ドフ レーム状に金型加工し、 トランスファーモール ド用金 型にセッ ト し、 半導体封止用エポキシ樹脂 (日立化成工業
(株) 製、 CL-7700 ) を用いて 185°C;、 90秒で封止した。 続い て、 前述の凹部に所定量のはんだを印刷塗布し、 赤外線リ フ ロー炉によ り はんだを溶融させて外部接続用バンプを形成し た。 最後に、 ノ ッケージ部を金型で打ち抜き、 所望するパッ ケージを得た。
図 1 8 によ り本発明の第十六の実施例について説明する。 金属箔 3 1 上に絶縁基材 3 2 を直接形成した 2層フ レキシ ブル基材 (図 1 8 a ) の金属箔上に所定のレジス ト像を形成 し、 公知のエッチング法によ り所望する複数組の配線パタ一 ン 3 を形成し、 レジス ト像を剥離する (図 1 8 b ) 。 金属箔 と しては、 電解銅箔や圧延銅箔あるいは銅合金箔などの単一 箔の他、 後工程で除去可能なキヤ リ ャ箔上に銅薄層を有する 複合金属箔なども適用可能である。 具体的には、 厚さ 18 μ πι の電解銅箔の片面に厚さ 0. 2 μ m程度のニッケル-リ ンめっき 層を形成後、 続けて厚さ 5 μ πι程度の銅薄層をめつき したも のなどが適用できる。 この場合、 銅薄層上にポリ イ ミ ド層を 形成した後、 銅箔及びニッケル-リ ン層をエッチング除去す るこ とによ り、 銅薄層が露出する。 すなわち、 本願の発明に おいては銅薄層全て を露出させた後銅薄層を配線加工しても 良い し、 キヤ リ ャ箔 (銅箔/ニッケル薄層) を リ ー ドフ レー ム構造体の一部と して利用 しても良い。 一方、 絶縁基材と し ては、 プロ'セス耐熱性などの観点からポリ イ ミ ド材が一般的 である。 この場合、 ポリ イ ミ ドと銅箔の熱膨張係数が異なる とはんだリ フロー工程において基材の反 りが顕著になるため ポリ イ ミ ドと しては 【化 1 】 の繰リ返し単位を有するポリ イ ミ ドを 70モル%以上含んだポリ イ ミ ドを適用するこ とが好ま しい。
次に、 後工程で外部基板との接続部となる位置に銅箔に達 する凹部 3 4 を設ける (図 1 8 c ) 。 凹部の加工方法は特に 限定するものではなく 、 エキシマ レーザや炭酸ガス レーザ及 び YAGレーザなどレーザ加工の他、 ゥエツ 卜エッチング法な どが適用可能である。 次に、 第 2絶縁基体と して所定の部分 (開孔部 5 ) をパン チング加工等で打ち抜いた接着材 3 6 付きフ レーム基材 3 7 を配線パタ ーン面に接着させる (図 1 8 d ) 。 ここで、 仮に 2層フ レキシブル基材のポリ イ ミ ド層厚さが 25 μ mであれば 後工程でフ レームに固着するこ と を考慮すれば接着するポリ ィ ミ ドフ ィ ルムの厚さ と して 50〜 70 m程度が必要になる。 なお、 ポリ イ ミ ドを接着する領域についても特に限定するも のではなく 、 半導体チップを搭載する部分に設けるこ とによ リ、 C S Pのように半導体チップ下部に外部接続端子を形成 するこ と も可能である。 具体的には、 チップ実装がワイヤボ ンデイ ング方式の場合には、 最小限ワイ ヤボン ド用端子部 3 8 が露出していれば他の領域全てにポリ イ ミ ドフ ィ ルムを接 着しても良い。 このように して得られた絶縁基板を、 個々の 配線パタ ーンに分離し (図 1 8 e ) 別に用意した例えば S U S などのフ レーム 4 3 に固着する (図 1 8 f ) 。 次に、 半導 体チップ 3 9 を搭載し、 金ワイヤ 4 0で半導体チップと配線 パタ ーン間を電気的に接続させる (図 1 8 g ) 。 一方、 半導 体チップ実装方式と してフェースダウ ン方式を採用する場合 には、 配線パタ ーンの所定位置 (半導体チップの外部接続用 電極位置に対応) に金属バンプ等を設け、 金属バンプを介し て半導体チップと波線パタ ーンと を電気的に接続させても良 い。 次に、 ト ランスフ ァーモーノレ ド用の金型-にセッ ト し、 樹 脂封止材 4 1 で封止する (図 1 8 h ) 。 この場合、 樹脂封止 材は特に限定するものではなく 、 例えば、 直径 1 0〜 20 μ m程 度のシリ カを 5〜80w t %の範囲で含有したエポキシ系樹脂など が適用できる。 次に、 外部基板との接続部 1 2 を形成する。 接続部 1 2 の形成方法と しては、 図 1 8 c の工程後にあらか じめ電解めつき法によ リポリ イ ミ ドフィ ルム厚さ以上のバン プを形成しておく 方法や樹脂封止後にはんだ印刷法によ りは んだバンプを形成する方法などが適用可能である。 最後に、 フ レームからパッケージ部を切断して所望するパッケージが 得られる (図 1 8 i ) 。
図 1 8 の第十六の実施例を更に具体的に説明する。
具体例 2
厚さ 12 μ πιの電解銅箔を片面に有する 2層フ レキシブル基 材 (日立化成工業 (株) 製、 商品名 : MCF 50001 ) の銅箔面 上に ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商品 名 : フォテック HK815) をラミ ネー ト し、 露光、 現像によ り 所望する レジス トパタ ーンを得た。 次に、 塩化第二鉄溶液で 銅箔をエッチング加工後、 レジス 卜パタ ーンを水酸化力 リ ウ ム溶液で剥離するこ とによ り所定の配線パタ ーンを得た。 次 に、 エキシマレ一ザ加工機 (住友重機械工業 (株) 製、 装置 名 : INDEX200) を用いて絶縁基材側から配線パタ ーン裏面に 達する凹部 (直径 300 μ m ) を所定の位置に所定の数だけ形 成した。 エキシマレーザ加工条件は、 エネルギー密度 250mJ/ c 縮小率 3.0、 発振周波数 200Hz、 照射パルス数 300パルス である。 次に 50 μ πι厚さのポリ イ ミ ドフィ ルム (宇部興産製 商品名 : UPILEX S) の片面に厚さ 10 μ mのポリ イ ミ ド系接着 材 (日立化成工業 (株) 製、 商品名 : AS 2250) を有する接 着シー ト を作製し、 後工程でのワイ ヤボン ド端子部に相当す る領域を含む所定領域をパンチ加工によ り除去し、 接着材を 介してポリ イ ミ ドフィ ルムと配線パタ ーン付き 2層フ レキ基 材と を加熱圧着させた。 圧着条件は、 圧力 ZO fgfVcin2 温度 1 80 °C、 加熱加圧時間 60分である。 次に、 無電解ニッケル、 金 めっき法によ り ワイヤボン ド用端子部にニッケル/金めっき を施した。 めっき厚さは、 それぞれ、 3 μ πι、 0.3 μ πιである このように して得られた基板を、 個々の配線パタ ーンに分離 し、 別に用意した S U S フ レームに固着した。 次に、 半導体 チップ搭載用ダイボン ド材 (日立化成工業 (株) 製、 商品名 HM-1 ) を用いて半導体チップを搭載した。 搭載条件は、 プレ ス圧力 5kgf/cm2、 接着温度 380°C及び圧着時間 5秒である。 次 に、 ワイ ヤボンディ ングによ り半導体チップの外部電極部と 配線パタ ーンを電気的に接続した。 その後、 リ ー ドフ レーム 状に金型加工し、 トランスフ ァーモール ド用金型にセッ 卜 し 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 CL- 770 0 ) を用いて 1 85 °C、 90秒で封止した。 続いて、 前述の凹部に 所定量のはんだを印刷塗布し、 赤外線リ フロー炉によ り はん だを溶融させて外部接続用バンプを形成した。 最後に、 パッ ケージ部を金型で打ち抜き、 所望するパッケージを得た。
図 1 9 、 2 0 、 2 1 によ り本発明の第十七の実施例につい て説明する。
支持体 5 1 上に複数組の所定の配線パタ ーン 5 2 を形成す る (図 1 9 a ) 。 支持体と しては、 電解銅箔などの金属箔の 他にポリ イ ミ ドフィ ルムなどの絶縁基材を適用できる。 絶縁 基材を適用する場合には 2通 りの方法がある。 第 1 の方法は 絶縁基材の所定部分に配線パタ ーンに達する非貫通凹部を形 成し、 配線パタ ーンの露出部に外部接続端子を形成する方法 である。 非貫通凹部はエキシマ レーザや炭酸ガス レーザなど を適用 して形成できる。 第 2 の方法は、 接着材付き絶縁基材 に ドリル加工したものを予め形成しておき、 電解銅箔などと 積層させた後、 銅箔をエッチング加工する方法である。
一方、 金属箔を適用する場合には、 まずフォ ト レジス トな どによ り'レジス トパターンを形成後、 金属箔をカソー ドと し て電気めつき法で配線パタ ーンを形成する。 この場合、 通常 の電解銅箔や電解銅箔上に銅箔と化学エッチング条件の異な る金属 (ニッケル、 金、 はんだ等) の薄層を設けたものなど が適用できる。 また、 配線パタ ーンと しては銅が好ま しいが 前述のよう に電解銅箔を支持体と して適用する場合には、 銅 箔とエッチング条件の異なる金属自体を配線パタ ーンと して 適用 した り、 あるいは、 銅箔エッチング時のバリ ヤ層となる パタ ーン薄層をパタ ーン銅めつき前に形成した りする必要が ある。
次に、 ダイ ボン ド材 5 3 で半導体素子 5 4 を搭載後、 半導 体素子端子と配線パタ ーンと を電気的に接続し (図 1 9 b ) 、 トランスフ ァ一モール ド法によ り複数組の半導体素子と配線 パタ ーンと を一括して樹脂封止材 5 6 で封止する (図 1 9 c ) 。 樹脂封止材は特に限定するものではなく 、 例えば、 直径 1 0 〜2 0 μ m程度のシリ カを 5〜80 w t %の範囲で含有したエポキシ 樹脂のが適用できる。 なお、 本発明は半導体素子の実装方式 がフェースアップ方式の場合に限定されるものではなく 、 例 えば、 フェースダウ ン方式の場合にも適用可能である。 具体 的には、 配線パタ ーン 5 2上の所定位置にフェースダウンボ ン ド用のバンプをめつき法などによ り形成した後、 半導体素 子の外部接続部とバンプと を電気的に接続させれば良い。
更に、 図 2 0や図 2 1 に示したよう に後工程でパッケージを 分割しやすいように しておく ことは有効である。 このうち、 図 2 0 は複数個ある各パッケージ部分の境界部分に溝 5 9 を 形成するものである。 溝の幅や深さ等は、 トランスフ ァーモ 一ル ド用金型の加工寸法によ り制御可能である。 また、 図 2 1 は、 あらかじめ各パッケージ部に対応した部分を く り抜い た格子状中間板 6 0 を使用 して 卜 ランスフ ァーモール ドを行 なう ものである。 次に、 支持体が金属箔の場合、 化学エッチ ング法などによ り支持体を除去し、 所定の位置に外部接続用 端子 5 7 を形成する (図 1 9 d ) 。 支持体と して絶縁基材を 適用する場合には、 前述したよう に レ一ザ等 こよ り所定部分 の絶縁基材のみを選択的に除去すれば良い。 最後に、 一括封 止した基板を単位部分 5 8 に切断分離する。 なお、 配線バタ ーン露出面に配線パタ ーンを保護する 目的でソルダー レジス ト層を形成しても良い。
第十七の実施例を具体的に説明する。
具体例 3
厚さ 35 μ πι、 外形 25 0 m m角の電解銅箔のシャイニー面に、 感光性 ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商 品名 : フォテック HN64 0 ) をラ ミ ネ一 卜 し、 露光、 現像によ り所望する レ ジス 卜パタ ー ン (最少ライ ン /スペース =50 μ m /50^m ) を形成した。 次に、 電気めつき法によ り、 厚さ 0.2 mのニッケノレ、 30μ πιの銅、 5μ πιのニッケソレ及び 1 x mの ソフ 卜金で構成される同一の配線パタ ーンを 300個 ( 4ブロッ ク /250nm角、 75個/ブロッ ク) 形成した。 次に、 液温 35で、 濃度 3wt%の水酸化力 リ ウム溶液を用いて レジス 卜パタ ーンを 剥離し、 85°Cで 15分間乾燥後、 各ブロ ッ クに切断後、 半導体 素子実装用ダイ ボン ド材 (日立化成工業 (株) 製、 商品名 : HM-1) を用いて半導体素子を接着した。 接着条件は、 プレス 圧力 5kg/cm2、 温度 380°C及び圧着時間 5秒である。 次に、 半 導体素子の外部端子と金めつき端子部 (第 2 の接続部) をヮ ィ ャボン ドによ り電気的に接続した後、 卜 ランスフ ァーモー ルド金型にセッ ト し、 半導体封止用エポキシ樹脂 (日立化成 工業 (株) 製、 商品名 : CL-7700) を用いて 185°C、 90秒で 75 個 ( 1 ブロッ ク に相当) の配線パタ ーンを一括封止すること によ り、 各配線パタ ーンを封止材中に転写した。 次に、 アル カ リエツチヤ ン 卜 (メルテッ クス (株) 製、 商品名 : A プ 口セス) を用いて電解銅箔の所望する部分をエッチング除去 した。 エッチング液の温度は 40°C、 スプレー圧力は 1.2kgf/ cm2である。 次に、 印刷法によ り外部接続端子部にはんだパ タ ー ンを形成し、 赤外線リ フ ロ ー炉によ リはんだを溶融させ て外部接続用バンプを形成した。 最後に、 ダイ ヤモン ドカツ タ 一によ リ、 各パッケージ部に分離して所望するパッケージ を得た。
具体例 4
厚さ 35μ πι、 外形 250 m m角の電解銅箔のシャイニー面に、 感光性 ドライ フィルムレジス 卜 (日立化成工業 (株) 製、 商 品名 : フォテッ ク HN640 ) をラ ミ ネー ト し、 露光、 現像によ り所望する レ ジス 卜パタ ー ン (最少ライ ン /スペース =50 μ m /50μιη ) ' を形成した。 次に、 電気めつき法によ り、 厚さ 0.2 Ai mのニッケソレ、 30μ πιの銅、 5μ πιのニッケノレ及び l /x mの ソフ 卜金で構成される同一の配線パタ ーンを 300個 (4ブロッ ク /250mm角、 75個/ブロッ ク) 形成した。 次に、 液温 35°C、 濃度 3wt%の水酸化カ リ ウム溶液を用いて レジス 卜パタ ーンを 剥離し、 85°Cで 15分間乾燥後、 各ブロ ッ ク に切断後、 半導体 素子実装用ダイ ボン ド材 (日立化成工業 (株) 製、 商品名 : HM-1) を用いて半導体素子を接着した。 接着条件は、 プレス 圧力 5kg/cm2、 温度 380°C及び圧着時間 5秒である。 次に、 半 導体素子の外部端子と金めつき端子部 (第 2 の接続部) をヮ ィ ャボン ドによ り電気的に接続した。 次に、 パッケージ領域 に相当する部分 (15践角) を く り抜いた格子状ステン レス板 を中間板と して トランスフ ァーモール ド金型にセッ ト し、 半 導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : CL-7700) を用いて 185°C、 90秒で 75個 ( 1 ブロ ッ クに相当) の配線パタ ーンを一括封止するこ とによ リ、 各配線パタ ーン を封止材中に転写した。 中間板の格子部分は、 各パッケージ が中間板から分離しやすいよう に 12° のテーパがついている 次に、 アルカ リエッチヤ ン 卜 (メルテッ クス (株) 製、 商品 名 : A プロセス) を用いて電解銅箔の所望する部分をエツ チング除去した。 各パッケージ部は、 格子状中間板で保持さ れている。 エッチング液の温度は 40°C、 スプレー圧力は 1.2k gf/ cm2である。 最後に、 印刷法によ り外部接続端子部には んだパタ ーンを形成し、 赤外線リ フロー炉によ り はんだを溶 融させて外部接続用バンプを形成し、 中間板から各パッケ一 ジ部に分離して所望するパッケージを得た。
図 2 2 によ り本発明の第十八の実施例について説明する。 導電性の仮支持体 6 1 (図 2 2 a ) 上に複数組の所定のレ ジス トパタ ーン 6 2 (図 2 2 b ) を形成する。 次に、 電気め つき法によ り仮支持体の露出部に配線パダーン 6 3 を形成す る。 この場合、 仮支持体は特に限定されるものではなく 、 例 えば、 通常の電解銅箔や電解銅箔上に銅箔と化学エッチング 条件の異なる金属 (ニッケル、 金、 はんだ等) の薄層を設け たものなどが適用できる。 また、 配線パタ ーンと しては銅が 好ま しいが、 前述のよう に電解銅箔を仮支持体と して適用す る場合には、 銅箔とエッチング条件の異なる金属自体を配線 パタ ーンと して適用 した り、 あるいは、 銅箔エッチング時の パリ ャ層となるパタ ーン薄層をパタ ーン銅めつき前に形成し た りする必要がある。 仮支持体の厚さは、 後工程でのハン ド リ ング性や半導体素子実装時の寸法安定性などの点で支障が なければ特に限定されるこ とはない。 次に、 仮支持体をカソ ー ドと して金ワイヤボン ド用のめっき (通常は、 ニッケル/ 金) 6 4 を施した後、 レジス トパタ ーンを除去する (図 2 2 c ) 。 なお、 本発明は半導体素子の実装方式がフ エ 一スアツ プ方式の場合に限定されるものではなく 、 例えば、 フ ェース ダウ ン方式の場合にも適用可能である。 具体的には、 配線パ タ ーン 6 3上の所定位置にフェースダウンボン ド用のバンプ をめつき法などによ り形成した後、 半導体素子の外部接続部 とバンプと を電気的に接続させれば良い。
次に、 半導体素子 6 5 をダイボン ド材 6 6 などで接着し、 半導体素子の外部接続端子と配線パターンと を電気的に接続 する (図 2 2 d ) 。 次に、 トランスフ ァーモ一ル ド用金型に セッ ト し、 樹脂封止材 6 8 で封止する (図 2 2 e ) 。 この場 合、 樹脂封'止材は特に限定するものではなく 、 例えば、 直径 1 0〜20 μ πι程度のシリ カを 5〜80wt %の範囲で含有したェポキ シ樹脂が適用できる。
次に、 外部接続端子に相当する箇所に所定の金属パタ ーン 6 9 を形成する (図 2 2 f ) 。 この場合、 適用する金属と し ては、 導電性仮支持体をエッチング除去する条件下でエッチ ングされないものであれば良く 、 例えば、 はんだ、 金、 ニッ ゲル/金などが適用可能である。 また、 金属パタ ーンの形成 法と しては、 公知の電気めつき法やはんだ印刷法などが適用 できる。 更に、 金属パタ ーン 6 9 をはんだパタ ーンを印刷法 で形成する場合、 リ フローするこ とによ りハンダバンプ 7 0 を形成するこ とができる。 この場合、 パタ ーン 6 9 の厚さ を 調節するこ とによ り、 リ フロー後のはん.だバンプ 7 0の高さ を制御するこ とができる。 次に、 金属パタ ーンをエッチング レジス ト と して仮支持体の所定部分を除去し、 配線パタ ーン を露出させる。
最後に、 金型加工、 あるいは、 ダイ シング加工など適用 して 各パッケージ 7 1 を分割する (図 2 2 g ) 。 なお、 露出した 配線パタ ーンがニッケルなどの耐腐食性金属で保護されてい ない場合には、 外部接続端子部以外の領域を公知のソルダー レジス トなどで被覆しても良い。 また、 はんだを金属パタ ー ンと して適用する場合、 リ フロー工程は特に限定するもので はなく 、 各パッケージに分割する前でも後でも良い し、 ある いは、 外部配線基板上に各パッケージを実装する際に行なつ ても良い。
第十八の実施例を具体的に説明する。
具体例 5
厚さ 70 μ πιの電解銅箔のシャイ二一面に、 感光性 ドライフ イ ルムレジス 卜 (日立化成工業 (株) 製、 商品名 : フォ'テツ ク ΗΝ640 ) をラミ ネー ト し、 露光、 現像によ り所望する レジ ス トノ タ ー ン (最少ライ ン/スペース = 50 μ m /50 μ m ) を形 成した。 次に、 電気めつき法によ り、 厚さ 0. 2 μ mのニッケ ノレ、 30 / mの銅、 5 u niのニッケル及び Ι μ ιηのソフ ト金で構 成される配線パタ ーンを形成した。 次に、 液温 35 °C、 濃度: Η· t%の水酸化カ リ ウム溶液を用いて レジス 卜パタ ーンを剥離し , 85 °Cで 15分間乾燥後、 半導体素子実装用ダイボン ド材 (日立 化成工業 (株) 製、 商品名 : HM- 1 ) を用いて半導体素子を接 着した。 接着条件は、 プレス圧力 5kg/cm 2、 温度 380 °C及び圧 着時間 5秒である。 次に、 半導体素子の外部端子と金めつき 端子部 (第 2 の接続部) をワイ ヤボン ドによ り電気的に接続 した後、 ト ラ ンスフ ァ ーモールド金型にセッ ト し、 半導体封 止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : CL-770 ) を用いて 185°C、 90秒で封止するこ とによ り、 配線パタ ー ンを封止材中に転写した。 次に、 電解銅箔上に感光性 ドライ フィ ルムレジス ト (日立化成工業 (株) 製、 商品名 : フォテ ッ ク HN340) をラ ミ ネー ト し、 露光、 現像によ り所望する レ ジス トパタ ーンを形成後、 電気めつき法によ リ厚さ 40μ πιの はんだパッ ド (直径 0.3 m m 0、 配置ピッチ 1.0 m m ) を形成 した。 次に、 ドライ フィルムレジス ト を剥離した後、 アル力 リ エッチャ ン ト (メルテッ クス (株) 製、 商品名 : A プロ セス) を用いて電解銅箔の所望する部分をエッチング除去し た。 エッチング液の温度は 40°C、 スプレー圧力は 1.2kgf7cm2 である。 最後に、 赤外線リ フロー炉によ り はんだを溶融させ て外部接続用バンプを形成した。
図 2 3、 2 4、 2 5 によ り本発明の第十九の実施例を説明 する。
半導体実装用フ レームの構成について図 2 3 を用いて説明 する。 8 9 は半導体実装用基板であ り絶縁基材と配線によつ て構成される。 基板部と連結部 9 0 を介して、 複数個連結さ れている。 連結部 9 0 には、 基準位置用ピン穴 9 1 が形成さ れる。 ピン穴 9 1 の代わ りに画像認識で用いられる認識マー ク等でも構わない。 後工程では、 これらの基準位置をもとに 位置が決められる。 特に半導体を樹脂でモール ドする際はキ ャ ビティ 内のピンをピン穴 9 1 にさ して位置合わせを行う こ となどが行われる。
更に図 2 4及び 2 5 を用いて説明する。 導電性仮基板であ る厚さ約 0. 0 7 O mmの電解銅箔 8 1 の片面に厚さ 0. 0 0 1 m mのニッケル層 (図 2 4、 2 5 では省略) を電解めつ きで形成した。 次に感光性 ドライ フィ ルムレジス 卜 (日立化 成工業 (株) 製、 商品名 : フォテッ ク H N 3 4 0 ) をラ ミネ 一 卜 し、 露光、 現像によ り複数組の配線パタ ーンのめっき レ ジス ト を形成する。 この時の露光量は 70mJ/cin2である。 さ ら に、 公知の硫酸銅浴にて電解銅めつき を行い、 レジス ト を剥 離し、 複数組の配線 8 2 を形成する (図 2 4 a 、 図 2 5 a ) こ こで、 図 2 5 a に示したよう に連結部もにめっき銅 8 2 ' を形成するこ とも考えられ、 これによ リ 出来上がりのフ レー ムの剛性をさ らに高めるこ と も可能である。 図 2 4 a、 図 2
5 a に示した構成は、 銅/ニッケル薄層ノ銅の 3 層からなる 基材をあらかじめ用意し、 片方の銅箔を通常のエッチングェ 程で配線形成しても得られる。 また、 ここで得られた銅箔 8
1 ノニッケル薄層 (図示せず) Z銅配線 8 2 (及び 8 2 ' ) の構成を銅箔/ニッケル配線、 ニッケル箔 /銅配線等、 ニッ ゲル薄層のない 2層構造に してもよい。 すなわち、 金属種の 撰択は本実施例の種類に限られる こ とはないが、 後の工程で 仮基板の一部をエッチング除去 (図 2 4 c 、 図 2 5 c ) した ときに、 配線が撰択的に残るよう にできるこ とが好適な撰択 基準となる。 また、 導電性仮基板はフ レームの連結部の構成 材となるため厚いほうが好ま しいが、 後でその一部をエッチ ング除去する工程があるため、 適当な厚さ を撰択する必要が ある。 導電性仮基板の厚みと しては、 材質にもよるが、 例え ば銅箔を用いる場合、 約 0 . 0 3 〜 0 . 3 m m程度が好ま し い。 次に、 複数組の配線 8 2 を形成した銅箔 8 1 の配線面に ポリ イ ミ ド接着剤 8 3 を接着した。 ここで、 ポリ イ ミ ド接着 剤 8 3 は、 この材料に限られるこ となく 、 例えば、 エポキシ 系接着フ ィ ルム、 ポリイ ミ ドフィ ルムに接着剤を塗布したフ イ ルム等も利用可能である。 次に、 エキシマ レーザを用いて 外部接続端子用穴 8 4 を形成した (図 2 4 b、 図 2 5 b ) 。 後工程における工程簡略化のためには半導体を実装する前に 接続端子を設けておく こ とが好適である。 また、 この穴 8 4 の形成法と して他に、 あらかじめ ドリルやパンチ加工でフィ ルムに外部接続端子用穴.8 4 を形成しておき、 このフ ィルム を接着する方法を用いてもかまわない。 さ らにここで、 この 穴 8 4 に接続端子と して用いる半田等の金属 (図 2 4 f 、 図 2 5 f の 8 8 に相当) を充填させておいてもかまわないが、 後の半導体実装工程、 樹脂封止工程では、 金属突起が障害と なることもあ り、 後の工程で形成する方が好ま しい。 半導体 素子実装基板部の外部接続端子用穴 (または端子) は半導体 素子搭載反対面にアレイ状に配置されるように しるのが好ま しい。
次に、 配線バタ ーンが形成されている部分の仮基板である 電解銅箔の一部をエッチング除去した。 このエッチング液と して、 この実施例の構成の場合、 ニッケルに比べて銅の溶解 速度が著し く 高いエッチング液、 エッチング条件を撰択する のがよい。 この実施例では、 エッチング液と してアルカ リエ ツチヤン 卜 (メルテッ クス (株) 製、 商品名 : A プロセス) が、 エッチング条件と しては例えば液温度を 40 °C、 スプレー 圧力を 1 . 2kgf / cm 2と した。 ここで示した液の種類、 条件は一 例にすぎない。 この工程によって基板部分のニッケル薄層が 露出される。 このニッケル薄層だけをエッチングする際には、 銅よ リニッケルの溶解速度が著し く 高いエッチング液、 エツ チング条件を撰択するのがよい。 この実施例では、 ニッケル エツチャ ン ト (メルテックス (株) 製、 商品名 : メルス ト リ ップ N950 ) で選択的にエッチング除去した。 エッチング液 の温度を 40 °C、 スプレー圧力を 1 , 2kgf / cm 2と した。 ここで示 した液の種類、 条件も一例にすぎない。 このような工程を経 て、 連結部の仮基板が残され、 剛性のある半導体実装用フ レ ームが得れれる (図 2 4 c 、 図 2 5 c ) 。 この実施例ではこ のフ レームの銅配線端子部分には無電解ニッケル一金めつき が施される (図では省略) 。 これは、 後工程でチッ プをワイ ヤーボンディ ングするために必要であ り、 このよう な表面処 理は必要に応じて施せばよい。
さ らに半導体チップ 8 5 を搭載する。 半導体チッ プの接着 には、 半導体用ダイボンディ ングテープ 8 6 (例えば、 日立 化成工業 (株) 製、 商品名 : HM- 1 ) を用いた。 ここで、 チッ プの下に配線がない場合には、 ダイ ボン ド用銀ペース ト を用 いて接着してもよい。 次に半導体端子部と配線と をワイ ヤボ ン ド 1 0 0 によ り接続する (図 2 4 d 、 図 2 5 d ) 。 半導体 端子との接続は、 他の方法、 例えば、 フェイ スダウ ンによる フィ リ ップチップ接続ゃ異方導電性背着剤による接着でもよ い。 このように して形成したものを ト ランスフ ァモーノレ ド金 型に装填し、 半導体封止用エポキシ樹脂 (日立化成工業 (株) 製、 商品名 : C L— 7 7 0 0 ) を用いて各々封止 8 7 する
(図 2 4 e 、 図 2 5 e ) 。 その後、 配線 8 2 の接続端子部に 設けた接続用穴にはんだボール 8 8 を配置し溶融させて形成 する (図 2 4 f 、 図 2 5 f ) 。 このはんだボール 8 8 はいわ ゆる外部接続端子となる。 連結部 1 0 2 によってつながって いる複数個の半導体装置を金型で打ち抜いて個々の半導体装 置が得られる (図 2 4 g、 図 2 5 g ) 。
この実施例では、 半導体実装用フ レーム及び半導体装置製 造法によ り、 ポリ イ ミ ドテープ等フィ ルム基板を用いた BGA、 CSP等の半導体装置製造において、 十分な剛性を備えたフ レ ームを得るこ とができ、 これを利用するこ とによって半導体 装置を精度良く 効率良ぐ作製可能になる。
本発明によ り、 半導体チップの高集積度化に対応するこ と ができる半導体パッケージを生産性良く 、 かつ安定的に製造 するこ とができる。

Claims

請求の範囲
1 .
I A ) 導電性仮支持体の片面に配線を形成する工程、
I B ) 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
1 C ) 半導体素子を樹脂封止する工程、
1 D ) 導電性仮支持体を除去し配線を露出する工程、
1 E ) 露出された配線の外部接続端子が形成される箇所以外 に絶縁層を形成する工程、
1 F ) 配線の絶縁層が形成されていない箇所に外部接続端子 を形成する工程
を含むこ と を特徴とする半導体パッケージの製造法。 2 .
2 A ) 導電性仮支持体の片面に配線を形成する工程、
2 B ) 配線が形成された導電性仮支持体の配線が形成された 面に絶縁性支持体を形成する工程、
2 C ) 導電性仮支持体を除去し配線を絶縁性支持体に転写す る工程、
2 D ) 配線の外部接続端子が形成される箇所の絶縁性支持体 を除去し外部接続端子用透孔を設ける工程、
2 E ) 配線が転写された絶縁性支持体に半導体素子を搭載し、 半導体素子端子と配線を導通する工程、
2 F ) 半導体素子を樹脂封止する工程、
2 G ) 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程
を含むこ と を特徴とする半導体パッケージの製造法。
3 .
3 A ) 導電性仮支持体の片面に配線を形成する工程、
3 B ) 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、 3 C ) 半導体素子を樹脂封止する工程、
3 D ) 配線の外部接続端子が形成される箇所以外の導電性仮 支持体を除去し導電性仮支持体よ り なる外部接続端子を形成 する工程、
3 E ) 外部接続端子の箇所以外に絶縁層を形成する工程、 を含むこ と を特徴とする半導体パッケージの製造法。
4 .
4 A ) 導電性仮支持体の片面に配線を形成する工程、
4 B ) 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
4 C ) 半導体素子を樹脂封止する工程、
4 D ) 導電性仮支持体の半導体素子搭載面と反対側の配線の 外部接続端子が形成される箇所に、 導電性仮支持体と除去条 件が異なる金属パタ ー ンを形成する工程、
4 E ) 金属パタ ー ンが形成された箇所以外の導電性仮支持体 を除去する工程
を含むこ と を特徴とする半導体パッケージの製造法。
5 .
5 A ) 絶縁性支持体の片面に複数組の配線を形成する工程、
5 B ) 配線の外部接続端子となる箇所の絶縁性支持体を除去 し外部接続端子用透孔を設ける工程 一-
5 C ) 複数組の配線が形成された絶縁性支持体に半導体素子 を搭載し、 半導体素子端子と配線を導通する工程、
5 D ) 半導体素子を樹脂封止する工程、
5 E ) 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程、
5 F ) 個々の半導体パッケージに分離する工程
を含むこ と を特徴とする半導体パッケージの製造法。
6 . 6 A ) 導電性仮支持体の片面に複数組の配線を形成する工程、
6 B ) 導電性仮支持体に形成された複数組の配線を所定の単 位個数になるように導電性仮支持体を切断分離し、 配線が形 成された分離導電性仮支持体をフ レームに固着する工程、
6 C ) 配線が形成された導電性仮支持体に半導体素子を搭載 し、 半導体素子端子と配線を導通する工程、
6 D ) 半導体素子を樹脂封止する工程、
6 E ) 導電性仮支持体を除去し配線を露出する工程、
6 F ) 露出された配線の外部接続端子が形成される箇所以外 に絶縁層を形成する工程、
6 G ) 配線の絶縁層が形成されていない箇所に外部接続端子 を形成する工程
6 H ) 個々の半導体パッケージに分離する工程
を含むこ と を特徴とする半導体パッケージの製造法。
7 .
7 A ) 絶縁性支持体の片面に複数組の配線を形成する工程、 7 B ) 配線の外部接続端子となる箇所の絶縁性支持体を除去 し外部接続端子用透孔を設ける工程
7 C ) 絶縁性支持体に形成された複数組の配線を所定の単位 個数になるように絶縁性支持体を切断分離し、 配線が形成さ れた分離絶縁性支持体をフ レームに固着する工程、
7 D ) 配線が形成された絶縁性支持体に半導体素子を搭載し、 半導体素子端子と配線を導通する工程、
7 E ) 半導体素子を樹脂封止する工程、
7 F ) 外部接続端子用透孔に配線と導通する外部接続端子を 形成する工程、
7 G ) 個々の半導体パッケージに分離する工程
を含むこ と を特徴とする半導体パッケージの製造法。
8 .
1 層の配線においてその配線の片面が半導体素子と接続す る第 1 の接続機能を持ち、 その配線の反対側が外部の配線と 接続する第 2 の接続機能をもつよう に構成された配線を備え た半導体パッケージの製造法であって、 下記 8 Α、 8 Β、 8 C、 8 Dの工程を含むこと を特徴とする半導体パッケージの 製造法。
8 A ) 耐熱性を有する金属箔付き絶縁基材の金属箔を複数組 の配線パタ ーンに加工する工程。
8 B ) 後工程で第 2 の接続機能部となる位置に、 絶縁基材側 から配線パタ ーンに達する凹部を設ける工程。
8 C ) 配線パタ ーン面及び配線パタ ーンと隣接する絶縁基材 面上の所望する位置に、 所定の部分を開孔させたフ レーム基 材を貼 り合わせる工程。
8 D ) 半導体素子を搭載し半導体素子端子と配線を導通し半 導体素子を樹脂封止する工程。
9 .
1 層の配線においてその配線の片面が半導体素子と接続す る第 1 の接続機能を持ち、 その配線の反対側が外部の配線と 接続する第 2 の接続機能をもつように構成された配線を備え た半導体パッケージの製造法であって、 下記 9 A、 9 B、 9 C、 9 Dの工程を含むこ と を特徵とする半導体パッケージの 製造法。
9 A ) 耐熱性を有する金属箔付き絶縁基材の金属箔を複数組 の配線パタ ーンに加工する工程。
9 B ) 後工程で第 2 の接続機能部となる位置に、 絶縁基材側 から配線パタ ーンに達する凹部を設ける工程。
9 C ) 配線パターン面及び配線パターンと隣接する絶縁基材 面上の所望する位置に、 所定の部分を開孔させた第 2絶縁基 材を貼り合わせ絶縁支持体を構成する工程。
9 D ) 絶縁支持体に形成された複数組の配線を所定の単位個 数になるように絶縁支持体を切断分離し、 配線が形成された 分離絶縁支持体をフ レームに固着する工程。
9 E ) 半導体素子を搭載し半導体素子端子と配線を導通し半 導体素子樹脂封止する工程。
1 0 .
1 O A ) 支持体の片面に複数組の配線を形成する工程、 1 0 B ) 配線が形成された支持体に複数個の半導体素子を搭 載し、 半導体素子端子と配線と を導通させる工程、
1 0 C ) 導通された複数組の半導体素子と配線と を一括して 樹脂封止する工程、
1 0 D ) 支持体の所望する部分を除去して配線の所定部分を 露出させ、 露出した配線と電気的に接続した外部接続端子を 形成する工程、
1 0 E ) 個々の半導体パッケージに分離する工程
を含むこと を特徴とする半導体パッケージの製造法。
1 1 .
半導体素子を樹脂-封止した後、 封止樹脂硬化物を加熱処理 する請求項 1〜 1 0各項記載の半導体パッケージの製造法。
1 2 .
請求項 1 1 1 各項記載の方法で製造された半導体パッケ 一ジ。
1 3 .
複数個の半導体素子実装基板部を備え、 複数個の半導体素 子実装基板部を連結するための連結部を備え、 位置合わせマ 一ク部を備えている半導体素子実装用フ レームの製造法であ つて、
( a ) 導電性仮基板上に半導体素子実装部の配線を作製す る工程、
( b ) 樹脂基材上に配線を転写する工程、
( c ) 導電性仮基板をエッチング除去する工程、 を含み、 ( c ) の導電性仮基板の除去に際して、 導電性仮基 板に一部を残し連結部の一部を構成するようにするこ と を特 徴とする半導体素子実装用フ レームの製造法。
PCT/JP1995/000492 1994-03-18 1995-03-17 Semiconductor package manufacturing method and semiconductor package WO1995026047A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2003-7017172A KR100437437B1 (ko) 1994-03-18 1995-03-17 반도체 패키지의 제조법 및 반도체 패키지
US08/716,362 US5976912A (en) 1994-03-18 1995-03-17 Fabrication process of semiconductor package and semiconductor package
JP52453795A JP3247384B2 (ja) 1994-03-18 1995-03-17 半導体パッケージの製造法及び半導体パッケージ
EP95912471A EP0751561A4 (en) 1994-03-18 1995-03-17 PROCESS FOR MANUFACTURING SEMICONDUCTOR PACKAGES AND SEMICONDUCTOR PACKAGES

Applications Claiming Priority (8)

Application Number Priority Date Filing Date Title
JP4876094 1994-03-18
JP6/48760 1994-03-18
JP27346994 1994-11-08
JP6/273469 1994-11-08
JP768395 1995-01-20
JP7/7683 1995-01-20
JP7/56202 1995-03-15
JP5620295 1995-03-15

Publications (1)

Publication Number Publication Date
WO1995026047A1 true WO1995026047A1 (en) 1995-09-28

Family

ID=27454766

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1995/000492 WO1995026047A1 (en) 1994-03-18 1995-03-17 Semiconductor package manufacturing method and semiconductor package

Country Status (6)

Country Link
US (5) US5976912A (ja)
EP (4) EP0751561A4 (ja)
JP (3) JP3247384B2 (ja)
KR (2) KR100437436B1 (ja)
CN (2) CN1516251A (ja)
WO (1) WO1995026047A1 (ja)

Cited By (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09237852A (ja) * 1996-02-28 1997-09-09 Hitachi Chem Co Ltd 半導体パッケ−ジ用チップ支持基板
WO1997045868A1 (en) * 1996-05-27 1997-12-04 Dai Nippon Printing Co., Ltd. Circuit member for semiconductor device, semiconductor device using the same, and method for manufacturing them
EP0773584A3 (en) * 1995-11-08 2000-02-02 Fujitsu Limited Device having resin package and method of producing the same
US6159770A (en) * 1995-11-08 2000-12-12 Fujitsu Limited Method and apparatus for fabricating semiconductor device
US6329711B1 (en) * 1995-11-08 2001-12-11 Fujitsu Limited Semiconductor device and mounting structure
JP2002151622A (ja) * 2000-11-09 2002-05-24 Sumitomo Metal Electronics Devices Inc 半導体回路部品及びその製造方法
JP2003031729A (ja) * 2001-07-17 2003-01-31 Sanyo Electric Co Ltd 回路装置の製造方法
US6573121B2 (en) 1995-11-08 2003-06-03 Fujitsu Limited Semiconductor device, method for fabricating the semiconductor device, lead frame and method for producing the lead frame
US6611063B1 (en) 1999-09-16 2003-08-26 Nec Electronics Corporation Resin-encapsulated semiconductor device
JP2003243600A (ja) * 2001-12-14 2003-08-29 Hitachi Ltd 半導体装置およびその製造方法
US6656765B1 (en) 2000-02-02 2003-12-02 Amkor Technology, Inc. Fabricating very thin chip size semiconductor packages
US6864121B2 (en) 2000-10-02 2005-03-08 Sanyo Electric Co., Ltd. Method of manufacturing circuit device
US6962829B2 (en) 1996-10-31 2005-11-08 Amkor Technology, Inc. Method of making near chip size integrated circuit package
US7199306B2 (en) 1994-12-05 2007-04-03 Freescale Semiconductor, Inc. Multi-strand substrate for ball-grid array assemblies and method
JP2007123919A (ja) * 1994-03-18 2007-05-17 Hitachi Chem Co Ltd 半導体パッケ−ジの製造法及び半導体パッケ−ジ
JP2007227962A (ja) * 2007-04-20 2007-09-06 Hitachi Chem Co Ltd 半導体搭載基板とそれを用いた半導体パッケージ並びにそれらの製造方法
US7659634B2 (en) 2003-01-16 2010-02-09 Panasonic Corporation Lead frame, method of manufacturing the same, semiconductor device using lead frame and method of manufacturing semiconductor device
US7927927B2 (en) 1996-09-04 2011-04-19 Freescale Semiconductor, Inc. Semiconductor package and method therefor
JP2011134960A (ja) * 2009-12-25 2011-07-07 Hitachi Chem Co Ltd 半導体装置、その製造法、半導体素子接続用配線基材、半導体装置搭載配線板及びその製造法
JP2012248889A (ja) * 2008-01-15 2012-12-13 Dainippon Printing Co Ltd 半導体装置用配線部材、半導体装置用複合配線部材、および樹脂封止型半導体装置
JP2013023766A (ja) * 2011-07-26 2013-02-04 Hitachi Chemical Co Ltd テープキャリア付半導体実装用導電基材の表面処理方法、ならびにこの処理方法を用いてなるテープキャリア付半導体実装用導電基材および半導体パッケージ
JP2013138263A (ja) * 2013-04-08 2013-07-11 Renesas Electronics Corp 樹脂封止型半導体装置の製造方法
JP2014533892A (ja) * 2011-11-30 2014-12-15 ジアンスー チャンジアン エレクトロニクス テクノロジー カンパニーリミテッド 非露出パッドボールグリッドアレイパッケージ構造及びその製造方法
JP2015503233A (ja) * 2011-11-30 2015-01-29 ジアンスー チャンジアン エレクトロニクス テクノロジー カンパニーリミテッド バレルめっきクワッド・フラット・ノーリード(qfn)パッケージ構造及びその製造方法
JP2015233126A (ja) * 2014-05-09 2015-12-24 インテル・コーポレーション フレキシブルなマイクロ電子システム、および、フレキシブルなマイクロ電子システムを製造する方法
JP2016527730A (ja) * 2014-07-11 2016-09-08 インテル・コーポレーション 屈曲可能で伸縮自在な電子デバイスおよびその製造方法

Families Citing this family (392)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1516251A (zh) * 1994-03-18 2004-07-28 �������ɹ�ҵ��ʽ���� 半导体组件的制造方法及半导体组件
US5677566A (en) * 1995-05-08 1997-10-14 Micron Technology, Inc. Semiconductor chip package
US6821821B2 (en) * 1996-04-18 2004-11-23 Tessera, Inc. Methods for manufacturing resistors using a sacrificial layer
US6001671A (en) * 1996-04-18 1999-12-14 Tessera, Inc. Methods for manufacturing a semiconductor package having a sacrificial layer
DE19640304C2 (de) * 1996-09-30 2000-10-12 Siemens Ag Chipmodul insbesondere zur Implantation in einen Chipkartenkörper
AU4321997A (en) * 1996-10-17 1998-05-15 Seiko Epson Corporation Semiconductor device, method of its manufacture, circuit substrate, and film carrier tape
US5990545A (en) * 1996-12-02 1999-11-23 3M Innovative Properties Company Chip scale ball grid array for integrated circuit package
US5866949A (en) * 1996-12-02 1999-02-02 Minnesota Mining And Manufacturing Company Chip scale ball grid array for integrated circuit packaging
US6635514B1 (en) * 1996-12-12 2003-10-21 Tessera, Inc. Compliant package with conductive elastomeric posts
US5907769A (en) * 1996-12-30 1999-05-25 Micron Technology, Inc. Leads under chip in conventional IC package
JP2982729B2 (ja) * 1997-01-16 1999-11-29 日本電気株式会社 半導体装置
SG63803A1 (en) 1997-01-23 1999-03-30 Toray Industries Epoxy-resin composition to seal semiconductors and resin-sealed semiconductor device
US6583444B2 (en) * 1997-02-18 2003-06-24 Tessera, Inc. Semiconductor packages having light-sensitive chips
KR100237328B1 (ko) * 1997-02-26 2000-01-15 김규현 반도체 패키지의 구조 및 제조방법
JPH10284525A (ja) * 1997-04-03 1998-10-23 Shinko Electric Ind Co Ltd 半導体装置の製造方法
WO1998052220A1 (fr) * 1997-05-09 1998-11-19 Citizen Watch Co., Ltd. Procede de production d'un boitier pour semi-conducteur et systeme de carte de circuits
FR2764111A1 (fr) * 1997-06-03 1998-12-04 Sgs Thomson Microelectronics Procede de fabrication de boitiers semi-conducteurs comprenant un circuit integre
JP3639088B2 (ja) 1997-06-06 2005-04-13 株式会社ルネサステクノロジ 半導体装置及び配線テープ
US6173490B1 (en) * 1997-08-20 2001-01-16 National Semiconductor Corporation Method for forming a panel of packaged integrated circuits
JP2954110B2 (ja) * 1997-09-26 1999-09-27 九州日本電気株式会社 Csp型半導体装置及びその製造方法
US5888850A (en) * 1997-09-29 1999-03-30 International Business Machines Corporation Method for providing a protective coating and electronic package utilizing same
US6028354A (en) 1997-10-14 2000-02-22 Amkor Technology, Inc. Microelectronic device package having a heat sink structure for increasing the thermal conductivity of the package
EP1496094B1 (en) * 1997-10-29 2008-08-13 Hitachi Chemical Company, Ltd. An adhesive sheet based on a siloxane-modified polyamideimide resin composition, and a CSP board and a semiconductor device produced by using the sheet
JPH11163022A (ja) * 1997-11-28 1999-06-18 Sony Corp 半導体装置、その製造方法及び電子機器
JP3819574B2 (ja) * 1997-12-25 2006-09-13 三洋電機株式会社 半導体装置の製造方法
JPH11186432A (ja) * 1997-12-25 1999-07-09 Canon Inc 半導体パッケージ及びその製造方法
JPH11233684A (ja) * 1998-02-17 1999-08-27 Seiko Epson Corp 半導体装置用基板、半導体装置及びその製造方法並びに電子機器
TW434760B (en) * 1998-02-20 2001-05-16 United Microelectronics Corp Interlaced grid type package structure and its manufacturing method
JP3481117B2 (ja) * 1998-02-25 2003-12-22 富士通株式会社 半導体装置及びその製造方法
US6326239B1 (en) * 1998-04-07 2001-12-04 Denso Corporation Mounting structure of electronic parts and mounting method of electronic parts
US6229200B1 (en) 1998-06-10 2001-05-08 Asat Limited Saw-singulated leadless plastic chip carrier
US7271032B1 (en) 1998-06-10 2007-09-18 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation
US6933594B2 (en) * 1998-06-10 2005-08-23 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation
US7247526B1 (en) 1998-06-10 2007-07-24 Asat Ltd. Process for fabricating an integrated circuit package
US8330270B1 (en) 1998-06-10 2012-12-11 Utac Hong Kong Limited Integrated circuit package having a plurality of spaced apart pad portions
US7226811B1 (en) 1998-06-10 2007-06-05 Asat Ltd. Process for fabricating a leadless plastic chip carrier
US6872661B1 (en) 1998-06-10 2005-03-29 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation and die attach pad array
US6989294B1 (en) 1998-06-10 2006-01-24 Asat, Ltd. Leadless plastic chip carrier with etch back pad singulation
US6294100B1 (en) 1998-06-10 2001-09-25 Asat Ltd Exposed die leadless plastic chip carrier
US7049177B1 (en) 2004-01-28 2006-05-23 Asat Ltd. Leadless plastic chip carrier with standoff contacts and die attach pad
US6498099B1 (en) * 1998-06-10 2002-12-24 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation
US6635957B2 (en) 1998-06-10 2003-10-21 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation and die attach pad array
US7270867B1 (en) 1998-06-10 2007-09-18 Asat Ltd. Leadless plastic chip carrier
US6585905B1 (en) * 1998-06-10 2003-07-01 Asat Ltd. Leadless plastic chip carrier with partial etch die attach pad
JP2000156435A (ja) * 1998-06-22 2000-06-06 Fujitsu Ltd 半導体装置及びその製造方法
US6143981A (en) 1998-06-24 2000-11-07 Amkor Technology, Inc. Plastic integrated circuit package and method and leadframe for making the package
DE19830159A1 (de) * 1998-07-06 2000-01-20 Siemens Ag Chipmodul mit einem Substrat als Träger für eine ein- oder mehrlagige hochdichte Verdrahtung (High Density Interconnect)
US6092281A (en) 1998-08-28 2000-07-25 Amkor Technology, Inc. Electromagnetic interference shield driver and method
JP4073098B2 (ja) * 1998-11-18 2008-04-09 三洋電機株式会社 半導体装置の製造方法
JP3169919B2 (ja) * 1998-12-21 2001-05-28 九州日本電気株式会社 ボールグリッドアレイ型半導体装置及びその製造方法
KR20000071383A (ko) 1999-02-26 2000-11-25 마쯔노고오지 배선층 전사용 복합재와 그 제조방법 및 장치
US20020145207A1 (en) * 1999-03-05 2002-10-10 Anderson Sidney Larry Method and structure for integrated circuit package
US6627997B1 (en) * 1999-03-26 2003-09-30 Hitachi, Ltd. Semiconductor module and method of mounting
US6784541B2 (en) * 2000-01-27 2004-08-31 Hitachi, Ltd. Semiconductor module and mounting method for same
US6310390B1 (en) * 1999-04-08 2001-10-30 Micron Technology, Inc. BGA package and method of fabrication
JP3521325B2 (ja) * 1999-07-30 2004-04-19 シャープ株式会社 樹脂封止型半導体装置の製造方法
JP3544895B2 (ja) * 1999-07-30 2004-07-21 シャープ株式会社 樹脂封止型半導体装置及びその製造方法
JP3462806B2 (ja) * 1999-08-06 2003-11-05 三洋電機株式会社 半導体装置およびその製造方法
US6350664B1 (en) * 1999-09-02 2002-02-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and method of manufacturing the same
EP1220310A4 (en) * 1999-09-10 2008-03-05 Nitto Denko Corp SEMICONDUCTOR WAFER WITH ANISOTROPIC FILM AND CORRESPONDING MANUFACTURING METHOD
KR20010037247A (ko) * 1999-10-15 2001-05-07 마이클 디. 오브라이언 반도체패키지
US6329220B1 (en) 1999-11-23 2001-12-11 Micron Technology, Inc. Packages for semiconductor die
JP3706533B2 (ja) 2000-09-20 2005-10-12 三洋電機株式会社 半導体装置および半導体モジュール
US6548328B1 (en) * 2000-01-31 2003-04-15 Sanyo Electric Co., Ltd. Circuit device and manufacturing method of circuit device
US7091606B2 (en) * 2000-01-31 2006-08-15 Sanyo Electric Co., Ltd. Circuit device and manufacturing method of circuit device and semiconductor module
JP3778773B2 (ja) * 2000-05-09 2006-05-24 三洋電機株式会社 板状体および半導体装置の製造方法
US7173336B2 (en) * 2000-01-31 2007-02-06 Sanyo Electric Co., Ltd. Hybrid integrated circuit device
DE10008203B4 (de) * 2000-02-23 2008-02-07 Vishay Semiconductor Gmbh Verfahren zum Herstellen elektronischer Halbleiterbauelemente
US6562660B1 (en) * 2000-03-08 2003-05-13 Sanyo Electric Co., Ltd. Method of manufacturing the circuit device and circuit device
SG106050A1 (en) * 2000-03-13 2004-09-30 Megic Corp Method of manufacture and identification of semiconductor chip marked for identification with internal marking indicia and protection thereof by non-black layer and device produced thereby
JP2001267459A (ja) * 2000-03-22 2001-09-28 Mitsubishi Electric Corp 半導体装置
JP2001339011A (ja) * 2000-03-24 2001-12-07 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JP2001308095A (ja) * 2000-04-19 2001-11-02 Toyo Kohan Co Ltd 半導体装置およびその製造方法
US7042068B2 (en) 2000-04-27 2006-05-09 Amkor Technology, Inc. Leadframe and semiconductor package made using the leadframe
JP3883784B2 (ja) * 2000-05-24 2007-02-21 三洋電機株式会社 板状体および半導体装置の製造方法
WO2001093327A1 (en) * 2000-06-02 2001-12-06 Tyco Electronics Amp Gmbh Semiconductor component, electrically conductive structure therefor, and process for production thereof
US6611053B2 (en) * 2000-06-08 2003-08-26 Micron Technology, Inc. Protective structure for bond wires
TW507482B (en) * 2000-06-09 2002-10-21 Sanyo Electric Co Light emitting device, its manufacturing process, and lighting device using such a light-emitting device
TW506236B (en) * 2000-06-09 2002-10-11 Sanyo Electric Co Method for manufacturing an illumination device
US6790760B1 (en) * 2000-07-21 2004-09-14 Agere Systems Inc. Method of manufacturing an integrated circuit package
US6541310B1 (en) * 2000-07-24 2003-04-01 Siliconware Precision Industries Co., Ltd. Method of fabricating a thin and fine ball-grid array package with embedded heat spreader
KR100414479B1 (ko) 2000-08-09 2004-01-07 주식회사 코스타트반도체 반도체 패키징 공정의 이식성 도전패턴을 갖는 테이프 및그 제조방법
US6559537B1 (en) * 2000-08-31 2003-05-06 Micron Technology, Inc. Ball grid array packages with thermally conductive containers
CN1265451C (zh) * 2000-09-06 2006-07-19 三洋电机株式会社 半导体装置及其制造方法
US6624005B1 (en) 2000-09-06 2003-09-23 Amkor Technology, Inc. Semiconductor memory cards and method of making same
US6909178B2 (en) * 2000-09-06 2005-06-21 Sanyo Electric Co., Ltd. Semiconductor device and method of manufacturing the same
JP4354109B2 (ja) * 2000-11-15 2009-10-28 Okiセミコンダクタ株式会社 半導体装置及びその製造方法
US7434305B2 (en) 2000-11-28 2008-10-14 Knowles Electronics, Llc. Method of manufacturing a microphone
US8623710B1 (en) 2000-11-28 2014-01-07 Knowles Electronics, Llc Methods of manufacture of bottom port multi-part surface mount silicon condenser microphone packages
EP1346411A2 (en) * 2000-12-01 2003-09-24 Broadcom Corporation Thermally and electrically enhanced ball grid array packaging
US6770959B2 (en) * 2000-12-15 2004-08-03 Silconware Precision Industries Co., Ltd. Semiconductor package without substrate and method of manufacturing same
US20020079572A1 (en) 2000-12-22 2002-06-27 Khan Reza-Ur Rahman Enhanced die-up ball grid array and method for making the same
US7161239B2 (en) 2000-12-22 2007-01-09 Broadcom Corporation Ball grid array package enhanced with a thermal and electrical connector
US7132744B2 (en) 2000-12-22 2006-11-07 Broadcom Corporation Enhanced die-up ball grid array packages and method for making the same
US6906414B2 (en) 2000-12-22 2005-06-14 Broadcom Corporation Ball grid array package with patterned stiffener layer
TW473947B (en) * 2001-02-20 2002-01-21 Siliconware Precision Industries Co Ltd Substrate structure of semiconductor packaging article
TW548843B (en) * 2001-02-28 2003-08-21 Fujitsu Ltd Semiconductor device and method for making the same
US6545345B1 (en) 2001-03-20 2003-04-08 Amkor Technology, Inc. Mounting for a package containing a chip
TW530455B (en) 2001-04-19 2003-05-01 Sanyo Electric Co Switch circuit device of compound semiconductor
US7259448B2 (en) * 2001-05-07 2007-08-21 Broadcom Corporation Die-up ball grid array package with a heat spreader and method for making the same
WO2002103793A1 (fr) 2001-06-07 2002-12-27 Renesas Technology Corp. Dispositif a semi-conducteurs et procede de fabrication associe
KR100434201B1 (ko) 2001-06-15 2004-06-04 동부전자 주식회사 반도체 패키지 및 그 제조 방법
KR100378285B1 (en) * 2001-06-15 2003-03-29 Dongbu Electronics Co Ltd Semiconductor package and fabricating method thereof
JP2003007917A (ja) * 2001-06-19 2003-01-10 Sanyo Electric Co Ltd 回路装置の製造方法
DE10153615C1 (de) * 2001-10-31 2003-07-24 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung von elektronischen Bauteilen
US6873059B2 (en) 2001-11-13 2005-03-29 Texas Instruments Incorporated Semiconductor package with metal foil attachment film
JP3920629B2 (ja) * 2001-11-15 2007-05-30 三洋電機株式会社 半導体装置
US6664615B1 (en) 2001-11-20 2003-12-16 National Semiconductor Corporation Method and apparatus for lead-frame based grid array IC packaging
US6879039B2 (en) 2001-12-18 2005-04-12 Broadcom Corporation Ball grid array package substrates and method of making the same
US6825108B2 (en) 2002-02-01 2004-11-30 Broadcom Corporation Ball grid array package fabrication with IC die support structures
US6861750B2 (en) * 2002-02-01 2005-03-01 Broadcom Corporation Ball grid array package with multiple interposers
JP3666591B2 (ja) * 2002-02-01 2005-06-29 株式会社トッパンNecサーキットソリューションズ 半導体チップ搭載用基板の製造方法
US7550845B2 (en) * 2002-02-01 2009-06-23 Broadcom Corporation Ball grid array package with separated stiffener layer
US6876553B2 (en) 2002-03-21 2005-04-05 Broadcom Corporation Enhanced die-up ball grid array package with two substrates
US7196415B2 (en) 2002-03-22 2007-03-27 Broadcom Corporation Low voltage drop and high thermal performance ball grid array package
DE10213296B9 (de) * 2002-03-25 2007-04-19 Infineon Technologies Ag Elektronisches Bauteil mit einem Halbleiterchip, Verfahren zu seiner Herstellung und Verfahren zur Herstellung eines Nutzens
US6608366B1 (en) 2002-04-15 2003-08-19 Harry J. Fogelson Lead frame with plated end leads
SG109495A1 (en) * 2002-04-16 2005-03-30 Micron Technology Inc Semiconductor packages with leadfame grid arrays and components and methods for making the same
EP1357595A1 (en) * 2002-04-22 2003-10-29 Scientek Corporation Ball grid array semiconductor package with resin coated core
EP1357606A1 (en) * 2002-04-22 2003-10-29 Scientek Corporation Image sensor semiconductor package
DE10224124A1 (de) * 2002-05-29 2003-12-18 Infineon Technologies Ag Elektronisches Bauteil mit äußeren Flächenkontakten und Verfahren zu seiner Herstellung
DE10237084A1 (de) * 2002-08-05 2004-02-19 Osram Opto Semiconductors Gmbh Verfahren zum Herstellen eines elektrischen Leiterrahmens und Verfahren zum Herstellen eines oberflächenmontierbaren Halbleiterbauelements
DE10240461A1 (de) * 2002-08-29 2004-03-11 Infineon Technologies Ag Universelles Gehäuse für ein elektronisches Bauteil mit Halbleiterchip und Verfahren zu seiner Herstellung
US7732914B1 (en) 2002-09-03 2010-06-08 Mclellan Neil Cavity-type integrated circuit package
JP2004119729A (ja) * 2002-09-26 2004-04-15 Sanyo Electric Co Ltd 回路装置の製造方法
US7723210B2 (en) 2002-11-08 2010-05-25 Amkor Technology, Inc. Direct-write wafer level chip scale package
US6905914B1 (en) 2002-11-08 2005-06-14 Amkor Technology, Inc. Wafer level package and fabrication method
JP2004165279A (ja) * 2002-11-11 2004-06-10 Mitsui Mining & Smelting Co Ltd 電子部品実装用フィルムキャリアテープ
US6798047B1 (en) 2002-12-26 2004-09-28 Amkor Technology, Inc. Pre-molded leadframe
TWI241000B (en) * 2003-01-21 2005-10-01 Siliconware Precision Industries Co Ltd Semiconductor package and fabricating method thereof
JP4245370B2 (ja) * 2003-02-21 2009-03-25 大日本印刷株式会社 半導体装置の製造方法
US6750545B1 (en) 2003-02-28 2004-06-15 Amkor Technology, Inc. Semiconductor package capable of die stacking
TW587325B (en) * 2003-03-05 2004-05-11 Advanced Semiconductor Eng Semiconductor chip package and method for manufacturing the same
JP3918936B2 (ja) * 2003-03-13 2007-05-23 セイコーエプソン株式会社 電子装置及びその製造方法、回路基板並びに電子機器
JP3772984B2 (ja) * 2003-03-13 2006-05-10 セイコーエプソン株式会社 電子装置及びその製造方法、回路基板並びに電子機器
US6794740B1 (en) 2003-03-13 2004-09-21 Amkor Technology, Inc. Leadframe package for semiconductor devices
JP2004281538A (ja) * 2003-03-13 2004-10-07 Seiko Epson Corp 電子装置及びその製造方法、回路基板並びに電子機器
WO2004097896A2 (en) * 2003-04-26 2004-11-11 Freescale Semiconductor, Inc. A packaged integrated circuit having a heat spreader and method therefor
US8574961B2 (en) * 2003-04-29 2013-11-05 Semiconductor Components Industries, Llc Method of marking a low profile packaged semiconductor device
KR100629887B1 (ko) * 2003-05-14 2006-09-28 이규한 금속 칩스케일 반도체패키지 및 그 제조방법
JP2004349316A (ja) * 2003-05-20 2004-12-09 Renesas Technology Corp 半導体装置及びその製造方法
US6894376B1 (en) * 2003-06-09 2005-05-17 National Semiconductor Corporation Leadless microelectronic package and a method to maximize the die size in the package
JP3897115B2 (ja) * 2003-07-09 2007-03-22 信越化学工業株式会社 半導体素子の封止方法
DE10334576B4 (de) * 2003-07-28 2007-04-05 Infineon Technologies Ag Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse
US20050023682A1 (en) * 2003-07-31 2005-02-03 Morio Nakao High reliability chip scale package
US6903449B2 (en) * 2003-08-01 2005-06-07 Micron Technology, Inc. Semiconductor component having chip on board leadframe
JP3838572B2 (ja) * 2003-09-03 2006-10-25 松下電器産業株式会社 固体撮像装置およびその製造方法
US7033517B1 (en) 2003-09-15 2006-04-25 Asat Ltd. Method of fabricating a leadless plastic chip carrier
US7009286B1 (en) 2004-01-15 2006-03-07 Asat Ltd. Thin leadless plastic chip carrier
US7872686B2 (en) * 2004-02-20 2011-01-18 Flextronics International Usa, Inc. Integrated lens and chip assembly for a digital camera
WO2005091353A1 (en) * 2004-02-26 2005-09-29 Infineon Technologies Ag A non-leaded semiconductor package and a method to assemble the same
US11081370B2 (en) * 2004-03-23 2021-08-03 Amkor Technology Singapore Holding Pte. Ltd. Methods of manufacturing an encapsulated semiconductor device
JP5004410B2 (ja) * 2004-04-26 2012-08-22 Towa株式会社 光素子の樹脂封止成形方法および樹脂封止成形装置
DE102004020580A1 (de) * 2004-04-27 2005-11-17 Infineon Technologies Ag Verfahren zur Herstellung eines BGA-Chipmoduls und BGA-Chipmodul
US7091581B1 (en) 2004-06-14 2006-08-15 Asat Limited Integrated circuit package and process for fabricating the same
US7411289B1 (en) 2004-06-14 2008-08-12 Asat Ltd. Integrated circuit package with partially exposed contact pads and process for fabricating the same
US7411281B2 (en) 2004-06-21 2008-08-12 Broadcom Corporation Integrated circuit device package having both wire bond and flip-chip interconnections and method of making the same
US7432586B2 (en) * 2004-06-21 2008-10-07 Broadcom Corporation Apparatus and method for thermal and electromagnetic interference (EMI) shielding enhancement in die-up array packages
US7482686B2 (en) 2004-06-21 2009-01-27 Braodcom Corporation Multipiece apparatus for thermal and electromagnetic interference (EMI) shielding enhancement in die-up array packages and method of making the same
WO2006004671A2 (en) * 2004-06-25 2006-01-12 Tessera, Inc. Microelectronic package structure with spherical contact pins
JP4596846B2 (ja) * 2004-07-29 2010-12-15 三洋電機株式会社 回路装置の製造方法
US7135781B2 (en) * 2004-08-10 2006-11-14 Texas Instruments Incorporated Low profile, chip-scale package and method of fabrication
US7632747B2 (en) * 2004-08-19 2009-12-15 Micron Technology, Inc. Conductive structures for microfeature devices and methods for fabricating microfeature devices
US7786591B2 (en) 2004-09-29 2010-08-31 Broadcom Corporation Die down ball grid array package
US7595225B1 (en) 2004-10-05 2009-09-29 Chun Ho Fan Leadless plastic chip carrier with contact standoff
JP5128047B2 (ja) * 2004-10-07 2013-01-23 Towa株式会社 光デバイス及び光デバイスの生産方法
WO2006052616A1 (en) 2004-11-03 2006-05-18 Tessera, Inc. Stacked packaging improvements
US7358119B2 (en) * 2005-01-12 2008-04-15 Asat Ltd. Thin array plastic package without die attach pad and process for fabricating the same
US7394151B2 (en) * 2005-02-15 2008-07-01 Alpha & Omega Semiconductor Limited Semiconductor package with plated connection
DE102005007486B4 (de) * 2005-02-17 2011-07-14 Infineon Technologies AG, 81669 Halbleiterbauteil mit oberflächenmontierbarem Gehäuse, Montageanordnung und Verfahren zur Herstellung desselben
US7589407B2 (en) * 2005-04-11 2009-09-15 Stats Chippac Ltd. Semiconductor multipackage module including tape substrate land grid array package stacked over ball grid array package
US7298052B2 (en) * 2005-04-22 2007-11-20 Stats Chippac Ltd. Micro chip-scale-package system
US7588992B2 (en) * 2005-06-14 2009-09-15 Intel Corporation Integrated thin-film capacitor with etch-stop layer, process of making same, and packages containing same
US7556984B2 (en) * 2005-06-17 2009-07-07 Boardtek Electronics Corp. Package structure of chip and the package method thereof
US20060289976A1 (en) * 2005-06-23 2006-12-28 Intel Corporation Pre-patterned thin film capacitor and method for embedding same in a package substrate
US7985357B2 (en) 2005-07-12 2011-07-26 Towa Corporation Method of resin-sealing and molding an optical device
US7348663B1 (en) 2005-07-15 2008-03-25 Asat Ltd. Integrated circuit package and method for fabricating same
US7851262B2 (en) * 2005-07-21 2010-12-14 Chipmos Technologies Inc. Manufacturing process for a chip package structure
US7851270B2 (en) * 2005-07-21 2010-12-14 Chipmos Technologies Inc. Manufacturing process for a chip package structure
US7795079B2 (en) * 2005-07-21 2010-09-14 Chipmos Technologies Inc. Manufacturing process for a quad flat non-leaded chip package structure
US7790514B2 (en) * 2005-07-21 2010-09-07 Chipmos Technologies Inc. Manufacturing process for a chip package structure
US20090068797A1 (en) * 2005-07-21 2009-03-12 Chipmos Technologies Inc. Manufacturing process for a quad flat non-leaded chip package structure
TWI255561B (en) * 2005-07-21 2006-05-21 Chipmos Technologies Inc Manufacturing process for chip package without core
US7803667B2 (en) * 2005-07-21 2010-09-28 Chipmos Technologies Inc. Manufacturing process for a quad flat non-leaded chip package structure
US7803666B2 (en) * 2005-07-21 2010-09-28 Chipmos Technologies Inc. Manufacturing process for a Quad Flat Non-leaded chip package structure
TWI305389B (en) * 2005-09-05 2009-01-11 Advanced Semiconductor Eng Matrix package substrate process
JP2007081232A (ja) * 2005-09-15 2007-03-29 Renesas Technology Corp 半導体装置の製造方法
US7410830B1 (en) 2005-09-26 2008-08-12 Asat Ltd Leadless plastic chip carrier and method of fabricating same
US7572681B1 (en) 2005-12-08 2009-08-11 Amkor Technology, Inc. Embedded electronic component package
US20070138240A1 (en) * 2005-12-15 2007-06-21 Aleksandra Djordjevic Method for forming leadframe assemblies
US8058101B2 (en) 2005-12-23 2011-11-15 Tessera, Inc. Microelectronic packages and methods therefor
JP2007207921A (ja) * 2006-01-31 2007-08-16 Stanley Electric Co Ltd 表面実装型光半導体デバイスの製造方法
US8492906B2 (en) 2006-04-28 2013-07-23 Utac Thai Limited Lead frame ball grid array with traces under die
US8310060B1 (en) * 2006-04-28 2012-11-13 Utac Thai Limited Lead frame land grid array
US8487451B2 (en) 2006-04-28 2013-07-16 Utac Thai Limited Lead frame land grid array with routing connector trace under unit
US8460970B1 (en) 2006-04-28 2013-06-11 Utac Thai Limited Lead frame ball grid array with traces under die having interlocking features
US8461694B1 (en) 2006-04-28 2013-06-11 Utac Thai Limited Lead frame ball grid array with traces under die having interlocking features
JP4799385B2 (ja) * 2006-05-11 2011-10-26 パナソニック株式会社 樹脂封止型半導体装置の製造方法およびそのための配線基板
US8183680B2 (en) 2006-05-16 2012-05-22 Broadcom Corporation No-lead IC packages having integrated heat spreader for electromagnetic interference (EMI) shielding and thermal enhancement
US7902660B1 (en) 2006-05-24 2011-03-08 Amkor Technology, Inc. Substrate for semiconductor device and manufacturing method thereof
JP2007317822A (ja) * 2006-05-25 2007-12-06 Sony Corp 基板処理方法及び半導体装置の製造方法
US8092102B2 (en) * 2006-05-31 2012-01-10 Flextronics Ap Llc Camera module with premolded lens housing and method of manufacture
US7638867B2 (en) * 2006-06-02 2009-12-29 Intel Corporation Microelectronic package having solder-filled through-vias
US7968998B1 (en) 2006-06-21 2011-06-28 Amkor Technology, Inc. Side leaded, bottom exposed pad and bottom exposed lead fusion quad flat semiconductor package
TWI314774B (en) * 2006-07-11 2009-09-11 Siliconware Precision Industries Co Ltd Semiconductor package and fabrication method thereof
US8101464B2 (en) * 2006-08-30 2012-01-24 Micron Technology, Inc. Microelectronic devices and methods for manufacturing microelectronic devices
US9281218B2 (en) * 2006-08-30 2016-03-08 United Test And Assembly Center Ltd. Method of producing a semiconductor package
US8013437B1 (en) 2006-09-26 2011-09-06 Utac Thai Limited Package with heat transfer
US8125077B2 (en) * 2006-09-26 2012-02-28 Utac Thai Limited Package with heat transfer
CN101522751B (zh) * 2006-10-06 2012-07-04 日立化成工业株式会社 电子部件密封用液态树脂组合物及使用其的电子部件装置
US7704800B2 (en) * 2006-11-06 2010-04-27 Broadcom Corporation Semiconductor assembly with one metal layer after base metal removal
KR100814830B1 (ko) * 2006-11-22 2008-03-20 삼성에스디아이 주식회사 플라즈마 표시 장치 및 이의 구동방법
US9761435B1 (en) 2006-12-14 2017-09-12 Utac Thai Limited Flip chip cavity package
US9082607B1 (en) 2006-12-14 2015-07-14 Utac Thai Limited Molded leadframe substrate semiconductor package
US20080188020A1 (en) * 2007-02-05 2008-08-07 Kuo Wei-Min Method of LED packaging on transparent flexible film
US7927920B2 (en) * 2007-02-15 2011-04-19 Headway Technologies, Inc. Method of manufacturing electronic component package, and wafer and substructure used for manufacturing electronic component package
US7816176B2 (en) * 2007-05-29 2010-10-19 Headway Technologies, Inc. Method of manufacturing electronic component package
US8365397B2 (en) 2007-08-02 2013-02-05 Em Research, Inc. Method for producing a circuit board comprising a lead frame
US7790512B1 (en) 2007-11-06 2010-09-07 Utac Thai Limited Molded leadframe substrate semiconductor package
US20090196999A1 (en) * 2007-12-12 2009-08-06 Rohm And Haas Electronic Materials Llc Adhesion promotion
US8488046B2 (en) 2007-12-27 2013-07-16 Digitaloptics Corporation Configurable tele wide module
US8063470B1 (en) * 2008-05-22 2011-11-22 Utac Thai Limited Method and apparatus for no lead semiconductor package
US20100084748A1 (en) * 2008-06-04 2010-04-08 National Semiconductor Corporation Thin foil for use in packaging integrated circuits
US8375577B2 (en) * 2008-06-04 2013-02-19 National Semiconductor Corporation Method of making foil based semiconductor package
US7836586B2 (en) 2008-08-21 2010-11-23 National Semiconductor Corporation Thin foil semiconductor package
US9947605B2 (en) * 2008-09-04 2018-04-17 UTAC Headquarters Pte. Ltd. Flip chip cavity package
JP5629969B2 (ja) * 2008-09-29 2014-11-26 凸版印刷株式会社 リードフレーム型基板の製造方法と半導体装置の製造方法
CN101740404B (zh) * 2008-11-05 2011-09-28 矽品精密工业股份有限公司 一种半导体封装件的结构以及其制法
TWI414048B (zh) * 2008-11-07 2013-11-01 Advanpack Solutions Pte Ltd 半導體封裝件與其製造方法
CN101740410B (zh) * 2008-11-13 2011-10-05 南茂科技股份有限公司 芯片封装结构的制程
CN101740424B (zh) * 2008-11-13 2011-10-05 南茂科技股份有限公司 芯片封装结构的制程
CN101740406B (zh) * 2008-11-20 2012-12-26 南茂科技股份有限公司 四方扁平无引脚封装的制造方法
KR101030356B1 (ko) * 2008-12-08 2011-04-20 삼성전기주식회사 반도체 패키지의 제조 방법
TWI372454B (en) * 2008-12-09 2012-09-11 Advanced Semiconductor Eng Quad flat non-leaded package and manufacturing method thereof
KR20100071485A (ko) * 2008-12-19 2010-06-29 삼성전기주식회사 웨이퍼 레벨 패키지의 제조방법
JP5058144B2 (ja) * 2008-12-25 2012-10-24 新光電気工業株式会社 半導体素子の樹脂封止方法
TWI387015B (zh) * 2009-01-15 2013-02-21 Chipmos Technologies Inc 晶片封裝結構的製程
TWI393193B (zh) * 2009-01-15 2013-04-11 Chipmos Technologies Inc 晶片封裝結構的製程
US10199311B2 (en) 2009-01-29 2019-02-05 Semiconductor Components Industries, Llc Leadless semiconductor packages, leadframes therefor, and methods of making
US10163766B2 (en) 2016-11-21 2018-12-25 Semiconductor Components Industries, Llc Methods of forming leadless semiconductor packages with plated leadframes and wettable flanks
US9899349B2 (en) 2009-01-29 2018-02-20 Semiconductor Components Industries, Llc Semiconductor packages and related methods
US8071427B2 (en) * 2009-01-29 2011-12-06 Semiconductor Components Industries, Llc Method for manufacturing a semiconductor component and structure therefor
US8367476B2 (en) * 2009-03-12 2013-02-05 Utac Thai Limited Metallic solderability preservation coating on metal part of semiconductor package to prevent oxide
US20100289132A1 (en) * 2009-05-13 2010-11-18 Shih-Fu Huang Substrate having embedded single patterned metal layer, and package applied with the same, and methods of manufacturing of the substrate and package
US8367473B2 (en) * 2009-05-13 2013-02-05 Advanced Semiconductor Engineering, Inc. Substrate having single patterned metal layer exposing patterned dielectric layer, chip package structure including the substrate, and manufacturing methods thereof
US9449900B2 (en) 2009-07-23 2016-09-20 UTAC Headquarters Pte. Ltd. Leadframe feature to minimize flip-chip semiconductor die collapse during flip-chip reflow
JP5428667B2 (ja) * 2009-09-07 2014-02-26 日立化成株式会社 半導体チップ搭載用基板の製造方法
TWI425603B (zh) * 2009-09-08 2014-02-01 Advanced Semiconductor Eng 晶片封裝體
US20110061234A1 (en) * 2009-09-15 2011-03-17 Jun-Chung Hsu Method For Fabricating Carrier Board Having No Conduction Line
US8334584B2 (en) * 2009-09-18 2012-12-18 Stats Chippac Ltd. Integrated circuit packaging system with quad flat no-lead package and method of manufacture thereof
US8551820B1 (en) * 2009-09-28 2013-10-08 Amkor Technology, Inc. Routable single layer substrate and semiconductor package including same
US8101470B2 (en) * 2009-09-30 2012-01-24 National Semiconductor Corporation Foil based semiconductor package
US8803300B2 (en) * 2009-10-01 2014-08-12 Stats Chippac Ltd. Integrated circuit packaging system with protective coating and method of manufacture thereof
US8796561B1 (en) 2009-10-05 2014-08-05 Amkor Technology, Inc. Fan out build up substrate stackable package and method
US8786062B2 (en) * 2009-10-14 2014-07-22 Advanced Semiconductor Engineering, Inc. Semiconductor package and process for fabricating same
US20110084372A1 (en) 2009-10-14 2011-04-14 Advanced Semiconductor Engineering, Inc. Package carrier, semiconductor package, and process for fabricating same
US7943424B1 (en) * 2009-11-30 2011-05-17 Alpha & Omega Semiconductor Incorporated Encapsulation method for packaging semiconductor components with external leads
US8937381B1 (en) 2009-12-03 2015-01-20 Amkor Technology, Inc. Thin stackable package and method
US9355940B1 (en) 2009-12-04 2016-05-31 Utac Thai Limited Auxiliary leadframe member for stabilizing the bond wire process
US8368189B2 (en) * 2009-12-04 2013-02-05 Utac Thai Limited Auxiliary leadframe member for stabilizing the bond wire process
US9691734B1 (en) 2009-12-07 2017-06-27 Amkor Technology, Inc. Method of forming a plurality of electronic component packages
DE102009060480A1 (de) * 2009-12-18 2011-06-22 Schweizer Electronic AG, 78713 Leiterstrukturelement und Verfahren zum Herstellen eines Leiterstrukturelements
TWI392066B (zh) * 2009-12-28 2013-04-01 矽品精密工業股份有限公司 封裝結構及其製法
US8569894B2 (en) 2010-01-13 2013-10-29 Advanced Semiconductor Engineering, Inc. Semiconductor package with single sided substrate design and manufacturing methods thereof
JP5232185B2 (ja) * 2010-03-05 2013-07-10 株式会社東芝 半導体装置の製造方法
US8575732B2 (en) * 2010-03-11 2013-11-05 Utac Thai Limited Leadframe based multi terminal IC package
TWI453844B (zh) * 2010-03-12 2014-09-21 矽品精密工業股份有限公司 四方平面無導腳半導體封裝件及其製法
US8420508B2 (en) * 2010-03-17 2013-04-16 Stats Chippac Ltd. Integrated circuit packaging system with bump contact on package leads and method of manufacture thereof
TWI411075B (zh) 2010-03-22 2013-10-01 Advanced Semiconductor Eng 半導體封裝件及其製造方法
US8871571B2 (en) 2010-04-02 2014-10-28 Utac Thai Limited Apparatus for and methods of attaching heat slugs to package tops
US8324511B1 (en) 2010-04-06 2012-12-04 Amkor Technology, Inc. Through via nub reveal method and structure
US8373279B2 (en) * 2010-04-23 2013-02-12 Infineon Technologies Ag Die package
US8917521B2 (en) 2010-04-28 2014-12-23 Advanpack Solutions Pte Ltd. Etch-back type semiconductor package, substrate and manufacturing method thereof
CN101819951B (zh) * 2010-05-07 2012-01-25 日月光半导体制造股份有限公司 基板及应用其的半导体封装件与其制造方法
US8294276B1 (en) 2010-05-27 2012-10-23 Amkor Technology, Inc. Semiconductor device and fabricating method thereof
US8482111B2 (en) 2010-07-19 2013-07-09 Tessera, Inc. Stackable molded microelectronic packages
US9159708B2 (en) 2010-07-19 2015-10-13 Tessera, Inc. Stackable molded microelectronic packages with area array unit connectors
US8440554B1 (en) 2010-08-02 2013-05-14 Amkor Technology, Inc. Through via connected backside embedded circuit features structure and method
JP2012069919A (ja) * 2010-08-25 2012-04-05 Toshiba Corp 半導体装置の製造方法
JP5242644B2 (ja) * 2010-08-31 2013-07-24 株式会社東芝 半導体記憶装置
US8709874B2 (en) 2010-08-31 2014-04-29 Advanpack Solutions Pte Ltd. Manufacturing method for semiconductor device carrier and semiconductor package using the same
US8435834B2 (en) 2010-09-13 2013-05-07 Stats Chippac, Ltd. Semiconductor device and method of forming bond-on-lead interconnection for mounting semiconductor die in FO-WLCSP
US8487445B1 (en) 2010-10-05 2013-07-16 Amkor Technology, Inc. Semiconductor device having through electrodes protruding from dielectric layer
KR101075241B1 (ko) 2010-11-15 2011-11-01 테세라, 인코포레이티드 유전체 부재에 단자를 구비하는 마이크로전자 패키지
US8791501B1 (en) 2010-12-03 2014-07-29 Amkor Technology, Inc. Integrated passive device structure and method
US20120146206A1 (en) 2010-12-13 2012-06-14 Tessera Research Llc Pin attachment
JP5049382B2 (ja) 2010-12-21 2012-10-17 パナソニック株式会社 発光装置及びそれを用いた照明装置
US8390130B1 (en) 2011-01-06 2013-03-05 Amkor Technology, Inc. Through via recessed reveal structure and method
KR101128063B1 (ko) 2011-05-03 2012-04-23 테세라, 인코포레이티드 캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리
US8618659B2 (en) 2011-05-03 2013-12-31 Tessera, Inc. Package-on-package assembly with wire bonds to encapsulation surface
TWI453872B (zh) * 2011-06-23 2014-09-21 矽品精密工業股份有限公司 半導體封裝件及其製法
WO2013006209A2 (en) * 2011-07-03 2013-01-10 Eoplex Limited Lead carrier with thermally fused package components
CN102244061A (zh) * 2011-07-18 2011-11-16 江阴长电先进封装有限公司 Low-k芯片封装结构
US8872318B2 (en) 2011-08-24 2014-10-28 Tessera, Inc. Through interposer wire bond using low CTE interposer with coarse slot apertures
US8404520B1 (en) 2011-10-17 2013-03-26 Invensas Corporation Package-on-package assembly with wire bond vias
EP2774390A4 (en) 2011-11-04 2015-07-22 Knowles Electronics Llc EMBEDDED DIELEKTRIKUM AS A BARRIER IN AN ACOUSTIC DEVICE AND METHOD OF MANUFACTURING
US8552548B1 (en) 2011-11-29 2013-10-08 Amkor Technology, Inc. Conductive pad on protruding through electrode semiconductor device
JP6165411B2 (ja) * 2011-12-26 2017-07-19 富士通株式会社 電子部品及び電子機器
US8946757B2 (en) 2012-02-17 2015-02-03 Invensas Corporation Heat spreading substrate with embedded interconnects
US8372741B1 (en) 2012-02-24 2013-02-12 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US9349706B2 (en) 2012-02-24 2016-05-24 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US9312194B2 (en) 2012-03-20 2016-04-12 Stats Chippac Ltd. Integrated circuit packaging system with terminals and method of manufacture thereof
US8569112B2 (en) * 2012-03-20 2013-10-29 Stats Chippac Ltd. Integrated circuit packaging system with encapsulation and leadframe etching and method of manufacture thereof
US9324641B2 (en) 2012-03-20 2016-04-26 Stats Chippac Ltd. Integrated circuit packaging system with external interconnect and method of manufacture thereof
US9129943B1 (en) 2012-03-29 2015-09-08 Amkor Technology, Inc. Embedded component package and fabrication method
US9048298B1 (en) 2012-03-29 2015-06-02 Amkor Technology, Inc. Backside warpage control structure and fabrication method
US9040346B2 (en) * 2012-05-03 2015-05-26 Infineon Technologies Ag Semiconductor package and methods of formation thereof
US9449905B2 (en) 2012-05-10 2016-09-20 Utac Thai Limited Plated terminals with routing interconnections semiconductor device
US9029198B2 (en) 2012-05-10 2015-05-12 Utac Thai Limited Methods of manufacturing semiconductor devices including terminals with internal routing interconnections
US8835228B2 (en) 2012-05-22 2014-09-16 Invensas Corporation Substrate-less stackable package with wire-bond interconnect
US9006034B1 (en) 2012-06-11 2015-04-14 Utac Thai Limited Post-mold for semiconductor package having exposed traces
JP6029873B2 (ja) * 2012-06-29 2016-11-24 新光電気工業株式会社 配線基板、配線基板の製造方法及び半導体装置の製造方法
US9391008B2 (en) 2012-07-31 2016-07-12 Invensas Corporation Reconstituted wafer-level package DRAM
US9502390B2 (en) 2012-08-03 2016-11-22 Invensas Corporation BVA interposer
US9078063B2 (en) 2012-08-10 2015-07-07 Knowles Electronics, Llc Microphone assembly with barrier to prevent contaminant infiltration
JP2015527753A (ja) * 2012-09-07 2015-09-17 イオプレックス リミテッド 印刷形成による端子パッドを有するリードキャリア
KR20140060390A (ko) 2012-11-09 2014-05-20 앰코 테크놀로지 코리아 주식회사 반도체 패키지의 랜드 및 그 제조 방법과 이를 이용한 반도체 패키지 및 그 제조 방법
US9911685B2 (en) 2012-11-09 2018-03-06 Amkor Technology, Inc. Land structure for semiconductor package and method therefor
US8975738B2 (en) 2012-11-12 2015-03-10 Invensas Corporation Structure for microelectronic packaging with terminals on dielectric mass
TWI508238B (zh) * 2012-12-17 2015-11-11 Princo Corp 晶片散熱系統
US8878353B2 (en) 2012-12-20 2014-11-04 Invensas Corporation Structure for microelectronic packaging with bond elements to encapsulation surface
US9136254B2 (en) 2013-02-01 2015-09-15 Invensas Corporation Microelectronic package having wire bond vias and stiffening layer
CN103325753A (zh) * 2013-05-16 2013-09-25 华天科技(西安)有限公司 一种基于无框架csp封装背面植球塑封封装件及其制作工艺
US9023691B2 (en) 2013-07-15 2015-05-05 Invensas Corporation Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation
US9034696B2 (en) 2013-07-15 2015-05-19 Invensas Corporation Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation
US8883563B1 (en) 2013-07-15 2014-11-11 Invensas Corporation Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation
US9167710B2 (en) 2013-08-07 2015-10-20 Invensas Corporation Embedded packaging with preformed vias
US9685365B2 (en) 2013-08-08 2017-06-20 Invensas Corporation Method of forming a wire bond having a free end
US20150076714A1 (en) 2013-09-16 2015-03-19 Invensas Corporation Microelectronic element with bond elements to encapsulation surface
US9082753B2 (en) 2013-11-12 2015-07-14 Invensas Corporation Severing bond wire by kinking and twisting
US9087815B2 (en) 2013-11-12 2015-07-21 Invensas Corporation Off substrate kinking of bond wire
US9583456B2 (en) 2013-11-22 2017-02-28 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9263394B2 (en) 2013-11-22 2016-02-16 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9379074B2 (en) 2013-11-22 2016-06-28 Invensas Corporation Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects
US10242953B1 (en) 2015-05-27 2019-03-26 Utac Headquarters PTE. Ltd Semiconductor package with plated metal shielding and a method thereof
US9583411B2 (en) 2014-01-17 2017-02-28 Invensas Corporation Fine pitch BVA using reconstituted wafer with area array accessible for testing
US9401287B2 (en) 2014-02-07 2016-07-26 Altera Corporation Methods for packaging integrated circuits
US9214454B2 (en) 2014-03-31 2015-12-15 Invensas Corporation Batch process fabrication of package-on-package microelectronic assemblies
US10242934B1 (en) 2014-05-07 2019-03-26 Utac Headquarters Pte Ltd. Semiconductor package with full plating on contact side surfaces and methods thereof
US10381326B2 (en) 2014-05-28 2019-08-13 Invensas Corporation Structure and method for integrated circuits packaging with increased density
US9646917B2 (en) 2014-05-29 2017-05-09 Invensas Corporation Low CTE component with wire bond interconnects
US9412714B2 (en) 2014-05-30 2016-08-09 Invensas Corporation Wire bond support structure and microelectronic package including wire bonds therefrom
US20160005679A1 (en) * 2014-07-02 2016-01-07 Nxp B.V. Exposed die quad flat no-leads (qfn) package
US9390993B2 (en) * 2014-08-15 2016-07-12 Broadcom Corporation Semiconductor border protection sealant
US20160064299A1 (en) * 2014-08-29 2016-03-03 Nishant Lakhera Structure and method to minimize warpage of packaged semiconductor devices
US9899330B2 (en) * 2014-10-03 2018-02-20 Mc10, Inc. Flexible electronic circuits with embedded integrated circuit die
US9735084B2 (en) 2014-12-11 2017-08-15 Invensas Corporation Bond via array for thermal conductivity
US20160218021A1 (en) * 2015-01-27 2016-07-28 Advanced Semiconductor Engineering, Inc. Semiconductor package and method of manufacturing the same
US9888579B2 (en) 2015-03-05 2018-02-06 Invensas Corporation Pressing of wire bond wire tips to provide bent-over tips
US9633883B2 (en) 2015-03-20 2017-04-25 Rohinni, LLC Apparatus for transfer of semiconductor devices
US10002843B2 (en) * 2015-03-24 2018-06-19 Advanced Semiconductor Engineering, Inc. Semiconductor substrate structure, semiconductor package and method of manufacturing the same
US9502372B1 (en) 2015-04-30 2016-11-22 Invensas Corporation Wafer-level packaging using wire bond wires in place of a redistribution layer
US9761554B2 (en) 2015-05-07 2017-09-12 Invensas Corporation Ball bonding metal wire bond wires to metal pads
KR101637189B1 (ko) * 2015-06-12 2016-07-20 주식회사 에스에프에이반도체 반도체 패키지 제조방법
US9794661B2 (en) 2015-08-07 2017-10-17 Knowles Electronics, Llc Ingress protection for reducing particle infiltration into acoustic chamber of a MEMS microphone package
US10206288B2 (en) 2015-08-13 2019-02-12 Palo Alto Research Center Incorporated Bare die integration with printed components on flexible substrate
US9490222B1 (en) 2015-10-12 2016-11-08 Invensas Corporation Wire bond wires for interference shielding
US10490528B2 (en) 2015-10-12 2019-11-26 Invensas Corporation Embedded wire bond wires
US10332854B2 (en) 2015-10-23 2019-06-25 Invensas Corporation Anchoring structure of fine pitch bva
US10181457B2 (en) 2015-10-26 2019-01-15 Invensas Corporation Microelectronic package for wafer-level chip scale packaging with fan-out
US9922843B1 (en) 2015-11-10 2018-03-20 UTAC Headquarters Pte. Ltd. Semiconductor package with multiple molding routing layers and a method of manufacturing the same
US10043779B2 (en) 2015-11-17 2018-08-07 Invensas Corporation Packaged microelectronic device for a package-on-package device
US9659848B1 (en) 2015-11-18 2017-05-23 Invensas Corporation Stiffened wires for offset BVA
CN105489542B (zh) * 2015-11-27 2019-06-14 矽力杰半导体技术(杭州)有限公司 芯片封装方法及芯片封装结构
US10165677B2 (en) * 2015-12-10 2018-12-25 Palo Alto Research Center Incorporated Bare die integration with printed components on flexible substrate without laser cut
DE102015122282A1 (de) * 2015-12-18 2017-06-22 Infineon Technologies Ag Elektronisches Bauteil und Verfahren zu dessen Herstellung
US9984992B2 (en) 2015-12-30 2018-05-29 Invensas Corporation Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces
US10276477B1 (en) 2016-05-20 2019-04-30 UTAC Headquarters Pte. Ltd. Semiconductor package with multiple stacked leadframes and a method of manufacturing the same
US9935075B2 (en) 2016-07-29 2018-04-03 Invensas Corporation Wire bonding method and apparatus for electromagnetic interference shielding
JP6610497B2 (ja) * 2016-10-14 2019-11-27 オムロン株式会社 電子装置およびその製造方法
US10141215B2 (en) 2016-11-03 2018-11-27 Rohinni, LLC Compliant needle for direct transfer of semiconductor devices
US10471545B2 (en) 2016-11-23 2019-11-12 Rohinni, LLC Top-side laser for direct transfer of semiconductor devices
US10504767B2 (en) 2016-11-23 2019-12-10 Rohinni, LLC Direct transfer apparatus for a pattern array of semiconductor device die
KR102040296B1 (ko) * 2016-12-19 2019-11-04 삼성에스디아이 주식회사 필름형 반도체 밀봉 부재, 이를 이용하여 제조된 반도체 패키지 및 그 제조 방법
US10299368B2 (en) 2016-12-21 2019-05-21 Invensas Corporation Surface integrated waveguides and circuit structures therefor
KR102052199B1 (ko) * 2016-12-23 2019-12-04 삼성에스디아이 주식회사 필름형 반도체 밀봉 부재, 이를 이용하여 제조된 반도체 패키지 및 그 제조 방법
US10062588B2 (en) 2017-01-18 2018-08-28 Rohinni, LLC Flexible support substrate for transfer of semiconductor devices
CN108346587A (zh) * 2017-01-25 2018-07-31 新加坡有限公司 芯片封装器件及封装方法
US10128169B1 (en) 2017-05-12 2018-11-13 Stmicroelectronics, Inc. Package with backside protective layer during molding to prevent mold flashing failure
US10847384B2 (en) 2017-05-31 2020-11-24 Palo Alto Research Center Incorporated Method and fixture for chip attachment to physical objects
US10643863B2 (en) 2017-08-24 2020-05-05 Advanced Semiconductor Engineering, Inc. Semiconductor package and method of manufacturing the same
TWM555065U (zh) * 2017-09-05 2018-02-01 恆勁科技股份有限公司 電子封裝件及其封裝基板
US10410905B1 (en) 2018-05-12 2019-09-10 Rohinni, LLC Method and apparatus for direct transfer of multiple semiconductor devices
US11094571B2 (en) 2018-09-28 2021-08-17 Rohinni, LLC Apparatus to increase transferspeed of semiconductor devices with micro-adjustment
CN112740427A (zh) * 2018-09-28 2021-04-30 日亚化学工业株式会社 发光模块及其制造方法
US20200203242A1 (en) * 2018-12-19 2020-06-25 Texas Instruments Incorporated Low cost reliable fan-out fan-in chip scale package
JP7335036B2 (ja) 2019-03-29 2023-08-29 ラピスセミコンダクタ株式会社 半導体パッケージの製造方法
CN110233113A (zh) * 2019-06-17 2019-09-13 青岛歌尔微电子研究院有限公司 一种芯片的封装方法
CN113035722A (zh) 2019-12-24 2021-06-25 维谢综合半导体有限责任公司 具有选择性模制的用于镀覆的封装工艺
CN113035721A (zh) 2019-12-24 2021-06-25 维谢综合半导体有限责任公司 用于侧壁镀覆导电膜的封装工艺
CN111341672B (zh) * 2020-05-15 2020-10-20 深圳市汇顶科技股份有限公司 半导体封装方法及其封装结构
US11887916B2 (en) 2020-09-09 2024-01-30 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor devices and methods of manufacturing semiconductor devices

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59208756A (ja) * 1983-05-12 1984-11-27 Sony Corp 半導体装置のパツケ−ジの製造方法
JPH0394459A (ja) * 1989-09-06 1991-04-19 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JPH05129473A (ja) * 1991-11-06 1993-05-25 Sony Corp 樹脂封止表面実装型半導体装置

Family Cites Families (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3878555A (en) * 1970-05-14 1975-04-15 Siemens Ag Semiconductor device mounted on an epoxy substrate
US3748543A (en) * 1971-04-01 1973-07-24 Motorola Inc Hermetically sealed semiconductor package and method of manufacture
US4376287A (en) * 1980-10-29 1983-03-08 Rca Corporation Microwave power circuit with an active device mounted on a heat dissipating substrate
US4602271A (en) * 1981-07-22 1986-07-22 International Business Machines Corporation Personalizable masterslice substrate for semiconductor chips
FR2524707B1 (fr) * 1982-04-01 1985-05-31 Cit Alcatel Procede d'encapsulation de composants semi-conducteurs, et composants encapsules obtenus
JPS5943554A (ja) * 1982-09-03 1984-03-10 Toshiba Corp 樹脂封止半導体装置
JPS59231825A (ja) 1983-06-14 1984-12-26 Toshiba Corp 半導体装置
JPS60160624A (ja) 1984-01-31 1985-08-22 Sharp Corp 半導体チツプの絶縁分離方法
US4688150A (en) * 1984-06-15 1987-08-18 Texas Instruments Incorporated High pin count chip carrier package
JPS61177759A (ja) 1985-02-04 1986-08-09 Hitachi Micro Comput Eng Ltd 半導体装置
JPS61222151A (ja) * 1985-03-27 1986-10-02 Ibiden Co Ltd 半導体搭載用プリント配線板の製造方法
JPS6223091A (ja) 1985-07-24 1987-01-31 株式会社日立製作所 表示制御装置
US4700473A (en) 1986-01-03 1987-10-20 Motorola Inc. Method of making an ultra high density pad array chip carrier
US4969257A (en) * 1987-09-04 1990-11-13 Shinko Electric Industries, Co., Ltd. Transfer sheet and process for making a circuit substrate
JPH081988B2 (ja) 1987-09-30 1996-01-10 日立化成工業株式会社 配線板の製造法
US4890383A (en) * 1988-01-15 1990-01-02 Simens Corporate Research & Support, Inc. Method for producing displays and modular components
JPH01289273A (ja) 1988-05-17 1989-11-21 Matsushita Electric Ind Co Ltd 配線基板
EP0351581A1 (de) 1988-07-22 1990-01-24 Oerlikon-Contraves AG Hochintegrierte Schaltung sowie Verfahren zu deren Herstellung
JPH02153542A (ja) * 1988-12-05 1990-06-13 Matsushita Electric Ind Co Ltd 集積回路装置の製造方法
FR2645680B1 (fr) * 1989-04-07 1994-04-29 Thomson Microelectronics Sa Sg Encapsulation de modules electroniques et procede de fabrication
US5077633A (en) 1989-05-01 1991-12-31 Motorola Inc. Grounding an ultra high density pad array chip carrier
US5175060A (en) * 1989-07-01 1992-12-29 Ibiden Co., Ltd. Leadframe semiconductor-mounting substrate having a roughened adhesive conductor circuit substrate and method of producing the same
JP2781020B2 (ja) * 1989-09-06 1998-07-30 モトローラ・インコーポレーテッド 半導体装置およびその製造方法
JP2840317B2 (ja) 1989-09-06 1998-12-24 新光電気工業株式会社 半導体装置およびその製造方法
JPH03178152A (ja) 1989-12-06 1991-08-02 Sony Chem Corp モールドicおよびその製造方法
US5250470A (en) * 1989-12-22 1993-10-05 Oki Electric Industry Co., Ltd. Method for manufacturing a semiconductor device with corrosion resistant leads
JPH0426545A (ja) 1990-05-18 1992-01-29 Sumitomo Metal Ind Ltd 半導体磁器及びその製造方法
US5173766A (en) 1990-06-25 1992-12-22 Lsi Logic Corporation Semiconductor device package and method of making such a package
JP2737373B2 (ja) 1990-07-12 1998-04-08 富士通株式会社 リードフレーム及び集積回路の製造方法
JP3094430B2 (ja) 1990-08-10 2000-10-03 株式会社ブリヂストン 履帯用ゴムパッド
US5399903A (en) 1990-08-15 1995-03-21 Lsi Logic Corporation Semiconductor device having an universal die size inner lead layout
US5148265A (en) 1990-09-24 1992-09-15 Ist Associates, Inc. Semiconductor chip assemblies with fan-in leads
US5258330A (en) * 1990-09-24 1993-11-02 Tessera, Inc. Semiconductor chip assemblies with fan-in leads
JP2897409B2 (ja) 1990-11-15 1999-05-31 凸版印刷株式会社 Icパッケージ
US5216278A (en) * 1990-12-04 1993-06-01 Motorola, Inc. Semiconductor device having a pad array carrier package
JP3094459B2 (ja) 1990-12-28 2000-10-03 ソニー株式会社 電界放出型カソードアレイの製造方法
JPH04241445A (ja) 1991-01-16 1992-08-28 Nec Corp 半導体集積回路装置
JP2962586B2 (ja) * 1991-03-05 1999-10-12 新光電気工業株式会社 半導体装置とその製造方法及びこれに用いる接合体
US5218759A (en) * 1991-03-18 1993-06-15 Motorola, Inc. Method of making a transfer molded semiconductor device
US5153385A (en) 1991-03-18 1992-10-06 Motorola, Inc. Transfer molded semiconductor package with improved adhesion
KR970011620B1 (ko) * 1991-05-23 1997-07-12 모토로라 인코포레이티드 집적회로 칩 캐리어
JPH0582667A (ja) 1991-09-24 1993-04-02 Mitsubishi Electric Corp リード付き配線基板
JPH05109922A (ja) * 1991-10-21 1993-04-30 Nec Corp 半導体装置
JP2994510B2 (ja) 1992-02-10 1999-12-27 ローム株式会社 半導体装置およびその製法
US5313365A (en) * 1992-06-30 1994-05-17 Motorola, Inc. Encapsulated electronic package
JP2632762B2 (ja) 1992-07-29 1997-07-23 株式会社三井ハイテック 半導体素子搭載用基板の製造方法
EP0582052A1 (en) 1992-08-06 1994-02-09 Motorola, Inc. Low profile overmolded semiconductor device and method for making the same
JPH06244231A (ja) * 1993-02-01 1994-09-02 Motorola Inc 気密半導体デバイスおよびその製造方法
US6262477B1 (en) * 1993-03-19 2001-07-17 Advanced Interconnect Technologies Ball grid array electronic package
US5355283A (en) * 1993-04-14 1994-10-11 Amkor Electronics, Inc. Ball grid array with via interconnection
US5454161A (en) * 1993-04-29 1995-10-03 Fujitsu Limited Through hole interconnect substrate fabrication process
JPH0758161A (ja) 1993-08-10 1995-03-03 Nippon Steel Corp フィルムキャリヤ及びこのフィルムキャリヤを用いた半導体装置
US5467252A (en) * 1993-10-18 1995-11-14 Motorola, Inc. Method for plating using nested plating buses and semiconductor device having the same
CN1516251A (zh) * 1994-03-18 2004-07-28 �������ɹ�ҵ��ʽ���� 半导体组件的制造方法及半导体组件
US5579207A (en) * 1994-10-20 1996-11-26 Hughes Electronics Three-dimensional integrated circuit stacking
US5612256A (en) * 1995-02-10 1997-03-18 Micron Display Technology, Inc. Multi-layer electrical interconnection structures and fabrication methods
US5537738A (en) * 1995-02-10 1996-07-23 Micron Display Technology Inc. Methods of mechanical and electrical substrate connection
US5766053A (en) * 1995-02-10 1998-06-16 Micron Technology, Inc. Internal plate flat-panel field emission display
JPH0913991A (ja) 1995-06-27 1997-01-14 Kubota Corp 過給器付きディーゼルエンジンのガバナ装置
JP5424482B2 (ja) 2007-07-25 2014-02-26 国立大学法人広島大学 固形化した洗浄剤組成物およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59208756A (ja) * 1983-05-12 1984-11-27 Sony Corp 半導体装置のパツケ−ジの製造方法
JPH0394459A (ja) * 1989-09-06 1991-04-19 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JPH05129473A (ja) * 1991-11-06 1993-05-25 Sony Corp 樹脂封止表面実装型半導体装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0751561A4 *

Cited By (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007123919A (ja) * 1994-03-18 2007-05-17 Hitachi Chem Co Ltd 半導体パッケ−ジの製造法及び半導体パッケ−ジ
US7199306B2 (en) 1994-12-05 2007-04-03 Freescale Semiconductor, Inc. Multi-strand substrate for ball-grid array assemblies and method
US7397001B2 (en) 1994-12-05 2008-07-08 Freescale Semiconductor, Inc. Multi-strand substrate for ball-grid array assemblies and method
US6573121B2 (en) 1995-11-08 2003-06-03 Fujitsu Limited Semiconductor device, method for fabricating the semiconductor device, lead frame and method for producing the lead frame
US6856017B2 (en) 1995-11-08 2005-02-15 Fujitsu Limited Device having resin package and method of producing the same
EP0773584A3 (en) * 1995-11-08 2000-02-02 Fujitsu Limited Device having resin package and method of producing the same
US6159770A (en) * 1995-11-08 2000-12-12 Fujitsu Limited Method and apparatus for fabricating semiconductor device
US6329711B1 (en) * 1995-11-08 2001-12-11 Fujitsu Limited Semiconductor device and mounting structure
US7144754B2 (en) 1995-11-08 2006-12-05 Fujitsu Limited Device having resin package and method of producing the same
EP1284501A1 (en) * 1995-11-08 2003-02-19 Fujitsu Limited Device having resin package and method of producing the same
EP1284502A1 (en) * 1995-11-08 2003-02-19 Fujitsu Limited Device having resin package and method of producing the same
EP1291911A1 (en) * 1995-11-08 2003-03-12 Fujitsu Limited Method having resin package and method of producing the same
JPH09237852A (ja) * 1996-02-28 1997-09-09 Hitachi Chem Co Ltd 半導体パッケ−ジ用チップ支持基板
EP2287897A3 (en) * 1996-05-27 2011-11-02 Dai Nippon Printing Co., Ltd. Circuit member for semiconductor device, semiconductor device using the same, and process for producing said circuit member and said semiconductor device
US6133070A (en) * 1996-05-27 2000-10-17 Dai Nippon Printing Co., Ltd. Circuit member for semiconductor device, semiconductor device using the same, and method for manufacturing them
EP0844663A4 (en) * 1996-05-27 1999-12-01 Dainippon Printing Co Ltd CIRCUIT MEMBER FOR SEMICONDUCTOR DEVICE, SEMICONDUCTOR DEVICE USING THE CIRCUIT MEMBER, AND METHOD FOR MANUFACTURING THE MEMBER AND DEVICE
WO1997045868A1 (en) * 1996-05-27 1997-12-04 Dai Nippon Printing Co., Ltd. Circuit member for semiconductor device, semiconductor device using the same, and method for manufacturing them
US7927927B2 (en) 1996-09-04 2011-04-19 Freescale Semiconductor, Inc. Semiconductor package and method therefor
US6962829B2 (en) 1996-10-31 2005-11-08 Amkor Technology, Inc. Method of making near chip size integrated circuit package
US6611063B1 (en) 1999-09-16 2003-08-26 Nec Electronics Corporation Resin-encapsulated semiconductor device
US6656765B1 (en) 2000-02-02 2003-12-02 Amkor Technology, Inc. Fabricating very thin chip size semiconductor packages
US6864121B2 (en) 2000-10-02 2005-03-08 Sanyo Electric Co., Ltd. Method of manufacturing circuit device
JP4589519B2 (ja) * 2000-11-09 2010-12-01 ルネサスエレクトロニクス株式会社 半導体回路部品の製造方法
JP2002151622A (ja) * 2000-11-09 2002-05-24 Sumitomo Metal Electronics Devices Inc 半導体回路部品及びその製造方法
JP2003031729A (ja) * 2001-07-17 2003-01-31 Sanyo Electric Co Ltd 回路装置の製造方法
JP2003243600A (ja) * 2001-12-14 2003-08-29 Hitachi Ltd 半導体装置およびその製造方法
US7659634B2 (en) 2003-01-16 2010-02-09 Panasonic Corporation Lead frame, method of manufacturing the same, semiconductor device using lead frame and method of manufacturing semiconductor device
US7723161B2 (en) 2003-01-16 2010-05-25 Panasonic Corporation Lead frame, method of manufacturing the same, semiconductor device using lead frame and method of manufacturing semiconductor device
JP2007227962A (ja) * 2007-04-20 2007-09-06 Hitachi Chem Co Ltd 半導体搭載基板とそれを用いた半導体パッケージ並びにそれらの製造方法
JP2012248889A (ja) * 2008-01-15 2012-12-13 Dainippon Printing Co Ltd 半導体装置用配線部材、半導体装置用複合配線部材、および樹脂封止型半導体装置
JP2011134960A (ja) * 2009-12-25 2011-07-07 Hitachi Chem Co Ltd 半導体装置、その製造法、半導体素子接続用配線基材、半導体装置搭載配線板及びその製造法
JP2013023766A (ja) * 2011-07-26 2013-02-04 Hitachi Chemical Co Ltd テープキャリア付半導体実装用導電基材の表面処理方法、ならびにこの処理方法を用いてなるテープキャリア付半導体実装用導電基材および半導体パッケージ
JP2014533892A (ja) * 2011-11-30 2014-12-15 ジアンスー チャンジアン エレクトロニクス テクノロジー カンパニーリミテッド 非露出パッドボールグリッドアレイパッケージ構造及びその製造方法
JP2015503233A (ja) * 2011-11-30 2015-01-29 ジアンスー チャンジアン エレクトロニクス テクノロジー カンパニーリミテッド バレルめっきクワッド・フラット・ノーリード(qfn)パッケージ構造及びその製造方法
JP2013138263A (ja) * 2013-04-08 2013-07-11 Renesas Electronics Corp 樹脂封止型半導体装置の製造方法
JP2015233126A (ja) * 2014-05-09 2015-12-24 インテル・コーポレーション フレキシブルなマイクロ電子システム、および、フレキシブルなマイクロ電子システムを製造する方法
US10103037B2 (en) 2014-05-09 2018-10-16 Intel Corporation Flexible microelectronic systems and methods of fabricating the same
JP2016527730A (ja) * 2014-07-11 2016-09-08 インテル・コーポレーション 屈曲可能で伸縮自在な電子デバイスおよびその製造方法
US10204855B2 (en) 2014-07-11 2019-02-12 Intel Corporation Bendable and stretchable electronic devices and methods

Also Published As

Publication number Publication date
JP2008153708A (ja) 2008-07-03
EP1213754A3 (en) 2005-05-25
KR100437437B1 (ko) 2004-06-25
JP3247384B2 (ja) 2002-01-15
US20020094606A1 (en) 2002-07-18
US6365432B1 (en) 2002-04-02
JP5104978B2 (ja) 2012-12-19
EP1213754A2 (en) 2002-06-12
EP1213755A3 (en) 2005-05-25
CN1144016A (zh) 1997-02-26
CN1117395C (zh) 2003-08-06
US20020039808A1 (en) 2002-04-04
JP2011146751A (ja) 2011-07-28
US5976912A (en) 1999-11-02
KR20040028799A (ko) 2004-04-03
US7187072B2 (en) 2007-03-06
EP1213756A3 (en) 2005-05-25
US20040110319A1 (en) 2004-06-10
EP1213756A2 (en) 2002-06-12
KR100437436B1 (ko) 2004-07-16
EP0751561A4 (en) 1997-05-07
CN1516251A (zh) 2004-07-28
US6746897B2 (en) 2004-06-08
EP1213755A2 (en) 2002-06-12
EP0751561A1 (en) 1997-01-02
JP4862848B2 (ja) 2012-01-25

Similar Documents

Publication Publication Date Title
JP4862848B2 (ja) 半導体パッケージの製造方法
US6576493B1 (en) Method of connecting a conductive trace and an insulative base to a semiconductor chip using multiple etch steps
US6667229B1 (en) Method of connecting a bumped compliant conductive trace and an insulative base to a semiconductor chip
JP4029910B2 (ja) 半導体パッケ−ジの製造法及び半導体パッケ−ジ
JP3352084B2 (ja) 半導体素子搭載用基板及び半導体パッケージ
JP3337467B2 (ja) 半導体パッケージの製造法及び半導体パッケージ
JP4140555B2 (ja) 半導体パッケージの製造方法
JP3606275B2 (ja) 半導体パッケージ及びその製造方法
JP2005328057A (ja) 半導体パッケージの製造法及び半導体パッケージ
JP3685203B2 (ja) 半導体素子搭載用基板
JP3685205B2 (ja) 半導体パッケージ及びその製造方法
JP3352083B2 (ja) 半導体パッケージ及び半導体素子搭載用基板の製造方法
JP3685204B2 (ja) 半導体素子搭載用基板
JP3413191B2 (ja) 半導体パッケージの製造法及び半導体パッケージ
JP3413413B2 (ja) 半導体素子搭載用基板及びその製造方法
JP3562074B2 (ja) 半導体パッケージ用樹脂フレーム及び半導体パッケージの製造方法
JP2004247764A (ja) 半導体素子搭載用基板
JP3611833B2 (ja) 半導体パッケージ用樹脂フレーム及び半導体パッケージの製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 95192144.4

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1019960705146

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 08716362

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 1995912471

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1995912471

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020037017172

Country of ref document: KR

WWW Wipo information: withdrawn in national office

Ref document number: 1995912471

Country of ref document: EP