WO1992020097A1 - Semiconductor device and manufacturing method therefor - Google Patents

Semiconductor device and manufacturing method therefor Download PDF

Info

Publication number
WO1992020097A1
WO1992020097A1 PCT/JP1992/000531 JP9200531W WO9220097A1 WO 1992020097 A1 WO1992020097 A1 WO 1992020097A1 JP 9200531 W JP9200531 W JP 9200531W WO 9220097 A1 WO9220097 A1 WO 9220097A1
Authority
WO
WIPO (PCT)
Prior art keywords
pattern
semiconductor device
bump
core bump
core
Prior art date
Application number
PCT/JP1992/000531
Other languages
English (en)
French (fr)
Inventor
Seiichi Mimura
Junichiro Shimizu
Takayuki Tajiri
Shingo Ichikawa
Hiroyuki Kaneko
Masayuki Ohi
Original Assignee
Citizen Watch Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co., Ltd. filed Critical Citizen Watch Co., Ltd.
Priority to DE69229661T priority Critical patent/DE69229661T2/de
Priority to EP92909488A priority patent/EP0536418B1/en
Publication of WO1992020097A1 publication Critical patent/WO1992020097A1/ja

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0347Overplating, e.g. for reinforcing conductors or bumps; Plating over filled vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0367Metallic bump or raised conductor not used as solder bump
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09372Pads and lands
    • H05K2201/09481Via in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09563Metal filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/14Related to the order of processing steps
    • H05K2203/1476Same or similar kind of process performed in phases, e.g. coarse patterning followed by fine patterning
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/423Plated through-holes or plated via connections characterised by electroplating method
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/425Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern
    • H05K3/427Plated through-holes or plated via connections characterised by the sequence of steps for plating the through-holes or via connections in relation to the conductive pattern initial plating of through-holes in metal-clad substrates

Definitions

  • the present invention relates to a structure of an external connection terminal in a semiconductor device such as a surface mount type using a double-sided stretched laminated board and a method for manufacturing the same.
  • the present invention relates to a semiconductor device having improved repairability and heat radiation characteristics by using a core bump, and a method for manufacturing the same.
  • PGA ping grid array
  • Ceramic substrates have excellent insulation and heat dissipation characteristics, and are highly reliable as products.
  • the wiring pattern is formed by printing and baking, it is difficult to increase the number of wiring patterns or to form a fine pattern due to shrinkage of the substrate. For this reason, in a PGA using a ceramic substrate, if the number of turns is increased, the PGA becomes large and the semiconductor device becomes expensive.
  • a semiconductor device using a resin substrate can be formed into a fine pattern and can be manufactured at a low cost.
  • FIG. 13 is a cross-sectional view of a stranded resin substrate pin grid array (PPGA).
  • An IC chip 3 is arranged on a die bond pattern 2 a of a resin substrate 1, and the IC chip 3 is connected to a pattern 2 d on the resin substrate by a wire 108 as is known. Further, the IC chip 3 is sealed with an injection molding resin 4, and a heat radiating plate 107 is fixed on the upper surface of the injection molding resin 4 by a body mold.
  • a lower surface pattern 2b is formed on the resin substrate 1 at a lower surface position corresponding to the die bond pattern 2a.
  • a part of the die bond pattern 2a extends to a portion where the contact bin 120 is planted, and the contact bin 120a is formed in a through hole 2e formed at the tip of the extension 2c.
  • the contact pin 120a is also soldered to the lower surface pattern 2b through the through hole 2e. That is, the contact pin 120a has a function of releasing heat from the IC chip 3 to the outside via the path of the die bond pattern 2a, the extension 2c, the contact pin 120a, and the lower pattern 2b. Have.
  • FIG. 14 is a cross-sectional view of a PPG A showing another conventional example.
  • the plurality of through holes 110 arranged in the plane of the die bond pattern 2 a are in direct contact with the lower surface pattern 2 b of the resin substrate 1. Therefore, heat generated from the IC chip 3 is radiated to the outside on the wide surface of the lower surface pattern 2b through the through hole 110.
  • the above PPGA is less expensive than the ceramic substrate PGA. In addition, it is a promising semiconductor product because it has good heat dissipation characteristics. Also in this PPGA, a large chip is used as the memory capacity increases, so the price of the PPGA becomes expensive and cannot be disposable.Therefore, once it is mounted on the motherboard, it is removed again. It is necessary to re-implement it on another motherboard and reuse it.
  • the shape of the pins 120 and 120a does not change even if the PPGA is heated and removed from the motherboard for remounting. There is no problem because the heat generated from IC chip 3 can be dissipated through the through hole.
  • IC chip 3 can be dissipated through the through hole.
  • it is necessary to plant a pin 120 of 100 mm or more as an external connection terminal there is a problem that the man-hour is increased and the cost is increased.
  • Surface mount type semiconductor (memory) devices are currently being studied to solve the above-mentioned high cost of PPGA and to reduce the cost of PPGA.
  • FIG. 15 a conventional surface mount type memory device will be described with reference to FIGS. 15 and 16.
  • FIG. 15 a conventional surface mount type memory device
  • FIG. 15 is a cross-sectional view showing a pin type memory device 100, in which circuit patterns formed on the upper and lower surfaces of the circuit board 1 are connected by through holes (not shown), and At the same time as mounting the IC chip 3, it is molded with a sealing resin 4, and short pins 6 serving as external connection terminals are planted on the lower surface pattern 5 (planted in through holes (not shown)).
  • the mounting of the memory device 100 having the above configuration on the motherboard is performed by applying a soldering stick or a conductive adhesive to a pattern on the motherboard and forming the memory on the pattern.
  • the pin 6 of the apparatus 100 is positioned and heated, followed by heating. As a result, the solder plating or the conductive adhesive is melted to perform a surface mount.
  • FIG. 15 is a cross-sectional view showing a pin type memory device 100, in which circuit patterns formed on the upper and lower surfaces of the circuit board 1 are connected by through holes (not shown), and At the same time as mounting the IC chip 3, it is molded with
  • the memory device 200 of FIG. 16 is a cross-sectional view of the memory device of the solder bump dip.
  • the mounting of the memory device 200 having the above configuration on the motherboard is performed by directly positioning and mounting the solder bumps 7 of the memory device 200 on the pattern on the motherboard, and performing a heating process. As a result, the solder bumps 7 are melted, and a serve ace mount is performed.
  • the pin-type memory device 100 shown in FIG. 15 does not change its pin 6 shape when it is removed from the motherboard after ripening for re-mounting. Although there is no problem in this respect, it is necessary to implant 100 or more pins 6 as the external connection terminal as in the case of the above-mentioned PPGA, so that it takes a lot of man-hours and there is no cost advantage. is there.
  • solder bump type memory device 200 shown in FIG. 16 uses solder bumps that require no man-hours, which is advantageous in terms of cost. If 7 is melted again and removed from the motherboard, the shape of the solder bumps 7 will be lost, making it difficult to remount, which is a problem of poor repairability.
  • the present invention solves the above-mentioned problems of the conventional Saab Ace mount type semiconductor device, thereby providing a Saab Ace mount type semiconductor device having excellent heat dissipation characteristics and repairability. It is an object of the present invention to provide a method for manufacturing a semiconductor device capable of manufacturing such a semiconductor device at low cost. Disclosure of the invention
  • a semiconductor device is configured by applying a copper core bump technology used as a protruding electrode of an IC chip (for example, see “Bare chip mounting” issued by the Technical Information Association on January 31, 1991).
  • Circuit base An external connection electrode is formed by directly forming a core bump on the lower surface pattern made of the foil of the plate.
  • a semiconductor device that connects circuit patterns formed on the upper and lower surfaces of a double-sided laminated laminate with through holes, mounts an IC chip on the upper surface pattern, and provides external connection terminals on the lower surface pattern.
  • the external connection terminals are formed by copper core bumps.
  • the present invention is configured such that a through hole is provided between the die bond pattern and the lower surface pattern, and a core bump is formed at a land portion of the through hole to radiate heat.
  • a through hole is provided between the die bond pattern and the lower surface pattern, and a core bump is formed at a land portion of the through hole to radiate heat.
  • the present invention is a method for manufacturing a semiconductor device in which a core bump is formed on a circuit pattern formed on a circuit board by a plating method using a resist pattern, wherein the semiconductor device is formed by the resist pattern.
  • the same type of etching as the pattern etching for forming the circuit pattern is performed on the bump formation portion on the circuit pattern.
  • the activation etching step using the same type of etching solution as the pattern etching is provided before the core bump plating step, the adhesion strength of the core bump can be improved without disturbing the configuration of the mass production line. It is extremely effective in reducing the cost and increasing the reliability by mass production of semiconductor devices.
  • the present invention is a method for manufacturing a semiconductor device in which a core bump is formed on a circuit pattern formed on a circuit board by a plating method using a resist pattern, wherein the resist pattern is used as the resist pattern.
  • a solvent-reactive first dry film and a water-soluble second dry film are laminated and formed, and after the copper core bumps are formed, the second dry film is removed. I'm going to leave.
  • the core bump can be formed into a shape with a large height and a small diameter, so that it can be easily mounted on a mother board and the occurrence of troubles such as board peeling can be reduced.
  • FIG. 1 is a cross-sectional view showing a semiconductor device of a sales core bump tie which is a first embodiment of the present invention
  • FIG. 2 is a process diagram showing a core bump forming method according to the first embodiment of the present invention
  • FIG. 3 is a process diagram showing details of a core bump forming method according to a first embodiment of the present invention
  • FIG. 4 is a plan view showing a circuit board of the first embodiment of the present invention
  • FIG. 5 is an enlarged sectional view of the circuit board shown in FIG. 4,
  • FIG. 6 is a process diagram showing a core bump forming method according to a second embodiment of the present invention.
  • FIG. 7 is a plan view showing a semiconductor device of a core bump pipe according to a second embodiment of the present invention.
  • FIG. 8 is a process diagram showing a core bump forming method according to a third embodiment of the present invention.
  • FIG. 9 is a process diagram showing a copper core bump forming method according to a fourth embodiment of the present invention.
  • FIG. 10 is a cross-sectional view showing a mounting state of a conventional ⁇ core bump
  • FIG. 11 is a process diagram showing a copper core bump forming method according to a fifth embodiment of the present invention.
  • FIG. 12 is a sectional view showing a mounted state of the copper core bump of the present invention.
  • Fig. 13 is a cross-sectional view showing a conventional pin-type semiconductor device
  • Fig. 14 is a new view showing another pin-type semiconductor device
  • Fig. 15 is a conventional short-pin type semiconductor device.
  • FIG. 16 is a cross-sectional view showing a conventional solder bump type semiconductor device.
  • FIG. 1 is a sectional view of a copper core bump type memory device according to a first embodiment of the present invention.
  • circuit patterns formed on the upper and lower surfaces of a circuit board 1 are connected by through holes (not shown), an IC chip 3 is mounted on an upper surface pattern 2, and a sealing resin is formed. Molding was performed at step 4, and copper core bumps 8 as external connection terminals were formed on the lower surface pattern 5 by plating.
  • This memory device 10 is different from the memory device 100 in FIG. 15 and the memory device 200 in FIG. 16 in that the external connection terminals are directly formed on the lower surface pattern 5 by copper core bumps. It is eight.
  • the mounting of the memory device 10 having the above configuration on the mother board is performed by applying a solder paste (immersion in a solder layer, etc.) or a conductive adhesive to the pattern on the mother board, and applying the conductive adhesive on the pattern.
  • the copper core bump 8 of the memory device 10 is positioned and mounted, and is heated. As a result, the solder jack or the conductive adhesive is melted, and the surface mount is completed.
  • FIG. 2 shows a step of forming a copper core bump in the present embodiment
  • step ⁇ ⁇ shows a cross section of the double-sided stretched laminate 21, Thin foil is laminated on both sides of the substrate.
  • Step B is a through-hole processing step, in which a sleigh hook 11 is processed by a 6-drilling machine such as NC.
  • Step C is a plating step. After cleaning the substrate surface including the wall surface of the through hole 11, a thin electroless plating layer is formed on the entire surface of the double-sided laminated board 21. An electrolytic plating layer 12 is formed.
  • Step D is a patterning step, in which the resist is laminated, exposed and developed to form a pattern mask, and then an ordinary circuit board etchant, CuC12 + H2O, is used.
  • the upper surface pattern 2 and the lower surface pattern 5 are formed by performing pattern etching using 2.
  • Step E is a process of laminating a resist dry film, and laminating a resist dry film 13 (hereinafter abbreviated as “register DF”) on the rain surface of the double-sided laminated laminate 21. By performing exposure and development, openings of a resist pattern are formed in the die pattern portion 2 a of the upper surface pattern 2 and the bump formation portion 5 a of the lower one pattern 5.
  • Process F is a lamination process of a mask / dry film, and a mask-dry film 14 (hereinafter, referred to as a mask DF) is provided on the resist DF 13 on the upper surface side of the rain surface flanged laminate 21 described above.
  • the die pattern portion 2a is masked by laminating the abbreviation).
  • Step G is a flange core bump formation sawing step in which a core bump 8 is formed in the bump forming portion 5a of the open lower surface pattern 5 by performing an electrolytic plating process.
  • Step H is a masking and dry film developing step, and the circuit board 1 is completed by removing the mask DF14. Then, the IC chip 3 is mounted on the die pattern 2 a of the circuit board 1 and molded with the sealing resin 4 to complete the memory device 10 shown in FIG.
  • Fig. 3 shows the core bump manufacturing process shown in Fig. 2 in more detail.
  • A is a through-hole processing step
  • b is an electroless plating step
  • G is an electrolytic plating step
  • d is a mask DF laminating step
  • e is an exposure step
  • f is a developing step.
  • Step g is a pattern etching step in which pattern etching is performed using CuC14 + H2O2, which is an etchant for a circuit board, as described above.
  • n is a mask DF lamination step
  • o is a “core bump formation” plating step
  • P is a mask DF development step
  • q is an electric Ni + Au plating step
  • An Au plating layer is formed on the surface such as a.
  • each step shown in FIG. 3 and each step shown in FIG. 2 are such that the step a is the step B, the steps b and c are the steps C, and the steps d, e, f, g, h, and i are the steps.
  • Step D corresponds to Step E
  • Steps j, k, and 1 correspond to Step E
  • Step n corresponds to Step F
  • Step o corresponds to Step G
  • Step p corresponds to Step H.
  • FIG. 4 is a plan view of the circuit board 1 in a state where the resist DF laminating step E of FIG. 2 has been completed, and shows a number of bumps formed by openings formed in the resist DF 13. Forming portions 5a are arranged.
  • FIG. 5 is an enlarged cross-sectional view of the circuit board 1 shown in FIG. 4.
  • the thickness of the resist DF 13 is 35 m
  • the diameter of the bump forming portion 5a is 300 m. It has become.
  • the cleaning treatment (condition 3) has the drawback that it is not suitable for automation because the cleaning liquid deteriorates remarkably and it is necessary to update it at 10 to 20 Om, and the odor becomes more intense.
  • the activated etching (condition 4) has a long life of the etching solution and can use the same etching solution as in the pattern etching step g, so that it is suitable for automation and constitutes a mass production line. Above it turned out to be very easy to handle.
  • an activation etching step m is provided after the development step 1 of the resist DF13, and after activating the surface of the bump formation portion 5a, Forming core bumps 8 with excellent adhesion by performing the plating process o of the core bumps Cu did.
  • the mask DF laminating step n is provided after the activation etching step m, but the order of the steps may be changed as shown by an arrow.
  • the etching is performed before the mask DF laminate as in the present embodiment, the upper surface pattern 2 such as the dino-turn 2a is also activated, so that the die bonding of the IC chip 3 is performed. Also gives good results.
  • the etching rate of the activation etching is adjusted to about 5 to 15% of the pattern thickness, and in order to achieve this, the etching rate is 2 to 15% depending on the adhesion state of the residue 15. It was found that a 30 second shaping or immersion was good. Second embodiment
  • FIG. 6 is a sectional view of a manufacturing process of a core bump type semiconductor device according to a second embodiment of the present invention
  • FIG. 7 is a sectional view of a completed semiconductor device.
  • the IC chip 3 is placed on the die bond pattern 35 ′ of the resin substrate 30, and the IC chip 3 is formed on the pattern 35 on the resin substrate 30. They are connected by wires.
  • the IC chip 3 is sealed with an injection molding resin 4.
  • a plurality of lower surface patterns 36 are formed on the lower surface of the resin substrate 30, and a core bump 33 is formed on each of the patterns 36.
  • the die bond pattern 35 is connected to the lower surface pattern 36 opposed thereto through a through hole 34.
  • the through hole 34 is filled with the same plating 3 3 ′ as the core bump 33, and the ripening from the IC chip 3 is reduced by the die bond pattern 3 5 ′ and the plating in the through hole 34.
  • Tsuki 3 3 ′ radiates heat through the lower core bump 33.
  • solder plating immersion in a solder layer, etc.
  • conductive adhesive For the motherboard (not shown) of the semiconductor device having the above configuration.
  • solder plating immersion in a solder layer, etc.
  • conductive adhesive For the motherboard (not shown) of the semiconductor device having the above configuration.
  • solder plating immersion in a solder layer, etc.
  • conductive adhesive For the motherboard (not shown) of the semiconductor device having the above configuration.
  • solder plating immersion in a solder layer, etc.
  • conductive adhesive is applied to the pattern on the motherboard, and the copper core bumps 33 of the semiconductor device are positioned and mounted on the pattern, and heated. Process and do.
  • the solder paste or the conductive adhesive is melted to perform surface mounting.
  • FIG. 6 shows a step of forming a copper core bump in the second embodiment.
  • Step A shows a cross section of a double-sided laminated board, in which thin copper foil 35a is laminated on both sides of a resin substrate 30, and through holes 34 are processed by a punch such as NC. Have been.
  • Step B is a copper plating step. After cleaning the substrate surface including the wall surface of the through hole 34, a thin electroless plating layer 35b is formed on the entire surface of the double-sided laminated board. Further, the electrolytic plating layer is thickened.
  • Step C is a pattern engaging step in which a resist (not shown) is laminated, exposed and developed to form a pattern mask, and then a conventional circuit board etching solution, CuC 12 + Using H 2 O 2. By performing turn etching, an upper surface pattern 35, a die bond pattern portion 35, and a lower surface pattern 36 are formed.
  • Step D is a resist coating step, in which resists 37 are formed on both sides of the double-sided stretch laminated board by screen printing, and are exposed and developed to form the upper surface pattern.
  • the opening of the resist 37 is formed in the die bond pattern portion 35, the land portion 36 of the lower surface pattern 36, and the bump forming portion 36 '' '.
  • Step E is an upper surface resist coating step, in which a mask-dry film 38 (hereinafter abbreviated as mask DF) is laminated on the resist 37 of the double-sided copper-clad laminate. Then, the die bond pattern portion 35 is masked.
  • mask DF a mask-dry film 38
  • Step F is a drilling step for the mask DF, A hole has been drilled in the corresponding mask DF.
  • Step G is a copper bump forming step for forming a core bump, which is applied to the land section 36 and the bump forming section 36 ′ of the lower surface pattern 36 opened by performing the electrolytic plating process.
  • a copper core bump 33 is formed.
  • the same pattern 33 ' is filled in the through hole 34, thereby connecting the upper pattern 35 and the lower pattern 36 of the double-sided stretched laminate with a thick layer.
  • the mask DF38 is removed by a masking / dry film development process (not shown). Further, after the formation of the core bump, an Au plating layer is formed on the surface of the core bump 33, the die bond pattern portion 35 ', etc. by an electric Ni + Au plating step (not shown). Complete the circuit board. Then, the IC chip 3 is mounted on the die bond pattern portions 35 of the circuit board, and is molded with the injection molding resin 4 to complete the semiconductor device shown in FIG. Third Jeongjeong aspect
  • FIG. 8 is a sectional view showing a manufacturing process of a core bump type semiconductor device according to the third embodiment of the present invention.
  • This third actual travel mode is different from the above-mentioned second embodiment in that the holes of the through holes 34 are tapered. That is, as shown in FIG. 8, a tapering cutting step A is provided in the through hole 34 of the rain-surface-extended laminated plate after the step A. According to this configuration, it is easier to fill the holes 33 'into the through holes 34 in the saw core bump forming step, and the holes can be easily filled. 4th Jeongjeong aspect
  • FIG. 9 shows a fourth embodiment of the present invention.
  • FIG. 12 is a cross-sectional view of the manufacturing process of the copper core bump type semiconductor device in the embodiment.
  • the through hole 34 is filled by using the copper plating for forming the core bumps.
  • the heat conduction member on the heat source is used in the present embodiment. I have.
  • step A shows a cross section of a double-sided laminated board, in which a thin copper foil 35a is laminated on the rain surface of a resin substrate 30, and the through-hole is formed by a punch such as an NC. Holes 3 and 4 have been machined.
  • Step B is a plating step, in which after cleaning the substrate surface including the wall surface of the through hole 34, a thin electroless plating layer 35b is formed on the entire surface of the double-sided laminated board. Further, the electrolytic plating layer is thickened.
  • Step C is a step of filling the silver paste 40 into the through holes 34, and for example, a member obtained by mixing silver particles with an epoxy resin is used.
  • Step D is a patterning step, in which a resist (not shown) is laminated, exposed and developed to form a pattern mask, and then a conventional etching solution for a circuit board, CuC12 +.
  • a resist not shown
  • a conventional etching solution for a circuit board CuC12 +.
  • Step E is a resist coating step, in which resists 37 are formed on both surfaces of the rain-surface-extended laminated board by screen printing, and are exposed and developed to thereby form the upper surface pattern.
  • An opening of the resist 37 is formed in the die bond pattern portion 35 of 35, the land portion 36 of the lower surface pattern 36, and the bump forming portion 36 '.
  • Step F is a top surface resist coating step, in which a mask dry film 38 (hereinafter abbreviated as mask DF) is laminated on the resist on the upper surface side of the double-sided copper-clad laminate. Thereby, the die bond pattern 35 is masked.
  • mask DF a mask dry film 38
  • Step G is a copper core bump formation and plating step, and by performing an electrolytic plating process, the land of the open lower surface pattern 36 is formed.
  • the core bump 33 is formed on the part 36 and the bump forming parts 36,.
  • the mask DF38 is removed by a masking / dry film developing process (not shown).
  • an Au Ni layer is formed on the surface of the core bump 33, the die bond pattern 35 ', etc. by an electric Ni + Au plating step (not shown). Complete the circuit board.
  • the IC chip 3 is mounted on the die bond pattern portion 35 of the circuit board, and is molded by injection molding 4 to complete the semiconductor device shown in FIG.
  • FIG. 10 is a sectional view showing a mounting state of the copper core bump 8 in the memory device 10 shown in FIG.
  • a solder plating layer 62 (immersion in the solder layer) is provided on the pattern 61 of the motherboard 60, and the memory device 1 is provided on the pattern 61.
  • the 0 core bumps 8 of 0 are positioned and placed, and the ripening process is performed. As a result, the solder plating layer 62 is melted to perform surface mounting.
  • the height of the core bump 8 for performing surface mounting needs to be about 300. Therefore, if 30 core bumps 8 are formed directly from the register DF 13 by the plating method, the diameter of the core bumps 8 will be as large as about 800 micron. For this reason, it is difficult to increase the number of bumps, and as shown in FIG. 10, instead of the amount of solder in the solder layer 62, the core bump 8 which forms an arc shape with the solder layer 62 is used. If the contact area with the layer becomes large and a temperature impact is applied, the substrate may peel off due to ripening due to a difference in linear expansion coefficient.
  • Mr -This embodiment is a further improvement of the above embodiment, and is intended to provide a low-cost semiconductor device which is easy to mount and does not cause troubles such as substrate peeling, and a method for manufacturing the same. Is shown.
  • FIG. 11 shows a step of forming a core bump in the semiconductor device of the present embodiment.
  • Step A shows a cross section of the double-sided copper-clad laminate 21, and thin copper layers are formed on both sides of the resin substrate. Foil is laminated.
  • Step B is a through-hole processing step in which through-holes 11 are processed by a punch such as NC.
  • Step C is a plating step, in which after cleaning the substrate surface including the wall surface of the through hole 11, a thin electroless copper plating layer is formed on the entire surface of the rain-sided laminated board 21. Further, an electrolytic copper plating layer 12 is formed.
  • Step D is a patterning step in which the resist is laminated, exposed and developed to form a pattern mask, and then a conventional etching solution for circuit boards, CuC 12 + H 2 ⁇ 2
  • the upper surface pattern 2 and the lower surface pattern 5 are formed by performing pattern etching with the use of.
  • Step E is a step of laminating the first dry film for laminating the resist dry film, and a solvent developed on both sides of the double-sided laminated board 21 with a triethane solution.
  • solution DF reactive dry film 23
  • the die pattern portion 2a of the upper surface pattern 2 and the bump formation of the lower surface pattern 5 are formed.
  • An opening of the resist pattern is formed with the part 5a.
  • Step F is a laminating step of the second dry film, and is a water-soluble dry film 24 (hereinafter referred to as a water-soluble film) developed on the solution DF 23 on both sides of the double-sided laminated board 21 with a caustic soda solution.
  • the aforesaid die pattern part 2 is abbreviated as DF and exposed and developed.
  • an opening is formed in the bump forming portion 5a of the lower surface pattern 5.
  • Step G is a saw core bump formation and plating step.
  • bumps of the lower surface pattern 5 are formed through the openings of the solution DF 23 and the water soluble DF 24.
  • the core bump 18 is formed on the portion 5a.
  • Step H is a second dry film development step in which the circuit board 1 is completed by removing the water-soluble DF 24 with a sodium hydroxide solution. Then, the shape of the core bump 18 becomes a mushroom shape by removing the water-soluble DF 24 on the lower surface side.
  • the configuration of the memory device using the circuit board 1 is the same as that of the memory device 10 in the first embodiment.
  • FIG. 12 is a sectional view showing a mounting state of the saw core bump 18.
  • the shape of the core bump 18 is a mushroom shape having an arc-shaped portion 18a and a small-diameter portion 18b as described above, and the arc-shaped portion 1 having a height of 300 m is formed.
  • the diameter of 8a is about 500 ⁇ m, which can be smaller than before.
  • the number of terminals can be increased by reducing the diameter of the flange core bump.
  • the surface mount for the mother board 60 forms an arc-shaped portion 18a with the solder layer 62 instead of the solder in the solder layer 62 as shown in FIG. ⁇
  • the contact area of the core bump 18 becomes smaller. For this reason, due to the shape effect of the small-diameter portion 18b, thermal distortion due to a long linear expansion coefficient when a temperature impact is applied is reduced, and trouble such as substrate peeling is reduced.
  • the bump forming method in the semiconductor device of the present embodiment can use the conventional mask DF processing step as the forming step of the second drive film, so that only a few additional steps are required compared to the conventional bump forming method. No cost increase.
  • the method of forming the second dry film in the present embodiment is described. Will be explained. Generally, a water-soluble DF having a thickness of 50 m can be obtained. Therefore, the optimum condition is determined using the water-soluble DF of 50 / im. First, the step of forming one layer of water-soluble DF and performing the exposure and development was repeated four times to form a layer having a thickness of 200 m.
  • the water-soluble DF was laminated in four layers and formed to a thickness of 200 m during the simultaneous exposure and development. As a result, the first (lowest layer) water-soluble DF was not developed and failed. did.
  • a water-soluble DF was laminated in two layers, and was formed to a thickness of 100 m in a process of performing exposure and development at a time. As a result, a good opening was obtained. This process was repeated twice to form a thickness of 200 m. As a result, a slight displacement occurred, but an opening that could withstand practical use was obtained.
  • the surf-mount type semiconductor device and the method of manufacturing the same according to the present invention can be effectively used in various industries that manufacture and use this type of semiconductor device.

Description

明 細
半導体装置及びその製造方法 技術分野
本発明は、 両面鋦張積層板を用いたサ一フエースマウン ト型等の 半導体装置における外部接続端子の構造及びその製造方法に関する ものであ り、 さ らに詳しく は、 外部接続端子と して鋦コアバンプを 用いることによ り、 リペア一性と放熱特性を向上させた半導体装置 及びその製造方法に関する。 背景技術
I Cチップを搭載したピングリ ッ ドアレイ (P G A ) は、 近年、 I Cチップを交換し他の機能に変換させることによ り装置の応用範 囲を広げるこ とが行なわれてきてお り、 この用途のための P G Aの 回路基板と してセラ ミ ックが用いられてきた。
セラ ミ ック基板は、 絶緣性及び放熱特性に優れ、 製品と しての信 頼性が高い。 しかし、 その反面, 配線パターンの形成を印刷 ' 焼き 付けによ り行なう ため基板の収縮をともない、 配線パターンを多く した り、 細密パターン化することが困難であった。 このため、 セラ ミ ック基板を用いた P G Aにおいて、 ノ、 °ターンを多くすると、 P G Aが大型になると共に高価な半導体装置になってしまう。
そこで、 このセラミ ツク製の回路基板に代わるものと して樹脂基 板を用いた半導体装置が種々提案されている。 樹脂基板を用いた半 導体装置は、 細密パターン化が可能で、 かつ廉価な製品に出来るが、 未だに普及しない理由として放熱特性の問題がある。
すなわち、 実装される I Cがサイズの大きい L S I の場合には、 動作電流による発熱が多く、 この発熱を素早く外に放熱してやらな いと I Cの温度が上昇してしまい、 I Cの動作速度が低下したり、 I cが熟破壊されてしなう などの問題が発生する。
そこで、 樹脂基板を用いた半導体装置において、 その放熱特性を 改良した構造が本出願人による特開平 1 — 2 044 5 3号公報ゃ特 開平 2— 1 0 2738号公報に示されている。 それらの構成を第 1 3図及び第 14図によ り説明する。
第 1 3図は、 淀来の樹脂基板ピングリ ッ ドアレイ (P P GA) の 断面図である。 樹脂基板 1のダイボン ドパターン 2 a上に I Cチッ プ 3が载置してあ り、 公知の如く I Cチップ 3は樹脂基板上のパタ ーン 2 d にワイヤ一 1 08で接続されている。 さ らに I Cチップ 3 は射出成形樹脂 4で封止されており、 射出成形樹脂 4の上面には放 熱板 1 0 7がー体モールドで固定されている。 また、 前記樹脂基板 1の、 ダイボン ドパターン 2 aに対応した下面位置には、 下面パタ —ン 2 bが形成されている。
ダイボン ドパターン 2 aの一部は、 コンタク ト ビン 1 20が植 ¾ されている部分に伸張しており、 その伸張部 2 cの先端に形成され たスルーホール 2 eにコンタク トビン 1 20 aが半田付けされてお り、 また、 コンタク ト ピン 120 aはスルーホール 2 eを貫通して 下面パターン 2 bにも半田付けられている。 すなわち、 コンタク ト ピン 1 20 aは、 I Cチップ 3からの発熱をダイボン ドパターン 2 a, 伸張部 2 c , コンタク トピン 1 20 a, 下面パターン 2 bの経 路を介して外部に放出する機能を有している。
第 14図は、 他の従来例を示す P PG Aの断面図である。 ダイボ ン ドパターン 2 aの平面内に配置された複数のスルーホール 1 1 0 は、 樹脂基板 1の下面パターン 2 b と直接コンタク ト している。 し たがって、 I Cチップ 3からの発熱は、 スルーホール 1 1 0を伝わ つて下面パターン 2 bの広い面で外部に放熱される。
上記の P P GAは、 セラ ミ ック基板の P G Aに比べて廉価とな り、 かつ放熱特性も得られていることから有力な半導体製品である。 この P P G Aにおいても、 メモリ容量の増加に伴ない大型チップ が用いられるため、 P P G Aの価格も高価なものとなって使い捨て には出来ず、 したがって、 いったんマザ一ホー ドに実装された後、 再び取り外して他のマザーボ一 ドに実装し直して再使用する必要が ある。
この要求に対して P P G Aは、 再実装のために加熱してマザ一ボ — ドから取り外しても、 ピン 1 2 0, 1 2 0 aの形状が変化しない ので、 いわゆる リペア一性の点において問題がなく、 また I Cチッ プ 3からの発熱もスルーホールを介して放熱できるので問題はない。 しかし、 外部接続端子として 1 0 0偭以上のピン 1 2 0を植設する 必要があるため、 工数がかかり コス ト高になるという 問題がある。 上記 P P G Aの高コス ト化を解決し、 P P G Aのコス トダウンを 図るために現在検討されているものと してサ一フェースマウン ト方 式の半導体 (メモリ) 装置がある。
以下、 第 1 5図及び第 1 6図によ り従来のサ一フェースマウン ト 方式のメモリ装置を説明する。
第 1 5図はピンタイプのメモリ装置 1 0 0を示す断面図であり、 回路基板 1の上下面に形成された回路パターンをスル一ホール (図 示せず) にて接続し、 上面パターン 2に I Cチップ 3を実装すると 共に、 封止樹脂 4にてモールドし、 下面パターン 5には外部接続端 子と しての短いピン 6が植設 (図示しないスルーホールに植設) し てある。 上記構成を有するメモリ装置 1 0 0のマザ一ボー ドに対す る実装は、 前記マザ一ボー ド上のパターンに半田メ ッキ又は導電接 着剤を塗布し、 そのパタ一ン上に前記メモリ装置 1 0 0のピン 6を 位置決め载置し、 加熱処理して行なう。 これによ り、 前記半田メ ッ キ又は導電接着剤が溶融してサ一フエースマウン 卜が行なわれる。 第 1 6図は半田バンプダイプのメモリ装置の断面図であり、 第 1 5図のメモリ装置 1 0 0と同一部材には同一番号を付し説明を省略 する。 すなわち、 第 1 6図のメモリ装置 2 0 0において、 第 1 5図 のメモリ装置 1 0 0と異なるところは、 外部接続端子が半田バンプ 7になっていることである。 上記構成を有するメモリ装置 2 0 0の マザ一ボ一 ドに対する実装は、 前記マザ一ボー ド上のパターンにメ モリ装置 2 0 0の半田バンプ 7を直接位置決め載置し、 加熱処理を 行なう。 これによ り、 前記半田バンプ 7が溶融してサーブエースマ ゥン トが行なわれる。
ここで、 第 1 5図に示すピンタイプのメモリ装置 1 0 0は、 再実 装のため加熟してマザ一ボー ドから取り外した場合、 ピン 6の形状 が変化しないので、 いわゆるリペア一性の点においては問題ないが、 外部接続端子として前記 P P G Aと同様 1 0 0個以上のピン 6を植 設する必要があるため工数がかかり、 コス 卜的にメ リ ッ 卜がなく な るという問題がある。
また、 第 1 6図に示す半田バンプタィプのメモリ装置 2 0 0は、 工数のかからない半田バンプを用いるため、 コス ト的には有利にな るが、 実装し直す必要が生じた場合、 前記半田バンプ 7を再び溶融 させてマザ一ボー ドから取り外すと、 半田バンプ 7の形状がくずれ 再実装が困難になるという、 いわゆるリペア一性に劣るという問題 がある。
したがって、 本発明は、 従来のサーブエースマウン ト型半導体装 置の有する上記問題点を解消することにより、 優れた放熱特性と リ ペア一性を備えたサーブエースマウン ト型半導体装置の提供と、 こ のような半導体装置を低コス トに製造できる半導体装置の製造方法 を提供することを目的としている。 発明の開示
本発明は、 I Cチップの突起電極として用いられている銅コアバ ンプ技術 (例えば 1 9 9 1年 1月 3 1 日、 技術情報協会より発行の ベアチップ実装』 参照) を応用し、 半導体装置を構成する回路基 板の鋦箔よ り なる下面パターンに、 直接鋇コアバンプを形成して外 部接続電極と してある。
具体的には、 両面鋦張積層板の上下面に形成された回路パターン をスルーホールにて接続し、 上面パターンに I Cチップを実装する と共に、 下面パターンに外部接続端子を設けてなる半導体装置にお ける前記外部接続端子を銅コアバンプで形成している。 これによ り、 リペア一性を有すると共に、 低コス トな半導体装置を得られる。
また、 本発明は、 ダイボン ドパターンと下面パターン間にスルー ホールを設け、 該スルーホールのラン ド部に鋦コアバンプを形成し て放熱を行なうよう構成してある。 これによ り、 特別な部材を設け ることなく半導体装置の放熱特性を改善することができ、 さ らにス ルーホール内に熱伝導部材を設けることによってその効果を一層高 めている。
また、 本発明は、 回路基板上に形成された回路パターン上にレジ ス トパターンを用いたメ ツキ法によって鋦コアバンプを形成する半 導体装置の製造方法であって、 前記レジス トパターンによって形成 された回路パターン上のバンプ形成部分に前記回路パターンを形成 したパターンエッチングと同種のエッチング処理を行なうように し てある。
このように、 鋦コアバンプメ ツキ工程の前にパターンエッチング と同種のエツチング液による活性化工ッチング工程を設けているの で、 量産化ライ ンの構成を妨げることなく鋦コアバンプの密着力を 向上させることが出来、 半導体装置の量産性による低コス ト化及び 信頼性を高める上できわめて有効である。
また、 本発明は、 回路基板に形成された回路パターン上に、 レジ ス トパターンを用いたメ ツキ法によって鋦コアバンプを形成する半 導体装置の製造方法であって、 前記レジス トパターンと して溶剤反 応性の第一 ドライ フィ ルム と、 水溶性の第二 ドライフィルムとを積 層して形成し、 銅コアバンプ形成後に前記第二 ドライフ ィルムを除 去するように してある。
これにより、 鋇コアバンプを、 高さが大き く径の小さな形状に形 戍することが出来るので、 マザ一ボードへの実装が容易でしかも基 板剝がれ等の トラブル発生を減少させることが可能となる。
また、 工程と しては、 従来のマスク ドライフィルム処理工程を利 用できるので、 工数の增加も僅かで済み、 半導体装置の量産性及び 信頼性を高める上できわめて有効である。 図面の箇単な説明
第 1図は本発明の第一実旌態様である銷コアバンプタイブの半導 体装置を示す断面図、
第 2図は本発明の第一実施態様である鋦コアバンプ形成方法を示 す工程図、
第 3図は本発明の第一実施態様である鋦コアバンプ形成方法の^ 細を示す工程図、
第 4図は本発明の第一実施態様の回路基板を示す平面図、 第 5図は第 4図に示す回路基板の拡大断面図、
第 6図は本発明の第二実施態様である鋦コァバンプ形成方法を示 す工程図、
第 7図は本発明の第二実施態様である鋇コアバンプパイプの半導 体装置を示す靳面図、
第 8図は本発明の第三実施態様である鋦コアバンプ形成方法を示 す工程図、
第 9図は本発明の第四実施態様である銅コァバンプ形成方法を示 す工程図、
第 1 0図は、 従来の鋇コアバンプのマウン ト状態を示す断面図、 第 1 1図は本発明の第五実施態様である銅コアバンプ形成方法を 示す工程図、
第 1 2図は本発明の銅コァバンプのマウン ト状態を示す断面図、 第 1 3図は従来のピンタイプの半導体装置を示す断面図、 第 1 4図は淀来の他のピンタ イプの半導体装置を示す新面囡、 第 1 5図は従来の短ピンタイ プの半導体装置を示す断面図、 第 1 6図は従来の半田バンプタイ プの半導体装置を示す断面図で ある。 発明を実施するための最良の形態
本発明をよ り詳細に説明するため、 添付の第 1 図〜第 1 2図にも て本発明の好ましい態様を説明する。
第一実施態様
第 1図は本発明の第一実施態様である銅コアバンプタイプメモ リ 装置の断面図である。
この半導体 (メモリ) 装置は、 回路基板 1 の上下面に形成された 回路パターンをスル一ホール (図示せず) にて接続し、 上面パター ン 2に I Cチップ 3を実装すると共に、 封止樹脂 4にてモ一ル ドし、 下面パターン 5には外部接続端子と しての銅コアバンプ 8がメ ツキ 法により形成されている。 このメモリ装置 1 0が、 第 1 5図のメ モ リ装置 1 0 0及び第 1 6図のメモリ装置 2 0 0 と異なるところは、 外部接続端子が前記下面パターン 5に直接形成された銅コアバンプ 8になっていることである。
上記構成を有するメモリ装置 1 0のマザ一ポー ドに対する実装は、 前記マザ一ボー ド上のパターンに半田メ ツキ (半田層に浸漬等) 又 は導電接着剤を塗布し、 そのパターン上に前記メモリ装置 1 0の銅 コアバンプ 8を位置決め載置し、 加熱処理して行なう。 これによ り、 前記半田メ ッキ又は導電接着剤が溶融してサ一フェースマウン 卜が ί亍なわれる。
次に、 本実施態様における銅コアバンプの形成工程を説明する。 第 2図は、 本実施態様における銅コァバンプの形成工程を示すもの であ り、 工程 Αは、 両面鋦張積層板 2 1の断面を示すもので、 樹脂 基板の両面に薄い鋇箔が積層されている。
工程 Bは、 スルーホール加工工程であ り、 N C等の六明け機によ つてス レーホーノレ 1 1 を加工する。
工程 Cは、 鋦メ ツキ工程であ り、 前記スルーホール 1 1の壁面を 含む基板面を洗浄した後、 両面鋦張積層板 2 1の全面に薄い無電解 鋇メ ツキ層を形成し、 さらに電解鋦メ ツキ層 1 2を形成する。
工程 Dは、 パターンニング工程であり、 メ ツキレジス トをラ ミネ — 卜 し、 露光現像してパターンマスクを形成した後、 通常の回路基 板用エッチング液である C u C 1 2 + H 2 O 2 を用いてパターンェ ッチングを行ない上面パターン 2及び下面パターン 5を形成する。 工程 Eは、 レジス ト ' ドライフィルムのラ ミネー ト工程であり、 前記両面鋦張積層板 2 1の雨面にレジス ト ' ドライフ ィルム 1 3 (; 以下、 レジス ト D Fと略記) をラミネー トし、 露光現像を行なう こ とにより、 前記上面パターン 2のダイパターン部 2 a と、 前記下 1 パターン 5のバンプ形成部 5 a とにレジス ト · パターンの開口部を 形成する。
工程 Fは、 マスク · ドライフィルムのラミネー ト工程であ り、 前 記雨面鍔張積層板 2 1の上面側のレジス ト D F 1 3上に、 マスク - ドライフ ィルム 1 4 (以下、 マスク D Fと略記) をラ ミネー トする ことによ り、 前記ダイパターン部 2 aをマスクする。
工程 Gは、 鍔コアバンプ形成鋸メ ツキ工程であ り、 電解鋦メ ツキ 処理を行なう ことによ り、 開口している下面パターン 5のバンプ形 成部 5 a に鋦コアバンプ 8を形成する。
工程 Hは、 マスキング, ドライフィルム現像工程であり、 マスク D F 1 4 を除去することにより、 回路基板 1 を完成させる。 そして、 この回路基板 1 のダイパターン 2 a に前記 I Cチップ 3を実装し、 封止樹脂 4でモールドすることによって第 1 図に示すメモリ装置 1 0を完成する。
第 3図は、 第 2図に示す鋦コアバンプの製造工程をさ らに詳細に 示した工程図であ り、 aはスルーホール加工工程、 bは無電解鋦メ ツキ工程、 G は電解鋦メ ツキ工程、 dはマスク D Fラ ミ ネー ト工程、 eは露光工程、 f は現像工程、 gはパターンエッチング工程であ り、 前記のごと く 回路基板用エッチング液である C u C 1 4 +H2 O 2 を用いてパターンエッチングを行なう。
hはマスク D F剝離工程、 i は整面工程、 j はレジス ト D Fラ ミ ネー ト工程、 kは露光工程、 1 は現像工程、 mは活性化エッチング 工程であ り、 前記パターンエッチング工程 gに用いたエッチング液 (C u C 12 +H2 02 ) を用いて 1 5秒程度の短時間エッチング を行なう。 なお、 この活性化エッチング工程 mの必要性については 後述する。
nはマスク D Fラ ミ ネー ト工程, oは鋦コアバンプ形成鋦メ ツキ 工程、 Pはマスク D F現像工程、 qは電気 N i + A uメ ツキ工程で あり、 前記鋇コアバンプ 8やダイパターン部 2 a等の表面に A uメ ツキ層を形成する。
なお、 第 3図に示す各工程と第 2図に示す各工程とは、 工程 aが 工程 Bに、 工程 b と c とが工程 Cに、 工程 d と e と f と gと h及び iが工程 Dに、 工程 j と kと 1が工程 Eに、 工程 nが工程 Fに、 ェ 程 oが工程 Gに、 工程 pが工程 Hにそれぞれ対応している。
次に、 第 3図に示す活性化工ツチング工程 mの必要性について説 明する。 第 4図は、 第 2図のレジス ト D Fラ ミネー ト工程 Eが終了 した状態の回路基板 1の平面図であ り、 レジス ト D F 1 3に形成さ れた開口によって設けられた多数のバンプ形成部 5 aが整列配置さ れている。
第 5図は、 第 4図に示す回路基板 1の拡大断面図であ り、 本実施 態様では前記レジス ト D F 1 3の厚さが 3 5 m、 バンプ形成部 5 aの直径が 3 00 mとなっている。
このように、 現像工程 1 によってレジス ト D F 1 3に多数の小径 開口を形成した場合、 第 5図に示すごと く、 バンプ形成部 5 aの上 面には現像液 ( 1 , 1 , 1 , ト リク ロロェタ ン) で溶解した レジス ト D F 1 3の残渣 1 5が付着しているので、 このままの状態にて鋦 コアバンプ C uメ ツキ工程 Gを行なった場合には、 銅コアバンプ 8 の密着不良が発生し、 不良品となってしまう。
そこで、 本発明者は、 前記密着不良 トラブルを解決するため、 い ろいろな前処理工程を実験した。 その結果を表 1 に示す。
表 1 処理条件 里品^1 問 題 点
1 前処理無し 0 % D F現像後、 バンプ形成開口 , 部の鋦パターン上に残渣の付 着が有り、 パンブの総てが密 着不良となる。
2 、スフ卜ェ 7チンク— 0 % 鋦表面の活性化が弱いため、 H2SO4+H2O2 残渣を除去しきれず (時間を
! 液に 60秒浸漬 長く しても駄目) 。
i
ί 3 キリンス処理 1 0 0 % キリンス液の劣化が著し く
1 H3PO4+HNO3+HCL 10〜 20πι2で更新する必要があ 1 液に 10秒間浸漬 り、 自動化不敵。 臭気が有り
I 2回 作業環境悪し。
\
1 4 活性化工 7チジ 1 0 0 % エッチング液を共用でき、 か
CUC12+H202 つ寿命が長いので自動化に適 液で 15秒間シャワ- する。 作業環境悪化せず。
1 表 1に示すよう に、 4つの条件について実験した結果、
(条件 1 ) の 「前処理無し」 では、 現像液に溶解したレジス ト D
F 1 3の残渣 1 5の付着によって鋦コアバンプ 8は全て密着不良と なり、 良品率 0 %となった。
(条件 2) の前処理と してソフ トエッチング (H2 S 04 +H2
〇2 液に 60秒間浸漬) を行なったところ、 銅表面の活性化が弱く て残渣 1 5を除去できず、 良品率 0 %であった。
(条件 3) の前処理と してキ リ ンス処理 (H3 P O 4 +HN03
+ H C 1液に 1 0秒間浸漬) を行なったところ、 銅表面の活性化が 行なわれることにより鋦コアバンプ 8の密着力が得られ良品率 1 0
0 %となった。
(条件 4 ) の前処理と して活性化エッチング (パターンエツチン グ用の C u C 12 +H2 〇 2 液で 1 5秒間シャワー) を行なったと ころ、 鋇表面の活性化が行なわれることによ り、 銅コアバンプ 8の 密着力が得られ良品率 1 0 0 %となった。
上記のよう に、 各前処理工程のう ち、 (条件 3 ) のキリンス処理 と (条件 4) の活性化エッチングの良いことがわかったので、 上記 二条件の比較を行なった。
その結果 (条件 3 ) のキ リンス処理は、 キ リンス液の劣化が著し く 1 0〜 20 O mで更新する必要があるため自動化に適さないとい う欠点があり、 さ らに臭気が激しく作業環境にも問題があった。 こ れに対し、 (条件 4) の活性化エッチングは、 エッチング液の寿命 が長く、 かつパターンエツチング工程 gと同一のエッチング液を共 用することが出来るので自動化に適し、 量産ライ ンを構成する上で 大変扱い易いことがわかった。
上記理由により、 本実施態様では第 3図に示すごと く、 レジス ト D F 1 3の現像工程 1 の後に活性化エッチング工程 mを設け、 バン プ形成部 5 aの表面を活性化した後に、 銅コアバンプ C uのメ ツキ 工程 oを行なう ことによって密着力の優れた鋦コアバンプ 8を形成 した。
なお、 本実施態様では、 活性化エッチング工程 mの後にマスク D Fラ ミネ一 ト工程 nを設けたが、 この工程順は矢印で示すよう に入 れ替えてもよい。 しかし、 本実施態様のよう に、 マスク D Fラ ミネ - トの前にエッチングを行なう と、 ダイノ ターン 2 a等の上面パタ —ン 2も活性化されるため、 I Cチップ 3のダイボンチ'ング等にも 良好な結果を得られる。
上記活性化エツチングのェッチング率と しては、 パターン厚の 5 〜 1 5 %程度に条件を合わせると好適であり、 このようにするため には、 前記残渣 1 5の付着状態に応じて 2〜 3 0秒間のシャヮ一又 は浸潢を行なう と良いことがわかった。 第二実施態様
第 6図は、 本発明の第二実施態様における鋦コァバンプタィプ半 導体装置の製造工程断面図、 第 7図は完成した半導体装置の断面図 である。
すなわち、 第 7図の半導体装置においては、 樹脂基板 3 0のダイ ボン ドパターン 3 5 ' 上に I Cチップ 3が载置してあり、 I Cチッ プ 3は樹脂基板 3 0上のパターン 3 5にワイャ一で接続されている。 また、 I Cチップ 3は射出成形樹脂 4で封止されている。 樹脂基板 3 0の下面には複数の下面パターン 3 6が形成されており、 各パタ —ン 3 6上にはそれぞれ鋇コアバンプ 3 3が形成されている。 さ ら に、 ダイボン ドパターン 3 5, は、 それと対抗する下面パターン 3 6とスルーホール 3 4を介して接続されている。 そして、 スルーホ —ル 3 4は、 鋇コアバンプ 3 3 と同じ鋇メ ツキ 3 3 ' によって充填 されており、 I Cチップ 3からの発熟をダイボン ドパターン 3 5 ' 、 スルーホール 3 4内の鋦メ ツキ 3 3 ' 、 下面の銷コアバンプ 3 3を 介して放熱している。
上記構成からなる半導体装置の、 マザ一ボー ド (図示せず) に対 する実装は、 マザ一ボー ド上のパターンに半田メ ツキ (半田層に浸 漬等) 又は導電接着剤を塗布し、 そのパターン上に前記半導体装置 の銅コアバンプ 3 3を位置決め載置し、 加熱処理して行なう 。 これ によ り、 前記半田メ ッキ又は導電接着剤が溶融してサ一フェースマ ゥン 卜が行なわれる。
次に、 本第二実施態様における銅コアバンプ 3 3の形成工程を説 明する。 第 6図は第二実施態様における銅コァバンプの形成工程を 示すものである。
工程 Aは、 両面鋇張積層板の断面を示すもので、 樹脂基板 3 0の 両面に薄い鋦箔 3 5 a を積層してあ り、 N C等の穴明け機によって スル一ホール 3 4が加工されている。
工程 Bは、 銅メ ツキ工程であ り、 前記スル一ホール 3 4の壁面を 含む基板面を洗浄した後、 両面鋦張積層板の全面に薄い無電解鋇メ ツキ層 3 5 b を形成し、 さ らに電解鋦メ ツキ層を厚付けメ ツキする。 工程 Cは、 パターンエング工程であり、 メ ツキレジス ト (図示せ ず) をラ ミネー ト し露光現像してパターンマスクを形成した後、 通 常の回路基板用エッチング液である C u C 1 2 + H 2 O 2 を用いて ノヽ。ターンエッチングを行なう ことにより、 上面パターン 3 5 と ダイ ボン ドパターン部 3 5, 及び下面パターン 3 6を形成する。
工程 Dは、 レジス ト ' コ一ティ ング工程であり、 前記両面鋦張積 層板の両面に レジス ト 3 7をスク リーン印刷によって形成し、 露光 現像を行なう ことによ り、 前記上面パターンのダイボン ドパターン 部 3 5, と、 前記下面パターン 3 6のラン ド部 3 6, とバンプ形成 部 3 6 ' ' とにレジス ト 3 7の開口部を形成する。
工程 Eは、 上面レジス トコーティ ング工程であ り、 前記両面銅張 積層板のレジス ト 3 7上にマスク - ドライフ ィルム 3 8 (以下、 マ スク D Fと略記) をラ ミネー トすることによ り、 前記ダイボン ドパ ターン部 3 5, をマスクする。
工程 Fは、 マスク D Fの穴明け工程であ り、 スルーホール 3 4 に 対応するマス ク D Fに穴を明けている。
工程 Gは、 鋦コアバンプ形成銅メ ツキ工程であ り、 電解鋦メ ツキ 処理を行なう ことによ り開口している下面パターン 3 6のラン ド部 3 6, とバンプ形成部 3 6 ' , に銅コアバンプ 3 3を形成する。 こ のとき同時に、 スルーホール 3 4内に同じ鋦メ ツキ 3 3 ' を充塡す ることにより、 両面鋇張積層板の上面パターン 3 5と下面パターン 3 6 とを厚い鋦で接続する。
工程 Gの後、 図示しないマスキング ' ドライフ ィルム現像工程に よってマスク D F 3 8を除去する。 さらに、 この鋦コアバンプ形成 後に、 図示しない電気 N i + A uメ ツキ工程によって前記鋦コアバ ンプ 3 3やダイボン ドパターン部 3 5 ' 等の表面に A uメ ツキ層を 形成することによ り回路基板を完成させる。 そして、 この回路基板 のダイボン ドパターン部 3 5, に前記 I Cチップ 3を実装し、 射出 成形樹脂 4でモ一ルドすることによって第 7図に示す半導体装置を 完成する。 第三実旌態様
本発明の第三実施態様を説明する。 第 8図は本発明の第三実旌態 様における鋇コアバンプタイプ半導体装置の製造工程断面図である。
この第三実旅態様が、 前述の第二実施態様と異なる点は、 スルー ホール 3 4の穴がテーパー形状をしている点である。 すなわち、 第 8図に示すごとく、 工程 Aの次に雨面鋇張積層板のスル一ホール 3 4にテーパー形状のカッティング工程 A, を設けてある。 この構成 によれば、 鋸コアバンプ形成鋦メ ツキ工程でのスル一ホール 3 4内 への鋦メ ツキ 3 3 ' の充塡がよ り容易になり、 鋦が埋ま りやすく な る。 第四実旌態様
本発明の第四実施態様を説明する。 第 9図は本発明の第四実施態 様における銅コアバンプタイプ半導体装置の製造工程断面図である。 前述までの実施態様では、 鋦コアバンプを形成すためのメ ツキ銅 を利用してスル一ホール 3 4内を埋めていたが、 本実施態様ではぺ —ス ト上の熱伝導部材を利用している。
第 9図において、 工程 Aは、 両面鋦張積層板の断面を示すもので、 樹脂基板 3 0の雨面に薄い銅箔 3 5 aが積層してあ り、 N C等の穴 明け機によってスルーホール 3 4が加工されている。
工程 Bは、 鋦メ ツキ工程であ り、 前記スル一ホール 3 4の壁面を 含む基板面を洗浄した後、 両面鋦張積層板の全面に薄い無電解鋦メ ツキ層 3 5 b を形成し、 さ らに電解鋇メ ツキ層を厚付けメ ツキする。 工程 Cは、 スルーホール 3 4への銀ペース ト 4 0の充塡工程であ り、 例えば、 エポキシ樹脂に銀粒子を混合した部材が使用されてい る。
工程 Dはパターンニング工程であ り、 メ ツキレジス ト (図示せず) をラ ミネー ト し、 露光現像してパターンマスクを形成した後、 通常 の回路基板用エッチング液である C u C 1 2 + H 2 O 2 を用いてパ ターンエッチングを行なう ことによ り、 上面パターン 3 5と ダイボ ン ドパターン部 3 5, 及び下面パターン 3 6を形成する。
工程 Eは、 レジス ト · コ一ティ ング工程であり、 前記雨面鋦張積 層板の両面に レジス ト 3 7をスク リーン印刷によって形成し、 露光 現像を行なう ことによ り、 前記上面パターン 3 5のダイボン ドパタ —ン部 3 5, と、 前記下面パターン 3 6のラン ド部 3 6, とバンプ 形成部 3 6 ' , とにレジス ト 3 7の開口部を形成する。
工程 Fは、 上面レジス トコ一ティ ング工程であ り、 前記両面銅張 積層板の上面側のレジス ト上にマスク · ドライフ ィルム 3 8 (以下、 マスク D Fと略記) をラ ミ ネー トすることにより、 前記ダイボン ド パターン 3 5, をマスクする。
工程 Gは、 銅コアバンプ形成鋦メ ツキ工程であ り、 電解鋦メ ツキ 処理を行なう ことによ り、 開口 している下面パターン 3 6のラン ド 部 3 6, とバンプ形成部 3 6, , に鋦コアバンプ 3 3を形成する。 工程 Gの後、 図示しないマスキング · ドライフィルム現像工程に よってマスク D F 3 8を除去する。 さらにこの鋦コアバンプ形成後 に、 図示しない電気 N i + A u メ ツキ工程によって前記鋦コアバン プ 3 3やダイボン ドパターン 3 5 ' 等の表面に A uメ ッキ層を形成 することによ り回路基板を完成する。
そして、 この回路基板のダイボン ドパターン部 3 5, に前記 I C チップ 3を実装し、 射出成形榭腊 4でモール ドすることによって第 7図に示す半導体装置を完成させる。
第 1 0図は、 第 1図に示すメモリ装置 1 0における前記銅コアバ ンプ 8のマウン ト状態を示す断面図である。 前記メモリ装置のマザ —ボ一 ドに対する実装は、 マザーボ一ド 6 0 のパターン 6 1 に半田 メ ツキ層 6 2 (半田層に浸漬等) を設け、 そのパターン 6 1上に前 記メモリ装置 1 0の鋇コアバンプ 8を位置决め载置し、 加熟処理し て行なう。 これにより、 前記半田メ ツキ層 6 2が溶融してサ一フエ ースマウン トが行なわれる。
しかるに、 サ一フェースマウン トを行なう ための鋇コアバンプ 8 の高さは钓 3 0 0 程度必要である。 したがって、 直接前記レジ ス ト D F 1 3からメ ツキ法によって 3 0 の鋦コアバンプ 8を 形成すると、 鋇コァバンプ 8の直径は約 8 0 0 ミ クロンと大き く な つてしまう。 このため、 バンプの数を多くすることが困難になると 共に、 第 1 0図に示すように、 半田層 6 2における半田の量のわり に、 半田層 6 2と円弧形状をなす鋦コアバンプ 8の鲟層との接触面 積が大き くなり、 温度衝擎を加えた場合、 線膨張係数の違いによる 熟歪みによって基板剝がれを生じることがある。
一方、 実装の容易さを考盧すると、 前記鋦コアバンプの形状は出 来るだけ径が小さ く、 高さの大きい形状が望まれる。 様 - - 本実施態様は、 上記実施態様をさ らに改良したものであり、 実装 が容易で基板剝がれ等の トラブルが発生しに く く、 しかも低コス ト な半導体装置とその製造方法を示している。
第五実施態様を第 1 1図及び第 1 2図によって説明する。 第 1 1 図は、 本実施態様の半導体装置における鋦コァバンプの形成工程を 示すものであ り、 工程 Aは、 両面銅張積層板 2 1 の断面を示すもの で、 樹脂基板の両面に薄い銅箔が積層されている。
工程 Bは、 スルーホール加工工程であ り、 N C等の穴明け機によ つてスル一ホール 1 1 を加工する。
工程 Cは、 鋦メ ツキ工程であ り、 前記スル一ホール 1 1の壁面を 含む基板面を洗浄した後、 雨面鋦張積層板 2 1 の全面に薄い無電解 銅メ ツキ層を形成し、 さ らに電解銅メ ツキ層 1 2 を形成する。
工程 Dはパターンニング工程であ り、 メ ツキレジス トをラ ミネ一 ト し、 露光現像してパターンマスクを形成した後、 通常の回路基板 用エッチング液である C u C 1 2 + H 2 〇2 を用いてパターンエツ チングを行なう ことにより上面パターン 2及び下面パターン 5を形 成する。
以上の工程 A〜Dは、 第一実施態様と同一の工程である。
工程 Eは、 レジス ト · ドライフィルムをラ ミネー トする第一 ドラ ィフ ィルムのラ ミ ネ一 ト工程であり、 前記両面鋦張積層板 2 1 の両 面に ト リエタン溶液で現像される溶剤反応性 ドライフ ィルム 2 3 ( 以下、 溶液性 D Fと略記) をラ ミネー ト し、 露光現像を行なう こと によ り、 前記上面パターン 2のダイパターン部 2 a と、 前記下面パ ターン 5のバンプ形成部 5 a とにレジス ト · パターンの開口部を形 成する。
工程 Fは、 第二 ドライフ ィルムのラミネー ト工程であり、 前記両 面鋦張積層板 2 1の両面の溶液性 D F 2 3上に苛性ソーダ液で現像 される水溶性 ドライフ ィルム 2 4 (以下、 水溶性 D Fと略記) をラ ミネー ト し、 露光現像を行なう ことによ り、 前記ダイパターン部 2 a をマスクすると同時に前記下面パターン 5のバンプ形成部 5 a に 開口部を形成する。
工程 Gは、 鋸コアバンプ形成鋇メ ツキ工程であ り、 電解鋦メ ツキ 処理を行なう ことによ り、 溶液性 D F 2 3と水溶性 D F 2 4 との開 口部を通して下面パターン 5のバンプ形成部 5 a に鋦コアバンプ 1 8を形成する。
工程 Hは、 第二 ドライフィルム現像工程であり、 苛性ソーダ液に て水溶性 D F 2 4を除去することにより回路基板 1 を完成する。 そ して、 鋇コアバンプ 1 8の形状は、 下面側の水溶性 D F 2 4が除去 されることによって茸形状となる。
この回路基板 1 によるメモリ装置の構成は、 第一実施態様におけ るメモリ装置 1 0の場合と同様である。
第 1 2図は、 前記鋸コアバンプ 1 8のマウン ト状態を示す断面図 である。 前記鋇コアバンプ 1 8の形状は前述のように円弧形状部 1 8 a と径小部 1 8 bとを有する茸形状となり、 高さ 3 0 0 mの鋦 コアバンプを形成した場合の円弧形状部 1 8 aの直径は約 5 0 0 μ mと、 従来よ り小さくすることが出来る。
この結果、 鍔コアバンプの小径化によ り端子数を多くすること力 できる。 また、 前記マザ一ボー ド 6 0に対するサ一フェースマウン トは、 第 1 2図に示すよう に半田層 6 2における半田の童のわり に、 半田層 6 2と円弧形状部 1 8 a をなす鋦コアバンプ 1 8の接触面積 が小さくなる。 このため、 前記径小部 1 8 bの形状効果によ り温度 衝擎を加えた場合の線膨張係数の遠いによる熱歪みが小さ く なり、 基板剝がれ等の トラブル発生が減少する。
また、 本実旌態様の半導体装置におけるバンプ形成方法は、 第二 ドライブイルムの形成工程として従来のマスク D F処理工程を利用 出来るので、 従来のバンプ形成方法に比してわずかな工程の追加の みで済み、 コス トアップをともなわない。
次に、 本実旌態様における第二ドライフィルムの形成方法につい て説明する。 一般に水溶性 D Fと しては 5 0 mの厚さのものが入 手できるので、 この 5 0 /i mの水溶性 D Fを用いて最適条件を求め る。 まず、 水溶性 D Fを一層形成し、 露光現像を行なう工程を四回 繰り返して 2 0 0 mの厚さに形成した結果、 各層每の開口部に位 置ずれが生じて失敗した。
また、 水溶性 D Fを四層に積層し、 一括して露光現像を行なうェ 程で 2 0 0 mの厚さに形成した結果、 一層目 (一番下層) の水溶 性 D Fが現像されず失敗した。
さ らに、 水溶性 D Fを二層に積層し、 一括して露光現像を行なう 工程で 1 0 0 mの厚さに形成した結果、 良好な開口部が得られた。 この工程を二回繰り返して 2 0 0 mの厚さに形成した結果、 わず かな位置ずれを生じたが充分実用に耐える開口部が得られた。
[産業上の利用可能性]
以上のよう に、 本発明にかかるサーフエ一スマウン ト型半導体装 置とその製造方法は、 この種の半導体装置を製造して使用する各種 の産業において、 有効に利用できる。

Claims

請 求 の 範 匪
(1 ) 両面鋇張積層板の上下面に形成された回路パターンをスルー ホールにて接続し、 上面パターンに I Cチップを実装するとともに 下面パターンに外部接続端子を設けてなる半導体装置において、 前 記外部接続端子を鋇コアバンプで形成したことを特徴とする半導体
( ) 前記鋦コアバンプがメツキによって形成されている請求の範 囲第 1項項記載の半導体装置。
( 3 ) 前記鋦コアバンプが前記スルーホールのラン ド部に形成され ている請求の範囲第 1項記載の半導体装置。
(4 ) 前記鋦コアバンプの形成されたスルーホールが、 前記上面パ ターンにおける I Cチップをダイボンディ ングするためのダイボン ドパターンと下面パターンとの間に設けられている請求の範囲第 3 項記載の半導体装置。
(5 ) 前記鍔コアバンプの形成されたスルーホール内に、 放熱用の 熱伝導部材が設けられている請求の範囲第 4項記載の半導体装置。
(6 ) 前記放熱部材が、 鋦コアバンプと同一メ ツキ工程で形成され た鋇メ ッキ層である請求の範囲第 5項記載の半導体装置。
(7) 前記放熱部材が、 スルーホール内にぺ一ス ト状の熱伝導部材 を充塡して硬化させたものである請求の範囲第 5項記載の半導体装 置。
(8 ) 前記ペース ト状の熱伝導部材が、 エポキシ系樹脂に金属粒子 を混練したものである請求の範囲第 7項記載の半導体装置。
(9 ) 前記スル一ホールが、 ダイボンドパターンから下面パターン に向かって先細りのテーパー形状である請求の範囲第 4項記載の半 導体装置。
( 1 0) 回路基板に形成された回路パターン上に、 レジス トパター ンを用いたメ ツキ法によって鋇コアバンプを形成する半導体装置の 製造方法であって、 前記レジス トパターンによって形成された回路 パターン上のバンプ形成部分に、 前記回路パターンを形成したパタ —ンエッチングと同種のエッチング処理を行なう ことを特徴と した 半導体装置の製造方法。
( 1 1 ) 前記エッチング処理の処理時間を、 5秒〜 3 0秒と した請 求の範囲第 1 0項記載の半導体装置の製造方法。
( 1 2 ) 回路基板に形成された回路パターン上に、 レジス トパター ンを用いたメ ツキ法によって銅コアバンプを形成する半導体装置の 製造方法であって、 前記レジス トパターンと して溶剤反応性の第一 ドライフィルムと、 水溶性の第二 ドライフィルムとを積層して形成 し、 鋦コァバンプ形成後に前記第二 ドライブイルムを除去すること を特徴と した半導体装置の製造方法。
PCT/JP1992/000531 1991-04-26 1992-04-23 Semiconductor device and manufacturing method therefor WO1992020097A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE69229661T DE69229661T2 (de) 1991-04-26 1992-04-23 Verfahren zur Herstellung einer Anschlusstruktur für eine Halbleiteranordnung
EP92909488A EP0536418B1 (en) 1991-04-26 1992-04-23 Method of manufacturing a semiconductor device terminal structure

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP3/122903 1991-04-26
JP12290391 1991-04-26
JP26850791 1991-09-20
JP3/268507 1991-09-20
JP3/284066 1991-10-04
JP28406691 1991-10-04

Publications (1)

Publication Number Publication Date
WO1992020097A1 true WO1992020097A1 (en) 1992-11-12

Family

ID=27314578

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1992/000531 WO1992020097A1 (en) 1991-04-26 1992-04-23 Semiconductor device and manufacturing method therefor

Country Status (4)

Country Link
US (1) US5433822A (ja)
EP (1) EP0536418B1 (ja)
DE (1) DE69229661T2 (ja)
WO (1) WO1992020097A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5708304A (en) * 1996-03-27 1998-01-13 Mitsubishi Denki Kabushiki Kaisha Semiconductor device

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5436412A (en) * 1992-10-30 1995-07-25 International Business Machines Corporation Interconnect structure having improved metallization
DE69428181T2 (de) * 1993-12-13 2002-06-13 Matsushita Electric Ind Co Ltd Vorrichtung mit Chipgehäuse und Verfahren zu Ihrer Herstellung
JPH07335783A (ja) * 1994-06-13 1995-12-22 Fujitsu Ltd 半導体装置及び半導体装置ユニット
US5467253A (en) * 1994-06-30 1995-11-14 Motorola, Inc. Semiconductor chip package and method of forming
FR2723257B1 (fr) 1994-07-26 1997-01-24 Sgs Thomson Microelectronics Boitier bga de circuit integre
JPH08106617A (ja) * 1994-10-04 1996-04-23 Fujitsu Ltd 磁気ディスク装置
US6098271A (en) * 1994-10-04 2000-08-08 Fujitsu Limited Method for assembling a magnetic disk drive with a relaying flexible printed circuit sheet
US6465743B1 (en) * 1994-12-05 2002-10-15 Motorola, Inc. Multi-strand substrate for ball-grid array assemblies and method
JPH08236654A (ja) 1995-02-23 1996-09-13 Matsushita Electric Ind Co Ltd チップキャリアとその製造方法
JPH08316364A (ja) * 1995-05-16 1996-11-29 Toshiba Corp 半導体装置
JP2899540B2 (ja) * 1995-06-12 1999-06-02 日東電工株式会社 フィルムキャリアおよびこれを用いた半導体装置
KR100386061B1 (ko) 1995-10-24 2003-08-21 오끼 덴끼 고오교 가부시끼가이샤 크랙을방지하기위한개량된구조를가지는반도체장치및리이드프레임
US5847455A (en) * 1995-11-07 1998-12-08 Vlsi Technology, Inc. Molded leadframe ball grid array
KR0163871B1 (ko) * 1995-11-25 1998-12-01 김광호 하부에 히트 싱크가 부착된 솔더 볼 어레이 패키지
JP3345541B2 (ja) * 1996-01-16 2002-11-18 株式会社日立製作所 半導体装置及びその製造方法
JPH09260552A (ja) * 1996-03-22 1997-10-03 Nec Corp 半導体チップの実装構造
JP3050807B2 (ja) * 1996-06-19 2000-06-12 イビデン株式会社 多層プリント配線板
JP3050812B2 (ja) * 1996-08-05 2000-06-12 イビデン株式会社 多層プリント配線板
US6222272B1 (en) 1996-08-06 2001-04-24 Nitto Denko Corporation Film carrier and semiconductor device using same
US5776798A (en) * 1996-09-04 1998-07-07 Motorola, Inc. Semiconductor package and method thereof
US5854512A (en) * 1996-09-20 1998-12-29 Vlsi Technology, Inc. High density leaded ball-grid array package
US5989935A (en) * 1996-11-19 1999-11-23 Texas Instruments Incorporated Column grid array for semiconductor packaging and method
JPH10294418A (ja) * 1997-04-21 1998-11-04 Oki Electric Ind Co Ltd 半導体装置
US6573609B2 (en) 1997-11-25 2003-06-03 Tessera, Inc. Microelectronic component with rigid interposer
US6002168A (en) * 1997-11-25 1999-12-14 Tessera, Inc. Microelectronic component with rigid interposer
US6175085B1 (en) * 1998-10-07 2001-01-16 Lucent Technologies Inc. Solder mask configuration for a printed wiring board with improved breakdown voltage performance
DE60023202T2 (de) * 1999-02-15 2006-07-20 Mitsubishi Gas Chemical Co., Inc. Leiterplatte für Plastikhalbleitergehäuse
US6465084B1 (en) * 2001-04-12 2002-10-15 International Business Machines Corporation Method and structure for producing Z-axis interconnection assembly of printed wiring board elements
DE102012205240B4 (de) * 2012-03-30 2016-08-04 Semikron Elektronik Gmbh & Co. Kg Verfahren zur Herstellung eines Substrats für mindestens ein Leistungshalbleiterbauelement, Verfahren zur Herstellung eines Leistungshalbleitermoduls und Leistungshalbleitermodul

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5344172A (en) * 1976-10-04 1978-04-20 Seiko Epson Corp Semiconductor integrated circuit
JPS6178141A (ja) * 1984-09-20 1986-04-21 シーメンス、アクチエンゲゼルシヤフト 集積回路のための銅突起形成方法
JPH0160551U (ja) * 1987-10-09 1989-04-17
JPH01204553A (ja) * 1988-02-10 1989-08-17 Fuji Electric Co Ltd 質問器と応答器との交信方法
JPH02102738U (ja) * 1989-01-31 1990-08-15

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4922324A (en) * 1987-01-20 1990-05-01 Kabushiki Kaisha Toshiba Semiconductor integrated circuit device
JPS6460551A (en) * 1987-08-27 1989-03-07 Toshiba Corp Paper sheet conveyer in picture forming device
EP0329314A1 (en) * 1988-02-05 1989-08-23 Raychem Limited Uses of uniaxially electrically conductive articles
US4926241A (en) * 1988-02-19 1990-05-15 Microelectronics And Computer Technology Corporation Flip substrate for chip mount
US4927700A (en) * 1988-02-24 1990-05-22 Psi Star Copper etching process and product with controlled nitrous acid reaction
JPH0223928A (ja) * 1988-07-13 1990-01-26 Ohtsu Tire & Rubber Co Ltd :The 古タイヤ利用のマット
JPH064136B2 (ja) * 1988-10-13 1994-01-19 新日本製鐵株式会社 多孔質の鉄の触媒担体の製造法
US5065228A (en) * 1989-04-04 1991-11-12 Olin Corporation G-TAB having particular through hole
US5077633A (en) * 1989-05-01 1991-12-31 Motorola Inc. Grounding an ultra high density pad array chip carrier
US4991060A (en) * 1989-11-24 1991-02-05 Nippon Cmk Corporation Printed circuit board having conductors interconnected by foamed electroconductive paste

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5344172A (en) * 1976-10-04 1978-04-20 Seiko Epson Corp Semiconductor integrated circuit
JPS6178141A (ja) * 1984-09-20 1986-04-21 シーメンス、アクチエンゲゼルシヤフト 集積回路のための銅突起形成方法
JPH0160551U (ja) * 1987-10-09 1989-04-17
JPH01204553A (ja) * 1988-02-10 1989-08-17 Fuji Electric Co Ltd 質問器と応答器との交信方法
JPH02102738U (ja) * 1989-01-31 1990-08-15

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP0536418A4 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5708304A (en) * 1996-03-27 1998-01-13 Mitsubishi Denki Kabushiki Kaisha Semiconductor device

Also Published As

Publication number Publication date
US5433822A (en) 1995-07-18
EP0536418A1 (en) 1993-04-14
EP0536418A4 (en) 1993-10-20
EP0536418B1 (en) 1999-07-28
DE69229661D1 (de) 1999-09-02
DE69229661T2 (de) 1999-12-30

Similar Documents

Publication Publication Date Title
WO1992020097A1 (en) Semiconductor device and manufacturing method therefor
US5485038A (en) Microelectronic circuit substrate structure including photoimageable epoxy dielectric layers
JP4862848B2 (ja) 半導体パッケージの製造方法
JP3541491B2 (ja) 電子部品
TW393709B (en) Flip chip assembly with via interconnection
JP2007287953A (ja) 回路基板およびその製造方法
WO2007066563A1 (ja) 部品実装用ピンを有するプリント配線板及びこれを使用した電子機器
KR20050033821A (ko) 반도체장치 및 그 제조 방법
JP4029910B2 (ja) 半導体パッケ−ジの製造法及び半導体パッケ−ジ
US10477692B2 (en) Printed board, light source device, semiconductor device, and methods of manufacturing same
JPH07283336A (ja) チップキャリア
JP4386763B2 (ja) 半導体装置
WO2003100850A1 (fr) Substrat, tableau de connexions, substrat pour boitier a semi-conducteur, boitier a semi-conducteur et leurs procedes de production
JP2501168B2 (ja) 半導体装置及びその製造方法
JP3938017B2 (ja) 電子装置
JPH08139225A (ja) 半導体パッケージおよびその製造方法
JP4181149B2 (ja) 半導体パッケージ
JP3562074B2 (ja) 半導体パッケージ用樹脂フレーム及び半導体パッケージの製造方法
JP3606275B2 (ja) 半導体パッケージ及びその製造方法
JP4696368B2 (ja) 半導体パッケージ用基板とその製造方法および半導体パッケージとその製造方法
JP3685203B2 (ja) 半導体素子搭載用基板
JPH10321751A (ja) 半導体パッケ−ジ用チップ支持基板、その製造法及び半導体装置
JPH0823049A (ja) 半導体パッケージ
KR100501879B1 (ko) 반도체패키지용 섭스트레이트 및 그 제조 방법
JP3563846B2 (ja) Bgaタイプの樹脂封止型半導体装置用のリードフレーム部材の製造方法

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): JP US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IT LU MC NL SE

WWE Wipo information: entry into national phase

Ref document number: 1992909488

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 1992909488

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1992909488

Country of ref document: EP