WO1984003404A1 - Pcm signal transfer system - Google Patents

Pcm signal transfer system Download PDF

Info

Publication number
WO1984003404A1
WO1984003404A1 PCT/JP1983/000059 JP8300059W WO8403404A1 WO 1984003404 A1 WO1984003404 A1 WO 1984003404A1 JP 8300059 W JP8300059 W JP 8300059W WO 8403404 A1 WO8403404 A1 WO 8403404A1
Authority
WO
WIPO (PCT)
Prior art keywords
level
pcm signal
signal transfer
modulation
transfer method
Prior art date
Application number
PCT/JP1983/000059
Other languages
English (en)
French (fr)
Inventor
Minoru Ozaki
Kunimaro Tanaka
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to PCT/JP1983/000059 priority Critical patent/WO1984003404A1/ja
Priority to GB08405423A priority patent/GB2144010B/en
Priority to DE19833390204 priority patent/DE3390204C2/de
Priority to US06/589,115 priority patent/US4703494A/en
Publication of WO1984003404A1 publication Critical patent/WO1984003404A1/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/06Speed or phase control by synchronisation signals the synchronisation signals differing from the information signals in amplitude, polarity or frequency or length
    • H04L7/065Speed or phase control by synchronisation signals the synchronisation signals differing from the information signals in amplitude, polarity or frequency or length and superimposed by modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/044Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit

Definitions

  • the present invention relates to a transfer method of a PCM signal obtained by sampling an analog signal and quantizing the sampled analog signal.
  • Conventional transfer methods of this type include a method for transferring a clock for transfer and a clock for a sampling period in addition to the data transfer, and a method for modulating the data.
  • the modulation rule is a Bi-phase method.
  • a synchronous pattern is detected on the demodulation side, and a circuit for pattern matching is required, and the synchronous pattern is included in the data.
  • the frequency required for transmission is reduced by breaking the modulation rule. The disadvantage is that the bandwidth is widened and the ability to transfer data is reduced.
  • a PCM signal when a PCM signal is modulated into a transmission signal in accordance with a predetermined modulation rule and transferred, a synchronous section that does not comply with the above-mentioned modulation rule is provided for each fixed period.
  • a level inversion kurou is set up following the sync kurou.
  • a synchronization section that breaks the modulation rule is set for synchronization detection, and a level inversion section of a predetermined length bit is always generated immediately after the synchronization section.
  • FIG. 1 shows a PCM signal transfer waveform in which a synchronization pattern is added to each synchronization as conventional sampling synchronization information
  • Fig. 2 shows a modulation as conventional sampling synchronization information.
  • FIG. 3 is a diagram showing an example of a PCM signal transfer waveform according to the present invention
  • FIGS. 4 (a) and 4 (b) are diagrams showing a PCM signal transfer waveform and a demodulated signal thereof according to the present invention.
  • 5 (a) and 5 (b) are diagrams showing a PCM signal transfer waveform and a demodulated signal waveform according to a conventional example
  • FIG. 6 is a transmission circuit diagram according to the present invention.
  • FIG. 1 shows a PCM signal transfer waveform in which a synchronization pattern is added to each synchronization as conventional sampling synchronization information
  • Fig. 2 shows a modulation as conventional sampling synchronization information.
  • FIG. 3 is a diagram showing an example of a PCM signal transfer waveform according to the present
  • FIG. 7 is a diagram showing the time chart
  • FIG. 8 is a receiving circuit diagram according to the present invention
  • FIG. 9 is a diagram showing the time chart
  • FIG. Fig. 0 is a diagram showing an example of a transfer waveform when the present invention is applied to PE modulation
  • Fig. 11 is a diagram showing an example of a transfer waveform when the present invention is applied to MFM modulation.
  • FIG. 3 shows a transfer waveform according to an embodiment of the present invention.
  • Fig. 3 (a) shows the data before modulation, and the first bit of the data corresponding to immediately after the synchronization period is always fixed to "0".
  • Fig. 3 (b) modulates the data of Fig. 3 (a) using the Bi-phase method, so that there is no change point in the synchronous period (4 bits). This is equivalent to the transfer waveform of PCM signal transfer, as shown in Fig. 3 (b).
  • FIG. 4 (a) is a waveform diagram of a received signal obtained by the transfer according to the present invention
  • FIG. 4 (b) is a waveform diagram of the reproduced signal.
  • FIG. 5 (a) is a bit immediately after the synchronization period.
  • Fig. 5 (b) is a waveform diagram of the received signal when data is transferred in a configuration without any restrictions on the signal, and it is the bit signal immediately after the synchronization interval. That is, if switching occurs in 0-5 bits, it is clear that a reception error will occur.
  • FIG. 6 shows a transmission circuit diagram for forming a transfer signal according to the present invention
  • FIG. 7 shows a timing chart of the transmission circuit
  • FIG. 8 shows a reception circuit for receiving the transfer signal.
  • FIG. 9 shows a timing chart of the receiving circuit.
  • the PCM signal to be transmitted in Fig. 6 is shown in Fig. 7 (a) and is input to the gate (1).
  • the gate signal for setting the one bit immediately after the synchronization period which is a feature of the present invention, to “0” and establishing a level inversion period (see FIG. b) ANDed with), and the output data of AND gate (1)
  • the data is ORed by the transfer clock and the OR gate ( 2 ) shown in Fig. 7 (c), and becomes one input of AND gate.
  • the other input is the synchronous gate signal shown in Fig. 7 (d).
  • the output (Fig. 7 (e) :) obtained by ANDing with the AND gate ( 3 ) is the J flip-flop (input to the flip-flop).
  • the clock input of the flip-flop is shown in Fig. 7 (f), and the K flip-flop (4), which is twice as fast as the transfer clock, is the J ⁇ input. But
  • the output (g) (Fig. 7 (g)) of the flip-flop (4) is sent to the transmission terminal ( 6 ) through the driver ( 5 ). .
  • the receiving circuit will be described.
  • the input from the receiving terminal (7) is shaped by the receiver ( 8 ), and the state is as shown in FIG. 9 (h).
  • the output of the receiver (S) is input to the D-type flip-flop ( 9 ), while the output of the receiver (S) is input to the disjunctive OR circuit (U).
  • the edge signal (i) (Fig. 9 (i)) is created.
  • the edge signal (i) is input to a short-circuit multi-noiser ⁇ which is set for a retention period of 0.75 bits, and the output of the transfer clock is transferred to the transfer clock. Output to terminal ⁇ .
  • a short-circuit multi-noiser ⁇ which is set for a retention period of 0.75 bits
  • the force (j) (Fig. 9 ⁇ ) becomes the clock of the D-type flip-flop (9), and transfers the received data (h) to the D-type flip-flop.
  • the outputs (1) and (k) of (9) and ⁇ (FIGS. 9 (1) and (k)) are the inputs of the disjunctive OR circuit ⁇ and the outputs of the disjunctive OR circuit ⁇
  • the output ( ⁇ (Fig. 9 ⁇ )) is input to the D-type flip-flop ⁇ .
  • the inverted output (n) of the D-type flip-flop (Fig. 9 (n)) corresponds to the demodulated data and is output to the output terminal 09.
  • the synchronous area urugi inputs the edge signal (i) to the retrigger-free short-circuit multi-noiser ⁇ with the retention period set to 3 bits.
  • the output (0) (Fig. 9 (0)) becomes the clock for sampling synchronization and is output to the terminal ⁇ .
  • the force S for setting the synchronization interval to 4 bits may be any bit as long as it is 2 bits or more.
  • the Bi-phase method has been described as the transmission line code. However, this is not specified, but the level immediately after the synchronization interval is not specified. Even if the inversion area is always a fixed length, the modulation method may be PE modulation, MFM modulation. ZM modulation, M 2 FM modulation, 4 Roh 5 MNRZ I modulation, but it may also at 3 PM modulation or the like.
  • FIG. 10 shows an example of the transfer waveform of 1 ⁇ 1 ⁇ in which the level change occurs at any time so that the bit change satisfies the above rule.
  • a level change occurs at the bit transition only when the level change for modulation (0) is continuous with the level change for "0".
  • Fig. 11 shows an example of the transfer waveform shown in Fig. 11).
  • the level inversion interval immediately after the synchronization interval selects the longest level inversion interval among the modulation rules.One bit is used for PE modulation, and 2 bits is used for MFM modulation. It is a minute
  • the present invention not only transfers a PCM recording / playback signal to another PCM recording device or the like, but also transfers PCM-converted video and information signals between devices that perform recording / playback and the like. Can be applied when

Description

明 柳
発明の 名称
p c M 信号転送方式
技術分野
こ の 発明 は ア ナ ロ グ信号 を 標本化 し 、 量子化 し た P C M 信号の転送方式に 関 す る も の で あ る 。 背景技術
従来の こ の 種の 転送方式に は 、 デー タ の転送以 外に 転送用 ク ロ ッ ク 及 び標本化周 期 の ク ロ ッ ク を も 転送す る 方式 と デー タ を 変調 し 、 デー タ ラ イ ン 1 本で転送 を 行 う 方式が あ っ た 。 特 に 後者 は 標本 化周期の 情報 と し て 、 (A)第 1 図 に 示す同期 パ タ ー ン を 毎周期 に せ加 し て変調 す る 方式 と 、 (B)第 2 図 に 示す毎周期 ご と に 変調規則 を 破 る 同期区 閭 を 備 え る 方式 と が あ る 。 た だ し こ こ で は 一例 と し て変 調規則 を B i— フ ェ ー ズ方式 と し て い る 。 (A) の 方式 は 復調側 で 同 期 パ タ ー ン を検 出 パ タ ー ン マ ツ チ ン グの 回路が必要 と な り 、 ま た 、 デー タ 内 に 同 期パ タ ー ン と 同 一の パ タ ー ンが発生 し た 時 に 、 標本化 周期 を 誤検 出 す る 危険が あ る 。 ま た (B)の方式で は 変調規則 を破 る こ と に よ り 、 転送に 必要な周 波数 帯域が広が り 、 デー タ 転送の 能力が 下す る 欠点 があ る 。
発明の 開示
の発明 は 、 P C M 信号 を 所定の変調規則に 則 つ て伝送信号 に変調 し て転送す る に 際 し 、 定周 期 ご と に上記変調規則に よ ら な い 同期区 閭 を 設 け る と と も に 、 当該同 期区 閭 に つ づ い て レ ベ ル反転 区 閭 を 設 け る よ う に し た も の で あ る 。
こ の 発明 に よ れ ば 同期検 出 の た め に変調規則 を 破っ た 同期区 閭 を 設 け 、 同期区 間 の 直後に所定長 の ビ ッ ト 分の レ ベ ル反転区 間 を 常時発生す る 構成 に し た の で 、 P C M 信号 、 P C M 信号転送 ク ロ ッ ク 、 お よ び標本化周期 の ク ロ ッ ク の 転送 を 一本の デー タ イ ン に よ て行な う も に 、 回路規模 を あ ま り 大 き く せず伝送距離能力 の高い P C M 信 号の転送が可能 と な る 。
図 面の簡単な 説明
第 1 図 は従来の標本化同期 の 情報 と し て 同期パ タ ー ン を毎同期 に付加す る P C M 信号転送波形 を 示す図 、 第 2 図 は 従来の標本化同 期の情報 と し て 変調規則 を 破 る 同 期区 間 を 設 け る P C M 信号転送 一 O H— 波形 を 示す図 、 第 3 図 は こ の 発明 に よ る P C M 信 号転送波形の 一例 を 示す図 、 第 4 図 (a) 、 ( は の 発明 に よ る P C M 信号転送波形及 び そ の復調信号 波形 を 示す図 、 第 5 図 (a) 、 (b)は 従来例 に よ る P C M 信号転送波形及 び そ の 復調信号波形 を 示す図 、 第 6 図 は こ の 発明 に 係 る 送信 回路図 、 第 7 図 は そ の タ イ ム チ ャ ー ト を 示す図 、 第 8 図 は こ の 発明 に 係 る 受信回路図 、 第 9 図 は そ の タ イ ム チ ャ ー ト を 示す図 、 第 1 0図 は こ の発明 を P E 変調 に 適用 し た 時の転送波形例 を 示す図 、 第 1 1図.は こ の 発明 を M F M 変調 に 適用 し た 時の転送波形例 を示す図 で あ る
発明 を 実施す る た め の 最良の 形態
第 3 図 に こ の 発明 の 一実施例に よ る 転送波形 を 示す 。 図 に お い て 、 第 3 図(a)は 変調 前の デー タ で あ り 同 期区 閭 直後に 相 当 す る デー タ 先頭の ビ ッ ト は 常 時 " 0 ' に 固 定 さ れ て い る 。 第 3 図(b) は 第 3 図(a)の デー タ を B i— フ ェ ー ズ方式で変調 し 、 同 期 区 閭 ( 4 ビ ッ ト 分相 当 の変化 点の な い 状態が続 く 区 間 ) を 付加 し た も の で P C M 信号転送の 転送波 形に 相 当す る 。 第 3 図(b) で判 る よ う に 、 4 ビ ッ ト
O PI 分相 当 の変化点の ^ い 状態の 直後 は 1 ビ ッ ト 分変 化な し の状態 ( レ ベ ル反転区 間 ) が発生す る よ う に 構成 さ れて い る 。 第 4 図及び第 5 図 に転送波形 の 実例 を 示す 。 第 4 図 (a)は こ の発明 に よ る 転送に よ る 受信波形図 、 第 4 図 (b)は そ の 再生信号波形図 第 5 図(a)は 同 期区 閭直後の ビ ッ ト に何 ら 制限 を加 え な い構成で転送 し た 場合の受信波形図 、 第 5 図 (b) は そ の 再生信号波形図 で、 同期 区 間 直後の ビ ッ ト カ の 時 、 すな わ ち 、 0- 5 ビ ッ ト 分で切 り 換 え が発生す る 場合、 受信誤 り を 発生す る こ と が 明 ら か で あ る 。 第 6 図 に こ の 発明 に 係 る 転送信号 を 形成す る た め の送信回路図 、 第 7 図 は そ の タ イ ム チ ャ ー ト を 示 し 、 第 8 図 は そ の 転送信号 を 受信 す る た め の受信回路図 、 第 9 図 は そ の タ イ ム チ ヤ ー ト を 示す 。
ま ず 、 送信回路に つ い て説 明す る 。 第 6 図 にお い て送信すべ き P C M 信号は第 7 図 (a) に示 さ れ、 ア ン ド ゲー ト (1) に 入力す る 。 こ こ で こ の 発明 の特 徵で あ る 同 期区 間直後の 1 ビ ッ ト 分 を " 0 ' に し て レ ベ ル反転区 間 を 設 け る た め の ゲー ト 信号 ( 同 図(b) ) と 論理積 さ れ 、 ア ン ド ゲー ト (1) の 出力 デ
r OMPI タ は 第 7 図 (c) に 示す転送 ク ロ ッ ク と オ ア ゲー ト (2) に よ っ て論理和 さ れ 、 ア ン ド ゲ ー ト ) の 1 方の入 力 と な る 。 も う 1 方の入力は 第 7 図 (d)に 示す同 期 ゲー ト 信号で あ る 。 ア ン ド ゲ ー ト (3) で論理積 を 取 つ た 出 力 ( 第 7 図(e) :) は J · Κ フ リ ッ プ フ ロ ッ プ( に入力す る Κ フ リ ッ プ フ ロ ッ プ の ク ロ ッ ク 入 力 は 7 図(f) に 示 し 転送 ク ロ ッ ク の 2 倍の 速 さ で あ る K フ リ ッ プ フ ロ ッ プ (4) は J · Κ 入力 が
" 1 " の 時 に ク ロ ッ ク ;^入 る と 出 力 が反転 し 、 J ·κ 入力 が ' 0 " の 時は 出力 は 変化 し な い 動作 を 行 う 。
J · Κ フ リ ッ プ フ ロ ッ プ (4) の 出 力(g) ( 第 7 図(g) ) は ド ラ イ バ ー (5) を通 り 送信端子(6) に 送 ら れ る 。 つ ぎ に 受信 回路に つ い て説 明 す る 。 第 8 図 に お い て 、 受信端子 (7) よ り の 入力 は レ シ ー バ ー (8) で波形整形 さ れ 、 第 9 図 (h)の 状態 と な る 。 レ シ ー バ ー (S) の 出 力 は D 型 フ リ ッ プ ' フ ロ ッ プ (9) に入力 さ れ る 一方 背他的論理和 回 路(U) に入力 し 、 受信 デ ー タ の エ ツ デ信号(i) ( 第 9 図 (i) ) を 作成す る 。 エ ツ デ信号(i) は保持期間 0.7 5 ビ ッ ト 分 に 設定 さ れ た ワ ン シ ョ ッ ト マ ル チ ノ イ ブ レ ー タ ^ に入力 し 、 の 出 力 が転 送 ク ロ ッ ク で あ り 端子 ^ に 出 力す る 。 一方反転 出
OMPI 力(j) ( 第 9 図 ω ) は D 型 フ リ ッ プ フ ロ ッ プ (9) の ク ロ ッ ク と な り 受信 デー タ (h) を 転送す る D 型 フ リ ッ プ フ ロ ッ プ (9) 、 ^ の 出 力(1) (k) ( 第 9 図 (1) 、 (k) ) は背他的論理和 回路 ^ の入力 と な り 、 背他的 論理和 回路 ^ の 出 力 (^ ( 第 9 図 ^) ) は D 型 フ リ ツ プ フ ロ ッ プ ^ に入力す る 。 D 型 フ リ ッ プ フ ロ ッ プ の反転出力(n) ( 第 9 図(n) ) は 復調 デー タ に 相 当 し 出力端子 09 に 出 力す る 。 一方 、 同期区 閭 は保持期 閭 を 3 ビ ッ ト 分に 設定 し た リ ト リ ガ フレ ワ ン シ ョ ッ ト マ ル チ ノ イ ブ レ ー タ ¾に エ ツ デ信号(i) を入 力 す る に よ っ て検出 さ れ 、 出 力(0) ( 第 9 図 (0) ) は標本化同期の ク ロ ッ ク と な り 、 端子 ^ に 出 力 す る
な お上記実施例では 、 同期区 間 を 4 ビ ッ ト 分に 設定 し て い る 力 S 、 2 ビ ッ ト 分以上 な ら 何 ビ ッ ト で も 良い 。
ま た 、 上記実施例 で は伝送路符号 と し て Bi— フ エ ー ズ方式に つ い て 説 明 を 行っ た が 、 特に規定す る も の では な く 同期 区 間 の直後の レ ベ ル反転区 閭 が常時あ る 定 め ら れ た 長 さ で あ る 構成に し て も よ ま た 変調方式 と し て は P E 変調 、 M F M 変調 Z M 変調 、 M2 F M 変調 、 4ノ 5 MNRZ I 変調 、 3 P M 変調等 で も よ い。 一例 と し て P E 変調 ( " 1 " に対 し て は n LOW、 ら 'High ' レ ベ ル に 変化 し 、 ' 0 ' に 対 し て は ' H i g h s か ら " LOW " レ ベル に 変 化す る 構成 に し 、 ビ ッ ト の変 り 目 は 上記規 則 を 満 足す る よ う に 、 随時 レ ベ ル変化 を 発生す る 。 ) の 転送波形例 を 第 10図 に 、 1^ 1^1 変調 ( に 対 し て は レ ベ ル変化が " 0 " に 対 し て は ' 0 ' 力 連 続す る 時の み 、 ビ ッ ト の 切 り 変 り 目 で レ ベ ル変化 を 発生す る 。 ) の転送波形例 を 第 11 図 に 示す。 こ こ で は 同期区 間 直後の レ ベ ル反転 区 閭 は 変調規 則 中最長の レ ベ ル反転間 隔 を 選ん で お り P E 変調 の 場合 1 ビ ッ ト 分 、 M F M 変調の 場合 2 ビ ッ ト 分 で あ る
産業上の 利用 可能性
こ の 発明 は P C M 録音再生信号 を 他の P C M 録 音装置等に 転送す る 場合の み な ら ず 、 P C M 化 さ れ た ビ デオ 、 情報信号 を 記録再生等 を 行な う 装置 間 で転送す る 場合に も 適用 で き る
一 ΟΜΡΙ , ¾ ^

Claims

請 求 の 範 囲
P C M 信号 を 所定の 変調規則 に 則っ て伝送信 号に 変調 し て転送す る に 際 し 、 一定周期 ご と に 上記変調規則に よ ら な い 同 期区 間 を 設 け る と と も に 、 当該 同 期 区 間 に つ づい て レ ベ ル反転区 閭 を 設 け た を 特徵 と す る P C M 信号転送方式
2. レ ベ ル反転区 間 の長 さ を 変調規則に よ っ て具 現 さ れ る 最長 レ ベ ル反転間 隔 よ り 短 く 設定 し た こ と を 特徵 と す る 請求の範囲第 1 項記載の P C M 信号転送方式。
3. レ ベ ル反転区 間 の 長 さ を 上記変調規則 に よ つ て具現 さ れ る 最長 レ ベ ル反転間 隔 の 長 さ に 設定 し た こ と を 特徴 と す る 請求の 範囲 第 1 項記載の P C M 信号転送方式。 .
4. 同期区 間 を変調規則 に よ っ て具現 さ れ る 最長 レ ベ ル反転間 隔 よ り 長い 区 間 に 設定 し た 請求の 範囲第 1 項記載の P C M 信号転送方式。
5. 同 期区 閭 を 標本化周期 ご と に 設 け た 請求の範 囲第 1 項記載 の P C M 信号転送方式。
レ ベ ル反転区 間 の 長 さ を 上記変調規則 に よ つ て具現 さ れ る 最長 レ ベ ル反転間 隔 と 同 じ 長 さ
OMPl な る よ う に し た 請求の 範囲第 1 項記載の P C M 信号転送方式。
7. 変調規則が B i— フ ェ ー ズ方式で あ り 、 かつ レ ベ ル反転区 間 の最初の 1 ビ ッ ト が " 0 , 相 当 の レ ベ ル に 設定す る よ う に し た 請求の 範囲第 1 項 記載の P C M 信号転送方式。
8. 同期区 間 内 の 信号 を 複数 ビ ッ ト に わ た つ て 同 じ レ ベ ル で あ る よ う に し た 請求の 範囲第 7 項記 載の P C M 信号転送方式。
9. 変調規則が P E 方式で あ り 、 か つ レ ベ ル反転 区 間 の 最初の 2 ビ ッ ト が " 0、1 " 又 は 、0 " 相 当 の レ ベ ル に 設定す る よ う に し た 請求の 範囲第 1 項記載 の P C M 信号転送方式。
10. 同期区間内の信号 が 複 数 ビ ッ ト に わ た っ て 同 じ レ ベ ル で あ っ て 、 力 > つ 当 該 レ べ ノレ ;^ , Hi gh " の と き は レ ベ ル反転区 間 の最初の 2 ビ ッ ト 力'
' 0、 1 " 相 当 の レ ベ ル で あ り 、 当 該 レ ベ ルカ ,Um, の と き は レ ベ ル反転 区 間 の 最初の 2 ビ ッ ト カ
" 1、 0 ' 相 当 の レ ベ ル で あ る よ う に し た 請求の 範 囲第 9 項記載の P C M 信号転送方式。
11. 変調規則が M F M 変調方式 、 Z M 変調方式 、 M2 F M 変調方式 、 変調 方 式 ま た は 3 P M 変調方式の 何れかで あ る 請求の範囲第 1 項記載の P C M 信号転送方式。
―。 一 .
PCT/JP1983/000059 1983-02-28 1983-02-28 Pcm signal transfer system WO1984003404A1 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
PCT/JP1983/000059 WO1984003404A1 (en) 1983-02-28 1983-02-28 Pcm signal transfer system
GB08405423A GB2144010B (en) 1983-02-28 1983-02-28 Pcm signal transfer system
DE19833390204 DE3390204C2 (de) 1983-02-28 1983-02-28 Verfahren zum ]bertragen von PCM-kodierten Datensignalen
US06/589,115 US4703494A (en) 1983-02-28 1983-02-28 PCM signal transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1983/000059 WO1984003404A1 (en) 1983-02-28 1983-02-28 Pcm signal transfer system

Publications (1)

Publication Number Publication Date
WO1984003404A1 true WO1984003404A1 (en) 1984-08-30

Family

ID=13789942

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1983/000059 WO1984003404A1 (en) 1983-02-28 1983-02-28 Pcm signal transfer system

Country Status (4)

Country Link
US (1) US4703494A (ja)
DE (1) DE3390204C2 (ja)
GB (1) GB2144010B (ja)
WO (1) WO1984003404A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4928289A (en) * 1988-12-19 1990-05-22 Systran Corporation Apparatus and method for binary data transmission
JP2509359B2 (ja) * 1990-03-01 1996-06-19 三菱電機株式会社 エレベ―タの信号伝送装置
CN1137573C (zh) * 1995-04-03 2004-02-04 松下电器产业株式会社 数据传输方法和设备以及数据再生方法和设备
US5978958A (en) 1995-04-03 1999-11-02 Matsushita Electric Industrial Co., Ltd. Data transmission system, data recording and reproducing apparatus and recording medium each having data structure of error correcting code
CN1117347C (zh) * 1995-04-04 2003-08-06 松下电器产业株式会社 记录方法与设备以及复制方法与设备
JP3457093B2 (ja) * 1995-04-14 2003-10-14 松下電器産業株式会社 記録媒体並びにデジタル変復調方法およびその装置
US5844942A (en) * 1997-02-27 1998-12-01 Northrop Grumman Corporation Pulse position modulation communications protocol
US6580683B1 (en) 1999-06-23 2003-06-17 Dataplay, Inc. Optical recording medium having a master data area and a writeable data area

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51134502A (en) * 1975-05-19 1976-11-22 Hitachi Ltd Frame synchronizing system in digital 2- phase modulation
JPS5461406A (en) * 1977-10-25 1979-05-17 Nippon Telegr & Teleph Corp <Ntt> Pulse delivery system
JPS5532556U (ja) * 1978-08-23 1980-03-01

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2968693A (en) * 1956-05-07 1961-01-17 Teleregister Corp Simultaneous-to-serial permutation code converter
US3388216A (en) * 1965-07-06 1968-06-11 Ibm Start-stop synchronous data transmission system
CH495096A (de) * 1969-08-29 1970-08-15 Europ Handelsges Anst Synchronisiereinrichtung für Telegraphenanlagen, insbesondere drahtlose Telegraphenanlagen
US3828346A (en) * 1972-05-30 1974-08-06 Int Standard Electric Corp Pcm transmission system
NL158669B (nl) * 1973-02-12 1978-11-15 Philips Nv Stelsel voor de overdracht van splitfase manchester gecodeerde tweewaardige informatiesignalen.
JPS5211806A (en) * 1975-07-18 1977-01-29 Kokusai Denshin Denwa Co Ltd <Kdd> Teleprinter code control system
JPS5250101A (en) * 1975-10-20 1977-04-21 Toshiba Corp Start-stop synchronism control system
GB1512700A (en) * 1975-10-23 1978-06-01 Standard Telephones Cables Ltd Data transmission
DE2902540C2 (de) * 1979-01-24 1983-12-08 Telefonbau Und Normalzeit Gmbh, 6000 Frankfurt Schaltungsanordnung zum seriellen Übertragen von digitalen Signalblöcken
JPS6046585B2 (ja) * 1979-03-06 1985-10-16 株式会社リコー シリアル・デ−タ伝送方式

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51134502A (en) * 1975-05-19 1976-11-22 Hitachi Ltd Frame synchronizing system in digital 2- phase modulation
JPS5461406A (en) * 1977-10-25 1979-05-17 Nippon Telegr & Teleph Corp <Ntt> Pulse delivery system
JPS5532556U (ja) * 1978-08-23 1980-03-01

Also Published As

Publication number Publication date
GB2144010B (en) 1987-06-24
GB2144010A (en) 1985-02-20
GB8405423D0 (en) 1984-04-04
US4703494A (en) 1987-10-27
DE3390204T1 (de) 1985-01-24
DE3390204C2 (de) 1989-09-14

Similar Documents

Publication Publication Date Title
AU570111B2 (en) High-speed digital loop transceiver
CA2000841C (en) Transmission of data via power lines
WO1984003404A1 (en) Pcm signal transfer system
IE45541B1 (en) Transition coding method for synchronous binary information and encoder and decoder employing the method
US3988729A (en) Differential pulse code modulation
US4928289A (en) Apparatus and method for binary data transmission
EP0066620B1 (en) Circuit for clock recovery
US4773084A (en) Synchronizing pattern
JPH06244874A (ja) ディジタル通信における符号化方式
HUT36628A (en) Method and circuit arrangemenet for restoring the decesive time interval of periodic signal
JPS58148551A (ja) デイジタル信号伝送方法
JP2806938B2 (ja) 符号再生方式
SU1538285A1 (ru) Способ передачи и приема цифровой информации
JP2578758B2 (ja) Tdma無線通信方式の出力信号同期装置
JPS5814104B2 (ja) 情報伝送方式
JPH0420297B2 (ja)
JPS6329868B2 (ja)
JPS5972259A (ja) 信号伝送方法
JPH0422374B2 (ja)
JPS6017186B2 (ja) 同期確立方式
JPS6337738A (ja) ペアケ−ブル用デイジタル伝送方式
JPH05327786A (ja) 光伝送パルスを用いた3値信号伝送方式
JP2001069185A (ja) インターホン伝送方式
JPS6171751A (ja) 伝送信号送受信回路
JPS6134305B2 (ja)

Legal Events

Date Code Title Description
AK Designated states

Designated state(s): DE GB US

RET De translation (de og part 6b)

Ref document number: 3390204

Country of ref document: DE

Date of ref document: 19850124

WWE Wipo information: entry into national phase

Ref document number: 3390204

Country of ref document: DE