DE69934936D1 - Verfahren und Vorrichtung zur Behandlungsausführung auf einer Speichereinheit über einem JTAG-Port - Google Patents

Verfahren und Vorrichtung zur Behandlungsausführung auf einer Speichereinheit über einem JTAG-Port

Info

Publication number
DE69934936D1
DE69934936D1 DE69934936T DE69934936T DE69934936D1 DE 69934936 D1 DE69934936 D1 DE 69934936D1 DE 69934936 T DE69934936 T DE 69934936T DE 69934936 T DE69934936 T DE 69934936T DE 69934936 D1 DE69934936 D1 DE 69934936D1
Authority
DE
Germany
Prior art keywords
storage unit
unit over
performing treatment
jtag port
jtag
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69934936T
Other languages
English (en)
Inventor
Yaron Slezak
Yoram Cedar
Ilan Wienner
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics lnc USA
Original Assignee
STMicroelectronics lnc USA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics lnc USA filed Critical STMicroelectronics lnc USA
Application granted granted Critical
Publication of DE69934936D1 publication Critical patent/DE69934936D1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
DE69934936T 1998-06-08 1999-06-07 Verfahren und Vorrichtung zur Behandlungsausführung auf einer Speichereinheit über einem JTAG-Port Expired - Lifetime DE69934936D1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/093,943 US6243842B1 (en) 1998-06-08 1998-06-08 Method and apparatus for operating on a memory unit via a JTAG port

Publications (1)

Publication Number Publication Date
DE69934936D1 true DE69934936D1 (de) 2007-03-15

Family

ID=22241848

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69934936T Expired - Lifetime DE69934936D1 (de) 1998-06-08 1999-06-07 Verfahren und Vorrichtung zur Behandlungsausführung auf einer Speichereinheit über einem JTAG-Port

Country Status (4)

Country Link
US (1) US6243842B1 (de)
EP (1) EP0964338B1 (de)
JP (2) JP4398008B2 (de)
DE (1) DE69934936D1 (de)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6987382B1 (en) * 1995-10-31 2006-01-17 Texas Instruments Incorporated System with functional and selector circuits connected by mode lead
JP4475709B2 (ja) * 1999-11-15 2010-06-09 株式会社ルネサステクノロジ マイクロコンピュータ
US6651199B1 (en) * 2000-06-22 2003-11-18 Xilinx, Inc. In-system programmable flash memory device with trigger circuit for generating limited duration program instruction
US7058856B2 (en) * 2000-07-18 2006-06-06 Oki Electric Industry Co., Ltd. Semiconductor circuit with flash ROM and improved security for the contents thereof
US6757844B1 (en) * 2000-10-25 2004-06-29 Cypress Semiconductor Corp. Architecture and logic to control a device without a JTAG port through a device with a JTAG port
KR100394575B1 (ko) * 2001-04-11 2003-08-14 삼성전자주식회사 반도체 메모리의 테스트용 핀을 통한 내부정보 선택적출력방법 및 그에 따른 출력회로
US6925583B1 (en) * 2002-01-09 2005-08-02 Xilinx, Inc. Structure and method for writing from a JTAG device with microcontroller to a non-JTAG device
US6983441B2 (en) 2002-06-28 2006-01-03 Texas Instruments Incorporated Embedding a JTAG host controller into an FPGA design
US20040141518A1 (en) * 2003-01-22 2004-07-22 Alison Milligan Flexible multimode chip design for storage and networking
US7684624B2 (en) * 2003-03-03 2010-03-23 Smart Technologies Ulc System and method for capturing images of a target area on which information is recorded
US7137037B2 (en) * 2003-03-27 2006-11-14 Silicon Motion, Inc. Data storage system and method for testing the same
US6948147B1 (en) * 2003-04-03 2005-09-20 Xilinx, Inc. Method and apparatus for configuring a programmable logic device using a master JTAG port
US7170315B2 (en) 2003-07-31 2007-01-30 Actel Corporation Programmable system on a chip
US7521960B2 (en) * 2003-07-31 2009-04-21 Actel Corporation Integrated circuit including programmable logic and external-device chip-enable override control
US7138824B1 (en) * 2004-05-10 2006-11-21 Actel Corporation Integrated multi-function analog circuit including voltage, current, and temperature monitor and gate-driver circuit blocks
US7099189B1 (en) 2004-10-05 2006-08-29 Actel Corporation SRAM cell controlled by non-volatile memory cell
US7116181B2 (en) * 2004-12-21 2006-10-03 Actel Corporation Voltage- and temperature-compensated RC oscillator circuit
US7119398B1 (en) * 2004-12-22 2006-10-10 Actel Corporation Power-up and power-down circuit for system-on-a-chip integrated circuit
US7446378B2 (en) * 2004-12-29 2008-11-04 Actel Corporation ESD protection structure for I/O pad subject to both positive and negative voltages
CN100357874C (zh) * 2005-09-30 2007-12-26 华为技术有限公司 一种基于边界扫描的闪存加载方法及系统
US7505331B1 (en) 2005-11-23 2009-03-17 Altera Corporation Programmable logic device with differential communications support
US7610528B2 (en) * 2006-02-14 2009-10-27 Atmel Corporation Configuring flash memory
US7451367B2 (en) * 2006-02-14 2008-11-11 Atmel Corporation Accessing sequential data in microcontrollers
US7346820B2 (en) * 2006-03-23 2008-03-18 Freescale Semiconductor, Inc. Testing of data retention latches in circuit devices
US7617386B2 (en) * 2007-04-17 2009-11-10 Xmos Limited Scheduling thread upon ready signal set when port transfers data on trigger time activation
US7721163B2 (en) 2007-04-23 2010-05-18 Micron Technology, Inc. JTAG controlled self-repair after packaging
US7815059B2 (en) * 2007-06-27 2010-10-19 John Francis Mulholland Display rack and method for supporting containerized plants
US7908532B2 (en) * 2008-02-16 2011-03-15 International Business Machines Corporation Automated system and processing for expedient diagnosis of broken shift registers latch chains
US7900106B2 (en) * 2008-03-28 2011-03-01 Atmel Corporation Accessing sequential data in a microcontroller

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4426679A (en) * 1980-09-29 1984-01-17 Honeywell Information Systems Inc. Communication multiplexer using a random access memory for storing an acknowledge response to an input/output command from a central processor
JPH01118950A (ja) * 1987-10-31 1989-05-11 Toshiba Corp バス制御方式
US5355369A (en) * 1991-04-26 1994-10-11 At&T Bell Laboratories High-speed integrated circuit testing with JTAG
US5423050A (en) * 1991-11-27 1995-06-06 Ncr Corporation Intermodule test across system bus utilizing serial test bus
US5375222A (en) * 1992-03-31 1994-12-20 Intel Corporation Flash memory card with a ready/busy mask register
DE69415600T2 (de) * 1993-07-28 1999-07-15 Koninkl Philips Electronics Nv Mikrokontroller mit hardwaremässiger Fehlerbeseitigungsunterstützung nach dem Boundary-Scanverfahren
US5485466A (en) * 1993-10-04 1996-01-16 Motorola, Inc. Method and apparatus for performing dual scan path testing of an array in a data processing system
JPH08278938A (ja) * 1995-04-05 1996-10-22 Hitachi Ltd Dma装置
GB9622687D0 (en) * 1996-10-31 1997-01-08 Sgs Thomson Microelectronics An integrated circuit with tap controller
US5768289A (en) * 1997-05-22 1998-06-16 Intel Corporation Dynamically controlling the number of boundary-scan cells in a boundary-scan path
US6000051A (en) * 1997-10-10 1999-12-07 Logic Vision, Inc. Method and apparatus for high-speed interconnect testing

Also Published As

Publication number Publication date
JP4527181B2 (ja) 2010-08-18
EP0964338A2 (de) 1999-12-15
EP0964338A3 (de) 2002-04-03
JP4398008B2 (ja) 2010-01-13
JP2000040056A (ja) 2000-02-08
EP0964338B1 (de) 2007-01-24
JP2009223909A (ja) 2009-10-01
US6243842B1 (en) 2001-06-05

Similar Documents

Publication Publication Date Title
DE69934936D1 (de) Verfahren und Vorrichtung zur Behandlungsausführung auf einer Speichereinheit über einem JTAG-Port
DE69714336D1 (de) Verfahren und Vorrichtung zur Aktualisierung eines Programms
DE69931099D1 (de) Vorrichtung und Verfahren zur Reinigung einer Ionenquelle während eines Prozesses
DE69513068D1 (de) Verfahren und Vorrichtung zum Identifizieren eines Narkosemittelbehälters
DE69828606D1 (de) Verfahren und Vorrichtung zur Überwachung eines Sterilisationsprozesses
DE59915054D1 (de) Verfahren und Vorrichtung zur Überwachung eines Gefäßzugangs
DE69916895D1 (de) Verfahren und vorrichtung zur entladung eines polymerisationsreaktors
DE69739711D1 (de) Gerät und Verfahren zur Herstellung einer elektronischen Vorrichtung
DE69322968D1 (de) Verfahren und Vorrichtung zur kontinuierlichen Überwachung eines Anolytpegels
DE59810518D1 (de) Verfahren zur Überwachung eines Gefässzuganges während einer Dialysebehandlung und Vorrichtung zur Dialysebehandlung mit einer Einrichtung zur Überwachung eines Gefässzuganges
DE69425640T2 (de) Verfahren und Vorrichtung zur selektiven Verwendung eines geeigneten Objektbesitzrechtsmodells
DE69936687D1 (de) Vorrichtung und Verfahren zur Mehrfachbelichtung
DE69835102D1 (de) Verfahren und vorrichtung zur gesicherten übertragung eines datensatzes
DE69535165D1 (de) Verfahren und Vorrichtung zur Bohrlochuntersuchung
DE69724138D1 (de) Gerät und dazugehöriges verfahren zur kalibrierung einer vorrichtung
DE60100624D1 (de) Verfahren und vorrichtung zum verbessern der verwendung eines betriebsmittels auf einem verteilten klient
DE69940134D1 (de) Vorrichtung und Verfahren zur mehrstufigen Verschachtelung
DE69510497D1 (de) Vorrichtung und Verfahren zur Halterung eines Computerbauelementes
DE69837036D1 (de) Verfahren und vorrichtung zur ausführung einer entschlüsselung mittels einer standardisierten modularen potenzierung zum vereiteln eines zeitangriffs
DE69926137D1 (de) Verfahren und vorrichtung zur befestigung eines bauelementes
DE69903937T2 (de) Vorrichtung und verfahren zur reduzierung der einschaltzeit eines kristalloszillators
DE69735745D1 (de) Verfahren und Vorrichtung zur Elektrophorese auf einem Mikrochip
DE69829456D1 (de) Vorrichtung und Verfahren zur Identifizierung eines Frequenzbursts
DE69830387D1 (de) Elektronisches Gerät mit Verfahren und Vorrichtung zur Ausführung von Befehlsbündeln
ATE286637T1 (de) Verfahren und vorrichtung zur gewährleistung der integrität und der authentizität eines datensatzes

Legal Events

Date Code Title Description
8332 No legal effect for de