DE69627565T2 - Verpacken von Multi-Chip-Modulen ohne Drahtverbindung - Google Patents

Verpacken von Multi-Chip-Modulen ohne Drahtverbindung Download PDF

Info

Publication number
DE69627565T2
DE69627565T2 DE69627565T DE69627565T DE69627565T2 DE 69627565 T2 DE69627565 T2 DE 69627565T2 DE 69627565 T DE69627565 T DE 69627565T DE 69627565 T DE69627565 T DE 69627565T DE 69627565 T2 DE69627565 T2 DE 69627565T2
Authority
DE
Germany
Prior art keywords
pwb
substrate
mcm
opening
package according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69627565T
Other languages
English (en)
Other versions
DE69627565D1 (de
Inventor
Yinon Highland Park Degani
Thomas D. Chatham Dudderar
Byung J. Scotch Plains Han
Alan M. New Providence Lyons
King L. Berkeley Heights Tai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
AT&T Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AT&T Corp filed Critical AT&T Corp
Publication of DE69627565D1 publication Critical patent/DE69627565D1/de
Application granted granted Critical
Publication of DE69627565T2 publication Critical patent/DE69627565T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73207Bump and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15151Shape the die mounting substrate comprising an aperture, e.g. for underfilling, outgassing, window type wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor

Description

  • Technisches Gebiet
  • Die Erfindung betrifft das Verpacken von Halbleiteranordnungen mit integrierten Schaltungseinheiten, die auf Oberflächenmontageanordnungen (surface mount assembly) anzuwenden sind.
  • Hintergrund der Erfindung
  • Tragbare industrielle und Verbraucherprodukte sollen immer kleiner werden, immer niedrigere Kosten verursachen und erhöhte Funktionalität besitzen. Diese Anforderungen legen ein stärkeres Gewicht auf die Entwicklung von Halbleiterverpackungstechnologien, die größere, kompliziertere integrierte Schaltungen in dünneren Verpackungen unterbringen können.
  • Die bekannte Oberflächenmontagetechnologie verwendet mit Leitungen versehene Kunststoffpackungen. Die Teilung und Größe der mit Verdrahtung versehenen Kunststoffpackungen immer weiter verkleinert werden sollten, blieben solche Probleme, wie geringe Lötverbindungsausbeuten infolge von schlechter Leitungs-Koplanarität, sowie schlechte Feinunterteilungs-Lötmitteldruckausbeuten infolge von fortgesetzter Schrumpfung der Leitungsunterteilung weiterhin von größster Wichtigkeit.
  • Eine Art der Verpackung, welche diese Probleme zu überwinden schien, ist eine überformte Kunststoffkissenanordnung-Trägertechnologie (Overmolded Plastic Pad Array Carrier -OMPAC- Technology). Eine OMPAC-Anordnung verwendet eine doppel seitig bedruckte Schaltung oder Verdrahtungsplattenschichtung. (Nachfolgend werden die bedruckte Schaltungsplatte oder bedruckte Verdrahtungsplatte als „PWB" – printed wiring board bezeichnet). Die Oberseiten-Metallisierung der PWB besteht aus einem Formkissen zur Befestigung einer integrierten Schaltungs(IC)-Einheit sowie Erdung und Drahtverbindungsfingern. Die IC-Einheit kann einen Halbleiterchip (oder Formstück) oder mehrere Halbleiterchips oder einen Multi-Chip-Modul (MCM)-Baustein (tile) einschließlich eines oder mehrerer Chips und/oder einiger anderer Elemente der Anordnung auf einem gemeinsam geteilten Siliziumsubstrat umfassen. Die Drahtverbindungsfinger erstrecken sich nach außen zu plattierten durchgehenden Öffnungen (nachfolgend als „durchgehende Öffnungen" bzw. „thruholes" bezeichnet) in der PWB, die nahe dem Rand der Packung angeordnet sind. Die durchgehenden Öffnungen bilden eine elektrische Kontinuität von der Oberseite zur Unterseite der PWB. Die Signalbahn wird auf der Unterseite der PWB durch plattierte Kupferbahnen vervollständigt, die sich von den durchgehenden Öffnungen zu Lötmittelkissen zum Abschluß der Lötmittelzuleitung erstrecken. Mit Ausnahme der Lötmittelzuführungen sind normalerweise alle Metallmerkmale der PWB durch Licht definiert, geätzt und mit Kupfer, Nickel und Gold elektroplattiert. Bekannte Epoxy-Formbefestigungs- und Drahtverbindungs-Technologien werden angewendet, um die integrierte Schaltungseinheit mit der PWB zu verbinden. Nach der Formwerkzeug- und Drahtverbindung wird die PWB mit Anwendung einer bekannten Epoxyübertragungstechnologie überformt. Nach der auf die Formung folgenden Aushärtung werden die Packungen mit Lötmittelzuführungen oder -anschlüssen versehen (solder bumped) und elektrisch geprüft. Anschließend werden diese als Kugelgitteranordnung („ball grid array" – BGA)-Packungen bezeichnet. Lötmittelanschlüsse werden für die weitere Verbindung der BGA-Packung, z. B. an eine „Mutterplatte (mother board) verwendet. Die Mutterplatte hat normalerweise eine viel größere Fläche als die OMPAC-BGA-Packung, auf der eine Anzahl von anderen miteinander verbundenen konzentrierten elektrischen Elementen, wie Kondensatoren, Transformatoren und Widerständen, angeordnet sein kann, die zweckmäßigerweise nicht in die Chips oder Moduln integriert werden können, wie auch andere verpackte Ics, BGAs, Stecker und Verbinder.
  • Die Hauptvorteile der OMPAC-BGA-Packungen im Vergleich zu mit Leitungsanschlüssen versehen, oberflächenmontierten Packungen sind erhöhte Packungsverbindungsdichte infolge einer gleichmäßig verteilten Matrix von Lötmittelanschlüssen auf der Unterseite der Packung, höhere Lötmittelanordnungsausbeuten sowie keine Probleme mit der Koplanarität der Leitungsanschlüsse.
  • In Fig.ll ist eine schematische Darstellung im Querschnitt einer repräsentativen bekannten OMPAC-BGA 110 mit einer IC-Einheit 111 wiedergegeben, die eine einzige Formstückoder Chip-Komponente ist. Die Anordnung 110 umfasst eine PWB 112, versehen mit Drahtverbindungsfingern 113, einer Polymerbeschichtung, die als Lötmittelmaske 114 an den Fingern wirkt, durchgehenden Öffnungen 115, Kontaktkissen 116, Drähten 117, welche das Formstück mit den Drahtverbindungsfingern 113 verbinden, sowie einer Gußmasse 118, welche das Formstück, die Drähte und diejenigen Teile der Drahtverbindungsfinger 113 umschließen, welche mit den Drähten verbunden sind. Ferner sind die Kontaktkissen 116 mit Lötmittelanschlüssen 119 für die Verbindung mit einer (nicht gezeigten) Mutterplatte versehen.
  • In 12 ist eine schematische Darstellung einer anderen bekannten Anordnung 120, einer Variante der OMPAC-BGA, wiedergegeben. Hier ist die IC-Einheit ein Silizium-auf-Silizium-Multi-Chip-Modul(MCM)-Baustein 121, der eine Anzahl von Chips oder Formstücken 122 und 123 enthält, flip-chip-montiert mittels Lötmittel- oder Leitklebstoff-Reflow-Technologie mit (nicht gezeigter) Verbindungsschaltung auf einem Siliziumanschlusssubstrat 124. Das Siliziumsubstrat 124 ist auf einer PWB 125 montiert, die versehen ist mit Drahtverbindungsfingern 126, einer Lötmittelmaske 127, plattierten durchgehenden Öffnungen 128 und Kontaktkissen 129. Das Sili- ziumsubstrat ist mittels Drähten 130 mit Drahtverbindungsfingern 126 verbunden. Eine Schutzhülse 131, gefüllt mit stark nachgiebigem Verkapselungsmaterial, wie Silikongel 132, schützt den MCM-Baustein und die Drahtverbindungen. Kontaktkissen 129 sind mit Lötmittelanschlüssen 133 zum Anschluß an eine (nicht gezeigte) Mutterplatte versehen.
  • Im Gegensatz zur Anordnung 110 vermeidet die in Fig.l2 gezeigte Anordnung 120 den Formungsvorgang und vermeidet somit das Freiliegen der Anordnung für die Angriffe beim Formungsverfahren. Bei der Anordnung 120 sind jedoch weiterhin Drahtzwischenverbindungen zwischen der IC-Einheit und den Drahtverbindungsfingern verwendet. Drahtverbindung ist eine zeitraubende Vorgehensweise, die stärker zeitraubend wird als das Ansteigen von I/O-Zahlen je Formstück oder MCM-Bauteil. Um ferner lebensfähige Zwischenverbindungen zu schaffen, werden die Drahtverbindungsfinger an der PWB aus mit Gold über Nickel plattiertem Kupfer hergestellt. Durch Weglassen der Drahtverbindung würde die Notwendigkeit des kostspieligen mit Gold über Nickel plattierten Kupfers auf der PWB beseitigt. Dies würde zu einer wesentlichen Kosteneinsparung führen. Zusätzlich wird Bezug genommen auf IBM TDB, Band 32, Nr.4A, September 1989, Seiten 93 bis 95, EP-A-O 491 161, GB-A-2 098 398 und JP-A-5 013 659, welche ähnliche Packungen zeigen. So ist es zweckmäßig, eine Anordnung ohne Drahtverbindungen zu schaffen. Ferner ist es zweckmäßig, die Dicke der Packungen zu reduzieren.
  • Zusammenfassende Darstellung der Erfindung
  • Die Erfindung schafft eine Multi-Chip-Modul(MCM)-Packung nach dem Anspruch 1.
  • Die Erfindung betrifft die Verpackung von MCM-Bauteilen ohne Drahtverbindungen und mit einer Gesamtdicke, die bezüglich bekannten MCM-Packungen reduziert ist. Der MCM-Bauteil umfasst ein Substrat mit einer Anzahl von Umfangsmetallisierungen und wenigstens Zweichip-Flip-Chips, die auf dem Substrat montiert sind. Die PWB ist mit einer Öffnung versehen, die kleiner ist als die Größe des Substrats, jedoch größer als die Aussenabmessungen der Chips. Das Substrat ist auf der PWB so angeordnet, dass seine Enden Bereiche der PWB nahe der Öffnung überdecken und die Chips in die Öffnung passen. Umfangsmetallisierungen am Substrat sind mit Metallisierungen auf der PWB durch Lötmittel oder Leitklebstofftechnologie verbunden.
  • Kurze Beschreibung der Figuren
  • l ist eine schematische Darstellung einer Halbleiteranordnung im Querschnitt, die einen MCM-Bauteil aufweist, welcher auf einer PWB ohne Drahtverbindung montiert ist;
  • 2 ist eine schematische Darstellung einer leitenden Lötmittelverbindung zwischen einem Kontakt auf einem Silizium-MCM-Bauteilsubstrat und einem Kontaktkissen auf der PWB;
  • 3 ist eine schematische Darstellung der in l gezeigten Halbleiteranordnung im Querschnitt, bei der jedoch ein Hohlraum in der PWB mit einem nachgiebigen Verkapselungsmaterial gefüllt ist, das die Chips auf dem MCM-Bauteil umschließt;
  • 4 ist eine schematische Darstellung der in 1 gezeigten Halbleiteranordnung im Querschnitt, bei der ein Hohlraum in der PWB mit einem nachgiebigen Verkapselungsmaterial gefüllt ist, das die Chips auf der MCM umfasst, und ein Globtop die Außenflächen des MCM-Bauteil-Substrats einschließt (glob top ist ein elektrisch isolierendes Verkapselungsorgan, das in einer flüssigen Form aufgebracht und an Ort und Stelle ausgehärtet wird);
  • 5 ist eine schematische Darstellung der in l gezeigten Halbleiteranordnung im Querschnitt, bei der der Hohlraum innerhalb der PWB mit einem nachgiebigen Verkapselungsmaterial gefüllt ist, welches die Chips umschließt, und ein mit Metallfolie beschichtetes Polymer um das Substrat des MCM-Bauteils angeordnet ist;
  • 6 ist eine schematische Darstellung der in l gezeigten Halbleiteranordnung im Querschnitt, bei der eine becherförmige Abdeckung über dem Substrat des MCM-Bauteils angeordnet und der Hohlraum innerhalb des Deckels und der PWB mit. einem nachgiebigen Verkapselungsmaterial eingeschlossen ist;
  • 7 ist eine schematische Darstellung der in l gezeigten Halbleiteranordnung im Querschnitt, bei der ein Hohlraum in der PWB mit einem nachgiebigen Verkapselungsmaterial gefüllt ist, das die Chips des MCM-Bauteils umfasst, wobei dieses Material auch wenigstens teilweise die Außenflächen des Substrats des MCM-Bauteils verkapselt;
  • 8 ist eine schematische Darstellung der in 1 gezeigten Halbleiteranordnung im Querschnitt, bei der jedoch die PWB eine dünne steife Platte ist, eine becherförmige Abdeckung auf der Chipseite des MCM-Bauteils angeordnet ist, und ein zwischen dem MCM-Bauteil-Substrat, der PWB und der Abdeckung gebildeter Hohlraum mit einem nachgiebigen Verkapselungsmaterial gefüllt ist, wobei ein Globtop zusätzlich das Substrat schützen kann;
  • 9 ist eine schematische Darstellung der in l dargestellten Halbleiteranordnung im Querschnitt, bei der jedoch die PWB eine dünne flexible Platte ist, der MCM-Bauteil mit Teilen der PWB verbunden ist, die bezüglich der Hauptebene der PWB derart vertieft sind, dass der MCM-Bauteil bezüglich dieser Ebene versetzt ist, eine becherförmige Abdeckung auf der vertieften Seite der PWB so angeordnet ist, dass sie die Chips des MCM-Bauteils, die über die Öffnung vorstehen, schützt und den ebenen Teil der Platte unterstützt, wobei der ganze MCM-Bauteil in einem nachgiebigen Verkapselungsmaterial eingeschlossen ist;
  • 10 ist eine schematische Darstellung einer Halbleiteranordnung im Querschnitt, bei der eine PWB in zwei Höhen mit einer durchgehenden abgestuften Öffnung vorgesehen ist, ein MCM-Bauteil innerhalb eines Hohlraums angebracht ist, der durch die abgestuften Wände der Öffnung gebildet wird, der MCM-Bauteil mit der PWB durch Lötmittelrückfluß- oder Leitklebstoff-Zwischenverbindungen elektrisch verbunden ist und der Hohlraum mit einem den MCM-Bauteil einschließenden nachgiebigen Verkapselungsmaterial gefüllt ist;
  • Fig.l1 ist eine schematische Darstellung einer bekannten OMPAC-Anordnung im Querschnitt, die mit Drahtverbindungen zwischen einem Halbleiter-Formstück und einer PWB versehen ist; und
  • Fig.l2 ist eine schematische Darstellung einer bekannten Anordnung im Querschnitt, wobei ein MCM-Bauteil durch Drahtverbindung mit einer PWB verbunden ist.
  • Ausführliche Beschreibung
  • In l ist eine schematische Darstellung einer erfindungsgemäßen Anordnung 10 im Querschnitt wiedergegeben. Hier ist ein MCM-Bauteil 11 mechanisch und elektrisch mit einer PWB 12 verbunden. Die letztere enthält eine gedruckte Schaltung 13. Die Schaltung ist normalerweise mit Kupfer beschichtet durch eine Polymermaske 14 mit Ausnahme derjenigen Bereiche, die für Lötmittel- oder Leitklebstoffverbindungen verwendet werden. Das Resist dient dazu, ein Ausbreiten des Lötmittels oder Leitklebstoffs über den Kontaktbereich hinaus zu verhindern.
  • Bei der beispielhaften Ausführungsform ist der MCM-Bauteil 11 ein Silizium-auf-Silizium-Bauteil mit einem Siliziumsubstrat 15, das mit Metallisierungen versehen ist, mit denen jeder Chip oder jedes Formstück 16 und 17 in Flip-Chip-Weise mittels eines Lötmittels 18 verbunden ist. Alternativ kann Leitklebstoff statt Lötmittel verwendet werden. Umfangsmetallisierungen 19 sind auf I/O-Kissen des Siliziumsubstrats zur Verbindung mit der Schaltung 13 auf der PWB 12 versehen. Die PWB ist mit einem Muster von Kontaktkissen versehen, die mit den I/O-Kissen auf dem Siliziumsubstrat des MCM-Bauteils übereinstimmen. Um eine geeignete Oberfläche für das Rückflußlötmittel zu schaffen, werden diese Kontaktkissen mit einer durch Lötmittel benetzbaren Metallisierung 23 (2) ausgestattet. Für eine Leitklebstoffverbindung sind diese Metallisierungen nicht erforderlich und es genügt im Wesentlichen irgendeine leitende Oberfläche. Die Lötmittelrückfluß- oder Leitklebstoff-Verbindung beseitigt die Notwendigkeit einer Drahtverbindung der Schaltung auf dem Siliziumsubstrat mit der Schaltung auf der PWB.
  • Die PWB ist mit einer Öffnung 20 versehen. Die Größe der Öffnung 20 ist derart, dass bei elektrischer und mechanischer Verbindung des MCM-Bauteils 11 mit der PWB 12 die Chips 16 und 17 auf dem Siliziumsubstrat 15 in die Öffnung passen, ohne die Wände der Öffnung zu berühren. Da nur die Enden des Silizium-MCM-Bauteilsubstrats in Kontakt mit der Schaltung 13 über Rückfluß-Lötmittelverbindungen 21 stehen und die Chips sich innerhalb der Öffnung befinden, ist die Dicke der Anordnung wenigstens um die Dicke der Chips und die Zwischenverbindungen zwischen den Chips und dem Siliziumsubstrat verringert. Dies ergibt einen vorteilhaften Vergleich mit der Dicke der MCM-Bauteil-auf-PWB-Anordnung, die sich ergibt, wenn der MCM-Bauteil mit den Chips nach oben orientiert und durch Draht mit der PWB-Schaltung 13, wie bei der in den 11 und 12 gezeigten bekannten Ausführungsform, verbunden ist.
  • In 2 ist eine schematische Darstellung einer Lötmittelrückfluß-Verbindungsbefestigung zwischen dem Siliziumsubstrat 15 des MCM-Bauteils und der PWB 12 wiedergegeben. Das Siliziumsubstrat 15 ist mit Umfangsmetallisierungen 19 in Form von metallischen Kontaktfingern versehen. Mit Ausnahme eines Bereiches, der durch mit Lötmittel benetzbarer Metallisierung 23 versehen ist, die durch eine Rückflußlötmittel-Verbindung 21 kontaktiert werden soll, ist jeder Kontaktfinger mit Polymer 22 beschichtet. Die PWB enthält eine metallisch bedruckte Schaltung 13. Die letztere ist ebenfalls mit Polymer 14 mit Ausnahme eines Kontaktbereichs beschichtet, der in Kontakt mit der Rückflußlötmittelverbindung 21 zu bringen ist. Das Polymer 14 wirkt als Lötmittelmaske, um zu verhindern, dass Lötmittel irgendeinen anderen Teil der Schaltung außerhalb des Kontaktbereichs benetzt.
  • Um die Verwendung von gedrucktem Lötmittel als Zwischenverbindungsmedium zwischen dem MCM-Bauteil und der PWB zu ermöglichen, sind die Kissen an den Drahtfingern der bekannten Silizium-MCM-Bauteilsubstrate, wie zum Beispiel in Fig.ll oder 12, durch mit Lötmittel benetzbare I/O-Metallkissen ersetzt, die gleichzeitig als die von Lötmittel benetzbaren Metallisierungen auf die MCM-Flip-Chip-Kissen aufgebracht sind. Bei einer beispielhaften Ausführungsform sind diese mit Lötmittel benetzbaren I/O-Kissen als Kissen mit 96 μm auf 146 μm mit einer 305 μm(12 mil)-Teilung geformt, um das Bedrucken mit Lötmittelpastenauflagen von 170 μm auf 280 μm zu erleichtern, wenn Lötmittelpaste auf die inneren I/O-Kissen gedruckt wird, um die Chips am Substrat zu befestigen. Dieses Verfahren kann mit einem Lötmittel mit mittlerer oder hoher Schmelzpunkttemperatur, wie 95/5 Sn/Sb, angewendet werden, um mit Lötmittelanschlüssen versehene MCM-Bauteile herzustellen, d. h. MCM-Bauteile, auf deren nach dem gesamten Wafer-Zusammenbau, der Reinigung, Prüfung und Trennung in einzelne Bauteile jedes erzeugte Kissen auf jedem Bauteil mit einem Lötmittelanschluß versehen wird. An sich wären sie geeignet für Rückflußverlötung mit einem gedruckten eutektischen (oder nahezu eutektischen) Sn/Pb-Lötmittel (wie es allgemein bei SMT-Anordnungen üblich ist). Zusätzlich zu den Lötmittelanschlüssen an dem MCM-Bauteil würden I/O-Kissen auch die Prüfbarkeit des MCM-Bauteils vor seinem Zusammenbau mit der PWB verbessern und daher die Ausbeuten durch Reduzierung der Anzahl von guten Bauteilen verbessern, die infolge von falschen Ablesungen ausgeschieden werden. Eine Technologie zur Ausbildung von Lötmittelanschlüssen an Metallkissen eines Elements, wie an einer IC-Packung oder -Substrat ist in der US-Patentschrift Nr. 5 346 118 vom 13.September 1994 beschrieben. Diese Technologie ist brauchbar bei der Herstellung von Anordnungen ohne Drahtverbindungen.
  • In den 3 bis 9 sind einige beispielhafte Varianten zum Schutz des MCM-Bauteils und der Bauteil-zu-PWB-Zwischenverbindungen der in l gezeigten Anordnung gegen die Umgebung dargestellt. In diesen Figuren werden gleiche Bezugszeichen verwendet, um die gleichen Bestandteile zu bezeichnen, die in den 1 und 2 dargestellt sind. Um Wiederholungen zu vermeiden, sind nicht alle in l gezeigten Bezugszeichen in diesen Figuren wiedergegeben.
  • In 3 ist der vom Siliziumsubstrat 15 und den Wänden der Öffnung 20 in der PWB gebildete Hohlraum mit einem Verkapselungsmaterial 22, wie Silikongel, gefüllt, das die Chips, die Zwischenverbindungen zwischen den Chips und dem Substrat, die Zwischenverbindungen zwischen dem Substrat und der PWB und die Oberflächen des Substrats schützt, die innerhalb des Hohlraums freiliegen.
  • In 4 ist der durch das Siliziumsubstrat 15 und die Wände der Öffnung 20 in der PWB gebildete Hohlraum ähnlich wie in 3 mit einem Verkapselungsmaterial, wie Silikongel 22 gefüllt, welches die Chips, die Zwischenverbindungen und benachbarten Oberflächen des Substrats schützt. Jedoch können auch weitere Oberflächen des Substrats durch einen nachgiebigen Globtop 23 geschützt werden.
  • In S ist ein metallisierter Polymerfilm 24 angrenzend an das Siliziumsubstrat 15 und an andere Oberflächen des Substrats, welche sonst freiliegen würden, aufgeschichtet. Dies ergibt einen Schutz ohne nachteilige Handhabung der Packung während des Prüfens oder Zusammenbaus, wie es bei einer nachgiebigen Gloptop-Überschichtung der Fall wäre. Es macht auch die gesamte Packungshöhe relativ zu einer Packung mit einem Globtop minimal. Wie bei 3 ist der durch das Siliziumsubstrat 15 und die Wände der Öffnung 20 in der PWB gebildete Raum mit Silikongel 22 gefüllt.
  • In 6 ist ein becherförmiger Deckel 25 über die obere Fläche des Siliziumsubstrats 15 gelegt und mit Klebstoff an der PWB befestigt. Kupfer als Metall für den Deckel ist vorteilhaft wegen seiner thermisch-mechanischen Eigenschaften, zum Schutz gegen magnetische Strahlung und wegen seiner Formbarkeit, beispielsweise durch Stanzen. Jedoch ist auch die Verwendung anderer Metalle oder eines geformten oder gespritzten Kunststoffbechers als Deckel nicht ausgeschlossen. Wenn beispielsweise der Wärmedehnungskoeffizient (CTE) zwischen dem Siliziumsubstrat und der PWB nicht ausgeglichen ist, bietet die Schichtung ein potentielles Ermüdungsproblem wegen der großen Abmessungs- oder Temperaturänderung des großen MCM-Bauteils und es würde vorteilhaft sein, eine Legierung mit niedrigem Wärmedehnungskoeffizienten zu verwenden, wie Invar® (eingetragenes Warenzeichen). Der Raum über und rings um das Siliziumsubstrat und zwischen den Wänden der PWB wird ebenfalls durch das sehr nachgiebige Silikongel 22 eingebettet. Der Deckel 25 ist groß genug, um ein Verschließen der Enden des MCM-Bauteils und der Zwischenverbindungen durch das Silikongel zu ermöglichen.
  • In 7 ist eine Ausführungsform dargestellt, bei der der Hohlraum durch ein anderes nachgiebiges Verkapselungsmaterial 26, wie ein Epoxyharz, gefüllt ist. Dieses Verkapselungsmaterial füllt nicht nur den Hohlraum, sondern wird auch auf der Oberseite der PWB nahe dem Substrat und rings um das Substrat angewendet. Dieses Verkapselungsmaterial wirkt als ein einziges Ersatzmaterial für das Silikongel und für einen Globtop. Das Ausmaß der Abdeckung durch das Verkapselungsmaterial kann je nach Erfordernis variiert werden.
  • Die Verschlußvarianten gemäß den 3,4,5,6 und 7 sind gut geeignet für starre gedruckte Schaltungsplatten. In einigen Fällen kann jedoch die PWB starr oder steif sein, jedoch so dünn sein, dass die Chips oder Formstücke, wenn sie innerhalb der Öffnung in der PWB, unter der Ebene der PWB vorstehen, so dass das Silikongel keinen ausreichenden Schutz für die Chips bietet. Um dies zu überwinden, wird ein becherförmiger Metall- oder Kunststoffdeckel 27 auf der Chipseite der Anordnung angebracht, wie in 8 gezeigt. Die Enden 28 des Deckels sind in Kontakt mit einer dünnen PWB 29 und neben einem Bereich der gegenseitigen Verbindung zwischen dem MCM-Bauteil und der PWB angeordnet, was eine zusätzliche Steifigkeit für den Verbindungsbereich gibt. Der vom Deckel 27 und dem Siliziumsubstrat 15 gebildete Raum ist mit Silikongel 22 gefüllt. Wahlweise kann ein Globtop 23 über dem Siliziumsubstrat angebracht werden, um das Siliziumsubstrat weiter gegen die Umgebung zu schützen. Statt dessen kann ein (nicht gezeigter) metallisierter Polymerfilm ähnlich dem Film 24 gemäß 5 statt des Globtops verwendet werden. Ferner kann Verkapselungsmaterial 26 statt des Silikongels 22 verwendet und um den MCM-Bauteil in der in 7 gezeigten Weise angeordnet werden.
  • In 9 ist eine weitere Variante dargestellt, bei der eine PWB 30 nicht nur dünn, sondern auch flexibel ist. Die Schaltung auf der PWB ist mit dem Siliziumsubstrat 15 über Lötmittelverbindungen verbunden, während die Chips durch die Öffnung 20 über die PWB vorstehen. Um die Chips vor möglicher Beschädigung zu schützen, weist ein becherförmiger Metall- oder Kunststoffdeckel 31 Umfangsränder 73 auf, die durch Klebstoff mit dem ebenen Teil der PWB verbunden sind und diesen lokal abstützen. Um den MCM-Bauteil innerhalb des Schutzes durch den Deckel besser anzupassen, sind Teile 33 der PWB, die eine Öffnung 20 bilden, in den Deckel eingedrückt, so dass der MCM-Bauteil und Teile der PWB innerhalb des vom Deckel gebildeten Hohlraums liegen. Der MCM-Bauteil, die Teile 33 der PWB und die Verbindungen zwischen dem MCM-Bauteil und der PWB sind zusätzlich in Silikongel 22 eingebettet. Wahlweise können Lötmittelanschlüsse 34 auf der PWB 30 vorgesehen werden, um eine Verbindung mit einer (nicht gezeigten) Mutterplatte zu ermöglichen.
  • In 10 ist eine schematische Darstellung einer MCM-Packung 35 wiedergegeben. Die MCM-Packung umfasst eine zwei Höhen umfassende PWB 36 mit einer unteren Höhe 37 und einer oberen Höhe 38. Die PWB ist mit einer abgestuften durchgehenden Öffnung 39 versehen, deren Größe so gewählt ist, dass bei elektrischer Verbindung des Siliziumsubstrats des MCM-Bauteils mit der PWB die Enden des Siliziumsubstrats Bereiche der PWB nahe der Öffnung in der unteren Höhe 37 der PWB überdecken, während die Chips auf dem Siliziumsubstrat nach unten weisen und in die Öffnung in der unteren Höhe passen, ohne die Wände der Öffnung zu kontaktieren. Der MCM-Bauteil 11 ist so angeordnet, dass die freie Oberfläche des Siliziumsubstrats 15 des MCM-Bauteils nach oben weist, während die Chips 16 und 17 durch die Öffnung in der unteren Höhe nach unten weisen und trotzdem die Chips innerhalb der Öffnung relativ zur Bodenfläche der unteren Höhe der PWB aufgenommen sind. Verbindungsfinger 19 am Siliziumsubstrat sind mit Kontakten 13 an der PWB mittels Lötmittelverbindungen 21 elektrisch verbunden. Der MCM-Bauteil ist mit Silikongel 22 verkapselt, das die Verbindungen zwischen den Chips und dem Siliziumsubstrat und zwischen den Verbindungsfingern am Siliziumsub strat und den Kontakten der PWB schützend umschließt. Da nur die Enden des Silizium-MCM-Bauteilsubstrats in Kontakt mit der Schaltung auf der PWB über Lötmittelverbindungen stehen und die Chips sich innerhalb der Öffnung befinden, ist die Dicke der Anordnung auf die Dicke der PWB reduziert. Dies ergibt einen vorteilhaften Vergleich mit der Dicke der MCM-Bauteil-auf-PWB-Anordnung, die sich ergibt, wenn der MCM-Bauteil auf der Oberseite der PWB montiert wird, mit den Chips nach oben orientiert und durch Draht mit der PWB-Schaltung verbunden, wie bei dem in den 11 und 12 beispielhaft dargestellten Stand der Technik.
  • Wenn schließlich die PWB eine Zwischenverbindung oder eine Leitungsrahmenplatte sein soll, die an einer Mutterplatte (entweder einer einseitigen flexiblen PWB oder einer doppelseitigen starren PWB mit plattierten durchgehenden Öffnungen) montiert ist, sollten ihre Metallisierungen so gemustert sein, dass sie mit der Mutterplatte durch eine I/O-Anordnung von in robustem Lötmittel bedruckbaren Anschlußlötmittelkissen, wie den Anschlüssen 34, übereinstimmen. Lötmittelanschlußkissen sind vorteilhaft, jedoch werden Lötmittelanschlüsse nicht von der vorliegenden Erfindung ausgeschlossen. Die Verwendung der für OMPAC standardisierten BGA-Teilung von 60 mils erlaubt bequem eine Durchmesseranordnung von zwei versetzten (für einen einfachen Verlauf sogar auf einer billigen einseitigen PWB) Reihen von Lötmittelkissen mit 0,71 mm (28 mils) Durchmesser, was insgesamt 108 I/O in einer Packung von 25,4 mm auf 25,4 mm ergibt. Dies schafft den Raum, der für (1) 108 I/O-Verbindungen und (2) die Öffnung in der PWB für den MCM-Bauteil erforderlich ist, ohne Form oder Größe entweder der MCM-Packung oder des Bereichs auf der Mutterplatte zu verändern, der für die Zwischenverbindung auf dem nächsten Level oder der nächsten Höhe erforderlich ist. Gleichzeitig wird noch ein robustes gedrucktes Lötmittel mit BGA-Anschluß und Oberflächenmontierungs-Rückflußlötmittelbefestigung an der Mutterplatte ermöglicht. Anschlüsse 34 sind nur auf der PWB der 9 und 10 gezeigt. Diese Anschlüsse können jedoch auf den PWBs bei jeder der in den 1 und 3 bis 8 gezeigten Varianten vorgesehen werden.

Claims (12)

  1. Multi-Chip-Modul(MCM)-Packung ohne Drahtverbindungen, welche einen MCM-Baustein (11) (MCM tile) und eine gedruckte Verdrahtungsplatte (PWB) (12) aufweist, wobei der MCM-Baustein ein Silizium-Verbindungssubstrat (15) und wenigstens zwei Siliziumchips (16,17) aufweist, deren jedes als Flip-Chip am Silizium-Verbindungssubstrat angelötet ist, wobei die PWB eine Öffnung (20) aufweist, die sich vollständig durch die PWB erstreckt, sowie Kontaktfinger (13), die am Umfang der Öffnung angeordnet sind, das Silizium-Verbindungssubtrat des MCM-Bausteins größer ist als die Öffnung in der PWB, der MCM-Baustein so angeordnet ist, dass die Enden des Silizium-Verbindungssubstrats die Ränder der PWB nahe der Öffnung überdecken, während wenigstens zwei Siliziumchips innerhalb der Öffnung angeordnet sind, und wobei das Silizium-Verbindungssubstrat Umfangsmetallisierungen (19) aufweist, die körperlich und elektrisch mit den Kontaktfingern an der PWB verbunden sind.
  2. MCM-Packung nach Anspruch 1, bei welcher der vom Substrat und den Wänden der Öffnung gebildete Hohlraum mit einem hochanpassungsfähigen Verkapselungsmaterial (22) gefüllt ist, das die Verbindungen zwischen dem Substrat und den wenigstens zwei Siliziumchips und zwischen dem Substrat und der PWB schützend umhüllt.
  3. MCM-Packung nach Anspruch 2, bei welcher die nach außen weisende Oberfläche des Substrats durch ein Globtop (23) geschützt ist.
  4. MCM-Packung nach Anspruch 2, bei welcher die nach außen weisende Oberfläche des Substrats durch einen metallisierten Polymerfilm (24) geschützt ist, der um das Substrat und die Bereiche der PWB nahe dem Substrat angeordnet ist.
  5. MCM-Packung nach Anspruch 2, bei welcher die nach außen weisende Oberfläche des Substrats durch eine becherförmige Abdeckung (25) geschützt ist, die um das Substrat angeordnet und an der PWB befestigt ist, wobei das Verkapselungsmaterial jeglichen Raum zwischen dem Substrat und der Abdeckung füllt.
  6. MCM-Packung nach Anspruch 1, bei welcher der vom Substrat und den Wänden der Öffnung gebildete Hohlraum mit einem hochanpassungsfähigen Verkapselungsmaterial (22) gefüllt ist, das die Verbindungen zwischen dem Substrat und den wenigstens zwei Siliziumchips sowie zwischen dem Substrat und der PWB schützend umhüllt, wobei das Verkapselungsmaterial auch die Außenflächen des Substrats wenigstens teilweise verkapselt und als Globtop wirkt.
  7. MCM-Packung nach Anspruch 1, bei welcher die PWB eine dünne steife Form besitzt, eine becherartige Abdeckung (27), um die Chipseite des MCM-Bausteins angeordnet ist, und Endflansche der Abdeckung die PWB in einem Bereich der Verbindung von Substrat und PWB überlappen und stützen.
  8. MCM-Packung nach Anspruch 7, bei welcher die nach außen weisende Oberfläche des Substrats durch ein Globtop (23) eingeschlossen ist.
  9. MCM-Packung nach Anspruch 7, bei welcher die nach außen weisende Oberfläche des Substrats durch einen metallisierten Polymerfilm (24) eingeschlossen ist, der Bereiche der PWB nahe dem Substrat überdeckt.
  10. MCM-Packung nach Anspruch 1, bei welcher die PWB eine flexible Form besitzt, eine becherförmige Abdeckung (31) um die Chipseite des MCM-Bausteins angeordnet ist, Teile der PWB nahe der Öffnung in einen von der Abdeckung gebildeten Hohlraum eingedrückt sind, und Endflansche der Abdeckung Bereiche der PWB nahe den eingedrückten Teilen abstützen.
  11. MCM-Packung nach Anspruch 1, bei welcher die PWB eine Mehrschicht-PWB (36) ist, wobei die Öffnung als eine abgestufte Öffnung (39) ausgebildet ist, die Öffnung durch den oberen Bereich der PWB größer ist als das Substrat und die Öffnung durch den unteren Bereich der PWB kleiner ist als das Substrat des MCM-Bausteins, so dass die Enden des Substrats die Ränder des unteren Bereichs der PWB überdecken, während die wenigstens zwei Chips innerhalb der Öffnung in dem unteren Bereich angeordnet sind.
  12. MCM-Packung nach Anspruch 1, bei welcher die Umfangsmetallisierungen am Substrat mit der PWB durch eine Verbindungstechnologie verbunden sind, die aus der Gruppe gewählt ist, welche aus Lötrückflusstechnologie und Leitfähigkeitsklebstofftechnologie besteht.
DE69627565T 1995-02-24 1996-02-14 Verpacken von Multi-Chip-Modulen ohne Drahtverbindung Expired - Lifetime DE69627565T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/393,628 US5608262A (en) 1995-02-24 1995-02-24 Packaging multi-chip modules without wire-bond interconnection
US393628 1995-02-24

Publications (2)

Publication Number Publication Date
DE69627565D1 DE69627565D1 (de) 2003-05-28
DE69627565T2 true DE69627565T2 (de) 2004-02-12

Family

ID=23555559

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69627565T Expired - Lifetime DE69627565T2 (de) 1995-02-24 1996-02-14 Verpacken von Multi-Chip-Modulen ohne Drahtverbindung

Country Status (8)

Country Link
US (1) US5608262A (de)
EP (1) EP0729180B1 (de)
JP (1) JP3209320B2 (de)
KR (1) KR100380950B1 (de)
CA (1) CA2166926C (de)
DE (1) DE69627565T2 (de)
SG (1) SG38976A1 (de)
TW (1) TW376574B (de)

Families Citing this family (204)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2728392A1 (fr) * 1994-12-16 1996-06-21 Bull Sa Procede et support de connexion d'un circuit integre a un autre support par l'intermediaire de boules
JP3014029B2 (ja) * 1995-06-16 2000-02-28 日本電気株式会社 半導体素子の実装方法
JPH0964244A (ja) * 1995-08-17 1997-03-07 Hitachi Ltd 半導体装置およびその製造方法
JP3332308B2 (ja) * 1995-11-07 2002-10-07 新光電気工業株式会社 半導体装置及びその製造方法
JP3527350B2 (ja) * 1996-02-01 2004-05-17 株式会社ルネサステクノロジ 半導体装置
US6682954B1 (en) 1996-05-29 2004-01-27 Micron Technology, Inc. Method for employing piggyback multiple die #3
JPH1032221A (ja) * 1996-07-12 1998-02-03 Nec Corp プリント配線基板
US6075711A (en) * 1996-10-21 2000-06-13 Alpine Microsystems, Inc. System and method for routing connections of integrated circuits
US5815372A (en) * 1997-03-25 1998-09-29 Intel Corporation Packaging multiple dies on a ball grid array substrate
US5889654A (en) * 1997-04-09 1999-03-30 International Business Machines Corporation Advanced chip packaging structure for memory card applications
US5869889A (en) * 1997-04-21 1999-02-09 Lsi Logic Corporation Thin power tape ball grid array package
AU7596698A (en) * 1997-05-23 1998-12-11 Alpine Microsystems, Inc. A system and method for packaging integrated circuits
US6208018B1 (en) * 1997-05-29 2001-03-27 Micron Technology, Inc. Piggyback multiple dice assembly
US5790384A (en) * 1997-06-26 1998-08-04 International Business Machines Corporation Bare die multiple dies for direct attach
US5869894A (en) * 1997-07-18 1999-02-09 Lucent Technologies Inc. RF IC package
US5963429A (en) * 1997-08-20 1999-10-05 Sulzer Intermedics Inc. Printed circuit substrate with cavities for encapsulating integrated circuits
US5798567A (en) * 1997-08-21 1998-08-25 Hewlett-Packard Company Ball grid array integrated circuit package which employs a flip chip integrated circuit and decoupling capacitors
CA2218307C (en) * 1997-10-10 2006-01-03 Gennum Corporation Three dimensional packaging configuration for multi-chip module assembly
US6441487B2 (en) 1997-10-20 2002-08-27 Flip Chip Technologies, L.L.C. Chip scale package using large ductile solder balls
US6117382A (en) * 1998-02-05 2000-09-12 Micron Technology, Inc. Method for encasing array packages
US6369444B1 (en) * 1998-05-19 2002-04-09 Agere Systems Guardian Corp. Packaging silicon on silicon multichip modules
US5977640A (en) * 1998-06-26 1999-11-02 International Business Machines Corporation Highly integrated chip-on-chip packaging
US6084308A (en) * 1998-06-30 2000-07-04 National Semiconductor Corporation Chip-on-chip integrated circuit package and method for making the same
WO2000004595A2 (en) * 1998-07-20 2000-01-27 Intel Corporation Land-side mounting of components to an integrated circuit package
US6154370A (en) * 1998-07-21 2000-11-28 Lucent Technologies Inc. Recessed flip-chip package
US6175158B1 (en) * 1998-09-08 2001-01-16 Lucent Technologies Inc. Interposer for recessed flip-chip package
US6160715A (en) * 1998-09-08 2000-12-12 Lucent Technologies Inc. Translator for recessed flip-chip package
US6154371A (en) * 1998-09-30 2000-11-28 Cisco Technology, Inc. Printed circuit board assembly and method
US6329713B1 (en) * 1998-10-21 2001-12-11 International Business Machines Corporation Integrated circuit chip carrier assembly comprising a stiffener attached to a dielectric substrate
US6184465B1 (en) 1998-11-12 2001-02-06 Micron Technology, Inc. Semiconductor package
US7531417B2 (en) * 1998-12-21 2009-05-12 Megica Corporation High performance system-on-chip passive device using post passivation process
US6965165B2 (en) * 1998-12-21 2005-11-15 Mou-Shiung Lin Top layers of metal for high performance IC's
US6869870B2 (en) * 1998-12-21 2005-03-22 Megic Corporation High performance system-on-chip discrete components using post passivation process
US8421158B2 (en) * 1998-12-21 2013-04-16 Megica Corporation Chip structure with a passive device and method for forming the same
US8178435B2 (en) 1998-12-21 2012-05-15 Megica Corporation High performance system-on-chip inductor using post passivation process
US6303423B1 (en) * 1998-12-21 2001-10-16 Megic Corporation Method for forming high performance system-on-chip using post passivation process
JP2000223657A (ja) * 1999-02-03 2000-08-11 Rohm Co Ltd 半導体装置およびそれに用いる半導体チップ
JP2000252414A (ja) * 1999-03-04 2000-09-14 Mitsubishi Electric Corp 半導体装置
US6268660B1 (en) * 1999-03-05 2001-07-31 International Business Machines Corporation Silicon packaging with through wafer interconnects
US6215193B1 (en) * 1999-04-21 2001-04-10 Advanced Semiconductor Engineering, Inc. Multichip modules and manufacturing method therefor
US6498708B2 (en) * 1999-05-27 2002-12-24 Emerson Electric Co. Method and apparatus for mounting printed circuit board components
KR100393095B1 (ko) * 1999-06-12 2003-07-31 앰코 테크놀로지 코리아 주식회사 반도체패키지와 그 제조방법
US6049275A (en) * 1999-06-15 2000-04-11 Hou; Chien Tzu Security mechanism for an IC packing box
US6335566B1 (en) * 1999-06-17 2002-01-01 Hitachi, Ltd. Semiconductor device and an electronic device
US6232667B1 (en) * 1999-06-29 2001-05-15 International Business Machines Corporation Technique for underfilling stacked chips on a cavity MLC module
US6297551B1 (en) * 1999-09-22 2001-10-02 Agere Systems Guardian Corp. Integrated circuit packages with improved EMI characteristics
US6559531B1 (en) 1999-10-14 2003-05-06 Sun Microsystems, Inc. Face to face chips
US6483101B1 (en) 1999-12-08 2002-11-19 Amkor Technology, Inc. Molded image sensor package having lens holder
US6369448B1 (en) * 2000-01-21 2002-04-09 Lsi Logic Corporation Vertically integrated flip chip semiconductor package
US6414396B1 (en) * 2000-01-24 2002-07-02 Amkor Technology, Inc. Package for stacked integrated circuits
JP3996315B2 (ja) * 2000-02-21 2007-10-24 松下電器産業株式会社 半導体装置およびその製造方法
JP3417380B2 (ja) 2000-04-05 2003-06-16 株式会社村田製作所 非可逆回路素子および通信装置
US6642613B1 (en) 2000-05-09 2003-11-04 National Semiconductor Corporation Techniques for joining an opto-electronic module to a semiconductor package
US6767140B2 (en) * 2000-05-09 2004-07-27 National Semiconductor Corporation Ceramic optical sub-assembly for opto-electronic module utilizing LTCC (low-temperature co-fired ceramic) technology
US6624507B1 (en) 2000-05-09 2003-09-23 National Semiconductor Corporation Miniature semiconductor package for opto-electronic devices
US6707140B1 (en) 2000-05-09 2004-03-16 National Semiconductor Corporation Arrayable, scaleable, and stackable molded package configuration
US6916121B2 (en) * 2001-08-03 2005-07-12 National Semiconductor Corporation Optical sub-assembly for optoelectronic modules
US6765275B1 (en) * 2000-05-09 2004-07-20 National Semiconductor Corporation Two-layer electrical substrate for optical devices
US7247932B1 (en) * 2000-05-19 2007-07-24 Megica Corporation Chip package with capacitor
US6546620B1 (en) 2000-06-29 2003-04-15 Amkor Technology, Inc. Flip chip integrated circuit and passive chip component package fabrication method
US6356453B1 (en) * 2000-06-29 2002-03-12 Amkor Technology, Inc. Electronic package having flip chip integrated circuit and passive chip component
JP3829050B2 (ja) * 2000-08-29 2006-10-04 松下電器産業株式会社 一体型電子部品
TW569403B (en) * 2001-04-12 2004-01-01 Siliconware Precision Industries Co Ltd Multi-chip module and its manufacturing method
JP4497683B2 (ja) * 2000-09-11 2010-07-07 ローム株式会社 集積回路装置
KR100508261B1 (ko) * 2000-10-04 2005-08-18 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 그 제조방법
JP4505983B2 (ja) * 2000-12-01 2010-07-21 日本電気株式会社 半導体装置
KR100705248B1 (ko) * 2000-12-04 2007-04-06 앰코 테크놀로지 코리아 주식회사 반도체 패키지 및 그 제조방법
KR20020058201A (ko) * 2000-12-29 2002-07-12 마이클 디. 오브라이언 반도체패키지 및 그 제조 방법
US6888240B2 (en) * 2001-04-30 2005-05-03 Intel Corporation High performance, low cost microelectronic circuit package with interposer
US6894399B2 (en) 2001-04-30 2005-05-17 Intel Corporation Microelectronic device having signal distribution functionality on an interfacial layer thereof
US6610560B2 (en) 2001-05-11 2003-08-26 Siliconware Precision Industries Co., Ltd. Chip-on-chip based multi-chip module with molded underfill and method of fabricating the same
US20020167804A1 (en) * 2001-05-14 2002-11-14 Intel Corporation Polymeric encapsulation material with fibrous filler for use in microelectronic circuit packaging
US7071024B2 (en) * 2001-05-21 2006-07-04 Intel Corporation Method for packaging a microelectronic device using on-die bond pad expansion
US6730536B1 (en) 2001-06-28 2004-05-04 Amkor Technology, Inc. Pre-drilled image sensor package fabrication method
US6548759B1 (en) 2001-06-28 2003-04-15 Amkor Technology, Inc. Pre-drilled image sensor package
US6486545B1 (en) * 2001-07-26 2002-11-26 Amkor Technology, Inc. Pre-drilled ball grid array package
US7023705B2 (en) 2001-08-03 2006-04-04 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US7269027B2 (en) * 2001-08-03 2007-09-11 National Semiconductor Corporation Ceramic optical sub-assembly for optoelectronic modules
US7176506B2 (en) * 2001-08-28 2007-02-13 Tessera, Inc. High frequency chip packages with connecting elements
US6856007B2 (en) 2001-08-28 2005-02-15 Tessera, Inc. High-frequency chip packages
DE10142655A1 (de) * 2001-08-31 2003-04-03 Epcos Ag Bauelementanordnung
US6759275B1 (en) 2001-09-04 2004-07-06 Megic Corporation Method for making high-performance RF integrated circuits
US7183658B2 (en) 2001-09-05 2007-02-27 Intel Corporation Low cost microelectronic circuit package
US20030057544A1 (en) * 2001-09-13 2003-03-27 Nathan Richard J. Integrated assembly protocol
US6613606B1 (en) * 2001-09-17 2003-09-02 Magic Corporation Structure of high performance combo chip and processing method
US6847105B2 (en) 2001-09-21 2005-01-25 Micron Technology, Inc. Bumping technology in stacked die configurations
US20030059976A1 (en) * 2001-09-24 2003-03-27 Nathan Richard J. Integrated package and methods for making same
US6973225B2 (en) * 2001-09-24 2005-12-06 National Semiconductor Corporation Techniques for attaching rotated photonic devices to an optical sub-assembly in an optoelectronic package
US6942018B2 (en) * 2001-09-28 2005-09-13 The Board Of Trustees Of The Leland Stanford Junior University Electroosmotic microchannel cooling system
US7134486B2 (en) * 2001-09-28 2006-11-14 The Board Of Trustees Of The Leeland Stanford Junior University Control of electrolysis gases in electroosmotic pump systems
GB0128351D0 (en) * 2001-11-27 2002-01-16 Koninkl Philips Electronics Nv Multi-chip module semiconductor devices
US6606251B1 (en) 2002-02-07 2003-08-12 Cooligy Inc. Power conditioning module
US20030153119A1 (en) * 2002-02-14 2003-08-14 Nathan Richard J. Integrated circuit package and method for fabrication
US6767765B2 (en) * 2002-03-27 2004-07-27 Intel Corporation Methods and apparatus for disposing a thermal interface material between a heat source and a heat dissipation device
US20030183934A1 (en) * 2002-03-29 2003-10-02 Barrett Joseph C. Method and apparatus for stacking multiple die in a flip chip semiconductor package
US6903458B1 (en) * 2002-06-20 2005-06-07 Richard J. Nathan Embedded carrier for an integrated circuit chip
JP4601892B2 (ja) * 2002-07-04 2010-12-22 ラムバス・インコーポレーテッド 半導体装置および半導体チップのバンプ製造方法
US6885107B2 (en) * 2002-08-29 2005-04-26 Micron Technology, Inc. Flip-chip image sensor packages and methods of fabrication
US6879040B2 (en) * 2002-09-18 2005-04-12 Agilent Technologies, Inc. Surface mountable electronic device
US7400036B2 (en) * 2002-12-16 2008-07-15 Avago Technologies General Ip Pte Ltd Semiconductor chip package with a package substrate and a lid cover
US6833628B2 (en) * 2002-12-17 2004-12-21 Delphi Technologies, Inc. Mutli-chip module
JP4110992B2 (ja) * 2003-02-07 2008-07-02 セイコーエプソン株式会社 半導体装置、電子デバイス、電子機器、半導体装置の製造方法および電子デバイスの製造方法
US7754537B2 (en) * 2003-02-25 2010-07-13 Tessera, Inc. Manufacture of mountable capped chips
US20040217471A1 (en) * 2003-02-27 2004-11-04 Tessera, Inc. Component and assemblies with ends offset downwardly
US8368150B2 (en) * 2003-03-17 2013-02-05 Megica Corporation High performance IC chip having discrete decoupling capacitors attached to its IC surface
TWI230447B (en) * 2003-04-25 2005-04-01 Advanced Semiconductor Eng Multi-chips package
TWI236763B (en) * 2003-05-27 2005-07-21 Megic Corp High performance system-on-chip inductor using post passivation process
US6972480B2 (en) 2003-06-16 2005-12-06 Shellcase Ltd. Methods and apparatus for packaging integrated circuit devices
WO2005004195A2 (en) * 2003-07-03 2005-01-13 Shellcase Ltd. Method and apparatus for packaging integrated circuit devices
US6873040B2 (en) * 2003-07-08 2005-03-29 Texas Instruments Incorporated Semiconductor packages for enhanced number of terminals, speed and power performance
US6985668B2 (en) * 2003-07-15 2006-01-10 National Semiconductor Corporation Multi-purpose optical light pipe
US7156562B2 (en) * 2003-07-15 2007-01-02 National Semiconductor Corporation Opto-electronic module form factor having adjustable optical plane height
CN100514580C (zh) * 2003-08-26 2009-07-15 宇芯(毛里求斯)控股有限公司 可颠倒无引线封装及其堆叠
US20050067681A1 (en) * 2003-09-26 2005-03-31 Tessera, Inc. Package having integral lens and wafer-scale fabrication method therefor
JP2007516602A (ja) * 2003-09-26 2007-06-21 テッセラ,インコーポレイテッド 流動可能な伝導媒体を含むキャップ付きチップの製造構造および方法
US20050093175A1 (en) * 2003-11-03 2005-05-05 Martin Reiss Arrangement for improving the reliability of semiconductor modules
US20050139984A1 (en) * 2003-12-19 2005-06-30 Tessera, Inc. Package element and packaged chip having severable electrically conductive ties
US7521785B2 (en) * 2003-12-23 2009-04-21 Tessera, Inc. Packaged systems with MRAM
TWI233170B (en) * 2004-02-05 2005-05-21 United Microelectronics Corp Ultra-thin wafer level stack packaging method and structure using thereof
US20050189622A1 (en) * 2004-03-01 2005-09-01 Tessera, Inc. Packaged acoustic and electromagnetic transducer chips
US7355282B2 (en) * 2004-09-09 2008-04-08 Megica Corporation Post passivation interconnection process and structures
US8008775B2 (en) 2004-09-09 2011-08-30 Megica Corporation Post passivation interconnection structures
JP4146826B2 (ja) * 2004-09-14 2008-09-10 カシオマイクロニクス株式会社 配線基板及び半導体装置
TWI393228B (zh) * 2004-12-14 2013-04-11 Freescale Semiconductor Inc 覆晶及焊線封裝半導體
JP4581768B2 (ja) * 2005-03-16 2010-11-17 ソニー株式会社 半導体装置の製造方法
US8143095B2 (en) * 2005-03-22 2012-03-27 Tessera, Inc. Sequential fabrication of vertical conductive interconnects in capped chips
US8384189B2 (en) * 2005-03-29 2013-02-26 Megica Corporation High performance system-on-chip using post passivation process
US8077535B2 (en) 2006-07-31 2011-12-13 Google Inc. Memory refresh apparatus and method
US8090897B2 (en) 2006-07-31 2012-01-03 Google Inc. System and method for simulating an aspect of a memory circuit
US8111566B1 (en) 2007-11-16 2012-02-07 Google, Inc. Optimal channel design for memory devices for providing a high-speed memory interface
US8055833B2 (en) 2006-10-05 2011-11-08 Google Inc. System and method for increasing capacity, performance, and flexibility of flash storage
US8335894B1 (en) 2008-07-25 2012-12-18 Google Inc. Configurable memory system with interface circuit
US8386722B1 (en) 2008-06-23 2013-02-26 Google Inc. Stacked DIMM memory interface
US10013371B2 (en) 2005-06-24 2018-07-03 Google Llc Configurable memory circuit system and method
US20080082763A1 (en) 2006-10-02 2008-04-03 Metaram, Inc. Apparatus and method for power management of memory circuits by a system or component thereof
US9542352B2 (en) 2006-02-09 2017-01-10 Google Inc. System and method for reducing command scheduling constraints of memory circuits
US8041881B2 (en) 2006-07-31 2011-10-18 Google Inc. Memory device with emulated characteristics
US9507739B2 (en) 2005-06-24 2016-11-29 Google Inc. Configurable memory circuit system and method
US8060774B2 (en) 2005-06-24 2011-11-15 Google Inc. Memory systems and memory modules
US8796830B1 (en) 2006-09-01 2014-08-05 Google Inc. Stackable low-profile lead frame package
US8130560B1 (en) 2006-11-13 2012-03-06 Google Inc. Multi-rank partial width memory modules
US8244971B2 (en) * 2006-07-31 2012-08-14 Google Inc. Memory circuit system and method
US8438328B2 (en) 2008-02-21 2013-05-07 Google Inc. Emulation of abstracted DIMMs using abstracted DRAMs
US8397013B1 (en) 2006-10-05 2013-03-12 Google Inc. Hybrid memory module
KR101318116B1 (ko) * 2005-06-24 2013-11-14 구글 인코포레이티드 집적 메모리 코어 및 메모리 인터페이스 회로
US8359187B2 (en) 2005-06-24 2013-01-22 Google Inc. Simulating a different number of memory circuit devices
US9171585B2 (en) 2005-06-24 2015-10-27 Google Inc. Configurable memory circuit system and method
US8089795B2 (en) 2006-02-09 2012-01-03 Google Inc. Memory module with memory stack and interface with enhanced capabilities
US20080028136A1 (en) * 2006-07-31 2008-01-31 Schakel Keith R Method and apparatus for refresh management of memory modules
US7609567B2 (en) * 2005-06-24 2009-10-27 Metaram, Inc. System and method for simulating an aspect of a memory circuit
US8327104B2 (en) 2006-07-31 2012-12-04 Google Inc. Adjusting the timing of signals associated with a memory system
US8081474B1 (en) 2007-12-18 2011-12-20 Google Inc. Embossed heat spreader
US7386656B2 (en) 2006-07-31 2008-06-10 Metaram, Inc. Interface circuit system and method for performing power management operations in conjunction with only a portion of a memory circuit
CN102157494B (zh) * 2005-07-22 2013-05-01 米辑电子股份有限公司 线路组件
US7379316B2 (en) 2005-09-02 2008-05-27 Metaram, Inc. Methods and apparatus of stacking DRAMs
US7943431B2 (en) * 2005-12-02 2011-05-17 Unisem (Mauritius) Holdings Limited Leadless semiconductor package and method of manufacture
US7402442B2 (en) * 2005-12-21 2008-07-22 International Business Machines Corporation Physically highly secure multi-chip assembly
US7304382B2 (en) * 2006-01-11 2007-12-04 Staktek Group L.P. Managed memory component
US20070190747A1 (en) * 2006-01-23 2007-08-16 Tessera Technologies Hungary Kft. Wafer level packaging to lidded chips
US7936062B2 (en) * 2006-01-23 2011-05-03 Tessera Technologies Ireland Limited Wafer level chip packaging
US9632929B2 (en) 2006-02-09 2017-04-25 Google Inc. Translating an address associated with a command communicated between a system and memory circuits
US20080029879A1 (en) * 2006-03-01 2008-02-07 Tessera, Inc. Structure and method of making lidded chips
US7663232B2 (en) * 2006-03-07 2010-02-16 Micron Technology, Inc. Elongated fasteners for securing together electronic components and substrates, semiconductor device assemblies including such fasteners, and accompanying systems
US7304859B2 (en) * 2006-03-30 2007-12-04 Stats Chippac Ltd. Chip carrier and fabrication method
US7724589B2 (en) 2006-07-31 2010-05-25 Google Inc. System and method for delaying a signal communicated from a system to at least one of a plurality of memory circuits
JP2008042077A (ja) * 2006-08-09 2008-02-21 Renesas Technology Corp 半導体装置及びその製造方法
US20080123318A1 (en) * 2006-11-08 2008-05-29 Atmel Corporation Multi-component electronic package with planarized embedded-components substrate
CN101211882B (zh) * 2006-12-31 2010-12-08 北京华旗资讯数码科技有限公司 印刷电路板与元件模块的封装结构及封装方法
US7863189B2 (en) * 2007-01-05 2011-01-04 International Business Machines Corporation Methods for fabricating silicon carriers with conductive through-vias with low stress and low defect density
US8604605B2 (en) 2007-01-05 2013-12-10 Invensas Corp. Microelectronic assembly with multi-layer support structure
US7965520B2 (en) * 2007-01-22 2011-06-21 Sony Ericsson Mobile Communications Ab Electronic device with flip module having low height
DE102007006462A1 (de) * 2007-02-05 2008-08-14 Siemens Ag Elektronische Schaltungsanordnung mit einer ersten und zweiten Leiterplatte
US9466545B1 (en) * 2007-02-21 2016-10-11 Amkor Technology, Inc. Semiconductor package in package
US20080284037A1 (en) 2007-05-15 2008-11-20 Andry Paul S Apparatus and Methods for Constructing Semiconductor Chip Packages with Silicon Space Transformer Carriers
US8209479B2 (en) 2007-07-18 2012-06-26 Google Inc. Memory circuit system and method
US8080874B1 (en) 2007-09-14 2011-12-20 Google Inc. Providing additional space between an integrated circuit and a circuit board for positioning a component therebetween
US7915724B2 (en) * 2007-09-28 2011-03-29 Stats Chippac Ltd. Integrated circuit packaging system with base structure device
US8258614B2 (en) * 2007-11-12 2012-09-04 Stats Chippac Ltd. Integrated circuit package system with package integration
JP2009302212A (ja) * 2008-06-11 2009-12-24 Fujitsu Microelectronics Ltd 半導体装置及びその製造方法
US8836115B1 (en) 2008-07-31 2014-09-16 Amkor Technology, Inc. Stacked inverted flip chip package and fabrication method
US8076587B2 (en) * 2008-09-26 2011-12-13 Siemens Energy, Inc. Printed circuit board for harsh environments
US20100244276A1 (en) * 2009-03-25 2010-09-30 Lsi Corporation Three-dimensional electronics package
US8804368B2 (en) * 2009-04-30 2014-08-12 Sony Corporation Downward-facing optical component module
EP2441007A1 (de) 2009-06-09 2012-04-18 Google, Inc. Programmierung von dimm-abschlusswiderstandswerten
US8227904B2 (en) 2009-06-24 2012-07-24 Intel Corporation Multi-chip package and method of providing die-to-die interconnects in same
CN102130098B (zh) 2010-01-20 2015-11-25 飞思卡尔半导体公司 双管芯半导体封装
US8278756B2 (en) * 2010-02-24 2012-10-02 Inpaq Technology Co., Ltd. Single chip semiconductor coating structure and manufacturing method thereof
US8590387B2 (en) * 2011-03-31 2013-11-26 DePuy Synthes Products, LLC Absolute capacitive micro pressure sensor
TWI435667B (zh) * 2012-04-13 2014-04-21 Quanta Comp Inc 印刷電路板組件
KR101387208B1 (ko) * 2012-06-04 2014-04-29 삼성전기주식회사 임베디드 기판 제조방법 및 임베디드 기판
EP2811427A1 (de) * 2013-06-07 2014-12-10 Gemalto SA Herstellungsverfahren einer reißfesten elektronischen Vorrichtung
KR20150025129A (ko) * 2013-08-28 2015-03-10 삼성전기주식회사 전자 소자 모듈 및 그 제조 방법
US20150255411A1 (en) * 2014-03-05 2015-09-10 Omkar G. Karhade Die-to-die bonding and associated package configurations
US10141201B2 (en) * 2014-06-13 2018-11-27 Taiwan Semiconductor Manufacturing Company Integrated circuit packages and methods of forming same
US20150380392A1 (en) * 2014-06-27 2015-12-31 Apple Inc. Package with memory die and logic die interconnected in a face-to-face configuration
CN106960799B (zh) * 2016-01-12 2022-11-22 恩智浦美国有限公司 集成电路装置及其三维扇出结构和制造方法
EP3582259B1 (de) * 2018-06-11 2021-11-03 AT & S Austria Technologie & Systemtechnik Aktiengesellschaft Gestufte baugruppe, die in einem gestuften hohlraum in einem baugruppenträger untergebracht ist
US11862983B1 (en) 2019-03-28 2024-01-02 Roger W. Graham Earth energy systems and devices
JP7268544B2 (ja) * 2019-08-30 2023-05-08 富士通株式会社 電気チップ及び光モジュール
CN110759311A (zh) * 2019-10-29 2020-02-07 太极半导体(苏州)有限公司 一种基于窗口式基板的无引线mems芯片封装结构及其工艺
KR20220001311A (ko) * 2020-06-29 2022-01-05 삼성전자주식회사 반도체 패키지, 및 이를 가지는 패키지 온 패키지
US20230243049A1 (en) * 2020-12-02 2023-08-03 Tsuyoshi Funatsu Oxygen-hydrogen mixed gas generation device
KR102488845B1 (ko) * 2021-03-29 2023-01-17 김성록 수소 산소 혼합가스 발생장치
CN115444426B (zh) * 2022-11-09 2023-04-28 之江实验室 片上电极集成的无线肌电SoC系统、芯片及采集装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2098398A (en) * 1981-05-13 1982-11-17 Honeywell Ltd Electronic packaging system
FR2535110B1 (fr) * 1982-10-20 1986-07-25 Radiotechnique Compelec Procede d'encapsulation d'un composant semi-conducteur dans un circuit electronique realise sur substrat et application aux circuits integres rapides
US4903120A (en) * 1985-11-22 1990-02-20 Texas Instruments Incorporated Chip carrier with interconnects on lid
US4843188A (en) * 1986-03-25 1989-06-27 Western Digital Corporation Integrated circuit chip mounting and packaging assembly
US5138436A (en) * 1990-11-16 1992-08-11 Ball Corporation Interconnect package having means for waveguide transmission of rf signals
JPH0513659A (ja) * 1991-07-03 1993-01-22 Hitachi Ltd 半導体集積回路装置の製造方法

Also Published As

Publication number Publication date
TW376574B (en) 1999-12-11
DE69627565D1 (de) 2003-05-28
JP3209320B2 (ja) 2001-09-17
KR100380950B1 (en) 2003-07-18
SG38976A1 (en) 1997-04-17
EP0729180B1 (de) 2003-04-23
EP0729180A2 (de) 1996-08-28
JPH08250653A (ja) 1996-09-27
CA2166926A1 (en) 1996-08-25
CA2166926C (en) 2000-06-27
US5608262A (en) 1997-03-04
EP0729180A3 (de) 1998-11-11

Similar Documents

Publication Publication Date Title
DE69627565T2 (de) Verpacken von Multi-Chip-Modulen ohne Drahtverbindung
DE60309422T2 (de) Multichip-modul und Herstellungsverfahren
DE69729673T2 (de) Chipträger und Halbleiteranordnung mit diesem Chipträger
DE69433736T2 (de) Mehrchipmodul
EP0782765B1 (de) Polymer stud grid array package
DE69735157T2 (de) Kugelmatrixmodul
DE10045043B4 (de) Halbleiterbauteil und Verfahren zu dessen Herstellung
DE19709295B4 (de) Halbleiterbaugruppe
DE102010016566B4 (de) Halbleiterbaustein mit mehreren Chips und Substrat in einer Metallkappe sowie Verfahren zur Herstellung eines solchen Halbleiterbausteins
EP0729183A2 (de) Dünne Packung für Multichipmodulen mit verbessertem Wärme- und Leistungsbetrieb
US20050011672A1 (en) Overmolded MCM with increased surface mount component reliability
DE102007002707A1 (de) System-in Package-Modul
DE19904258A1 (de) Halbleitervorrichtung
DE102011055884A1 (de) Gedruckte Schaltplatine für ein Halbleitergehäuse zum Verbessern der Lötverbindungszuverlässigkeit und Halbleitergehäuse dieselbe enthaltend
DE10229692A1 (de) Leiterplatte, Mehrchippackung und zugehöriges Herstellungsverfahren
US6381838B1 (en) BGA package and method of manufacturing the same
DE112006001036T5 (de) Elektronisches Bauelement und elektronische Anordnung
DE102008045744A1 (de) Halbleiterbauelement mit einer an eine Rückseite eines Chips gekoppelten Elektronikkomponente
DE112007003208T5 (de) Ein Halbleitergehäuse
US5834836A (en) Multi-layer bottom lead package
DE10016135A1 (de) Gehäusebaugruppe für ein elektronisches Bauteil
DE19820319A1 (de) Halbleiterbaustein und Verfahren zu seiner Herstellung
DE10161936A1 (de) Elektroniksteuereinheit
DE102004010614B4 (de) Basishalbleiterbauteil für einen Halbleiterbeuteilstapel und Verfahren zur Herstellung desselben
DE10343300A1 (de) Halbleitergehäusestruktur

Legal Events

Date Code Title Description
8364 No opposition during term of opposition