DE69519825T2 - Netzwerk zur Übertragung von aufeinanderfolgenden Paketen zwischen Prozessor und Speicher mit einer verkürzten Blockierzeit - Google Patents
Netzwerk zur Übertragung von aufeinanderfolgenden Paketen zwischen Prozessor und Speicher mit einer verkürzten BlockierzeitInfo
- Publication number
- DE69519825T2 DE69519825T2 DE69519825T DE69519825T DE69519825T2 DE 69519825 T2 DE69519825 T2 DE 69519825T2 DE 69519825 T DE69519825 T DE 69519825T DE 69519825 T DE69519825 T DE 69519825T DE 69519825 T2 DE69519825 T2 DE 69519825T2
- Authority
- DE
- Germany
- Prior art keywords
- processor
- network
- memory
- transmission
- blocking time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17356—Indirect interconnection networks
- G06F15/17368—Indirect interconnection networks non hierarchical topologies
- G06F15/17375—One dimensional, e.g. linear array, ring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/17—Interprocessor communication using an input/output type connection, e.g. channel, I/O port
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Multi Processors (AREA)
- Small-Scale Networks (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6145100A JP2644185B2 (ja) | 1994-06-27 | 1994-06-27 | データ処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69519825D1 DE69519825D1 (de) | 2001-02-15 |
DE69519825T2 true DE69519825T2 (de) | 2001-08-02 |
Family
ID=15377378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69519825T Expired - Fee Related DE69519825T2 (de) | 1994-06-27 | 1995-06-22 | Netzwerk zur Übertragung von aufeinanderfolgenden Paketen zwischen Prozessor und Speicher mit einer verkürzten Blockierzeit |
Country Status (6)
Country | Link |
---|---|
US (1) | US5857078A (de) |
EP (1) | EP0690390B1 (de) |
JP (1) | JP2644185B2 (de) |
BR (1) | BR9502279A (de) |
CA (1) | CA2152637C (de) |
DE (1) | DE69519825T2 (de) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7295563B2 (en) * | 2001-10-01 | 2007-11-13 | Advanced Micro Devices, Inc. | Method and apparatus for routing packets that have ordering requirements |
US7274692B1 (en) | 2001-10-01 | 2007-09-25 | Advanced Micro Devices, Inc. | Method and apparatus for routing packets that have multiple destinations |
US7221678B1 (en) * | 2001-10-01 | 2007-05-22 | Advanced Micro Devices, Inc. | Method and apparatus for routing packets |
US7353317B2 (en) * | 2004-12-28 | 2008-04-01 | Intel Corporation | Method and apparatus for implementing heterogeneous interconnects |
JP5691555B2 (ja) * | 2011-01-25 | 2015-04-01 | 日本電気株式会社 | 相互結合網制御システム、相互結合網制御方法 |
US9137173B2 (en) * | 2012-06-19 | 2015-09-15 | Advanced Micro Devices, Inc. | Devices and methods for interconnecting server nodes |
US11275632B2 (en) | 2018-09-14 | 2022-03-15 | Advanced Micro Devices, Inc. | Broadcast command and response |
CN113010173A (zh) | 2019-12-19 | 2021-06-22 | 超威半导体(上海)有限公司 | 并行处理中矩阵数据广播的方法 |
CN113094099A (zh) | 2019-12-23 | 2021-07-09 | 超威半导体(上海)有限公司 | 矩阵数据广播架构 |
US11403221B2 (en) | 2020-09-24 | 2022-08-02 | Advanced Micro Devices, Inc. | Memory access response merging in a memory hierarchy |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4320502A (en) * | 1978-02-22 | 1982-03-16 | International Business Machines Corp. | Distributed priority resolution system |
US4480307A (en) * | 1982-01-04 | 1984-10-30 | Intel Corporation | Interface for use between a memory and components of a module switching apparatus |
US4560985B1 (en) * | 1982-05-07 | 1994-04-12 | Digital Equipment Corp | Dual-count, round-robin ditributed arbitration technique for serial buses |
US4724520A (en) * | 1985-07-01 | 1988-02-09 | United Technologies Corporation | Modular multiport data hub |
JPH01221042A (ja) * | 1988-02-29 | 1989-09-04 | Toshiba Corp | パケット交換機の輻輳制御方法 |
US4862454A (en) * | 1988-07-15 | 1989-08-29 | International Business Machines Corporation | Switching method for multistage interconnection networks with hot spot traffic |
US5053942A (en) * | 1988-11-01 | 1991-10-01 | The Regents Of The University Of California | Bit-sliced cross-connect chip having a tree topology of arbitration cells for connecting memory modules to processors in a multiprocessor system |
DE69030640T2 (de) * | 1989-11-03 | 1997-11-06 | Compaq Computer Corp | Multiprozessorarbitrierung in für Einzelprozessor bestimmten Arbitrierungsschemas |
JPH077975B2 (ja) * | 1990-08-20 | 1995-01-30 | インターナショナル・ビジネス・マシーンズ・コーポレイション | データ伝送を制御するためのシステムおよび方法 |
US5251209A (en) * | 1991-03-28 | 1993-10-05 | Sprint International Communications Corp. | Prioritizing attributes in integrated services networks |
US5313458A (en) * | 1991-06-03 | 1994-05-17 | Fujitsu Limited | Traffic control system |
US5339313A (en) * | 1991-06-28 | 1994-08-16 | Digital Equipment Corporation | Method and apparatus for traffic congestion control in a communication network bridge device |
US5467295A (en) * | 1992-04-30 | 1995-11-14 | Intel Corporation | Bus arbitration with master unit controlling bus and locking a slave unit that can relinquish bus for other masters while maintaining lock on slave unit |
MX9308193A (es) * | 1993-01-29 | 1995-01-31 | Ericsson Telefon Ab L M | Conmutador atm de acceso controlado. |
-
1994
- 1994-06-27 JP JP6145100A patent/JP2644185B2/ja not_active Expired - Fee Related
-
1995
- 1995-06-22 DE DE69519825T patent/DE69519825T2/de not_active Expired - Fee Related
- 1995-06-22 EP EP95109743A patent/EP0690390B1/de not_active Expired - Lifetime
- 1995-06-26 CA CA002152637A patent/CA2152637C/en not_active Expired - Fee Related
- 1995-06-27 BR BR9502279A patent/BR9502279A/pt not_active IP Right Cessation
-
1997
- 1997-11-21 US US08/975,682 patent/US5857078A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0690390A3 (de) | 1996-01-17 |
CA2152637A1 (en) | 1995-12-28 |
US5857078A (en) | 1999-01-05 |
DE69519825D1 (de) | 2001-02-15 |
JP2644185B2 (ja) | 1997-08-25 |
JPH0818565A (ja) | 1996-01-19 |
CA2152637C (en) | 1999-08-17 |
EP0690390B1 (de) | 2001-01-10 |
EP0690390A2 (de) | 1996-01-03 |
BR9502279A (pt) | 1996-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69515387D1 (de) | Verriegelungseinrichtung mit einer Riegelfunktion | |
DE69528176T2 (de) | Trocar mit einer mehrzahl von zugängen | |
DE69535577D1 (de) | Leistungsverwaltung mit charakteristischem leistungsverbrauch einer vorrichtung | |
EE03725B1 (et) | Meetod andmete edastamiseks raadiotelefonivõrgus ja andmeedastusliides | |
DE69535775D1 (de) | Halbleiteranordnung mit einer Mehrzahl von Halbleiterelementen | |
DK0567266T3 (da) | Spiralresonator | |
DE69733940D1 (de) | Telekommunikationsnetz mit zeitorthogonalen breit- und schmalbandsystemen | |
DE59507141D1 (de) | Verschluss mit variablem schlosseinsatz | |
ATA41993A (de) | Elektroakustischer wandler mit einer trennwand und einer maskenwand | |
DE59511066D1 (de) | Übertragungssystem mit einem Regelkreis | |
DE69519825T2 (de) | Netzwerk zur Übertragung von aufeinanderfolgenden Paketen zwischen Prozessor und Speicher mit einer verkürzten Blockierzeit | |
DE69426739T2 (de) | Übertragungsnetzwerk | |
DE69216742D1 (de) | Breitbandiger Übergang zwischen einer Mikrostreifenleitung und einer Schlitzleitung | |
ATE263458T1 (de) | Mit einer 5-kanalübertragung und einer 2- kanalübertragung kompatible 7-kanalübertragung | |
DE59605368D1 (de) | Pflanzbehälter mit einer pflanzstab-fixiereinrichtung | |
DE9313061U1 (de) | Otoplastik mit einem Lärm- und Belüftungsventil | |
DE59510690D1 (de) | Kommunikationsvermittlungssystem mit einem Leistungsmerkmalsystem und einem Basisvermittlungssystem | |
DE69534316D1 (de) | Telekommunikationsanlage mit einem prozessorsystem und ein prozessorsystem | |
DE59500773D1 (de) | Drehstellbares Bauelement mit einer Rasteinrichtung | |
DE69431786D1 (de) | Übertragungsnetz mit Vielfachzugriff und Unterträger | |
DE69317749D1 (de) | Klemmleiste mit einer gleichmässigen Referenztemperatur | |
DE69615641T2 (de) | Demodulatorschaltung mit einer Gyratorschaltung | |
DE69514191D1 (de) | Mikrowellenübertragungssystem | |
DE69610160T2 (de) | Schaltung zur Verringerung der Offset-Abweichung und Offset-Abweichungsverringerungsverfahren mit einer solchen Schaltung | |
DE69812386T2 (de) | Seilblockiervorrichtung und melkgerätentnahmevorrichtung mit einer solchen seilblockiervorrichtung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |