DE4219529A1 - Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects" - Google Patents

Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects"

Info

Publication number
DE4219529A1
DE4219529A1 DE4219529A DE4219529A DE4219529A1 DE 4219529 A1 DE4219529 A1 DE 4219529A1 DE 4219529 A DE4219529 A DE 4219529A DE 4219529 A DE4219529 A DE 4219529A DE 4219529 A1 DE4219529 A1 DE 4219529A1
Authority
DE
Germany
Prior art keywords
layer
metal
silicide
titanium
local interconnects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE4219529A
Other languages
English (en)
Other versions
DE4219529C2 (de
Inventor
Klaus Dipl Phys Dr Wilmsmeyer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Micronas GmbH
Original Assignee
Deutsche ITT Industries GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=6461038&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=DE4219529(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Deutsche ITT Industries GmbH filed Critical Deutsche ITT Industries GmbH
Priority to DE4219529A priority Critical patent/DE4219529C2/de
Priority to JP50111194A priority patent/JP3249524B2/ja
Priority to DE59307261T priority patent/DE59307261D1/de
Priority to PCT/EP1993/001452 priority patent/WO1993026042A1/de
Priority to EP93912923A priority patent/EP0600063B2/de
Publication of DE4219529A1 publication Critical patent/DE4219529A1/de
Priority to US08/196,060 priority patent/US5387535A/en
Publication of DE4219529C2 publication Critical patent/DE4219529C2/de
Application granted granted Critical
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76886Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances
    • H01L21/76889Modifying permanently or temporarily the pattern or the conductivity of conductive members, e.g. formation of alloys, reduction of contact resistances by forming silicides of refractory metals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76895Local interconnects; Local pads, as exemplified by patent document EP0896365

Description

Die Erfindung betrifft ein Verfahren nach dem Oberbegriff des Anspruchs 1.
Bei der fortgeschrittenen CMOS-Technik werden sogenannte "local interconnects" zur Erhöhung der Packungsdichte herangezogen. Man versteht darunter die Einführung von definierten Leitbahnen aus z. B. Polysiliciden nach der Source-Drain-Implantation und vor der Abscheidung einer Zwischenoxidschicht. Es resultieren auf diese Weise vergrabene Kontakte, die eine direkte Verbindung zwischen der Polysiliciumschicht und den aktiven Bereichen ohne Metallverbindung ermöglichen.
Das übliche Verfahren zur Herstellung von "local interconnects" (nachfolgend als LI bezeichnet) läuft zunächst mit den üblichen Schritten der CMOS-Herstellung ab. Nach der Source-Drain-Implantation werden dann dünne Schichten eines hitzebeständigen Metalls wie z. B. Titan und alpha-Silicium in Form einer Doppelschicht aufgesputtert. Das alpha-Silicium wird dann in einem Photoprozeß entsprechend strukturiert und in einer Stickstoffatmosphäre getempert, so daß sich überall da wo Silicium und Metall in Berührung ist, das entsprechende Silicid ausbildet. Durch selektives Ätzen wird dann das nicht umgesetzte Metall und im Falle von Titan gegebenenfalls entstandenes Titannitrid entfernt und die Wafer einem zweiten Temperungsprozeß unterworfen, in dessen Verlauf das ursprüngliche C49- Silicid in das niederohmigere C54-Silicid übergeführt wird. Anschließend wird der herkömmliche CMOS-Prozeß mit Silox- BPSG-Beschichtung fortgeführt.
Bei diesen Verfahren werden außer der Bildung der LI in einem selbstjustierenden Prozeß auch Source-, Drain- und Gate-Gebiete siliciert und damit niederohmiger gemacht (Salicide-Verfahren).
Besonders für kleine Strukturen weist das herkömmliche Verfahren jedoch eine Reihe von Nachteilen auf:
Der oben erwähnte Strukturierprozeß muß mittels anisotropen Ätzens (RIE) vorgenommen werden, um ein Unterätzen zu vermeiden. Dabei besteht aber die Gefahr, daß in den Gate- Ecken 9 sogenannte Filaments von alpha-Silicium stehenbleiben, die im Verlauf des weiteren Prozesses durch Bildung von Metallsilicid-Brücken Kurzschlüsse verursachen können. Will man dies vermeiden, muß stark überätzt werden, was wiederum den Nachteil hat, daß dabei ein Teil des Metalls abgetragen wird und somit dieses dann außerhalb der LI-Gebiete wesentlich dünner ist, als in den Bereichen, wo die "local interconnects" erzeugt werden. Das bedeutet aber, daß bei der anschließenden Silicidherstellung a) auf den erstengenannten Bereichen zu wenig Silicid sich ausbildet und diese damit hochohmig werden, und b) auf den LI-Bereichen sich zuviel Silicid bildet, mit der Gefahr von Verbindungsfehlern mit Sperrströmen. Siehe hierzu den Artikel "Electrical Characterization of Submicron Titanium Silicon Local Interconnect Technologie; ESSDERC 89 p. 903) von M.G. Pitt et al in ESSDERC 89, Seite 903 ff, wo die erwähnte Problematik in Verbindung mit der Titansilicid- Bildung beschrieben wird.
Die Wirksamkeit der Entfernung des alpha-Silicium aus den Gate-Ecken durch Überätzen hängt wesentlich von der Form der Spacer ab, die die Ränder des eigentlichen Polysilicium-Gate isolieren. Die Spacerform und hier insbesondere deren Flankensteilheit unterliegt jedoch im allgemeinen Prozeßschwankungen , so daß die Zuverlässigkeit der Filament-Beseitigung nicht gegeben ist.
Die Silicidbildung bei der ersten Temperung ist zudem für die Nicht-LI-Bereiche ein empfindlicher Prozeß, da er von zwei konkurrierenden Reaktionen bestimmt wird. Ist nämlich das hitzebeständige Metall Titan, so bildet sich von der der Oberfläche her Titannitrid ausbilden und von der Trennfläche Titan/Silicium Titansilicid. Aus diesem Grund sind Prozeßschritte unerwünscht, welche die Oberfläche des reaktiven Titan unbeabsichtigt beeinträchtigen können so z. B. die obengenannten Schritte des Ätzens und Ablackens im Rahmen des Photoprozesses. Es ist zu befürchten, daß durch Verunreinigung, wozu auch eine Oxydation zählt, die Nitridbildung und ebenso auch die Silicidbildung unreproduzierbar werden.
Es stellt sich somit die Aufgabe, das eingangs genannte Verfahren derart abzuändern, daß ihm die genannten Nachteile nicht anhaften. Diese Aufgabe wird durch die in den Ansprüchen gekennzeichnete Erfindung gelöst.
Im folgenden wird die Erfindung anhand der lediglich ein Ausführungsbeispiel darstellenden Zeichnung näher erläutert, wobei in den einzelnen Figuren im Schnittbild die einzelnen Verfahrensschritte zusammengefaßt dargestellt sind und für gleiche Teile gleiche Bezugszeichen verwendet werden. Von den Figuren zeigen,
Fig. 1 bis Fig. 4 die herkömmlichen Schritte der LI- Technik,
Fig. 5 bis 8 die Schritte im Rahmen der Erfindung zur Herstellung des Salicide-Teils,
die Fig. 9 bis 11 die Herstellung des LI-Silicides.
Bei der herkömmlichen LI-Technologie wird zunächst der übliche CMOS-Prozeß bis nach der p+-Diffusion durchgeführt (Fig. 1). Die dabei erhaltene Struktur zeigt das Substrat 1 mit den Source/Drain-Gebieten 31, 32, dem Feldoxidbereich 2, dem Gate-Oxid 22, der Polysiliciumschicht 7 und den Spacern 6. Dieser Aufbau wird nun durch eine aufgesputterte Doppelschicht aus Titan 4 und amorphen Alpha-Silicium 5 abgedeckt.
In einem Photoprozeß wird dann das Photolackmuster 8 erzeugt, wodurch die Bereiche der späteren "local interconnects" festgelegt werden (Fig. 2). Anschließend wird durch anisotropes Ätzen (RIE) die freiliegende Siliciumschicht 5 bis zur Titanschicht abgetragen und danach die Ätzmaske (Photolackschicht 8) entfernt (Fig. 3).
Durch Tempern bildet sich an den Stellen, an denen die Titanschicht 4 mit Silicium in Berührung steht, eine Schicht 10 aus Titansilicid. Das als Konkurrenzreaktion gebildete Titannitrid sowie überschüssiges Titan wird selektiv durch Ätzen entfernt und in einem zweiten Temperungsprozeß das Silicid der C49-Konfiguration in das niederohmigere der C54 Kristallstruktur übergeführt (Fig. 4). Anschließend wird der Standard-CMOS-Prozeß mit der Silox-Bor-Phosphor-Silikatglas -Beschichtung fortgesetzt.
Bei dem erfindungsgemäßen Verfahren, das anhand der Fig. 5 bis 11 dargestellt ist, erfolgt eine Auftrennung der Verfahrensschritte in die Silicidbildung und in die Herstellung der "local interconnects". Ausgehend von einem n-dotierten Substrat 1 werden wiederum nach dem herkömmlichen CMOS-Prozeß Source-und Drain-Zonen 31, 32 eindiffundiert. Die letztlich resultierende Struktur ist in Fig. 5 gezeigt. Sie ist bis auf die fehlende Doppelschicht aus Titan 4 und amorphen Silicium 5 mit Fig. 1 identisch.
Im nächsten Verfahrensschritt wird auf der Oberfläche lediglich eine Titanschicht 4 aufgesputtert (Fig. 6). Danach wird durch Tempern bei 600°-800°C Titansilicid in den Bereichen erzeugt, in denen das Metall direkt auf Silicium aufliegt Schicht 10 in Fig. 7). Anschließend wird durch selektives Ätzen das nichtumgesetzte Titan entfernt und ein zweiter Temperungsschritt bei 800-1000 C durchgeführt, um den Flächenwiderstand des gebildeten Silicids weitem zu verringern (Fig. 8).
Nunmehr wird eine Doppelschicht aus Titan 41 und amorphen alpha-Silicium 51 aufgesputtert, welche wiederum die gesamte Oberfläche des Bauteils abdeckt (Fig. 9).
Die Festlegung der LI-Bereiche erfolgt mittels eines Photoprozesses, wobei die verbleibende Ätzmaske die Bereiche abdeckt, in denen die LI′s erzeugt werden sollen. Nach dem Abätzen der alpha-Siliciumschicht 41 verbleibt die Struktur nach Fig. 10. Anschließend wird die Ätzmaske (Photolackschicht 8) entfernt und zur Bildung von Titansilicid in den LI-Bereichen die Struktur einer Temperung bei 600-800°C unterworfen. Danach wird das nichtumgesetzte Titan durch Ätzen entfernt und in einem zweiten Temperungsschritt bei 800-1000°C der Flächenwiderstand des gebildeten Silicids herabgesetzt, Umwandlung von C49-Silicid in C54-Silicid (Fig. 11).
Im Anschluß an diese Schritte wird das Verfahren entsprechend dem Standard-CMOS-Prozeß weitergeführt.
Das erfindungsgemäße Verfahren weist zwar mehr Schritte auf als das bislang angewendete, Grund hierfür ist die angestrebte Entkopplung der Herstellung des Source/Drain/Gate-Silicid und die des Silicids für die LI′s, was jedoch nur ein scheinbarer Nachteil ist, denn man erreicht auf diese Weise eine ganze Reihe von Vorteilen.
Im Gegensatz zum konventionellen Verfahren können die Schichtdicken der Metall- und der alpha-Siliciumschicht wesentlich dünner gehalten werden, da nur die LI-Bereiche aus ihnen hergestellt werden. Man erreicht dadurch eine wesentlich höhere Zuverlässigkeit bei der Herstellung der Bauelemente.
Weitere Vorteile sind:
Durch die Auftrennung können beim Salicidverfahren, das in der Halbleitertechnik hinlänglich bekannt ist, der niedrige Flächenwiderstand beibehalten werden.
Die Zeit für das Überätzen des alpha-Siliciums kann wesentlich ausgedehnt werden und ist trotzdem unkritisch, weil das Metall außerhalb der LI-Bereiche nicht mehr gebraucht wird.
Selbst eine starke Überätzung des alpha-Siliciums garantiert auch bei anisotropen Prozeß an steilen Kanten einen sicheren alpha-Silicium-Abtrag, so daß keine Reste in den Gate-Ecken verbleiben.
Durch die starke Überätzung ist unabhängig von der Form der die Gate-Kanten bildenden Spacer gewährleistet, daß das alpha-Silicium vollständig entfernt wird.
Die oben erwähnte Möglichkeit, die Doppelschicht aus Metall und alpha-Silicium relativ dünn zu halten, erlaubt eine kürzere Ätzzeit, was eine bessere Maßhaltigkeit der Struktur zur Folge hat.
Die Metallschicht zur Source/Drain/Gate-Silicidbildung muß vor dem Tempern nicht noch andere Prozesse durchlaufen (Photoprozeß, Ablacken), die die eigentliche Silicidbildung stören können.
Das kleinere Angebot an Metall, im vorliegenden Beispiel Titan, vermeidet den sogenannten Silicon-Suckout-Effekt in den Bereichen der "local interconnects" und den aktiven.

Claims (2)

  1. Verfahren zur Herstellung von CMOS-Bauelementen mit "local interconnects", gekennzeichnet durch folgende Verfahrensschritte:
    • 1. Standard CMOS-Prozeß bis zur p+-Diffusion,
    • 2. Aufsputtern einer Schicht (4) aus hitzebeständigem Metall,
    • 3. Erste Temperung zur Ausbildung einer Metallsilicidschicht (10),
    • 4. Selektives Ätzen der nicht umgesetzten Metallschicht (4),
    • 5. Zweite Temperung,
    • 6. Aufsputtern einer weiteren Schicht (41) aus hitzebeständigem Metall und einer darüberliegenden Schicht (52) aus amorphem Alpha-Silicium,
    • 7. Photolithographieprozeß zur Strukturierung der Siliciumschicht (52) mit nachfolgender Ablackung und erste Temperung zur Ausbildung der Metallsilicidschichten 101,
    • 8. Abätzen der verbliebenen Metallschicht (41),
    • 9. Zweite Temperung,
    • 10. Weiterführung des Standard-CMOS-Prozesses.
  2. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß das hitzefeste Metall, Titan, Wolfram, Molybdän oder Tantal ist.
DE4219529A 1992-06-15 1992-06-15 Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects" Expired - Fee Related DE4219529C2 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE4219529A DE4219529C2 (de) 1992-06-15 1992-06-15 Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects"
EP93912923A EP0600063B2 (de) 1992-06-15 1993-06-09 Verfahren zur herstellung von halbleiterbauelementen in cmos-technik mit 'local interconnects'
DE59307261T DE59307261D1 (de) 1992-06-15 1993-06-09 Verfahren zur herstellung von halbleiterbauelementen in cmos-technik mit 'local interconnects'
PCT/EP1993/001452 WO1993026042A1 (de) 1992-06-15 1993-06-09 Verfahren zur herstellung von halbleiterbauelementen in cmos-technik mit 'local interconnects'
JP50111194A JP3249524B2 (ja) 1992-06-15 1993-06-09 局部相互接続によるcmos技術の半導体装置製造方法
US08/196,060 US5387535A (en) 1992-06-15 1994-02-14 Method of fabricating semiconductor devices in CMOS technology with local interconnects

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE4219529A DE4219529C2 (de) 1992-06-15 1992-06-15 Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects"

Publications (2)

Publication Number Publication Date
DE4219529A1 true DE4219529A1 (de) 1993-12-16
DE4219529C2 DE4219529C2 (de) 1994-05-26

Family

ID=6461038

Family Applications (2)

Application Number Title Priority Date Filing Date
DE4219529A Expired - Fee Related DE4219529C2 (de) 1992-06-15 1992-06-15 Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects"
DE59307261T Expired - Lifetime DE59307261D1 (de) 1992-06-15 1993-06-09 Verfahren zur herstellung von halbleiterbauelementen in cmos-technik mit 'local interconnects'

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE59307261T Expired - Lifetime DE59307261D1 (de) 1992-06-15 1993-06-09 Verfahren zur herstellung von halbleiterbauelementen in cmos-technik mit 'local interconnects'

Country Status (5)

Country Link
US (1) US5387535A (de)
EP (1) EP0600063B2 (de)
JP (1) JP3249524B2 (de)
DE (2) DE4219529C2 (de)
WO (1) WO1993026042A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19814869C2 (de) * 1997-12-22 2001-10-04 United Microelectronics Corp Herstellungsverfahren für selbstausgerichtete lokale interne Verbindungen und Kontakte

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5589417A (en) * 1993-01-12 1996-12-31 Texas Instruments, Incorporated TiSi2 /TiN clad interconnect technology
US5482895A (en) * 1993-08-26 1996-01-09 Fujitsu Limited Method of manufacturing semiconductor devices having silicide electrodes
US5635426A (en) * 1993-08-26 1997-06-03 Fujitsu Limited Method of making a semiconductor device having a silicide local interconnect
JP2677168B2 (ja) * 1993-09-17 1997-11-17 日本電気株式会社 半導体装置の製造方法
US5849634A (en) * 1994-04-15 1998-12-15 Sharp Kk Method of forming silicide film on silicon with oxygen concentration below 1018 /cm3
JPH08130244A (ja) * 1994-11-02 1996-05-21 Mitsubishi Electric Corp 局所配線の形成方法
JP2630290B2 (ja) * 1995-01-30 1997-07-16 日本電気株式会社 半導体装置の製造方法
KR960042947A (ko) * 1995-05-09 1996-12-21 김주용 고집적 반도체 소자 및 그 국부 연결 방법
US5780362A (en) * 1996-06-04 1998-07-14 Wang; Qingfeng CoSi2 salicide method
US5945350A (en) * 1996-09-13 1999-08-31 Micron Technology, Inc. Methods for use in formation of titanium nitride interconnects and interconnects formed using same
US5830775A (en) * 1996-11-26 1998-11-03 Sharp Microelectronics Technology, Inc. Raised silicided source/drain electrode formation with reduced substrate silicon consumption
JPH10189483A (ja) * 1996-12-26 1998-07-21 Fujitsu Ltd 半導体装置の製造方法及び半導体装置
KR100440075B1 (ko) * 1996-12-31 2004-10-08 주식회사 하이닉스반도체 반도체소자의트랜지스터제조방법
US6153452A (en) * 1997-01-07 2000-11-28 Lucent Technologies Inc. Method of manufacturing semiconductor devices having improved polycide integrity through introduction of a silicon layer within the polycide structure
US6221766B1 (en) 1997-01-24 2001-04-24 Steag Rtp Systems, Inc. Method and apparatus for processing refractory metals on semiconductor substrates
TW329553B (en) * 1997-02-04 1998-04-11 Winbond Electronics Corp The semiconductor manufacturing process for two-step salicide
US6458711B1 (en) * 1997-03-20 2002-10-01 Texas Instruments Incorporated Self-aligned silicide process
US6562724B1 (en) * 1997-06-09 2003-05-13 Texas Instruments Incorporated Self-aligned stack formation
KR100247933B1 (ko) 1997-08-22 2000-03-15 윤종용 버티드 콘택을 갖는 반도체 소자 및 그 제조방법
US6060404A (en) * 1997-09-05 2000-05-09 Advanced Micro Devices, Inc. In-situ deposition of stop layer and dielectric layer during formation of local interconnects
US6153933A (en) * 1997-09-05 2000-11-28 Advanced Micro Devices, Inc. Elimination of residual materials in a multiple-layer interconnect structure
US6060328A (en) 1997-09-05 2000-05-09 Advanced Micro Devices, Inc. Methods and arrangements for determining an endpoint for an in-situ local interconnect etching process
US5920796A (en) * 1997-09-05 1999-07-06 Advanced Micro Devices, Inc. In-situ etch of BARC layer during formation of local interconnects
US6114235A (en) * 1997-09-05 2000-09-05 Advanced Micro Devices, Inc. Multipurpose cap layer dielectric
US6156615A (en) * 1998-09-30 2000-12-05 Advanced Micro Devices, Inc. Method for decreasing the contact resistance of silicide contacts by retrograde implantation of source/drain regions
US6429124B1 (en) * 1999-04-14 2002-08-06 Micron Technology, Inc. Local interconnect structures for integrated circuits and methods for making the same
US6372668B2 (en) 2000-01-18 2002-04-16 Advanced Micro Devices, Inc. Method of forming silicon oxynitride films
US6365512B1 (en) * 2000-06-21 2002-04-02 Infineon Technologies Ag Method and apparatus for a direct buried strap for same level contact interconnections for semiconductor devices
US6765269B2 (en) * 2001-01-26 2004-07-20 Integrated Device Technology, Inc. Conformal surface silicide strap on spacer and method of making same
KR100465876B1 (ko) * 2002-07-25 2005-01-13 삼성전자주식회사 반도체 소자 실리사이드 배선 형성방법
US20080251878A1 (en) * 2007-04-13 2008-10-16 International Business Machines Corporation Structure incorporating semiconductor device structures for use in sram devices
US20080251934A1 (en) * 2007-04-13 2008-10-16 Jack Allan Mandelman Semiconductor Device Structures and Methods of Fabricating Semiconductor Device Structures for Use in SRAM Devices
CN109980011A (zh) * 2017-12-28 2019-07-05 无锡华润上华科技有限公司 一种半导体器件及其制作方法
CN111092123A (zh) * 2019-12-10 2020-05-01 杰华特微电子(杭州)有限公司 横向双扩散晶体管及其制造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4873204A (en) * 1984-06-15 1989-10-10 Hewlett-Packard Company Method for making silicide interconnection structures for integrated circuit devices
US5010032A (en) * 1985-05-01 1991-04-23 Texas Instruments Incorporated Process for making CMOS device with both P+ and N+ gates including refractory metal silicide and nitride interconnects
US4876213A (en) * 1988-10-31 1989-10-24 Motorola, Inc. Salicided source/drain structure
US5023201A (en) * 1990-08-30 1991-06-11 Cornell Research Foundation, Inc. Selective deposition of tungsten on TiSi2
EP0499855A3 (en) * 1991-02-21 1992-10-28 Texas Instruments Incorporated Method and structure for microelectronic device incorporating low-resistivity straps between conductive regions

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
J. Vac. Sci. Technol. B 9 (4), Juli/Aug. 1991, pp. 1950-1958 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19814869C2 (de) * 1997-12-22 2001-10-04 United Microelectronics Corp Herstellungsverfahren für selbstausgerichtete lokale interne Verbindungen und Kontakte

Also Published As

Publication number Publication date
JPH07501426A (ja) 1995-02-09
WO1993026042A1 (de) 1993-12-23
DE4219529C2 (de) 1994-05-26
JP3249524B2 (ja) 2002-01-21
EP0600063B1 (de) 1997-09-03
EP0600063B2 (de) 2002-07-10
EP0600063A1 (de) 1994-06-08
US5387535A (en) 1995-02-07
DE59307261D1 (de) 1997-10-09

Similar Documents

Publication Publication Date Title
DE4219529C2 (de) Verfahren zur Herstellung von Halbleiterbauelementen in CMOS-Technik mit "local interconnects"
DE2817430C2 (de) Verfahren zum Herstellen von Feldeffekt-Transistoren mit isolierter Gate- Elektrode
DE2951734C2 (de)
DE2640525C2 (de) Verfahren zur Herstellung einer MIS-Halbleiterschaltungsanordnung
DE2729171A1 (de) Verfahren zur herstellung von integrierten schaltungen
DE3419080A1 (de) Verfahren zum herstellen eines feldeffekttransistors
EP0005185B1 (de) Verfahren zum gleichzeitigen Herstellen von Schottky-Sperrschichtdioden und ohmschen Kontakten nach dotierten Halbleiterzonen
DE3122437A1 (de) Verfahren zum herstellen eines mos-bauelements
EP0012220A1 (de) Verfahren zur Herstellung eines Schottky-Kontakts mit selbstjustierter Schutzringzone
DE3027954A1 (de) Integrierte mos-schaltung mit mindestens einer zusaetzlichen leiterbahnebene sowie ein verfahren zur herstellung derselben
DE4446850A1 (de) Verfahren zur Herstellung eines Transistors für eine Halbleitervorrichtung
DE4212494C2 (de) Verfahren zur Herstellung einer Halbleitereinrichtung mit einer sich nach oben in der Breite verringernden Seitenwandisolierschicht und Halbleitereinrichtung
DE10208751B4 (de) Ein Verfahren zur Herstellung eines Halbleiterelements mit vergrößerten Metallsilizidbereichen
EP1421619B1 (de) Kontaktierung des emitterkontakts einer halbleitervorrichtung
EP0157226A1 (de) Verfahren zur Herstellung eines Feldeffekttransistors
DE10214065A1 (de) Verfahren zur Herstellung eines verbesserten Metallsilizidbereichs in einem Silizium enthaltenden leitenden Gebiet in einer integrierten Schaltung
DE19746901C2 (de) Verfahren zur Herstellung eines vertikalen MOS-Transistors
DE19703223B4 (de) Verfahren zur Herstellung einer Elektrode einer Halbleitereinrichtung
DE3223858C2 (de) Halbleitervorrichtung und Verfahren zu ihrer Herstellung
DE10209059B4 (de) Ein Halbleiterelement mit unterschiedlichen Metall-Halbleiterbereichen, die auf einem Halbleitergebiet gebildet sind, und Verfahren zur Herstellung des Halbleiterelements
DE3230050A1 (de) Integrierte halbleiterschaltung mit bipolaren bauelementen und verfahren zur herstellung derselben
EP0361572A1 (de) Verfahren zum Herstellen von Leiterbahnen auf Halbleiterbauelementen
DE19653656C2 (de) Halbleitereinrichtung und Verfahren zu deren Herstellung
DE4137081A1 (de) Verfahren zum herstellen eines kondensators
DE4339919C2 (de) Herstellverfahren für eine aus Silizid bestehende Anschlußfläche für ein Siliziumgebiet

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: MICRONAS INTERMETALL GMBH, 79108 FREIBURG, DE

8327 Change in the person/name/address of the patent owner

Owner name: MICRONAS GMBH, 79108 FREIBURG, DE

8339 Ceased/non-payment of the annual fee