DE4136406A1 - Verfahren zur herstellung einer halbleitereinrichtung - Google Patents

Verfahren zur herstellung einer halbleitereinrichtung

Info

Publication number
DE4136406A1
DE4136406A1 DE4136406A DE4136406A DE4136406A1 DE 4136406 A1 DE4136406 A1 DE 4136406A1 DE 4136406 A DE4136406 A DE 4136406A DE 4136406 A DE4136406 A DE 4136406A DE 4136406 A1 DE4136406 A1 DE 4136406A1
Authority
DE
Germany
Prior art keywords
impurity
semiconductor substrate
gate electrode
forming
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE4136406A
Other languages
English (en)
Other versions
DE4136406B4 (de
Inventor
Masahiro Shimizu
Katsuyoshi Mitsui
Yomiyuki Yama
Masatoshi Yasunaga
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of DE4136406A1 publication Critical patent/DE4136406A1/de
Application granted granted Critical
Publication of DE4136406B4 publication Critical patent/DE4136406B4/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66575Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
    • H01L29/6659Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26586Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's

Description

Die vorliegende Erfindung bezieht sich auf ein Verfahren zur Herstellung einer Halbleitereinrichtung unter Einschluß von MOS (Metall-Oxid-Halbleiter)-Feldeffekttransistoren (im folgenden als MOSFET bezeichnet) und spezieller auf ein Verfahren zur Herstellung einer Halbleitereinrichtung, deren Source- und Drain-Gebiete zur Verbesserung ihrer Charakteristiken Dreifach- Diffusions-Strukturen haben.
Fig. 1 zeigt einen LDD (schwach dotierte Drain)-MOSFET, der von Tsang et al., IEEE Transaction Electron Devices, BD ED-29, 1982, S. 590-596, als Aufbau zur Entspannung des elektrischen Feldes im Drainabschnitt eines Kurzkanaltransistors angegeben wurde.
Ein n-Kanal-MOSFET mit einer solchen LDD-Struktur, wie er in Fig. 1 gezeigt ist, wird im folgenden als "erster Stand der Technik" bezeichnet. Gemäß Fig. 1 weist ein n-Kanal-MOSFET ein p-Halbleitersubstrat 1 und eine aus Polysilizium darauf über einem Gateisolierfilm 2 gebildete Gateelektrode 3 auf. Seitenwand-Abstandshalter (Spacer) aus Oxidschichten sind längs der Seitenwände der Gateelektrode 3 gebildet. In der Oberfläche des Halbleitersubstrates 1 sind ein Source-Gebiet 5 und ein Drain-Gebiet 6 auf beiden Seiten der Gateelektrode 3 gebildet. Das Source-Gebiet 5 ist durch eine n-Störstellendiffusions­ schicht 5a hoher Konzentration von 1018 cm-3 bis 1020 cm-3 und eine n-Störstellendiffusionsschicht 5b niedriger Konzentration von 1017 cm-3 bis 1018 cm-3 gebildet, während das Draingebiet 6 durch eine n-Störstellendiffusionsschicht hoher Konzentration 6a und eine n-Störstellendiffusionsschicht niedriger Konzentra­ tion 6b gebildet ist. Teile der n-Störstellendiffusions­ schichten 5b und 6b niedriger Konzentration erstrecken sich in ein Gebiet, das einige 100 Å jenseits deren Enden unmittelbar unter der Gateelektrode 3 gelegen ist.
Im folgenden wird unter Bezugnahme auf Fig. 1 die Funktion des LDD-Aufbaus entsprechend dem "ersten Stand der Technik" beschrieben. Das Source-Gebiet 5 und das Halbleitersubatrat 1 des n-MOSFET werden beispielsweise auf Potentiale von O V gesetzt, während das Drain-Gebiet 6 beispielsweise mit einer Quellenspannung von 5 V versorgt wird. Damit wird der pn-Über­ gang zwischen den n-Störstellendiffusionsschichten 6a und 6b des Drain-Gebietes 6 und dem p-Halbleitersubstrat 1 umgekehrt vorgespannt, wodurch ein hohes elektrisches Feld erzeugt wird.
Ein solches Drain-Feld wird entspannt, wenn die Breite der Verarmungsschicht erhöht wird. Die Breite ω einer solchen Verarmungsschicht des pn-Überganges ist wie folgt:
wobei NA die Akzeptorkonzentration, ND die Donatorkonzentra­ tion, εs die dielektrische Konstante des Halbleiters und q die Ladungsmenge bezeichnet. Wenn die n-Störstellenkonzentration sehr viel größer als die p-Störstellenkonzentration, das heißt ND < NA ist, ist die Breite ω der Verarmungsschicht wie folgt:
ω=(2∈s/qNA)
Wenn die n-Störstellenkonzentration gleich der Störstellenkon­ zentration des p-Halbleitersubstrates, das heißt NA = ND ist, ist die Breite der Verarmungsschicht wie folgt:
ω=(4∈s/qNA)
Daher ist zu verstehen, daß die Breite ω der Verarmungsschicht erhöht wird, wenn die Donatorkonzentration ND verringert wird, um die Feldstärke zu entspannen.
Auf der Grundlage des beschriebenen Konzepts ist der LDD-MOSFET gemäß dem "ersten Stand der Technik" nach Fig. 1 längs der pn-Übergangsabschnitte zwischen dem Halbleitersubstrat 1 und den n-Störstellendiffusionsschichten 5a und 6a hoher Konzentration mit n-Störstellendiffusionsschichten 5b und 6b niedriger Konzentration versehen, um die Feldstärke zu entspannen.
Unter Bezugnahme auf die Fig. 2A und 2B werden jetzt die Arbeitsbedingungen des LDD-MOSFET beschrieben. Das Betriebs­ regime eines solchen Transistors ist in ein Pentodtengebiet (Fig. 2A), in dem die Drainspannung VD größer als die Gatespannung VG ist, und ein Triodengebiet (Fig. 2B), wo die Gatespannung VG sehr viel größer als die Drainspannung VD ist, einzuteilen. In dem in Fig. 2A gezeigten Pentodengebiet ist zwischen einer Inversionsschicht 7 und dem Draingebiet 6 eine Verarmungsschicht 8 hohen Widerstands gebildet. In diesem Falle ist die Steuerfähigkeit des Transistors durch den Widerstand, der ein parasitischer Widerstand ist, der n-Störstellendif­ fusionsschicht niedriger Konzentration 5b des Source-Gebietes 5, den der Verarmungsschicht 8 längs des Drain-Gebietes 6 und den der n-Störstellendiffusionsschicht 6b niedriger Konzentration des Drain-Gebietes 6 zusätzlich zum Widerstand eines durch die Inversionsschicht 7 gebildeten Kanals verringert. Im in Fig. 2B gezeigten Triodengebiet ist andererseits die Steuerfähigkeit des Transistors durch den Widerstand, der ein parasitischer Widerstand ist, der n- Störstellendiffusionsschicht 5a des Source-Gebietes 5 und den der n-Störstellendiffusionsschicht 6a des Drain-Gebietes 6 verringert.
Bei der Drain-Struktur des LDD-MOSFET gemäß dem "ersten Stand der Technik" werden des weiteren heiße Ladungsträger mit höherer Energie als im thermischen Gleichgewichtszustand in der Oberfläche der n-Störstellendiffusionsschicht 6b niedriger Konzentration erzeugt. Solche heiße Ladungsträger werden in Seitenwand-Abstandshalter 4, die längs der Seitenwand der Gateelektrode 3 gebildet sind, injiziert, verarmen die Oberfläche der n-Störstellendiffusionsschicht 6b des Drain- Gebietes 6 und erhöhen den Widerstand dieses Gebietes. Damit wird die Steuerfähigkeit des MOSFET weiter verschlechtert.
Fig. 3 zeigt einen weiteren herkömmlichen LDD-MOSFET (im folgenden als "zweiter Stand der Technik" bezeichnet), der beispielsweise in der japanischen Patentoffenlegungsschrift 1-2 12 471 beschrieben ist und vorgeschlagen wurde, um das obenerwähnte Problem des "ersten Standes der Technik" zu lösen. Gemäß Fig. 3 überlappen n-Störstellendiffusions­ schichten 5b und 6b des Source- beziehungsweise Drain-Gebietes 5 und 6 mit der Gateelektrode 3, während die Enden der n-Störstellendiffusionsschichten 5a und 6a hoher Konzentration mit denen der Gateelektrode 3 ausgerichtet sind.
Bei der LDD-MOSFET-Struktur nach dem "zweiten Sand der Technik" sind die n-Störstellendiffusionsschichten 5b und 6b niedriger Konzentration vollständig von der Gateelektrode 3 bedeckt. Daher wird die Ladungsträgerkonzentration auf den Oberflächen der Störstellendiffusionsschichten 5b und 6b niedriger Konzentration durch eine an die Gateelektrode 3 angelegte Spannung erhöht, was ein Anwachsen des geregelten Widerstandes im Source-Gebiet 5 unterdrückt. Weiter ist ein Gebiet des Drain-Gebietes 6, das ein hohes elektrisches Feld erzeugt, nicht unmittelbar unter dem Seitenwand-Abstandshalter 4, sondern unmittelbar unterhalb der Gateelektrode 3 angeordnet, wodurch keine heißen Ladungsträger in die Seiten­ wand-Abstandshalter 4 injiziert werden. Infolgedessen wird verhindert, daß die Störstellendiffusionsschicht 6b niedriger Konzentration an ihrer Oberfläche verarmt.
Die Fig. 4A und 4B zeigen Verteilungen der erzeugten Ladungsträger gemäß dem "ersten Stand der Technik" und dem "zweiten Stand der Technik" zur Verdeutlichung des Unter­ schiedes zwischen den jeweiligen Zuständen der Erzeugung heißer Ladungsträger. Die Fig. 5A und 5B zeigen Transistorkenn­ linien des "ersten Stands der Technik" beziehungsweise des "zweiten Stands der Technik".
Wenn die n-Diffusionsschichten niedriger Konzentration 5b und 6b beim "zweiten Stand der Technik" insbesondere mittels Phosphor präpariert werden, werden ihre Gebiete durch die Wärmebehandlung aufgeweitet, da Phosphor einen großen Diffu­ sionskoeffizienten hat. Wenn im Zuge der höheren Integration die Breite der Gateelektrode 3 verringert wird, wird es daher unmöglich, hinreichende Längen der n-Störstellendiffusions­ schichten 5b und 6b niedriger Konzentration zu erreichen, um eine effektive Kanallänge zu gewährleisten, und es kann kein befriedigender Feldstärke-Entspannungseffekt erreicht werden, da die n-Störstellendiffusionsschichten 5a und 6a hoher Konzentration die Enden der Gateelektrode 3 erreichen. Wenn die Konzentration der n-Störstellendiffusionsschichten hoher Konzentration 5a und 6a verringert wird, um dies zu vermeiden, werden die Stromsteuercharakteristiken des Transistors auf problematische Weise verschlechtert. Dieses Problem ist bei einer LDD-Struktur mit doppelten Diffusionsschichten unvermeidlich.
Fig. 6 zeigt einen weiteren herkömmlichen LDD-MOSFET (im folgenden als "dritter Stand der Technik" bezeichnet), der eine dreifache Diffusionsstruktur aufweist und beispielsweise in der japanischen Patentoffenlegungsschrift 61-1 39 070 beschrieben ist, der vorgeschlagen wurde, um das erwähnte Problem des "zweiten Standes der Technik" zu lösen.
Wie Fig. 6 zeigt, ist der MOSFET nach dem "dritten Stand der Technik" im aktiven Gebiet eines p-Halbleitersubstrates 11, das durch Isoliergebiete 12 isoliert ist, gebildet. Dieser MOSFET hat eine Gateelektrode 14, die auf dem Halbleitersubstrat 11 mit einem dazwischen liegendem Gateisolierfilm 13 gebildet ist, und Source- und Drain-Gebiete 15 und 16, die in der Oberfläche des Halbleitersubstrates 11 gebildet sind. Auf beiden Seitenabschnitten der Gateelektrode 14 sind Seitenwand-Spacer 17 gebildet. Die Oberflächen der Gateelektrode 14, die Seitenwand-Spacer 17 und die Isolationsgebiete 12 sind mit Zwischenschichtisolierfilmen 18 bedeckt, während das Source- und Drain-Gebiet 15 und 16 durch Kontaktlöcher 19, die in vorbestimmten Positionen des Zwischenschichtisolierfilms 18 gebildet sind, mit Aluminiumdrähten 20 in Verbindung stehen. Die Source- und Drain-Gebiete 15 und 16 sind durch n-Stör­ stellenschichten niedriger Konzentration 15c und 16c, die mit der Gateelektrode 13 überlappen, n-Störstellenschichten 15b und 16b mittlerer Konzentration, die unmittelbar unterhalb der Seitenwand-Spacer angeordnet sind, und n-Störstellenschichten 15a und 16a hoher Konzentration, die dazu benachbart sind, gebildet.
Fig. 7A bis 7E zeigen ein Verfahren zur Herstellung des MOSFET entsprechend dem "dritten Stand der Technik". Zuerst werden durch eine Maske der Gateelektrode 14 Phosphorionen aus einer Richtung, die im wesentlichen senkrecht zur Oberfläche des Halbleitersubstrates 11 ist, implantiert, um n-Störstellen­ schichten 15c und 16c zu bilden (Fig. 7A). Bei diesem Schritt sollte, um die sogenannte Kanalbildung (channeling) zu vermeiden, die Richtung der Ionenimplantation um 7° gegenüber der Normalen geneigt sein.
Dann werden auf beiden Seitenwänden der Gateelektrode 14 die Seitenwand-Spacer 17 gebildet (Fig. 7B), und Arsen-Ionen werden senkrecht bezüglich der Oberfläche des Halbleitersub­ strates 11 durch Masken der Seitenwand-Spacer 17 implantiert, um die n-Störstellenschichten mittlerer Konzentration 15b und 16b zu bilden (Fig. 7C). Dann wird zur Diffusion der n-Stör­ stellenschichten 15c und 16c niedriger Konzentration und der n- Störstellenschichten 15b und 16b mittlerer Konzentration eine Wärmebehandlung ausgeführt, so daß die entsprechenden n-Stör­ stellenschichten sich zum Zentrum des Kanalgebietes hin ausweiten, wodurch der in Fig. 7D gezeigte Zustand erreicht wird. Danach werden weiter Arsen-Ionen im wesentlichen senk­ recht zum Halbleitersubstrat 11 durch die Masken der Gate­ elektroden 14 und der Seitenwand-Spacer 17 implantiert, um die n-Störstellenschichten 15a und 16a hoher Konzentration zu bilden (Fig. 7E). Die Richtung sollte auch in diesem Schritt um 7° gegenüber der Normalen geneigt sein, um die Kanalbildung zu verhindern.
Die dem "ersten Stand der Technik" und "zweiten Stand der Technik" innewohnenden Probleme werden insoweit gelöst, daß es möglich ist, die n-Störstellenschichten niedriger Konzentration 15c und 16c mit der Gateelektrode 14 zu überlappen und die n-Störstellenschichten mittlerer Konzentration 15b und 16b mit hoher Genauigkeit unmittelbar unterhalb der Seitenwand-Spacer 17 beim LDD-MOSFET des Dreifach-Diffusionsaufbaus entsprechend dem "dritten Stand der Technik" zu bilden.
Bei dem in den Fig. 7A bis 7E gezeigten Verfahren bezüglich des "dritten Standes der Technik" überlappen jedoch die n-Störstellenschichten 15c und 16c niedriger Konzentration mit der Gateelektrode 14, und die n-Störstellenschichten 15b und 16b mittlerer Konzentration sind unmittelbar unterhalb der Seitenwand-Spacer durch thermische Diffusionsschritte gebildet. Damit ist es extrem schwierig, die gewünschten Störstellenkon­ zentrationsverteilungen mit hoher Genauigkeit zu erzeugen.
Insbesondere bei der Herstellung einer Halbleiterspeicherein­ richtung wie einer CMOS (komplementären MOS)-Einrichtung, bei der n-Kanal- und p-Kanal-MOSFETs auf dem gleichen Halbleiter­ substrat gebildet sind, ist es unmöglich, die erforderlichen Konzentrationsverteilungen bei Breiten der Seitenwand-Spacer, wie sie bei MOSFETs üblich sind in Wärmebehandlungsschritten bei den Herstellungsschritten entsprechend dem "dritten Stand der Technik" zu erreichen, da die zur Bildung der Source- und Drain-Gebiete der MOSFETs implantierten Störstellenionen unterschiedliche Diffusionskoeffizienten haben. Beispielsweise sind die Diffusionskoeffizienten von Borionen (B⁺) und BF2- Ionen, die zur Bildung der Source- und Drain-Gebiete des p- Kanal-MOSFET verwendet werden, größer als diejenigen der Phosphor-Ionen und Arsen-Ionen, die zur Bildung der Source- und Drain-Gebiete des n-Kanal-MOSFET verwendet werden, und daher wird die effektive Kanallänge infolge des signifikanten Fortschreitens der Diffusion verringert, wenn die Seitenwand- Spacer gleiche Breite aufweisen.
Die Seitenwand-Spacer für den p-Kanal-MOSFET müssen daher unabhängig von denen des n-Kanal-MOFET gebildet werden, um eine größere Breite zu haben. Dadurch werden die Herstellungs­ schritte verkompliziert.
Es ist Aufgabe der vorliegenden Erfindung, ein Verfahren zur Herstellung einer Halbleitereinrichtung bereitzustellen, bei dem genau LDD-MOSFETs mit Doppel- oder Dreifachdiffusionsstruk­ turen ohne Erfordernis eines thermischen Diffusionsschrittes erzeugt werden können.
Es ist weiter Aufgabe der Erfindung, die Bildung von LDD- MOSFETs, die Doppel- oder Dreifach-Diffussionsstruktur auf­ weisen, mit hoher Genauigkeit ohne Erfordernis einer getrennten Bildung von Seitenwand-Spacern auch dann zu ermöglichen, wenn p-Kanal- und n-Kanal-MOSFETs auf dem gleichen Substrat gebildet werden.
Beim erfindungsgemäßen Verfahren zur Herstellung einer Halblei­ tereinrichtung zur Lösung der erwähnten Aufgabe wird ein Halbleitersubstrat eines ersten Leitungstyps vorbereitet und eine Gateelektrode auf diesem Halbleitersubstrat über einer Gateisolierschicht gebildet. Dann wird diese Gateelektrode als Maske bei einer schrägen Implantation von Störstellen des zweiten Leitungstyps in einem vorbestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrates verwendet, wodurch Störstellenschichten niedriger Konzentration gebildet werden. Danach werden längs der Seitenwände der Gateelektrode Seitenwand-Spacer gebildet, und eine Verunreinigung des zweiten Leitungstyps wird unter einem vorbestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrates durch die Masken der Gateelektrode und der Seitenwand-Spacer schräg implantiert, um die Störstellenschichten mittlerer Konzentration zu bilden. Danach wird eine Verunreinigung des zweiten Leitungstyps im wesentlichen senkrecht bezüglich der Oberfläche des Halblei­ tersubstrats durch die Masken der Gateelektrode und der Seitenwand-Spacer implantiert, um Störstellenschichten hoher Konzentration zu bilden.
Bei Source- und Drain-Gebieten mit Dreifach-Diffusionsstruktur werden zuerst entsprechend den obenerwähnten Herstellungs­ schritten Störstellenschichten niedriger Konzentration durch schräge Implantation von Ionen des zweiten Leitungstyps mit einem vorbestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrats des ersten Leitungstyps unter Verwendung nur der Gateelektrode als Maske gebildet. Damit ist es möglich, die Störstellenschichten niedriger Konzentration mit der Gateelektrode genau zu überlappen, ohne daß das Erfordernis einer Wärmebehandlung zur thermischen Diffusion besteht.
Nachdem die Seitenwand-Spacer gebildet wurden, werden die Gateelektrode und die Seitenwand-Spacer als Masken zur Bildung der Störstellenschichten mittlerer Konzentration durch schräge Implantation von Verunreinigungsionen des zweiten Leitungstyps unter einem vorbestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrats und dann zur Bildung der Störstellen­ schichten hoher Konzentration durch senkrechte Implantation von Störstellenionen des zweiten Leitungstyps bezüglich der Oberfläche des Halbleitersubstrates benutzt. Damit ist es möglich, die Störstellenschichten mittlerer Konzentration genau in gewünschten Breiten unmittelbar unterhalb der Seitenwand- Spacer zu bilden, ohne daß ein Erfordernis für eine Wärmebe­ handlung durch thermische Diffusion bestünde.
Alternativ ist es auch möglich, ohne Notwendigkeit einer Wärmebehandlung die gewünschten Störstellenschichten mittlerer Konzentration ähnlich zu den obenerwähnten Schritten zu bilden, indem eine Verunreinigung im wesentlichen senkrecht bezüglich der Oberfläche des Halbleitersubstrates nur unter Nutzung der Gateelektrode als Maske implantiert wird, während die Störstellenschichten niedriger Konzentration und hoher Konzentration durch Schritte ähnlich zu den oben beschriebenen gebildet werden.
Das Konzept der vorliegenden Erfindung kann auf die Herstellung von Doppelschicht-LDD-MOSFET ebenso wie Dreischicht-LDD-MOSFET angewendet werden. Das heißt, die obenerwähnten Effekte können auch bei der Herstellung von Doppelschicht-LDD-MOSFET durch Schritte, die ein schräges Implantieren von Verunreinigungen des zweiten Leitungstyps in einem vorbestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrats unter Nutzung der Gateelektrode und der Seitenwand-Spacer als Masken zur Bildung von Störstellenschichten niedriger Konzentration und ein anschließendes Implantieren von Störstellen des zweiten Leitungstyps im wesentlichen senkrecht zur Oberfläche des Halbleitersubstrates ebenfalls unter Nutzung der Gateelektrode und der Seitenwand-Spacer als Masken zur Bildung von Störstellenschichten hoher Konzentration aufweisen, erzielt werden.
Der zweite Teil der Aufgabenstellung wird durch Anwendung der oben beschriebenen Schritte auf die Bildung eines n-Kanal- MOSFET und eines p-Kanal-MOSFET in einem p-Wannengebiet und einem n-Wannengebiet im gleichen Halbleitersubstrat, wobei eines der Wannengebiete mit einer Maske bedeckt wird, erfüllt. Mit anderen Worten ist es möglich, Störstellenschichten mit Störstellenkonzentrationsverteilungen zu bilden, die für die jeweiligen Leitungstypen geeignet sind, ohne die Konfigura­ tionen und Abmessungen der Seitenwand-Spacer zu ändern, indem die Neigungswinkel und Dosen der in die entsprechenden Wannen­ gebiete implantierten Verunreinigungen geeignet gewählt werden. Damit können die Seitenwand-Spacer für das p-Wannengebiet und das n-Wannengebiet gleichzeitig durch einen gemeinsamen Schritt gebildet werden.
Weitere Merkmale und Zweckmäßigkeiten der Erfindung ergeben sich aus der Erläuterung von Ausführungsbeispielen anhand der Figuren.
Von den Figuren zeigen:
Fig. 1 eine Querschnittsdarstellung des Aufbaus eines LDD-MOSFET gemäß dem "ersten Stand der Technik",
Fig. 2A eine Querschnittsdarstellung, die den Zustand der Erzeugung einer Verarmungsschicht im sogenannten Pentotengebiet des LDD-MOSFET nach dem "ersten Stand der Technik" zeigt, und
Fig. 2B eine Querschnittdarstellung, die den Zustand der Erzeugung einer Verarmungsschicht im sogenannten Triodengebiet des LDD-MOSFET nach dem "ersten Stand der Technik" zeigt,
Fig. 3 eine Querschnittsdarstellung des Aufbaues eines LDD-MOSFET nach dem "zweiten Stand der Technik",
Fig. 4A eine Ladungsträgererzeugungsverteilung im Hochfeld-Drain-Gebiet des LDD-MOSFET nach dem "ersten Stand der Technik", und
Fig. 4B eine Ladungsträgererzeugungsverteilung im Hochfeld-Drain-Gebiet des LDD-MOSFET nach dem "zweiten Stand der Technik",
Fig. 5A Kennlinien des LDD-MOSFET nach dem "ersten Stand der Technik", und
Fig. 5B Kennlinien des LDD-MOSFET nach dem "zweiten Stand der Technik",
Fig. 6 eine Querschnittsdarstellung eines LDD-MOSFET einer Dreifach-Diffusionsstruktur nach dem "dritten Stand der Technik",
Fig. 7A, 7B, 7C, 7D und 7E Querschnittsdarstellungen, die aufeinanderfol­ gende Schritte der Herstellung des LDD-MOSFET nach dem "dritten Stand der Technik" zeigen,
Fig. 8A, 8B, 8C, 8D, 8E und 8F Querschnittsdarstellungen, die aufeinanderfol­ gende grundsätzliche Schritte eines Verfahrens zur Herstellung einer Halbleitereinrichtung Ausführungsform der Erfindung zeigen,
Fig. 9A, 9B, 9C, 9D, 9E, 9F, 9G, 9H und 9I Querschnittsdarstellungen die aufeinanderfol­ gende grundsätzliche Schritte bei der Herstel­ lung einer Halbleitereinrichtung nach einer weiteren Ausführungsform der Erfindung zeigen, und
Fig. 10 die Querschnittsdarstellung eines CMOSFET mit einen n-Kanal-MOSFET mit Doppelschicht-LDD- Struktur und einem p-Kanal-MOSFET mit Ein­ schicht-Source/Drain-Struktur,
Fig. 11A, 11B, 11C, 11D, 11E und 11F Querschnittsdarstellungen, die aufeinanderfol­ gende grundlegende Herstellungsschritte eines Doppelschicht-LDD-MOSFET nach der Erfindung zeigen.
Im folgenden wird unter Bezugnahme auf die Fig. 8A bis 8F eine Ausführungsform beschrieben.
Die Fig. 8A bis 8F sind Querschnittsdarstellungen, die auf­ einanderfolgend grundsätzliche Schritte eines Verfahrens zur Herstellung eines LDD-MOSFET mit Dreifach-Diffusionsstruktur nach einer Ausführungsform zeigen.
Zuerst wird ein (nicht gezeigtes) Elementisolationsgebiet auf einem p-Halbleitersubstrat 11 gebildet, und eine Verunreinigung wird in dessen Kanal implantiert, um die Schwellspannung zu steuern. Dann werden aufeinanderfolgend eine thermische Oxid­ schicht und eine Polysiliziumschicht zur Herstellung einer Gateisolierschicht 13 und einer Gateelektrode 14 gebildet. Da­ nach wird zur Musterbildung ein Resistmaterial aufgebracht, und dann wird die Polysiliziumschicht anisotrop geätzt, um die Gateelektrode 14 zu bilden (Fig. 8A).
Dann wird die Gateelektrode 14 als Maske bei der schrägen Implantation einer n-Verunreinigung wie z. B. Phophor mit einer Dosis von etwa 1013 cm-2 unter einem Winkel von etwa 45° bezüg­ lich der Oberfläche des Halbleitersubstrates 11 verwendet, wodurch ein Paar von n-Störstellenschichten niedriger Konzentration 15c und 16c gebildet wird (Fig. 8). Um ein solches Paar von n-Störstellenschichten 15c und 16c zu bilden, wird das Halbleitersubstrat 11 mit konstanter Winkelgeschwin­ digkeit in einer Ebene, die parallel zu seiner Oberfläche ist, gedreht, und dabei der oben erwähnten schrägen Ionenimplanta­ tion ausgesetzt. Wenn die entsprechenden MOSFETs in die gleiche Richtung angeordnet sind, ist es auch möglich, zuerst die n-Störstellenschicht niedriger Konzentration 15c durch schräge Implantation der n-Verunreinigung von oberhalb und linksseitig der Elektrode 14 zu bilden, dann das Halbleitersubstrat 11 um 90° oder 180° in der zu seiner Oberfläche parallelen Ebene zu drehen und danach das Substrat 11 zur Bildung der anderen n-Störstellenschichten niedriger Konzentration 16c durch schräge Implantation der n-Verunreinigung von oberhalb und rechts der Gateelektrode 14 zu bilden.
Danach wird über der gesamten Oberfläche des Halbleitersubstra­ tes 11 durch CVD eine Oxidschicht 17a gebildet (Fig. 8C) und anisotrop geätzt, um Seitenwand-Spacer 17 zu bilden.
Dann werden die Gateelektrode 14 und die Seitenwand-Spacer 17 als Masken für die schräge Implantation einer n-Verunreinigung wie z. B. Phosphor oder Arsen mit einer Dosis von etwa 1014 cm-2 unter einem Winkel von etwa 45° mit dem Halbleitersubstrat 11 verwendet, um ein Paar von n-Störstellenschichten 15b und 16b mittlerer Konzentration zu bilden (Fig. 8D). Auch in diesem Falle muß das Halbleitersubstrat 11 in einer Ebene, die parallel zu seiner Oberfläche ist, gedreht werden, wenn es der schrägen Ionenimplantation ausgesetzt wird, um das Paar von n-Störstellenschichten 15b und 16b zu bilden.
Dann werden die Gateelektrode 14 und die Seitenwand-Spacer 17 wieder als Masken genützt, um eine n-Verunreinigung wie bei­ spielsweise Arsen mit einer Dosis von etwa 1015 cm-2 im wesent­ lichen senkrecht zur Oberfläche des Halbleitersubstrates 11 zu implantieren, um die n-Störstellenschichten hoher Konzentration 15a und 16a zu bilden (Fig. 8E). In diesem Schritt sollte die Richtung der Ionenimplantation um etwa 7° von der Normalen ab­ weichen, um eine Kanalbildung zu verhindern.
Danach wird eine Wärmebehandlung ausgeführt, um die implantier­ ten Störstellen zu aktivieren, wodurch schließlich Source- und Drain-Gebiete 15 und 16 mit Störstellenprofilen wie sie in Fig. 8F gezeigt sind, erhalten werden.
Beim oben beschriebenen Verfahren nach dieser Ausführungsform überlappen die n-Störstellenschichten niedriger Konzentration 15c und 16c mit der Gateelektrode 14, und die n-Störstellen­ schichten 15b und 16b mittlerer Konzentration sind unmittelbar unterhalb der Seitenwand-Spacer 17 durch schräge Ionenimplan­ tation, durch die Konzentrationsverteilungen relativ leicht im Vergleich mit der thermischen Konzentration gesteuert werden können, gebildet, ohne daß Wärmebehandlungsschritte zur thermi­ schen Diffusion erforderlich wären. Es ist daher relativ leicht, die Source- und Draingebiete 15 und 16 so zu bilden, daß sie Störstellenkonzentrationsverteilungen mit gewünschten Profil aufweisen. Während eine Wärmebehandlung zum thermischen Diffundieren einer Störstellenschicht bei einer Temperatur von 900 bis 950°C für wenigstens 60 Minuten ausgeführt werden muß, kann die Wärmebehandlung zur Aktivierung der Störstellen bei einer Temperatur von nicht mehr als 900°C für etwa 30 Minuten ausgeführt werden, und es gibt keine Probleme, da in der Stör­ stellenschicht im wesentlichen keine Diffusion abläuft.
Bei den Herstellungsschritten nach dieser Ausführungsform ist es daher relativ leicht möglich, einen LDD-MOSFET mit Dreifach- Diffusionsaufbau zu erzeugen, der den Vorteil aufweist, daß infolge sehr guter Feldstärkerelaxation heiße Ladungsträger vermieden werden und die aus einem Anwachsen des Widerstandes des Source- und Draingebietes in Verbindung mit einer Verringe­ rung der Kanallänge infolge der Hochintegration sich ergebende Verringerung der Stromsteuerfähigkeit unterdrückt wird.
Bei der beschriebenen Ausführungsform werden die n-Störstellen­ schichten 15b und 16b mittlerer Konzentration durch schräge Ionenimplantation nach Bildung der Seitenwand-Spacer 17 gebildet. Alternativ ist es auch möglich, die n-Störstellen­ schichten mittlerer Konzentration 15b und 16b durch senkrechte Ionenimplantation bezüglich der Oberfläche des Halbleitersub­ strates 11 unter Nutzung nur der Gateelektrode als Maske vor der Bildung der Seitenwand-Spacer 17 zu bilden. Die japanische Patentanmeldung 1-1 32 204 der Anmelder beschreibt ein Ver­ fahren zur Herstellung eines LDD-MOSFET unter Nutzung einer Dreifach-Diffusionsstruktur, das diesen Schritt benutzt. Das Verfahren nach der Ausführungsform entwickelt die in dieser Anmeldung beschriebenen Schritte in den folgenden Punkten weiter.
Wenn die n-Störstellenschichten mittlerer Konzentration 15b und 16b durch senkrechte Ionenimplantation bezüglich des Halblei­ tersubstrates 11 unter Nutzung nur der Gateelektrode 14 als Maske vor der Bildung der Seitenwand-Spacer 17 gebildet werden, wie in der obigen Anmeldung beschrieben, wird in der nachfol­ genden Wärmebehandlung zur Bildung der Seitenwand-Spacer 17 eine thermische Diffusion verursacht. Daher wird die Konzentration der mit der Gateelektrode 14 überlappten Stör­ stellenschichten relativ erhöht, was den Effekt der Entspan­ nung der Feldstärke verringert. Bei dieser Ausführungsform werden jedoch die n-Störstellenschichten 15b und 16b mittlerer Konzentration nach der Bildung der Seitenwand-Spacer 17 ge­ bildet, weshalb die n-Störstellenschichten 15b und 16b mittle­ rer Konzentration nicht durch eine Wärmebehandlung zur Bildung der Seitenwand-Spacer 17 beeinflußt werden.
Obgleich die beschriebene Ausführungsform unter Bezug auf die Schritte zur Bildung eines n-Kanal-MOSFET auf einem p-Halb­ leitersubstrat 11 und von n-Störstellenschichten zur Bildung von Source- und Drain-Gebieten 15 und 16 beschrieben wurden, ist die Erfindung auch auf einen p-Kanal MOSFET anwendbar, der aus Elementen gebildet ist, deren Leitungstyp natürlicherweise zu den oben beschriebenen entgegengesetzt ist.
Die Gateelektrode 14, die bei der beschriebenen Ausführungsform durch eine einfache polykristalline Siliziumschicht gebildet wird, kann alternativ aus einem anderen Material, wie einem Metallsilizilid mit hohem Schmelzpunkt oder einem Metall mit hohem Schmelzpunkt oder einer laminierten Schicht dieser Mate­ rialien gebildet sein. Weiter können die Seitenwand-Spacer 17, die bei der Ausführungsform aus Oxidschichten gebildet sind, aus anderen Materialien, wie Nitridschichten oder laminierten Schichten daraus gebildet sein.
Im folgenden wird unter Bezugnahme auf die Fig. 9A bis 9E, die aufeinanderfolgende grundsätzliche Schritte bei der Her­ stellung eines CMOSFET gemäß der Erfindung zeigen, eine weitere Ausführungsform beschrieben.
Bei dieser Ausführungsform werden zuerst eine p-Wanne 22 und eine n-Wanne 23 in der Oberfläche eines p-Halbleitersubstrates gebildet, und Resistschichten 27 werden zum Zwecke des Mustern gebildet (Fig. 9A). Danach werden die Polysiliziumschicht 25 und die Wolframsilizidschicht 26 geätzt, um die Gateelektroden 28 und 29 zu bilden.
Dann wird das Gebiet über der n-Wanne 23 insgesamt mit einer Resistschicht 30 bedeckt, und Phosphorionen werden in die Ober­ fläche der p-Wanne 22 unter Nutzung der Gateelektrode 28 als Maske implantiert, um ein Paar von n-Störstellenschichten 31 niedriger Konzentration zu bilden (Fig. 9B). Um Abschnitte um entgegengesetzte Enden der n-Störstellenschichten 31 niedriger Konzentration um eine vorbestimmte Länge mit der Gateelektrode 28 zu überlappen, wird das Halbleitersubstrat 21 in einer Ebene, die zu seiner Oberfläche parallel ist, zur schrägen Implantation von Phosphorionen unter einem bestimmten Winkel bezüglich der Oberfläche des Halbleitersubstrates 21 gedreht. Die n-Verunreinigungen für eine derartige Implantation sind hauptsächlich Phosphorionen (P⁺), alternativ können aber auch Arsen-Ionen (As⁺) oder Antimon-Ionen (Sb⁺) verwendet werden. Die Bedingungen der Ionenimplantation werden so eingestellt, daß die Implantationsenergie 20 bis 150 keV, vorzugsweise etwa 100 keV, die Dosis 5×1012 bis 1×1014 cm-2, vorzugsweise 2×1013 cm-2 und der Neigungswinkel 20 bis 60°, vorzugsweise 45°, bezüglich der Oberfläche des Halbleitersubstrates 21 betragen. Solche Ionenimplantationsbedingungen müssen im Bezug darauf angemessen ausgewählt werden, daß mit der Gateelektrode 28 eine Überlappung um einen bestimmten Betrag erzeugt werden soll, zu­ sätzlich zu den Konzentrationen und Tiefen der n-Störstellen­ schichten niedriger Konzentration 31, die zu bilden sind.
Dann wird die Resistschicht 30 entfernt, und die gesamte Ober­ fläche der p-Wanne 22 wird mit einer weiteren Resistschicht 32 bedeckt, um eine p-Verunreinigung in die Oberfläche der n-Wan­ ne 23 unter Verwendung der Gateelektrode 29 als Maske zu implantieren, wodurch p-Störstellenschichten 32 niedriger Konzentration gebildet werden (Fig. 9C). Auch in diesem Falle wird das Halbleitersubstrat 21 für eine schräge Ionenimplanta­ tion gedreht, ähnlich wie beim oben beschriebenen Schritt des Bildens der n-Störstellenschichten niedriger Konzentration 31. Die p-Verunreinigung für diese Implantation sind hauptsächlich Bor-Ionen (B⁺), alternativ können aber BF2-Ionen verwendet werden. Wenn Bor-Ionen verwendet werden, werden die Implan­ tationsbedingungen so eingestellt, daß die Implantationsenergie 10 bis 30 keV, die Dosis 5×1012 bis 5×1013 cm-2 und der Neigungswinkel 20 bis 60° beträgt. Wenn BF2-Ionen verwendet werden, muß allerdings die Implantationsenergie 30 bis 60 keV betragen.
Dann wird die Resistschicht 33 entfernt, und danach wird eine Oxidschicht auf die gesamte Oberfläche des Halbleitersubstrates 21 mit einer Dicke von etwa 2000 Å abgeschieden. Danach wird diese Oxidschicht anisotrop geätzt, wodurch Seitenwand-Spacer 34 und 35 auf den jeweiligen Seitenwänden 28 und 29 der Gate­ elektrode gebildet werden (Fig. 9D). Bei dieser Ausführungs­ form werden die Konzentrationsverteilungen der Störstel­ lenschichten im Source- und Drain-Gebiet ohne thermische Dif­ fusion gesteuert, und daher ist es nicht notwendig, die Breite der Seitenwand-Spacer 34 und 35 wegen des Unterschiedes der thermischen Diffusionskoeffizienten der implantierten Störstel­ lenionen unterschiedlich zu machen. Es ist daher möglich, die Seitenwand-Spacer 34 und 35 gleichzeitig zu bilden.
Nachdem die Seitenwand-Spacer 34 und 35 gebildet wurden, wird die Oberfläche über der n-Wanne 23 wieder vollständig mit einer Resistschicht 36 bedeckt, und das Halbleitersubstrat 21 wird so gedreht, daß Phosphor-Ionen bezüglich der Oberfläche des Halb­ leitersubstrates 21 unter Nutzung der Gateelektrode 28 und der Seitenwand-Spacer 34 als Masken schräg implantiert werden, um ein Paar von n-Störstellenschichten mittlerer Konzentration 37 zu bilden (Fig. 9E). Zu diesem Zeitpunkt werden die Ionenim­ plantationsbedingungen so eingestellt, daß die Implantations­ energie 20 bis 150 keV, vorzugsweise 100 keV, die Dosis 1×1013 bis 5×1014 cm-2 (wenigstens größer als die zur Bil­ dung der n-Störstellenschichten 31 und vorzugsweise etwa 1×1014 cm-2) und der Neigungswinkel bezüglich der Oberfläche des Halbleitersubstrates 21 20 bis 60°, vorzugsweise 45°, entspre­ chend der Breite der Seitenwand-Spacer 34 etc. beträgt.
Dann werden die Gateelektroden 28 und die Seitenwand-Spacer 34 wieder als Masken für eine im wesentlichen senkrechte Implanta­ tion von Arsen-Ionen in die Oberfläche des Halbleitersubstrates 21, das zu diesem Zeitpunkt mit einem Neigungswinkel von etwa 7° gegenüber der Normalen fixiert ist, um Kanalbildungseffekte zu vermeiden, verwendet, wodurch ein Paar von n-Störstellen­ schichten hoher Konzentration 38 gebildet wird (Fig. 9F). Zu diesem Zeitpunkt werden die Bedingungen der Ionenimplantation so gewählt, daß die Implantationsenergie 30 bis 80 keV, vor­ zugsweise etwa 50 keV, und die Dosis 1×1015 bis 1×1016 cm-2, vorzugsweise 5×1015 cm-2, beträgt.
Dann wird die Resistschicht 36 entfernt und danach die Oberflä­ che über der p-Wanne 22 insgesamt mit einer Resistschicht 39 bedeckt, und das Halbleitersubstrat 21 wird für eine schräge Implantation von Bor-Ionen oder BF2-Ionen in die Oberfläche der n-Wanne 23 unter Nutzung der Gateelektrode 29 und des Seiten­ wand-Spacers 35 als Masken gedreht, wodurch p-Störstellen­ schichten mittlerer Konzentration 40 gebildet werden (Fig. 9G). Die Implantationsbedingungen für die Bor-Ionen werden so eingestellt, daß die Implantationsenergie 10 bis 30 keV, die Dosis 1×1013 bis 1×1014 cm-2 und der Neigungswinkel bezüg­ lich der Oberfläche des Halbleitersubstrates 21 20 bis 60° beträgt. Im Falle von BF2-Ionen muß nur die Implantationsener­ gie auf 20 bis 60 keV verändert werden, während die anderen Bedingungen denen für den Fall von Bor-Ionen entsprechen können.
Dann werden die Gateelektrode 29 und der Seitenwand-Spacer 35 wieder als Masken für eine im wesentlichen senkrechte Implan­ tation von Bor-Ionen oder BF2-Ionen bezüglich des Halbleiter­ substrates 21 mit einer Neigung von etwa 7° von der Normalen zur Verhinderung von Kanalbildungseffekten benutzt, wodurch p-Störstellenschichten hoher Konzentration 41 gebildet werden (Fig. 9H). Was die Ionenimplantationsbedingungen angeht, wird die Dosis zu 1×1015 bis 1×1016 cm-2 gewählt, während die Implantationsenergie etwa dem oben beschriebenen Fall entspricht.
Danach wird bei 900°C für etwa 30 Minuten eine Wärmebehandlung ausgeführt, um die entsprechenden Störstellenschichten zu akti­ vieren, wodurch Source-Gebiete 42 und 43 sowie Drain-Gebiete 44 und 45 mit einem Dreifach-Diffusions-Aufbau fertiggestellt werden. Dann werden mittels CVD Oxidschichten abgeschieden, um Zwischenschichtisolierfilme 46 zu bilden, und leitende Verdrah­ tungsschichten 47 aus Aluminium oder ähnlichen werden gebildet, um den in Fig. 9I gezeigten Aufbau zu erhalten.
Die Erfindung wird auf die gleichzeitige Bildung von n-Kanal- und p-Kanal-MOSFETs auf dem gleichen Halbleitersubstrat 21 an­ gewendet, wie oben in Bezug auf die dargestellte Ausführungs­ form beschrieben wurde, wodurch es möglich ist, n-Kanal- und p-Kanal-MOSFETs mit Dreifach-Diffusionsaufbau unter Nutzung von Seitenwand-Spacern 34 und 35 gleicher Breite ohne Beachtung des Unterschiedes der thermischen Diffusionskoeffizienten von Phosphor-Ionen und Bor-Ionen oder ähnlichem zu bilden. Daher ist es möglich, die Seitenwand-Spacer 34 und 35 gleichzeitig zu bilden, wodurch sich die Herstellung vereinfacht. Der entspre­ chend der Erfindung erzeugte Aufbau, der sowohl n-Kanal- als auch p-Kanal-MOSFETs auf dem gleichen Halbleitersubstrat ein­ schließt, ist zur Ausbildung einer CMOS-Einrichtung für einen DRAM, einer BiCMOS-Einrichtung für einen DRAM oder einen Mikro­ computer, das heißt einer Einrichtung, die einen npn-Bipolar­ transistor, einen n-Kanal-MOSFET und einen p-Kanal-MOSFET, einer CBiCMOS-Einrichtung, das heißt einer Einrichtung, die einen npn- oder pnp-Bipolartransistor, einen n-Kanal-MOSFET und p-Kanal-MOSFET enthält, oder ähnlichem anwendbar.
Bei der Ausführungsform wurde ein CMOSFET mit einem p-Kanal- MOSFET und einem n-Kanal-MOSFET mit Dreischicht-LDD-Struktur beschrieben, es ist jedoch auch möglich, die Erfindung auf die Herstellung von CMOSFETs mit anderem Aufbau anzuwenden, indem die Ionenimplantationsschritte entsprechend modifiziert werden.
Beispielsweise kann die Erfindung auf ein Verfahren zur Her­ stellung eines CMOSFET mit einem n-Kanal-MOSFET mit einer Zweischicht-LDD-Struktur und einem p-Kanal-MOSFET mit einer Einfach-Source/Drain-Struktur nach Fig. 10 wie folgt ange­ wendet werden. Zuallererst wird, wie in Fig. 9B gezeigt, das Gebiet über der n-Wanne 23 vollständig mit einer Resistschicht 30 bedeckt und das Halbleitersubstrat 21 so gedreht, daß Phosphorionen bezüglich der Oberfläche des Halbleitersubstra­ tes 21 unter Nutzung der Gateelektrode 28 als Maske schräg implantiert werden, wodurch ein Paar von n-Störstellenschichten 31 niedriger Konzentration gebildet wird.
Dann wird die Resistschicht 30 entfernt, und danach wird eine Oxidschicht mit einer Dicke von etwa 2000 Å auf die gesamte Oberfläche des Halbleitersubstrates 21 abgeschieden. Danach wird diese Oxidschicht anisotrop geätzt, wodurch Seitenwand- Abstandshalter (Spacer) 34 und 35 auf entsprechenden Seiten­ wänden der Gateelektroden 28 und 29 gleichzeitig gebildet werden, wie in Fig. 9D gezeigt.
Danach wird, wie in Fig. 9F gezeigt, die Oberfläche über der n-Wanne 23 wieder vollständig mit einer Resistschicht 36 be­ deckt, und Phosphorionen werden im wesentlichen senkrecht zur Oberfläche des Halbleitersubstrates 21 unter Nutzung der Gateelektrode 28 und der Seitenwand-Spacer 34 als Masken implantiert, um ein Paar von n-Störstellenschichten 39 hoher Konzentration zu bilden.
Dann wird die Resistschicht 36 entfernt und danach die gesamte Oberfläche über der p-Wanne 22 mit einer Resistschicht 39 be­ deckt, und Ionen werden im wesentlichen senkrecht zum Halblei­ tersubstrat 21 unter Nutzung der Gateelektrode 29 und der Seitenwand-Spacer 35 als Masken implantiert, wodurch p-Stör­ stellenschichten hoher Konzentration 41 erzeugt werden, wie in Fig. 9H gezeigt.
Danach können - unter Bezugnahme auf Fig. 9I - die gleichen Schritte wie bei der oben beschriebenen Ausführungsform ausge­ führt werden.
Durch die oben beschriebenen Schritte kann ein CMOSFET mit einem n-Kanal-MOSFET mit einer Zweischicht-LDD-Struktur und einem p-Kanal-MOSFET mit einer Einschicht-Source/Drain-Struktur ohne jeden Schritt einer thermischen Diffusion erzeugt werden.
Das Konzept der Erfindung kann ebenso auf Zweischicht-LDD- MOSFETs wie auf Dreischicht-LDD-MOSFETs angewendet werden. Die Fig. 11A bis 11F sind Querschnittsdarstellungen, die aufeinanderfolgend grundsätzliche Schritte eines Verfahrens zur Herstellung eines LDD-MOSFET mit Zweifach-Diffusions-Struk­ tur nach einer Ausführungsform zeigen.
Zuerst wird ein (nicht gezeigtes) Elementisolationsgebiet auf einem p-Halbleitersubstrat 111 gebildet, und in seinen Kanal wird eine Verunreinigung implantiert, um die Schwellspannung einzustellen. Dann werden aufeinanderfolgend eine thermische Oxidschicht und eine polykristalline Siliziumschicht gebildet, um eine Gateisolierschicht 113 bzw. eine Gateelektrode 114 zu bestimmen. Danach wird zur Musterbildung ein Resistmaterial aufgebracht, und dann wird die polykristalline Siliziumschicht anisotrop geätzt, um die Gateelektrode 114 zu bilden (Fig. 11A).
Dann wird auf der gesamten Oberfläche des Halbleitersubstrates 111 mittels CVD eine Oxidschicht 117a gebildet (Fig. 11B) und anisotrop geätzt, um Seitenwand-Spacer 117 zu bilden (Fig. 11C).
Dann werden die Gateelektrode 114 und die Seitenwand-Spacer 117 als Masken bei einer schrägen Implantation einer n-Verunreini­ gung wie z. B. Phosphor oder Arsen mit einer Neigung von 45° zur Oberfläche des Halbleitersubstrates 111 verwendet, um ein Paar von n-Störstellenschichten 115c und 116c niedriger Konzentra­ tion zu bilden (Fig. 11D). Bei dieser schrägen Ionenimplanta­ tion muß das Halbleitersubstrat 111 in einer Ebene parallel zu seiner Oberfläche gedreht werden, während es der Ionenimplanta­ tion ausgesetzt wird.
Danach werden die Gateelektroden 114 und die Seitenwand-Spacer 117 wieder als Masken bei der Implantation einer n-Verunreini­ gung wie z. B. Arsen mit einer Dosis von 1015 cm-2 im wesentli­ chen senkrecht zur Oberfläche des Halbleitersubstrates 111 ver­ wendet, um n-Störstellenschichten 115a und 116a hoher Konzen­ tration zu bilden, wie in Fig. 11E gezeigt. In diesem Falle sollte die Richtung der Ionenimplantation etwa 7° gegen die Normale geneigt sein, um eine Kanalbildung zu vermeiden.
Danach wird eine Wärmebehandlung ausgeführt, um die implantier­ ten Störstellen zu aktivieren, wodurch schließlich Source- Drain-Gebiete 115 und 116 erhalten werden, die die in Fig. 11F gezeigten Störstellenprofile aufweisen.
Beim beschriebenen Verfahren entsprechend der Erfindung können die n-Störstellenschichten niedriger Konzentration 115c und 116c und n-Störstellenschichten hoher Konzentration 115a und 116a mit einer Störstellenverteilung entsprechend vorbestimm­ ter Profile ohne einen thermischen Diffusionsschritt ver­ gleichsweise leicht gebildet werden.

Claims (15)

1. Verfahren zur Herstellung einer Halbleitereinrichtung mit den Schritten:
Bilden einer Gateelektrode (14) auf einem Halbleitersubstrat (11) eines ersten Leitungstyps mit einer Hauptoberfläche mit einer Gateisolierschicht (13) dazwischen,
Bilden einer Störstellenschicht niedriger Konzentration (15c, 16c) durch schräge Implantation einer Verunreinigung des zweiten Leitungstyps unter einem vorbestimmten Winkel zur Hauptoberfläche des Halbleitersubstrates (11) unter Nutzung der Gateelektrode (14) als Maske,
Bilden von Seitenwand-Spacern (17) auf den Seitenwänden der Gateelektrode (14),
Bilden einer Störstellenschicht mittlerer Konzentration (15b, 16b) durch schräge Implantation einer Verunreinigung des zweiten Leitungstyps unter einem vorbestimmten Neigungswinkel bezüglich der Oberfläche des Halbleitersubstrates unter Nutzung der Gateelektrode (14) und der Seitenwand-Spacer (17) als Masken und
Bilden einer Störstellenschicht hoher Konzentration (15a, 16a) durch im wesentlichen senkrechtes Implantieren einer Verunrei­ nigung des zweiten Leitungstyps in die Oberfläche des Halblei­ tersubstrates (11) unter Nutzung der Gateelektrode (14) und der Seitenwand-Spacer (17) als Masken.
2. Verfahren zur Herstellung einer Halbleitereinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß der zwischen der Rich­ tung der Störstellenimplantation und Oberfläche des Halblei­ tersubstrates (11) eingeschlossene Winkel mindestens 20° und nicht mehr als 60° bei beiden Schritten der Bildung der Stör­ stellenschicht niedriger Konzentration (15c, 16c) und der Störstellenschicht mittlerer Konzentration (15b, 16b) beträgt.
3. Verfahren zur Herstellung einer Halbleitereinrichtung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Richtung der Störstellenimplantation im Schritt der Herstellung der Stör­ stellenschicht hoher Konzentration (15a, 16a) von der Normalen auf die Oberfläche des Halbleitersubstrates (11) um einen Winkel von etwa 7°, der der minimale Neigungswinkel zur Verhin­ derung von Kanalbildung ist, geneigt ist.
4. Verfahren zur Herstellung einer Halbleitereinrichtung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß der erste Leitungstyp der p-Typ und der zweite Leitungstyp der n-Typ ist, und daß die Dosis der n-Störstellen in den Schritten der Bildung der Störstellenschicht niedriger Konzentration (15c, 16c), der Störstellenschicht mittlerer Konzentration (15b, 16b) und der Störstellenschicht hoher Konzentration (15a, 16a) etwa 1013 cm-2, etwa 1014 cm-2 bzw. etwa 1015 cm-2 beträgt.
5. Verfahren zur Herstellung einer Halbleitereinrichtung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß das Halbleitersubstrat (11) zum Implantieren der Störstellen in den Schritten der Bildung der Störstellenschicht niedriger Konzen­ tration (15c, 16c) und der Störstellenschicht mittlerer Konzen­ tration (15b, 16b) in einer zu seiner Oberfläche parallelen Ebene gedreht wird.
6. Verfahren zur Herstellung einer Halbleitereinrichtung mit den Schritten:
Präparieren eines p-Halbleitersubstrates (11),
Bilden einer Gateelektrode (14) auf der Hauptoberfläche des Halbleitersubstrates (11) mit einer Gateisolierschicht (13) da­ zwischen,
Bilden einer Störstellenschicht niedriger Konzentration (15c, 16c) unter Drehung des Halbleitersubstrates (11) in einer zu seiner Oberfläche parallelen Ebene und mittels Implantation einer n-Verunreinigung unter einem Neigungswinkel von mindestens 20° und nicht mehr als 60° mit Bezug auf die Ober­ fläche des Halbleitersubstrates (11) mit einer Dosis von etwa 1013 cm-2 unter Nutzung der Gateelektrode (14) als Maske,
Abscheiden einer Oxidschicht (17a) auf der gesamten Oberfläche des Halbleitersubstrates (11) und anisotropes Ätzen derselben zur Bildung eines Seitenwand-Spacers (17) auf einer Seitenwand der Gateelektrode (14),
Bilden einer Störstellenschicht mittlerer Konzentration (15b, 16b) durch Drehen des Halbleitersubstrates (11) in einer zu seiner Oberfläche parallelen Ebene und Implantieren einer n-Verunreinigung unter einem Neigungswinkel von mindestens 20° und nicht mehr als 60° mit Bezug auf die Oberfläche des Halbleitersubstrates (11) mit einer Dosis von etwa 1014 cm-2 unter Nutzung der Gateelektrode (14) und des Seitenwand-Spacers (17) als Masken und
Bilden einer Störstellenschicht hoher Konzentration (15a, 16a) durch Implantation einer n-Verunreinigung unter einem Neigungs­ winkel von etwa 7° mit Bezug auf die Normale zur Oberfläche des Halbleitersubstrates (11) unter Nutzung der Gateelektrode (14) und des Seitenwand-Spacers (17) als Masken.
7. Verfahren zur Herstellung einer Halbleitereinrichtung mit den Schritten:
Präparieren eines Halbleitersubstrates (21) mit einem Wannenbe­ reich eines ersten Leitungstyps (22) und einem Wannenbereich eines zweiten Leitungstyps (23), die durch eine Isolierschicht (24) isoliert sind,
Bilden von Gateelektroden (28, 29) auf den jeweiligen Oberflä­ chen des Wannengebietes des ersten Leitungstyps (22) und des Wannengebietes des zweiten Leitungstyps (23) mit einer Gate­ isolierschicht dazwischen,
Bilden einer Störstellenschicht des ersten Leitungstyps niedriger Konzentration (32) durch Bedecken nur des Wannenge­ bietes des ersten Leitungstyps (22) mit einer Maske (33) und Implantieren einer Verunreinigung des ersten Leitungstyps aus einer Richtung, die einen vorbestimmten Winkel mit der Ober­ fläche des Halbleitersubstrates (21) einschließt, unter Ver­ wendung der Gateelektrode (29) als Maske,
gleichzeitiges Bilden von Seitenwand-Spacern (34, 35) auf ent­ sprechenden Seitenwänden der Gateelektroden (28, 29),
Bilden einer Störstellenschicht mit hoher Konzentration des ersten Leitungstyps (41) durch Bedecken nur des Wannengebietes des ersten Leitungstyps (22) mit einer Maske (39) und Implan­ tieren von Verunreinigungen des ersten Leitungstyps aus einer Richtung, die im wesentlichen senkrecht zur Oberfläche des Halbleitersubstrates (21) ist,
Bilden einer Störstellenschicht hoher Konzentration des zweiten Leitungstyps (38) durch Bedecken nur des Wannengebietes des zweiten Leitungstyps (23) mit einer Maske (36) und Implantieren von Störstellen des zweiten Leitungstyps aus einer Richtung, die im wesentlichen senkrecht zur Oberfläche des Halbleitersub­ strates (21) ist.
8. Verfahren zur Herstellung einer Halbleitereinrichtung mit den Schritten:
Präparieren eines Halbleitersubstrates (21) mit einem p-Wannen­ gebiet (22) und einem n-Wannengebiet (23), die durch eine Iso­ lierschicht (24) isoliert sind,
Bilden von Gateelektroden (28, 29) auf den jeweiligen Oberflä­ chen des p-Wannengebietes (22) und des n-Wannengebietes (23) mit einer Gateisolierschicht dazwischen,
Bilden einer n-Störstellenschicht niedriger Konzentration (31) durch Bedecken nur des n-Wannengebietes (23) mit einer Maske (30) und Implantieren von n-Störstellen aus einer Richtung, die einen vorbestimmten Winkel mit der Oberfläche des Halbleiter­ substrates (21) einschließt, unter Verwendung der Gateelektrode (28) als Maske,
Bilden einer p-Störstellenschicht niedriger Konzentration (32) durch Bedecken nur des p-Wannengebietes (22) mit einer Maske (33) und Implantieren von p-Störstellen aus einer Richtung, die einen vorbestimmten Winkel mit der Oberfläche des Halbleiter­ substrates (21) einschließt, unter Nutzung der Gateelektrode (29) als Maske,
gleichzeitiges Bilden von Seitenwand-Spacern (34, 35) auf ent­ sprechenden Seitenwänden der Gateelektroden (28, 29),
Bilden einer n-Störstellenschicht mittlerer Konzentration (37) durch Bedecken nur des n-Wannengebietes (22) mit einer Maske (36) und Implantieren von n-Störstellen aus einer Richtung, die einen vorbestimmten Neigungswinkel mit der Oberfläche des Halb­ leitersubstrates (21) bildet, unter Nutzung der Gateelektrode (28) und des Seitenwand-Spacers (34) als Maske,
Bilden einer n-Störstellenschicht hoher Konzentration (38) durch Umstellen der Implantationsrichtung auf eine im wesentli­ chen zur Oberfläche des Halbleitersubstrates (21) senkrechte und Umstellen der Implantationsdosis von n-Störstellen bei gleichzeitig andauernder Bedeckung des n-Wannengebietes (23) mit der Maske (36),
Bilden einer p-Störstellenschicht mittlerer Konzentration (40) durch Bedecken nur des p-Wannengebietes (22) mit einer Maske (39) und Implantieren von p-Störstellen aus einer Richtung, die einen vorbestimmten Neigungswinkel mit der Oberfläche des Halb­ leitersubstrates (21) bildet, unter Nutzung der Gateelektrode (29) und des Seitenwand-Spacers (35) als Masken, und
Bilden einer p-Störstellenschicht hoher Konzentration (41) durch Umstellen der Implantationsrichtung auf eine Richtung im wesentlichen senkrecht zur Oberfläche des Halbleitersubstrates (21) und weiteres Umstellen der Implantationsdosis von p-Stör­ stellen unter fortgesetzter Bedeckung nur des p-Wannengebietes (22) mit der Maske (39).
9. Verfahren zur Herstellung einer Halbleitereinrichtung mit den Schritten:
Bilden einer Gateelektrode (114) auf einem ersten Halbleiter­ substrat (111) mit einer Hauptoberfläche mit einer Gateisolier­ schicht (113) dazwischen,
Bilden von Seitenwand-Spacern (117) auf Seitenwänden der Gate­ elektrode (114),
Bilden einer Störstellenschicht niedriger Konzentration (115c, 116c) durch schräge Implantation von Störstellen des zweiten Leitungstyps mit einem vorbestimmten Neigungswinkel bezüglich der Oberfläche des Halbleitersubstrates (111), unter Nutzung der Gateelektrode (114) und des Seitenwand-Spacers (117) als Masken, und
Bilden einer Störstellenschicht hoher Konzentration (115a, 116a) durch im wesentlichen senkrechte Implantation von Stör­ stellen des zweiten Leitungstyps in die Oberfläche des Halblei­ tersubstrates (111) unter Nutzung der Gateelektrode (114) und des Seitenwand-Spacers (117) als Masken.
10. Verfahren zur Herstellung einer Halbleitereinrichtung nach Anspruch 9, dadurch gekennzeichnet, daß der von der Implanta­ tionsrichtung und der Oberfläche des Halbleitersubstrates (111) eingeschlossene Winkel mindestens 20° und nicht mehr als 60° in jedem der Schritte der Bildung einer Störstellenschicht niedri­ ger Konzentration (115c, 116c) ist.
11. Verfahren zur Herstellung einer Halbleitereinrichtung nach Anspruch 9 oder 10, dadurch gekennzeichnet, daß die Richtung der Störstellenimplantation im Schritt des Herstellens der Störstellenschicht hoher Konzentration (115a, 116a) gegenüber der Normalen auf der Oberfläche des Halbleitersubstrates (111) um einen Winkel von etwa 7°, der der minimale Neigungswinkel zur Verhinderung einer Kanalbildung ist, geneigt ist.
12. Verfahren zur Herstellung einer Halbleitereinrichtung nach einem der Ansprüche 9 bis 11, dadurch gekennzeichnet, daß der erste Leitungstyp, der p-Typ und der zweite Leitungstyp der n-Typ sind, und daß die Dosen bei der Implantation von n-Stör­ stellen bei den Schritten der Bildung von Störstellenschichten niedriger Konzentration (115c, 116c) bzw. der Störstellenschichten hoher Konzentration (115a, 116) etwa 1013 cm-2 bzw. etwa 1015 cm-2 sind.
13. Verfahren zur Herstellung einer Halbleitereinrichtung nach einem der Ansprüche 9 bis 12, dadurch gekennzeichnet, daß das Halbleitersubstrat (111) in einer zu seiner Oberfläche parallelen Ebene gedreht wird, um in den Schritten der Bildung der Störstellenschichten niedriger Konzentration (115c, 116c) Störstellen zu implantieren.
14. Verfahren zur Herstellung einer Halbleitereinrichtung mit einer Dreifach-Verunreinigungsdiffusionsschicht auf einem Halb­ leitersubstrat (11) eines ersten Leitungstyps mit einer Haupt­ oberfläche mit den Schritten:
Bilden einer Gateisolierschicht (13) auf dem Substrat und Bil­ den einer Gateelektrode (14) auf der Isolierschicht (13),
Bilden eines Seitenwand-Spacers auf einer Seitenwand der Gate­ elektrode und
Bilden von Störstellenschichten niedriger Konzentration, mitt­ lerer Konzentration und hoher Konzentration (15a, 15b, 15c, 16a, 16b, 16c) in der Hauptoberfläche des Substrates, wobei die Störstellenschicht niedriger Konzentration (15c, 16c) unterhalb und in etwa ausgerichtet mit der Gateelektrode (14) ist und die Störstellenschicht mittlerer Konzentration (15b, 16b) unterhalb und in etwa ausgerichtet mit einander gegenüberliegenden Seiten des Seitenwand-Spacers (17) ist,
wobei mindestens eine der Störstellenschichten niedriger, mitt­ lerer und hoher Konzentration (15a, 15b, 15c, 16a, 16b, 16c) in einem vorhergehenden Schritt durch schräge Störstellen­ implantation gebildet wird.
15. Verfahren zur Herstellung einer Halbleitereinrichtung mit einer Mehrfach-Störstellendiffusionsschicht auf einem Halblei­ tersubstrat (11) eines ersten Leitungstyps mit einer Hauptober­ fläche mit den Schritten:
Bilden einer Gateisolierschicht (13) auf dem Substrat und Bil­ den einer Gateelektrode (14) auf der Isolierschicht (13),
Bilden eines Seitenwand-Spacers (17) auf einer Seitenwand der Gateelektrode (14) und danach
Bilden von Störstellenschichten niedriger Konzentration und hoher Konzentration (15a, 15c, 16a, 16c) in der Hauptoberfläche des Substrates (11), wobei die Störstellenschicht niedriger Konzentration (15c, 16c) unterhalb und in etwa ausgerichtet mit den Kanten des Seitenwand-Spacers (17) der Gateelektrode (14) und in etwa ausgerichtet mit der Gateelektrode (14) angeordnet ist und die Störstellenschicht (15a, 16a) hoher Konzentration in etwa mit einer Seite des Seitenwand-Spacers (17) ausgerich­ tet ist,
wobei eine der Störstellenschichten (15a, 15b, 15c, 16a, 16b, 16c) in einem vorangehenden Schritt durch schräge Störstellen­ implantation gebildet wird.
DE4136406A 1990-11-05 1991-11-05 Verfahren zur Herstellung einer CMOS-Halbleitereinrichtung Expired - Lifetime DE4136406B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP30034390 1990-11-05
JP2-300343 1990-11-05

Publications (2)

Publication Number Publication Date
DE4136406A1 true DE4136406A1 (de) 1992-05-07
DE4136406B4 DE4136406B4 (de) 2004-06-03

Family

ID=17883635

Family Applications (1)

Application Number Title Priority Date Filing Date
DE4136406A Expired - Lifetime DE4136406B4 (de) 1990-11-05 1991-11-05 Verfahren zur Herstellung einer CMOS-Halbleitereinrichtung

Country Status (3)

Country Link
US (1) US5217910A (de)
KR (1) KR940004446B1 (de)
DE (1) DE4136406B4 (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0595484A1 (de) * 1992-10-22 1994-05-04 National Semiconductor Corporation NMOS LDD PMOS HALO IC Herstellungsverfahren für CMOS Transistoren
EP0596468A3 (en) * 1992-11-04 1994-06-29 Matsushita Electric Ind Co Ltd Mosfet of ldd type and a method for fabricating the same
WO1994027325A1 (en) * 1993-05-07 1994-11-24 Vlsi Technology, Inc. Integrated circuit structure and method

Families Citing this family (103)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2835216B2 (ja) * 1991-09-12 1998-12-14 株式会社東芝 半導体装置の製造方法
US5532176A (en) * 1992-04-17 1996-07-02 Nippondenso Co., Ltd. Process for fabricating a complementary MIS transistor
US5509375A (en) * 1992-06-22 1996-04-23 Vlsi Technology, Inc. Apparatus and method for detecting contaminants carried by a fluid
JP3036565B2 (ja) * 1992-08-28 2000-04-24 日本電気株式会社 不揮発性半導体記憶装置の製造方法
US5288652A (en) * 1992-12-18 1994-02-22 Vlsi Technology, Inc. BICMOS-compatible method for creating a bipolar transistor with laterally graded emitter structure
US5378641A (en) * 1993-02-22 1995-01-03 Micron Semiconductor, Inc. Electrically conductive substrate interconnect continuity region and method of forming same with an angled implant
US5858845A (en) * 1994-09-27 1999-01-12 Micron Technology, Inc. Electrically conductive substrate interconnect continuity region and method of forming same with an angled implant
US5425757A (en) * 1993-05-21 1995-06-20 Tiefenbrun; Jonathan Aortic surgical procedure
US5399508A (en) * 1993-06-23 1995-03-21 Vlsi Technology, Inc. Method for self-aligned punchthrough implant using an etch-back gate
US5372957A (en) * 1993-07-22 1994-12-13 Taiwan Semiconductor Manufacturing Company Multiple tilted angle ion implantation MOSFET method
US5308780A (en) * 1993-07-22 1994-05-03 United Microelectronics Corporation Surface counter-doped N-LDD for high hot carrier reliability
US5439835A (en) * 1993-11-12 1995-08-08 Micron Semiconductor, Inc. Process for DRAM incorporating a high-energy, oblique P-type implant for both field isolation and punchthrough
JPH07161985A (ja) * 1993-12-06 1995-06-23 Nec Corp 半導体装置の製造方法
US5409848A (en) * 1994-03-31 1995-04-25 Vlsi Technology, Inc. Angled lateral pocket implants on p-type semiconductor devices
DE69434937D1 (de) * 1994-06-23 2007-04-19 St Microelectronics Srl Verfahren zur Herstellung von Leistungsbauteilen in MOS-Technologie
US6906383B1 (en) * 1994-07-14 2005-06-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacture thereof
US6773971B1 (en) * 1994-07-14 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having lightly-doped drain (LDD) regions
US5434093A (en) * 1994-08-10 1995-07-18 Intel Corporation Inverted spacer transistor
US5413945A (en) * 1994-08-12 1995-05-09 United Micro Electronics Corporation Blanket N-LDD implantation for sub-micron MOS device manufacturing
KR0150992B1 (ko) * 1994-08-31 1998-10-01 김광호 고내압용 모스 트랜지스터 및 그 제조방법
US5700728A (en) * 1994-11-07 1997-12-23 United Microelectronics Corporation Method of forming an MNOS/MONOS by employing large tilt angle ion implantation underneath the field oxide
US5516711A (en) * 1994-12-16 1996-05-14 Mosel Vitelic, Inc. Method for forming LDD CMOS with oblique implantation
US5747852A (en) * 1995-05-26 1998-05-05 Advanced Micro Devices, Inc. LDD MOS transistor with improved uniformity and controllability of alignment
US5935867A (en) * 1995-06-07 1999-08-10 Advanced Micro Devices, Inc. Shallow drain extension formation by angled implantation
FR2735904B1 (fr) * 1995-06-21 1997-07-18 Commissariat Energie Atomique Procede de realisation d'un semi-conducteur avec une zone fortement dopee situee entre des zones faiblement dopees, pour la fabrication de transistors
US6004854A (en) * 1995-07-17 1999-12-21 Micron Technology, Inc. Method of forming CMOS integrated circuitry
US5534449A (en) * 1995-07-17 1996-07-09 Micron Technology, Inc. Methods of forming complementary metal oxide semiconductor (CMOS) integrated circuitry
US5719424A (en) * 1995-10-05 1998-02-17 Micron Technology, Inc. Graded LDD implant process for sub-half-micron MOS devices
US6346439B1 (en) 1996-07-09 2002-02-12 Micron Technology, Inc. Semiconductor transistor devices and methods for forming semiconductor transistor devices
US5849615A (en) * 1996-02-22 1998-12-15 Micron Technology, Inc. Semiconductor processing method of fabricating field effect transistors
US5686324A (en) * 1996-03-28 1997-11-11 Mosel Vitelic, Inc. Process for forming LDD CMOS using large-tilt-angle ion implantation
US5827747A (en) * 1996-03-28 1998-10-27 Mosel Vitelic, Inc. Method for forming LDD CMOS using double spacers and large-tilt-angle ion implantation
JPH09307001A (ja) * 1996-05-14 1997-11-28 Mitsubishi Electric Corp Mos型半導体装置の製造方法
EP0814502A1 (de) * 1996-06-21 1997-12-29 Matsushita Electric Industrial Co., Ltd. Komplementäre Halbleiteranordnung und Verfahren zur Herstellung
TW304278B (en) * 1996-09-17 1997-05-01 Nat Science Council The source-drain distributed implantation method
US6236085B1 (en) 1996-11-11 2001-05-22 Denso Corporation Semiconductor memory device having high-concentration region around electric-field moderating layer in substrate
US5874329A (en) * 1996-12-05 1999-02-23 Lsi Logic Corporation Method for artificially-inducing reverse short-channel effects in deep sub-micron CMOS devices
KR100232206B1 (ko) * 1996-12-26 1999-12-01 김영환 반도체 소자의 제조방법
US6297111B1 (en) * 1997-08-20 2001-10-02 Advanced Micro Devices Self-aligned channel transistor and method for making same
US6114210A (en) * 1997-11-26 2000-09-05 Advanced Micro Devices, Inc. Method of forming semiconductor device comprising a drain region with a graded N-LDD junction with increased HCI lifetime
KR100469147B1 (ko) * 1997-12-29 2005-04-06 주식회사 하이닉스반도체 반도체 소자의 제조방법
JP4931267B2 (ja) 1998-01-29 2012-05-16 ルネサスエレクトロニクス株式会社 半導体装置
JP4236722B2 (ja) * 1998-02-05 2009-03-11 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3164076B2 (ja) * 1998-08-28 2001-05-08 日本電気株式会社 半導体装置の製造方法
US6221724B1 (en) * 1998-11-06 2001-04-24 Advanced Micro Devices, Inc. Method of fabricating an integrated circuit having punch-through suppression
US6617644B1 (en) 1998-11-09 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6909114B1 (en) * 1998-11-17 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having LDD regions
US6365917B1 (en) 1998-11-25 2002-04-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4372943B2 (ja) 1999-02-23 2009-11-25 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6346441B1 (en) * 1999-03-19 2002-02-12 United Microelectronics Corp. Method of fabricating flash memory cell using two tilt implantation steps
US6187643B1 (en) * 1999-06-29 2001-02-13 Varian Semiconductor Equipment Associates, Inc. Simplified semiconductor device manufacturing using low energy high tilt angle and high energy post-gate ion implantation (PoGI)
JP4666723B2 (ja) * 1999-07-06 2011-04-06 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW480554B (en) * 1999-07-22 2002-03-21 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
US6350656B1 (en) * 2000-01-31 2002-02-26 United Microelectronics Corp. SEG combined with tilt side implant process
US6482707B1 (en) * 2000-03-21 2002-11-19 Micron Technology, Inc. Method of improving static refresh
FR2816108B1 (fr) * 2000-10-30 2003-02-21 St Microelectronics Sa Procede de fabrication simultanee d'une paire de transistors a grilles isolees ayant respectivement un oxyde fin et un oxyde epais, et circuit integre correspondant comprenant une telle paire de transistors
SG103846A1 (en) 2001-02-28 2004-05-26 Semiconductor Energy Lab A method of manufacturing a semiconductor device
US20030064550A1 (en) * 2001-09-28 2003-04-03 Layman Paul Arthur Method of ion implantation for achieving desired dopant concentration
TW544941B (en) * 2002-07-08 2003-08-01 Toppoly Optoelectronics Corp Manufacturing process and structure of thin film transistor
US20040201067A1 (en) * 2002-07-08 2004-10-14 Toppoly Optoelectronics Corp. LLD structure of thin film transistor
JP5179692B2 (ja) * 2002-08-30 2013-04-10 富士通セミコンダクター株式会社 半導体記憶装置及びその製造方法
US20040201068A1 (en) * 2002-10-02 2004-10-14 Toppoly Optoelectronics Corp. Process for producing thin film transistor
JP2005129672A (ja) * 2003-10-23 2005-05-19 Nec Electronics Corp 半導体装置及びその製造方法
KR100624911B1 (ko) * 2004-06-29 2006-09-19 매그나칩 반도체 유한회사 정전기 방전 보호 소자
US8466502B2 (en) 2011-03-24 2013-06-18 United Microelectronics Corp. Metal-gate CMOS device
US8445363B2 (en) 2011-04-21 2013-05-21 United Microelectronics Corp. Method of fabricating an epitaxial layer
US8324059B2 (en) 2011-04-25 2012-12-04 United Microelectronics Corp. Method of fabricating a semiconductor structure
US8426284B2 (en) 2011-05-11 2013-04-23 United Microelectronics Corp. Manufacturing method for semiconductor structure
US8481391B2 (en) 2011-05-18 2013-07-09 United Microelectronics Corp. Process for manufacturing stress-providing structure and semiconductor device with such stress-providing structure
US8431460B2 (en) 2011-05-27 2013-04-30 United Microelectronics Corp. Method for fabricating semiconductor device
US8716750B2 (en) 2011-07-25 2014-05-06 United Microelectronics Corp. Semiconductor device having epitaxial structures
US8575043B2 (en) 2011-07-26 2013-11-05 United Microelectronics Corp. Semiconductor device and manufacturing method thereof
KR20130019242A (ko) * 2011-08-16 2013-02-26 에스케이하이닉스 주식회사 반도체 소자 및 그 제조방법
US8647941B2 (en) 2011-08-17 2014-02-11 United Microelectronics Corp. Method of forming semiconductor device
US8674433B2 (en) 2011-08-24 2014-03-18 United Microelectronics Corp. Semiconductor process
CN102315131B (zh) * 2011-09-28 2016-03-09 上海华虹宏力半导体制造有限公司 晶体管的制作方法
US8476169B2 (en) 2011-10-17 2013-07-02 United Microelectronics Corp. Method of making strained silicon channel semiconductor structure
US8691659B2 (en) 2011-10-26 2014-04-08 United Microelectronics Corp. Method for forming void-free dielectric layer
US8754448B2 (en) 2011-11-01 2014-06-17 United Microelectronics Corp. Semiconductor device having epitaxial layer
US8647953B2 (en) 2011-11-17 2014-02-11 United Microelectronics Corp. Method for fabricating first and second epitaxial cap layers
US8709930B2 (en) 2011-11-25 2014-04-29 United Microelectronics Corp. Semiconductor process
US9136348B2 (en) 2012-03-12 2015-09-15 United Microelectronics Corp. Semiconductor structure and fabrication method thereof
US9202914B2 (en) 2012-03-14 2015-12-01 United Microelectronics Corporation Semiconductor device and method for fabricating the same
US8664069B2 (en) 2012-04-05 2014-03-04 United Microelectronics Corp. Semiconductor structure and process thereof
US8866230B2 (en) 2012-04-26 2014-10-21 United Microelectronics Corp. Semiconductor devices
US8835243B2 (en) 2012-05-04 2014-09-16 United Microelectronics Corp. Semiconductor process
US8951876B2 (en) 2012-06-20 2015-02-10 United Microelectronics Corp. Semiconductor device and manufacturing method thereof
US8796695B2 (en) 2012-06-22 2014-08-05 United Microelectronics Corp. Multi-gate field-effect transistor and process thereof
US8710632B2 (en) 2012-09-07 2014-04-29 United Microelectronics Corp. Compound semiconductor epitaxial structure and method for fabricating the same
US9117925B2 (en) 2013-01-31 2015-08-25 United Microelectronics Corp. Epitaxial process
US8753902B1 (en) 2013-03-13 2014-06-17 United Microelectronics Corp. Method of controlling etching process for forming epitaxial structure
US9034705B2 (en) 2013-03-26 2015-05-19 United Microelectronics Corp. Method of forming semiconductor device
US9064893B2 (en) 2013-05-13 2015-06-23 United Microelectronics Corp. Gradient dopant of strained substrate manufacturing method of semiconductor device
US8853060B1 (en) 2013-05-27 2014-10-07 United Microelectronics Corp. Epitaxial process
US9076652B2 (en) 2013-05-27 2015-07-07 United Microelectronics Corp. Semiconductor process for modifying shape of recess
US8765546B1 (en) 2013-06-24 2014-07-01 United Microelectronics Corp. Method for fabricating fin-shaped field-effect transistor
US8895396B1 (en) 2013-07-11 2014-11-25 United Microelectronics Corp. Epitaxial Process of forming stress inducing epitaxial layers in source and drain regions of PMOS and NMOS structures
US8981487B2 (en) 2013-07-31 2015-03-17 United Microelectronics Corp. Fin-shaped field-effect transistor (FinFET)
JP2015118973A (ja) * 2013-12-17 2015-06-25 シナプティクス・ディスプレイ・デバイス合同会社 半導体装置の製造方法及びその半導体装置
KR102138385B1 (ko) 2014-03-06 2020-07-28 매그나칩 반도체 유한회사 저 비용의 반도체 소자 제조방법
JP2016207853A (ja) 2015-04-23 2016-12-08 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN107134495B (zh) * 2017-06-16 2018-05-15 睿力集成电路有限公司 一种半导体晶体管结构及其制备方法
US11380777B2 (en) 2020-11-23 2022-07-05 United Microelectronics Corp. Method for forming a high-voltage metal-oxide-semiconductor transistor device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5061975A (en) * 1988-02-19 1991-10-29 Mitsubishi Denki Kabushiki Kaisha MOS type field effect transistor having LDD structure

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60241256A (ja) * 1984-05-16 1985-11-30 Hitachi Ltd 半導体装置およびその製造方法
JPS61139070A (ja) * 1984-12-12 1986-06-26 Hitachi Ltd 半導体装置
US4843023A (en) * 1985-09-25 1989-06-27 Hewlett-Packard Company Process for forming lightly-doped-drain (LDD) without extra masking steps
JPS62113474A (ja) * 1985-11-13 1987-05-25 Toshiba Corp 半導体集積回路の製造方法
US4771012A (en) * 1986-06-13 1988-09-13 Matsushita Electric Industrial Co., Ltd. Method of making symmetrically controlled implanted regions using rotational angle of the substrate
US4728617A (en) * 1986-11-04 1988-03-01 Intel Corporation Method of fabricating a MOSFET with graded source and drain regions
JP2729298B2 (ja) * 1988-02-19 1998-03-18 三菱電機株式会社 Mos型トランジスタの製造法
JP2781913B2 (ja) * 1988-12-05 1998-07-30 三菱電機株式会社 Ldd構造の半導体装置の製造方法
JPH0265255A (ja) * 1988-08-31 1990-03-05 Fujitsu Ltd 半導体装置の製造方法
US4978626A (en) * 1988-09-02 1990-12-18 Motorola, Inc. LDD transistor process having doping sensitive endpoint etching
JPH02156642A (ja) * 1988-12-09 1990-06-15 Matsushita Electron Corp Mis型トランジスタ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5061975A (en) * 1988-02-19 1991-10-29 Mitsubishi Denki Kabushiki Kaisha MOS type field effect transistor having LDD structure

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
IEDM 89-617-620 *
IEDM 89-777-780 *
IEEE Tr. o. El. Dev., Vol. 36, No. 6, 1989, pp. 1125-1132 *
JP-OS 1-212471 = JP-Abstract E-849, Nov. 21, 1989, Vol. 13/No. 522 *
Motorola Tech. Dev., Vol. 9, Aug. 1989, pp. 1-2 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0595484A1 (de) * 1992-10-22 1994-05-04 National Semiconductor Corporation NMOS LDD PMOS HALO IC Herstellungsverfahren für CMOS Transistoren
EP0596468A3 (en) * 1992-11-04 1994-06-29 Matsushita Electric Ind Co Ltd Mosfet of ldd type and a method for fabricating the same
WO1994027325A1 (en) * 1993-05-07 1994-11-24 Vlsi Technology, Inc. Integrated circuit structure and method
US5631485A (en) * 1993-05-07 1997-05-20 Vlsi Technology, Inc. ESD and hot carrier resistant integrated circuit structure

Also Published As

Publication number Publication date
KR940004446B1 (ko) 1994-05-25
US5217910A (en) 1993-06-08
DE4136406B4 (de) 2004-06-03

Similar Documents

Publication Publication Date Title
DE4136406B4 (de) Verfahren zur Herstellung einer CMOS-Halbleitereinrichtung
DE4110645C2 (de) Verfahren zur Herstellung einer Halbleitereinrichtung
DE4233236C2 (de) Halbleitereinrichtung mit einem Wannenbereich für einen MOS-Transistor und Herstellungsverfahren dafür
DE4224793C2 (de) Dünnfilmfeldeffektelement und Herstellungsverfahren dafür
DE2814973C2 (de) Verfahren zur Herstellung eines Speicher-Feldeffekttransistors
DE4126747C2 (de)
DE19749345C2 (de) Halbleitervorrichtung und Verfahren zur Herstellung derselben
DE10124413A1 (de) Halbleiter-Vorrichtung und Verfahren zur Herstellung derselben
DE4208537C2 (de) MOS-FET-Struktur und Verfahren zu deren Herstellung
DE4116690A1 (de) Elementisolationsaufbau einer halbleitereinrichtung und verfahren zur herstellung derselben
DE2933849A1 (de) Verfahren zur herstellung von halbleiteranordnungen
DE4139490A1 (de) Bicmos-vorrichtung und verfahren zur herstellung derselben
DE4444686B4 (de) Halbleiterbauelement mit MOS-Transistor und Verfahren zu seiner Herstellung
DE19615692C2 (de) Halbleitervorrichtung und Herstellungsverfahren einer Halbleitereinrichtung
DE19520958A1 (de) Halbleitervorrichtung und Verfahren zur Herstellung derselben
DE4101130C2 (de) MOS-Feldeffekttransistor und Verfahren zu dessen Herstellung
DE10107012A1 (de) Verfahren zur Herstellung eines Polysilicium-Kondensators unter Verwendung von FET- und bipolaren Basis-Polysiliciumschichten
DE19521006C2 (de) Halbleiterbauelement und Verfahren zu seiner Herstellung
DE3131322A1 (de) Integrierte halbleiterschaltungsvorrichtung
EP0764982A1 (de) Verfahren zur Herstellung einer integrierten CMOS-Schaltung
DE2752335C3 (de) Verfahren zur Herstellung eines Sperrschicht-Feldeffekttransistors mit einem vertikalen Kanal
DE3728849A1 (de) Mis (metallisolatorhalbleiter)-halbleitervorrichtung und verfahren zur herstellung derselben
DE2740549C2 (de) Verfahren zur Herstellung eines Halbleiterbauelements mit komplementären Feldeffekttransistor
EP0062883B1 (de) Verfahren zur Herstellung eines integrierten bipolaren Planartransistors
DE3123610A1 (de) &#34;selbstausrichtendes mos-herstellungsverfahren&#34;

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8364 No opposition during term of opposition
R071 Expiry of right
R071 Expiry of right