CN1949511B - 显示器件及其制造方法 - Google Patents

显示器件及其制造方法 Download PDF

Info

Publication number
CN1949511B
CN1949511B CN2006101359375A CN200610135937A CN1949511B CN 1949511 B CN1949511 B CN 1949511B CN 2006101359375 A CN2006101359375 A CN 2006101359375A CN 200610135937 A CN200610135937 A CN 200610135937A CN 1949511 B CN1949511 B CN 1949511B
Authority
CN
China
Prior art keywords
metal film
film
pixel electrode
thickness
nesa coating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006101359375A
Other languages
English (en)
Other versions
CN1949511A (zh
Inventor
木村肇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to CN201410543778.7A priority Critical patent/CN104505396B/zh
Publication of CN1949511A publication Critical patent/CN1949511A/zh
Application granted granted Critical
Publication of CN1949511B publication Critical patent/CN1949511B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • H05B33/26Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • H01L29/456Ohmic electrodes on silicon
    • H01L29/458Ohmic electrodes on silicon for thin film silicon, e.g. source or drain electrode
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/10Apparatus or processes specially adapted to the manufacture of electroluminescent light sources
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/816Multilayers, e.g. transparent multilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136209Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/122Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode having a particular pattern
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/10Transparent electrodes, e.g. using graphene
    • H10K2102/101Transparent electrodes, e.g. using graphene comprising transparent conductive oxides [TCO]
    • H10K2102/103Transparent electrodes, e.g. using graphene comprising transparent conductive oxides [TCO] comprising indium oxides, e.g. ITO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • H10K50/81Anodes
    • H10K50/814Anodes combined with auxiliary electrodes, e.g. ITO layer combined with metal lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass

Abstract

本发明的目的在于如下:当在像素电极上形成金属膜并为层叠结构时,使用一个抗蚀剂掩模形成像素电极及金属膜。本发明的技术方案在于如下:层叠用作像素电极的导电膜和金属膜;使用具有半透光部分的曝光掩模在金属膜上形成具有膜厚度厚的区域和膜厚度比该区域薄的区域的抗蚀剂图案;以及使用抗蚀剂图案形成像素电极和接触于该像素电极的一部分的金属膜。根据以上,可以使用一个抗蚀剂掩模形成像素电极及金属膜。

Description

显示器件及其制造方法
技术领域
本发明涉及具有像素电极的半导体器件,特别涉及显示器件。
背景技术
当制造有源矩阵型显示器件时,一般情况,形成与薄膜晶体管(TFT:Thin Film Transistor)的半导体膜连接的布线,在该布线上形成用作像素电极的导电膜。因此,需要用于形成布线的抗蚀剂掩模和用于形成像素电极的抗蚀剂掩模。
此外,其他示例如下:形成与TFT的半导体膜连接的导电膜,并使该导电膜用作像素电极,在该导电膜上形成金属膜(例如专利文献1)。这与上述示例不同,采用透明导电膜作为导电膜,透明导电膜与半导体膜直接连接。由于有很多情况透明导电膜的材料的电阻高,所以为了补偿透明导电膜的电阻大,在透明导电膜上形成金属膜。
在使透明导电膜与半导体膜直接连接的专利文献1中,也必须要用于蚀刻透明导电膜而形成像素电极的抗蚀剂掩模和用于蚀刻金属膜的抗蚀剂掩模。
[专利文献1]特开平6-230425号公报
发明内容
发明所要解决的课题
在常规的有源矩阵型显示器件中,当形成叠层布线时,对于每个层分别需要抗蚀剂掩模。特别是,当形成像素电极时,叠层结构的情况很多,至少需要用于形成像素电极的抗蚀剂掩模和用于蚀刻层叠于像素电极的膜的抗蚀剂掩模,因此需要很多制造工序。因此,半导体器件如显示器件的制造成本不会降低。
由此,本发明的目的在于通过使用一个抗蚀剂掩模形成像素电极和叠层于像素电极的膜,缩短制造工序。
解决课题的方法
本发明的特征之一是一种显示器件,包括:在衬底上的薄膜晶体管;与薄膜晶体管电连接的像素电极;以及在像素电极上接触的金属膜,其中金属膜覆盖像素电极具有的台阶部分并与像素电极接触。
根据该结构,可以防止像素电极在台阶部分中破裂。破裂指如下状态:在具有台阶部分的面上形成膜导致膜在台阶部分产生裂缝;在台阶部分中,膜的覆盖性不好,即一部分没有形成膜。
本发明的特征之一是一种显示器件,包括:在衬底上的薄膜晶体管;与薄膜晶体管电连接的像素电极;以及在像素电极上接触的金属膜,其中金属膜的平面面积比像素电极小,并且金属膜的侧面配置为沿着所述像素电极的侧面,金属膜的侧面位置在所述像素电极的侧面的内侧。
根据该结构,可以使用金属膜作为遮光膜的一部分,从而可以容易调整遮光膜的位置。
本发明的特征之一是一种显示器件,包括:在衬底上的薄膜晶体管;与薄膜晶体管电连接的像素电极;在像素电极上的一部分接触的金属膜;形成在像素电极及所述金属膜上且使所述像素电极的一部分露出的隔壁;与隔壁及所述像素电极接触地形成的电场发光层;以及在电场发光层上的电极,其中金属膜的至少一个侧面倾斜且被隔壁覆盖。
根据该结构,在电场发光显示器件中,可以防止发光元件的短路。
使用一个抗蚀剂图案可以形成像素电极和与像素电极的一部分接触的金属膜。由于使用一个抗蚀剂图案形成像素电极和金属膜这两个图案,可以缩短制造工序,以实现低成本的显示器件。
发明效果
根据本发明,与现有技术相比,可以减少制造工序,并可以降低半导体器件的制造成本。此外,由于在像素电极上接触地形成金属膜,可以防止像素电极在台阶部分产生破裂。因此,可以提供廉价、显示问题少、且可靠性高的显示器件。
附图说明
图1A至1C是表示半导体器件的制造工序的剖面图(实施方式1);
图2A至2C是表示半导体器件的制造工序的剖面图(实施方式1);
图3是表示半导体器件的俯视图(实施方式1);
图4A和4B是表示半导体器件的制造工序的剖面图(实施方式1);
图5A至5C是表示半导体器件的制造工序的剖面图(实施方式2);
图6A至6C是表示半导体器件的制造工序的剖面图(实施方式2);
图7是表示半导体器件的俯视图(实施方式2);
图8是表示半导体器件的制造工序的剖面图(实施方式2);
图9A至9D是表示半导体器件的制造工序的剖面图(实施方式2);
图10是表示半导体器件的剖面图(实施方式2);
图11A至11D是表示曝光掩模的俯视图及光强度分布的图(实施方式3);
图12A和12B是表示EL显示器件的俯视图及剖面图(实施方式4);
图13A和13B是表示EL显示器件的俯视图及剖面图(实施方式4);
图14A和14B是表示液晶显示器件的俯视图及剖面图(实施方式5);
图15A和15B是表示液晶显示器件的俯视图及剖面图(实施方式5);
图16A和16B是表示液晶显示器件的俯视图及剖面图(实施方式5);
图17A和17B是表示液晶显示器件的俯视图及剖面图(实施方式5);
图18是表示液晶显示器件的俯视图(实施方式5);
图19是表示半导体器件的剖面图(实施方式1);
图20A至20D是表示电子器具的图(实施方式6);
图21是表示移动电话的图(实施方式6)。
具体实施方式
下面,将描述本发明的实施方式。注意,本发明可以在可以实施的范围内通过多种不同的方式来实施。所属领域的普通人员可以很容易地理解一个事实就是其方式和详细内容可以被变换为各种各样的形式,而不脱离本发明的宗旨及其范围。因此,本发明不应该被解释为仅限定在本实施方式所记载的内容中。此外,下面将描述的实施方式可以适当地组合。
实施方式1
在本实施方式中,参照图1A至1C描述在衬底1上形成顶部栅极型的TFT的方法。衬底1是具有透光性的衬底,例如石英衬底、玻璃衬底或塑料衬底。另外,衬底1也可以是遮光性的衬底、半导体衬底、SOI(Silicon On Insulator:硅绝缘体)衬底。
在衬底1上形成绝缘膜2作为基底膜。作为绝缘膜2,使用氧化硅膜、氮化硅膜或氧氮化硅膜(SiOxNy)等绝缘膜的单层或由这些膜的至少两个膜构成的叠层。接着,在绝缘膜2上形成岛状半导体膜3。
在通过溅射法、LPCVD法、或等离子体CVD法等在绝缘膜2的整个表面上形成半导体膜之后,使用通过光刻法等形成的掩模加工半导体膜的形状,而形成岛状半导体膜3。当使用结晶半导体膜形成岛状半导体膜3时,包括如下方法:在衬底1上直接形成结晶半导体膜的方法;以及在衬底1上形成非晶半导体膜,然后进行加热处理使非晶半导体膜晶化而形成结晶半导体膜的方法。在后者的方法中,作为晶化时的加热处理,使用加热炉、激光照射、或者以从灯发射的光的照射(以下称作灯退火)代替激光,或者组合这些而使用。
此外,也可以通过在将镍等添加到非晶半导体膜之后进行上述加热处理的热晶化法来形成结晶半导体膜。另外,当通过利用镍的热晶化法进行晶化来获得结晶半导体膜时,优选在晶化后执行吸除处理以去除镍。
在采用激光照射进行晶化来制作结晶半导体膜的情况下,可以使用连续振荡(CW:continuous-wave)型激光束或者脉冲振荡型激光束(脉冲激光束)。此处,作为激光束可以采用由如下的一种或多种激光器振荡的激光束,即气体激光器诸如Ar激光器、Kr激光器、受激准分子激光器等;将在单晶的YAG、YVO4、镁橄榄石(Mg2SiO4)、YAlO3、GdVO4、或者多晶(陶瓷)的YAG、Y2O3、YVO4、YAlO3、GdVO4中添加Nd、Yb、Cr、Ti、Ho、Er、Tm、Ta之中的一种或多种作为掺杂物而获得的材料用作介质的激光器;玻璃激光器;红宝石激光器;变石激光器;Ti:兰宝石激光器;铜蒸气激光器;或金蒸气激光器。通过照射这种激光束的基波或者基波的第二次到第四次高次谐波,可以获得大粒度尺寸的结晶。例如,可以采用Nd:YVO4激光器(基波:1064nm)的第二次高次谐波(532nm)或第三次高次谐波(355nm)。该激光束既可以CW发射,又可以脉冲振荡发射。当以CW发射时,需要大约0.01至100MW/cm2(优选0.1至10MW/cm2)的激光能量密度。而且,以大约10至2000cm/sec左右的扫描速度来照射激光。
另外,将在单晶的YAG、YVO4、镁橄榄石(Mg2SiO4)、YAlO3、GdVO4、或多晶(陶瓷)的YAG、Y2O3、YVO4、YAlO3、GdVO4中添加Nd、Yb、Cr、Ti、Ho、Er、Tm、Ta之中的一种或多种作为掺杂物而获得的材料用作介质的激光器、Ar离子激光器、或Ti:兰宝石激光器可以使激光束进行连续振荡,而且,通过Q开关动作或模式同步等可以以10MHz或更高的振荡频率使激光束进行脉冲振荡。当使用10MHz或更高的振荡频率来使激光束振荡时,在用激光束熔化半导体膜之后并在凝固半导体膜之前向半导体膜发射下一个脉冲。因此,由于固相和液相之间的界面可以在半导体膜中连续地移动,这不同于使用振荡频率低的脉冲激光的情况,可以获得沿扫描方向连续生长的晶粒。
通过使用陶瓷(多晶体)作为介质,可以以短时间和低成本形成任何形状的介质。当采用单晶体时,通常使用直径为几mm、长度为几十mm的圆柱形的介质,但是,当采用陶瓷时可以形成更大的介质。
由于在直接有助于发光的介质中的Nd、Yb等掺杂物的浓度,在单晶体中也好在多晶体中也好不能被大幅度地更改,因此,通过增加浓度而提高激光输出就有一定的界限。然而,在用陶瓷的情况下,因为与单晶体相比,可以显著增大介质的尺寸,所以可以实现大幅度地提高输出。
而且,在用陶瓷的情况下,可以容易地形成平行六面体形状或长方体形状的介质。通过使用这样形状的介质使振荡光在介质内部以之字型前进,可以增加振荡光路的距离。因此,振幅变大,使以大输出进行振荡成为可能。另外,由于从这样形状的介质发射的激光束在发射时的剖面形状是矩形形状,所以与圆形状的激光束相比有利于将其整形为线状激光束。通过利用光学系统整形这样被发射的激光束,可以容易地获取短边长度为1mm或更短、长边长度为几mm到几m的线状激光束。此外,通过将激发光均匀地照射在介质上,线状激光束沿着长边方向具有均匀能量分布。
通过将上述线状激光束照射在半导体膜上,可以对于整个半导体膜表面更均匀地进行退火。当需要对直到线状激光束的两端进行均匀地退火时,需要采用在激光束的两端布置    以对能量的衰减部分进行遮光等的方法。
当使用根据上述工艺而得到的具有均匀强度的线状激光束对于半导体膜进行退火,并使用该半导体膜制造电子器具时,该电子器具的特性良好且均匀。
接下来,如果有必要,将少量的杂质元素(硼或磷)掺杂到半导体膜中,以便控制TFT的阈值。在此采用离子掺杂方法,在该方法中,激发成等离子体,并使之没有质量分离。
岛状半导体膜3形成为25至80nm的厚度(优选为30至70nm)。半导体膜的材料没有特别的限定,但是优选的是,使用硅或硅锗(SiGe)合金等形成。
然后,形成栅极绝缘膜4使其覆盖岛状半导体膜3。作为栅极绝缘膜4,可以使用热氧化膜、氧化硅膜、氮化硅膜或氧氮化硅膜等的单层或叠层结构。与岛状半导体膜3接触的栅极绝缘膜4优选为氧化硅膜。这是因为,当将氧化硅膜用于栅极绝缘膜4时,在与岛状半导体膜的界面中俘获能级变少。此外,当使用Mo形成栅电极时,与栅电极接触的栅极绝缘膜优选为氮化硅膜。这是因为氮化硅膜不使Mo氧化。
在此,通过等离子体CVD法形成厚度为115nm的氧氮化硅膜(组成比为Si=32%、O=59%、N=7%、H=2%)作为栅极绝缘膜4。
接下来,在栅极绝缘膜4上形成导电层,使用通过光刻法等形成的掩模加工该导电层的形状来形成栅电极5。作为栅电极的材料,有Mo、Ti、W、Al、Nd、Cr、以及这些元素的合金等。或者,也可以通过层叠这些元素,或者层叠这些元素的合金来构成栅电极5。在此,使用Mo形成栅电极。接着,以栅电极5或抗蚀剂为掩模,将杂质元素掺杂到岛状半导体膜3,来形成沟道形成区域8和将成为源极区域及漏极区域的杂质区域9。
然后,使用氮化硅形成第一层间绝缘膜6。并且,进行添加到岛状半导体膜3的杂质元素的活化及氢化。另外,也可以不形成第一层间绝缘膜6。
接下来,使用具有透光性的无机材料(氧化硅、氮化硅、氧氮化硅等)或介电常数低的有机化合物材料(光敏性或非光敏性的有机树脂材料)来形成第二层间绝缘膜7。此外,也可以使用具有硅氧烷的材料来形成第二层间绝缘膜。注意,硅氧烷是由硅(Si)-氧(O)键形成其骨架结构的材料。使用至少包含氢的有机基(诸如烷基或芳烃)作为取代基。氟基也可以用作取代基。或者,至少包含氢的有机基和氟基可以用作取代基。第二层间绝缘膜7也可以为叠层结构。
接下来,使用光掩模形成由抗蚀剂构成的掩模,使用该掩模选择性地蚀刻第一层间绝缘膜6、第二层间绝缘膜7、以及栅极绝缘膜4来形成接触孔。然后,除去由抗蚀剂构成的掩模。
然后,使用溅射法或印刷法在第二层间绝缘膜7上形成导电膜。导电膜既可为透明导电膜,又可具有反射性。在为透明导电膜的情况下,例如可以使用将氧化锡混合到氧化铟来制作的铟锡氧化物(ITO)膜、将氧化硅混合到铟锡氧化物(ITO)来制作的铟锡硅氧化物(ITSO)膜、将氧化锌混合到氧化铟来制作的铟锌氧化物(IZO)膜、氧化锌膜、或氧化锡膜。注意,IZO指的是使用将2至20wt%的氧化锌(ZnO)混合到ITO制作的靶通过溅射法形成的透明导电材料。
在第二层间绝缘膜7上形成透明导电膜10,接着在透明导电膜10上层叠金属膜11。透明导电膜10和金属膜11可以通过溅射法连续地形成。
在透明导电膜的材料中,电阻高的材料很多,因此,金属膜11优选为其电阻比透明导电膜低的材料。例如可以使用Ti、Mo、Ta、Cr、W、Al等。此外,也可以为层叠Ti、Mo、Ta、Cr、W中任何一个和Al而构成的两层结构;Ti、Mo、Ta、Cr、W等金属夹Al而构成的三层叠层结构。接着,在金属膜11的整个表面上涂敷抗蚀剂膜,然后使用图1A所示的曝光掩膜进行曝光。
在使用ITO膜作为透明导电膜的情况下,必须要对于ITO膜进行热处理并晶化的工序。此时,优选使用溅射法形成ITO膜,进行烘烧,然后形成金属膜11。当使用ITSO膜时,由于不需要晶化的工序,所以工序数量少。
在图1A中,曝光掩模包括曝光光被遮光的遮光部分12a、12b和透过曝光光的一部分的半透光部分13。半透光部分13设置有半透光膜19,由此降低曝光光的光强度。遮光部分12a、12b通过在半透光膜19上层叠有金属膜20构成。遮光部分12b的宽度表示为t1,而半透光部分13的宽度表示为t2。在此示出了使用半透光膜作为半透光部分的示例,但是不局限于此,半透光部分只要是降低曝光光的光强度即可。此外,也可以将衍射光栅图案用于半透光部分。
通过使用图1A所示的曝光掩模来进行抗蚀剂膜的曝光,非曝光区域14a和曝光区域14b形成在抗蚀剂膜中。当进行曝光时,光既反射遮光部分12a、12b又透过半透光部分13,由此形成图1A所示的曝光区域14b。
然后,通过进行显像来除去曝光区域14b,如图1B所示,大致分类包括两个膜厚度的抗蚀剂图案15a和包括几乎均匀膜厚度的抗蚀剂图案16a形成在金属膜11上。抗蚀剂图案15a具有膜厚度厚的区域和膜厚度比该区域薄的区域,在膜厚度薄的区域中,通过调整曝光能或半透光膜19的透过率,可以调整膜厚度。抗蚀剂图案15a为左右不对称,而抗蚀剂图案16a为左右对称。
接下来,通过干式蚀刻进行金属膜11及透明导电膜10的蚀刻。通过使用高密度等离子体源如ECR(Electron Cycrotron Resonance:电子回旋共振)或ICP(Inductive Coupled Plazma:感应耦合等离子体)等的干式蚀刻装置进行干式蚀刻。
注意,在此示出了使用ICP型蚀刻装置的示例,但不局限于此。例如,可以使用平行板式蚀刻装置、磁控管型蚀刻装置、ECR型蚀刻装置、螺旋型蚀刻装置。
也可以使用湿式蚀刻进行金属膜11及透明导电膜10的蚀刻。另外,由于干式蚀刻适合于微细加工,所以优选进行干式蚀刻。此外,由于金属膜11及透明导电膜10的材料和第二层间绝缘膜7的材料不同,即使进行干式蚀刻,第二层间绝缘膜7可以获得比金属膜11及透明导电膜10高的蚀刻选择比。为了进一步提高蚀刻选择比,也可以使用氮化硅膜形成第二层间绝缘膜7的至少最上层。
像这样,如图1C所示,由透明导电膜17a和金属膜17b的叠层构成的图案以及由透明导电膜18a和金属膜18b的叠层构成的图案形成在第二层间绝缘膜7上。
接下来,使抗蚀剂图案15a、16a灰化或蚀刻(图2A)。通过该工序,在抗蚀剂图案15a的膜厚度薄的区域被蚀刻的同时,抗蚀剂图案15a、16a的膜厚度整体也变薄与该膜厚度薄的区域的膜厚度相同厚度。这样,形成抗蚀剂图案15b、16b。由于抗蚀剂图案15a、16a除了在膜厚度方向以外,还在宽度方向被蚀刻,所以抗蚀剂图案15b、16b的宽度比金属膜17b及18b、透明导电膜17a及18a的宽度小。因此,抗蚀剂图案15b、16b的侧面与在其下层的金属膜及透明导电膜的侧面不一致,并且抗蚀剂图案15b、16b的侧面在更内侧。在图2B中,抗蚀剂图案15b为左右不对称,而抗蚀剂图案16b为左右对称。
接下来,使用抗蚀剂图案15b蚀刻金属膜18b,来形成金属膜18c(图2B)。此时,优选使用对于透明导电膜18a可以具有高选择比的材料作为金属膜18b的材料,以便不使透明导电膜18a无用地蚀刻。例如,如果透明导电膜18a的材料是ITSO,优选使用Ti、Mo、Cr、Al等作为金属膜18b的材料,并且金属膜18b也可以为由这些材料构成的叠层结构。这样,形成与透明导电膜18a相比,图案小,即,平面面积小的金属膜18c。另一方面,金属膜17b也由抗蚀剂图案16b蚀刻,以形成平面面积比透明导电膜17a小的金属膜17c。
虽然可以使用干式蚀刻和湿式蚀刻中的任一蚀刻来进行图2A至2B中的金属膜17b及18b的蚀刻,但是图2B示出了使用干式蚀刻形成金属膜17c及18c的情况。在使用干式蚀刻的情况下,金属膜18c的剖面的侧面为不对称。这是因为,抗蚀剂图案15b的形状为不对称,金属膜18c形成为反映该形状的缘故。金属膜18c的剖面形状为如下:一个侧面的倾斜比另一个侧面更大。金属膜17c形成为其侧面与抗蚀剂图案16b的侧面一致。在金属膜18c中,一个侧面位于抗蚀剂图案15b的一个侧面的延长线上,而另一个侧面与抗蚀剂图案15b的另一个侧面一致。
当对于金属膜17b及18b进行湿式蚀刻时,由于各向同性地进行蚀刻,所以就形成比抗蚀剂图案15b、16b小的金属膜。图4A和4B示出了进行湿式蚀刻的情况的图。在图4A中,对于金属膜17b及18b分别进行湿式蚀刻,来形成金属膜17d及18d。其他部分与图2B相同。
抗蚀剂图案15b、16b的侧面和金属膜17d及18d的侧面不一致。因此,即使以同一抗蚀剂图案15b、16b为掩模,与干式蚀刻相比,使用湿式蚀刻形成的金属膜17d及18d更小。
图4B是金属膜17d为以三层叠层形成的情况的图。例如,金属膜17d为Ti膜91a、93a夹有铝膜92a而成的叠层结构,金属膜17d和抗蚀剂图案16b的侧面不一致。此外,金属膜18d也为Ti膜91b、93b夹有铝膜92b而成的叠层结构,金属膜18d和抗蚀剂图案15b的侧面不一致。
在图4A和4B中,由于使用干式蚀刻形成透明导电膜17a、18a,所以其侧面具有对于衬底一面大致垂直或近于90°的角度θ1。另一方面,当使用湿式蚀刻形成金属膜17d及18d时,由各向同性蚀刻,其侧面具有对于衬底一面锐角的角度θ2。因此,比较透明导电膜的侧面的角度θ1和金属膜的侧面的角度θ2,就为θ1>θ2。在此,角度θ1是透明导电膜的侧面对于衬底1的表面的倾斜角度,角度θ2是金属膜的侧面对于衬底1的表面的倾斜角度,并且θ1、θ2都在0°至90°的范围内。
在金属膜为如图4B那样的叠层结构的情况下,有可能蚀刻速度根据各层不同。伴随此,有可能各层的侧面对于衬底表面的角度分别不同。因此,当金属膜为叠层结构时,以最下层的膜的侧面对于衬底表面的角度为θ2
另外,有可能金属膜17d、18d及作为透明导电膜的透明导电膜17a、18a的侧面具有凹凸而不是平滑的表面。在此情况下,适当地确定角度θ1及θ2,即可。例如,可以对于具有凹凸的表面画粗略的直线或曲线,使用该线来确定角度θ1及θ2。此外,也可以基于侧面的凹凸,算出多个角度θ1及θ2,并且以其平均值为θ1及θ2。换言之,采用最合理的方法即可。
如上所述,使用干式蚀刻和湿式蚀刻中任一蚀刻方法形成金属膜17c、18c或金属膜17d、18d。无论使用哪个蚀刻方法形成,都可以形成具有侧面位于透明导电膜17a及18a的侧面的内侧的金属膜17c、18c或金属膜17d、18d。也就是说,平面面积比透明导电膜17a小的金属膜17c或17d、以及平面面积比透明导电膜18a小的金属膜18c或18d被形成。其原因之一如下:用于形成透明导电膜17a、18a的掩模即抗蚀剂图案15a、16a和用于形成金属膜的掩模即抗蚀剂图案15b、16b的大小不同,抗蚀剂图案15b、16b更小。
然后,除去抗蚀剂图案15b、16b(图2C)。由此形成由透明导电膜17a及金属膜17c构成的布线或电极、由透明导电膜18a及金属膜18c构成的布线或电极。透明导电膜18a起到像素电极的作用。在图4A和4B中,通过除去抗蚀剂图案15b、16b,形成由透明导电膜17a及金属膜17d构成的布线或电极、由透明导电膜18a及金属膜18d构成的布线或电极。
当以抗蚀剂图案15b为掩模蚀刻金属膜18b时,透明导电膜18a的表面的一部分也稍微被蚀刻。特别是,由于当使用干式蚀刻形成金属膜18c时,难以获得与下层的透明导电膜的选择比,所以透明导电膜18a的表面的一部分更容易被蚀刻。因此,比较图2C的透明导电膜18a的膜厚度a和膜厚度b,就为膜厚度a<膜厚度b。另外,膜厚度a是与金属膜18c或金属膜18d不重叠的部分中的透明导电膜18a的平均膜厚度,而膜厚度b是在达到杂质区域9的接触孔底部的透明导电膜18a的膜厚度。
当在图2C所示的TFT上层叠发光元件来形成向衬底1的方向发光的发光器件时,因透明导电膜18a的膜厚度薄而透过率提高,所以可以提供明亮的显示。因此,膜厚度a优选薄。此外,当以抗蚀剂图案15b为掩模蚀刻金属膜18b时,由于可以蚀刻透明导电膜18a的表面,所以可以除去表面的尘埃,可以防止起因于尘埃的发光元件的短路。
在本实施方式中形成的金属膜18c的一个侧面具有倾斜。因此,在利用于液晶显示器件的情况下,如果从金属膜18c的具有倾斜的侧面一侧研磨,就可以顺利地研磨金属膜18c的侧面。如果从金属膜18c的侧面为垂直的方向研磨,有时因研磨布在垂直的侧面上受到压力等原因而导致研磨不充分,以至定向不充分。因此,优选从金属膜18c的侧面具有倾斜一侧研磨。
此外,如图4所示,在使用湿式蚀刻形成双侧面都具有倾斜的金属膜17d及18d的情况下,可以从任意方向顺利地研磨,因此更有效。
图3示出了图2C的俯视图。图2C是沿图3的A-A’的剖面图。如从图3看得出,由透明导电膜17a及金属膜17c的叠层构成的布线或电极用作TFT的源电极或漏电极,还用作源布线。此外,由透明导电膜18a及金属膜18c构成的布线或电极用作TFT的源电极或漏电极,还用作像素电极。严密地说,与金属膜18c不重叠的透明导电膜18a的部分用作像素电极,是透过光的部分。此外,电容布线21由与栅电极5相同的层形成,并且电容布线21通过与透明导电膜18a重叠来形成电容器。另外,电容布线21也可以由与栅电极5不同的层形成。金属膜17c的侧面与透明导电膜17a的侧面不一致,并位于透明导电膜17a的侧面的内侧。金属膜18c的侧面与透明导电膜18a的侧面不一致,并位于透明导电膜18a的侧面的内侧。在图4中所说明的金属膜17d和透明导电膜17a的关系、金属膜18d和透明导电膜18a的关系也与此同样。
在本实施方式中,在平坦的面上形成用作像素电极的透明导电膜非常有利于防止透明导电膜的破裂。当蚀刻并形成金属膜18c时,露出于金属膜18c的下层的透明导电膜18a的表面也稍微被蚀刻。由此,如果在透明导电膜18a形成在具有台阶的面上的状态下,该透明导电膜的膜厚度不均匀,由形成金属膜18c的蚀刻,透明导电膜的膜厚度薄的部分也被蚀刻,透明导电膜有可能产生破裂。当产生破裂时,在破裂部分中产生漏光,像素电极的面积又缩小由此导致开口率降低。因此,优选在平坦的面上形成露出于金属膜18c的透明导电膜18a的部分。为此而优选使用有机材料形成第二层间绝缘膜7,形成具有平坦面的第二层间绝缘膜。
在根据本发明形成金属膜和导电膜的叠层的情况下,导电膜接触并位于金属膜下。但是,在台阶大的部分上,导电膜不一定接触并位于金属膜下。这是因为有可能导电膜由于台阶而产生破裂的缘故。因此,在达到图1A至1C中杂质区域9的接触孔的部分,优选在导电膜上配置金属膜。
图19示出了导电膜在接触孔中产生破裂的状态。导电膜94、95由于接触孔侧面的倾斜一部分断裂。但是,如果在接触孔部分中,金属膜96、97形成在导电膜94、95上,即使透明导电膜断裂,也可以通过金属膜电连接被断裂了的导电膜。在此情况下,在接触孔的侧面上有金属膜96、97与第二层间绝缘膜7接触的部分。此外,由于在接触孔中的导电膜不起到像素电极的作用,所以其上部残存有金属膜也没有问题。因此,在本实施方式的结构中,即使透明导电膜在接触孔中产生破裂,也可以由形成在其上部的金属膜补偿透明导电膜的电连接,所以可以防止显示问题。
此外,在图3中,在导电膜的起因于电容布线21产生的台阶的部分上,也优选使金属膜在导电膜上残存。即使导电膜由于台阶断裂,也可以通过金属膜电连接导电膜,因此可以确实地形成电容器。
另外,在图3所示的透明导电膜18a的形状只是一个例子,也可以为其他形状。例如,既通过使透明导电膜具有梳子齿儿形状来形成使用IPS(In-Plane-Switching:板内切换)方式、FFS(Fringe FieldSwitching:边缘区域切换)方式的像素电极,又通过设置裂缝来形成使用MVA(Multi-domain Vertical Alignment:多项限垂直配向)方式、PVA(Patterned Vertical Alignment:特定竖向定线)方式的像素电极。
根据以上,由于可以使用一个抗蚀剂图案形成透明导电膜和金属膜,所以可以减少制造工序数量。此外,通过在作为布线或电极利用透明导电膜的同时叠层金属膜,可以减少电阻而提高导电性。
在一种情况下,可以不设置使抗蚀剂图案灰化或蚀刻并形成抗蚀剂图案15b、16b的工序,所述情况是如下:在图1B所示的状态至蚀刻透明导电膜10及金属膜11之间,抗蚀剂图案15a、16a也自然被蚀刻,来形成抗蚀剂图案15b、16b。
另外,虽然在本实施方式中,使用具有由结晶半导体膜构成的岛状半导体膜的顶部栅极型TFT来进行说明,但是本实施方式也可以应用于由结晶半导体膜构成的底部栅极型TFT。此外,在本实施方式中,岛状半导体膜具有将成为源极区域及漏极区域的杂质区域9和沟道形成区域8,但除此之外还可以具有低浓度杂质区域、偏移区域等。
实施方式2
将参照图5A至5C描述本实施方式。关于在本实施方式中将描述的构成TFT的衬底的种类、各层的形成方法及材料等,可以参照实施方式1。
在衬底401上形成绝缘膜402作为基底膜。另外,也可以不设置基底膜。接着,在绝缘膜402上形成导电层,使用通过光刻法等形成的掩模加工导电层的形状,来形成栅电极403。
形成栅极绝缘膜404使其覆盖栅电极403。在栅极绝缘膜404上形成非晶半导体膜。非晶半导体膜的材料没有特别的限制,优选使用硅或硅锗(SiGe)合金等来形成。接着,在非晶半导体膜上形成导电层。作为导电层,例如可以使用含有磷的非晶硅膜。然后,使用通过光刻法等形成的掩模加工非晶半导体膜及导电层的形状,来形成岛状半导体膜405和导电层406。
在导电层406上层叠并形成透明导电膜407及金属膜408。另外,也可以使用具有反射性的导电层代替透明导电膜。此外,作为透明导电膜可以使用实施方式1所示的透明导电膜材料。接着,在金属膜408的整个表面上涂敷抗蚀剂膜,然后使用图5A所示的曝光掩模来进行曝光。
在图5A中,曝光掩模具有遮光部分409a、409b、半透光部分410。可以将衍射图案或半透光膜用于半透光部分410。当使用图5A所示的曝光掩模进行抗蚀剂膜的曝光时,非曝光区域411和曝光区域412形成在抗蚀剂膜中。然后进行显像,如图5B所示,抗蚀剂图案413a和抗蚀剂图案414a被形成。抗蚀剂图案414a由被遮光部分409b曝光并显像了的区域422(抗蚀剂图案414a中的虚线的左侧部分)和被半透光部分410曝光并显像了的区域423(抗蚀剂图案414a中的虚线的右侧部分)构成。
接下来,使用干式蚀刻进行对于金属膜408及透明导电膜407的蚀刻。由此,如图5C所示,由透明导电膜415及金属膜416的叠层构成的图案和由透明导电膜419及金属膜420的叠层构成的图案被形成。作为该蚀刻,也可以使用湿式蚀刻。但是,由于干式蚀刻适合于微细加工,所以优选使用干式蚀刻。此外,由于金属膜408及透明导电膜407的材料与栅极绝缘膜404的材料不同,所以即使使用干式蚀刻,也可以获得高蚀刻选择比。为了使两者的蚀刻选择比更高,也可以使用氮化硅膜形成栅极绝缘膜404的至少最上层。
接下来,如图6A所示,灰化或蚀刻抗蚀剂图案413a、414a。通过该工序,抗蚀剂图案414a的区域423被除去。此外,抗蚀剂图案414a的区域422变薄与上述区域423的膜厚度d2相同的厚度,形成抗蚀剂图案414b。抗蚀剂图案413a也被灰化与膜厚度d2相同的厚度,形成抗蚀剂图案413b。此外,由于在宽度方向中也被蚀刻,所以抗蚀剂图案413b、414b的宽度比金属膜416、420、透明导电膜415、419的宽度小。因此,抗蚀剂图案413b、414b的侧面与在下层的金属膜及透明导电膜的侧面不一致,并且抗蚀剂图案413b、414b的侧面在更内侧。此外,抗蚀剂图案414b的两侧面对于衬底表面的角度互相不同。另一方面,抗蚀剂图案413b的两侧面对于衬底表面的角度大致相同。
接下来,使用抗蚀剂图案414b蚀刻金属膜416,来形成金属膜421。此外,使用抗蚀剂图案413b蚀刻金属膜420,来形成金属膜424(图6B)。此时,不使透明导电膜415无用地蚀刻。金属膜424、421由比透明导电膜419、415小的图案形成。此外,以透明导电膜419、415为掩模蚀刻导电层406,以形成导电层417及418。岛状半导体膜405的一部分也稍微被蚀刻。透明导电膜419的一个端部和导电层417的一个端部、以及透明导电膜415的一个端部和导电层418的一个端部分别一致。金属膜421及424在同一工序中形成。
此外,在用于形成金属膜421及424的蚀刻的同时,也可以蚀刻导电层406。
然后,除去抗蚀剂图案413b、414b,以形成由透明导电膜419及金属膜424构成的布线或电极、由金属膜421及透明导电膜415构成的布线或电极。透明导电膜415起到像素电极的作用(图6C)。
虽然可以在图5C中所示的蚀刻的同时形成导电层417及418,但是,如图6A至6C所示,优选当形成金属膜424、421时或之后形成导电层417及418。这是因为,如果在图5C的台阶中使岛状半导体膜露出,当形成金属膜424、421时,就有可能进一步蚀刻岛状半导体膜。
图6B的蚀刻既可为干式蚀刻,又可为湿式蚀刻。在使用干式蚀刻的情况下,如图6B和6C所示,金属膜421的剖面形状反映抗蚀剂图案414b的形状,左右不对称。也就是说,金属膜421具有其一个侧面的倾斜比另一个侧面更大的剖面形状,一个侧面位于抗蚀剂图案414b的一个侧面的延长线上,另一个侧面与抗蚀剂图案414b的另一个侧面一致。金属膜424形成为其侧面与抗蚀剂图案413b的侧面一致。
将参照图8描述使用湿式蚀刻形成金属膜421及424的情况。以使用湿式蚀刻形成的金属膜为金属膜425、426,而代替使用干式蚀刻形成的金属膜421、424。
在使用湿式蚀刻的情况下,如图8所示,小于抗蚀剂图案413b、414b的金属膜425、426被形成,抗蚀剂图案413b、414b的侧面和金属膜425、426的侧面不一致。因此,即使使用同一抗蚀剂图案413b、414b作为掩模,与干式蚀刻相比,使用湿式蚀刻可以形成平面面积更小的金属膜。此外,与图4相同,在使用湿式蚀刻形成金属膜的情况下,比较透明导电膜415、419的侧面的角度θ1和金属膜425、426的侧面的角度θ2,就为θ1>θ2。在此,角度θ1是透明导电膜的侧面对于衬底401的表面的倾斜角度,角度θ2是金属膜的侧面对于衬底401的表面的倾斜角度,并且θ1、θ2都在0°至90°的范围内。此外,当金属膜425、426为如图4B那样的叠层结构时,以最下层的膜的侧面对于衬底表面的角度为θ2
另外,当使用湿式蚀刻时,导电层406的蚀刻既可在与图5C的蚀刻同时进行,又可在图6B中形成金属膜425、426之后进行。
无论使用哪个蚀刻方法形成金属膜,都可以形成具有侧面位于透明导电膜419的侧面的内侧的金属膜425或金属膜424、具有侧面位于透明导电膜415的侧面的内侧的金属膜421或金属膜426。也就是说,平面面积比透明导电膜419小的金属膜424或425、以及平面面积比透明导电膜415小的金属膜421或426被形成。
然后,除去抗蚀剂图案413b、414b,形成由透明导电膜419及金属膜424构成的布线或电极、由金属膜421及透明导电膜415构成的布线或电极(图6C)。在图8中,通过除去抗蚀剂图案413b、414b,形成由透明导电膜419及金属膜425构成的布线或电极、由透明导电膜415及金属膜426构成的布线或电极。
在使用本发明的具有膜厚度不同的区域的抗蚀剂图案414a层叠并形成金属膜421及透明导电膜415的情况下,当形成金属膜421时,透明导电膜415的表面的一部分也稍微被蚀刻。特别是,由于当使用干式蚀刻形成金属膜421时,难以获得与下层的透明导电膜415的选择比,所以透明导电膜415的表面的一部分更容易被蚀刻。因此,比较图6C的透明导电膜415的膜厚度a(露出于金属膜421的透明导电膜415的膜厚度)和膜厚度c(与栅极绝缘膜404和金属膜421接触的透明导电膜的膜厚度),就为膜厚度a<膜厚度c。另外,膜厚度a和膜厚度c是平均的膜厚度。
当在图6C的TFT上层叠发光元件来形成发光器件时,膜厚度a<膜厚度c带来如下效果。在向衬底401的方向发光的发光器件中,因膜厚度a薄而可以提供明亮的显示。此外,由于可以蚀刻透明导电膜415的表面,所以可以除去表面的尘埃,可以防止发光元件的短路。
在本实施方式中形成的金属膜421的一个侧面具有倾斜。因此,在利用于液晶显示器件的情况下,如果从金属膜421的具有倾斜的侧面一侧研磨,就可以顺利地研磨金属膜421的侧面。如果从金属膜421的侧面为垂直的方向研磨,有时因研磨布在垂直的侧面上受到压力等原因而导致研磨不充分,以至定向不充分。因此,优选从金属膜421的侧面具有倾斜一侧研磨。
此外,如图8所示,在使用湿式蚀刻形成两侧面都具有倾斜的金属膜425及426的情况下,可以从任意方向顺利地研磨,因此更有效。
图7示出了图6C的俯视图。图6C是沿图7的A-A’的剖面图。如从图7看得出,由透明导电膜419及金属膜424的叠层构成的布线或电极用作TFT的源电极或漏电极,还用作源布线。此外,由透明导电膜415及金属膜421的叠层构成的布线或电极用作TFT的源电极或漏电极,还用作像素电极。严密地说,与金属膜421不重叠的透明导电膜415的部分用作像素电极。此外,由与栅电极403相同的层形成的电容布线430通过与透明导电膜415重叠来形成电容器。另外,电容布线430也可以由与栅电极不同的层形成。金属膜424的侧面与透明导电膜419的侧面不一致,并位于透明导电膜419的侧面的内侧。金属膜421的侧面与透明导电膜415的侧面不一致,并位于透明导电膜415的侧面的内侧。在图8中所说明的金属膜425和透明导电膜419的关系、金属膜426和透明导电膜415的关系也与此同样。
此外,使用金属膜421覆盖形成在起因于电容布线430、栅电极403或岛状半导体膜405的台阶上的透明导电膜415,有益于防止用作像素电极的透明导电膜的破裂。由于当通过蚀刻形成金属膜421时透明导电膜415也稍微被蚀刻,因此,如果透明导电膜的膜厚度不均匀,当进行该蚀刻时,透明导电膜就产生破裂。因此,优选利用透明导电膜的在平坦面上的部分作为像素电极,这是因为在平坦面上容易形成为膜厚度均匀。为此,形成金属膜421以覆盖位于具有台阶的面上的透明导电膜415即可。由此,在具有台阶的面上的透明导电膜415不会被蚀刻,从而不会产生破裂。
此外,为了以金属膜421覆盖在台阶面上的透明导电膜415,当以图5B的抗蚀剂图案414a的区域423的膜厚度为d2并且以区域422中最薄的膜厚度为d1时,必须至少为d1>d2。这是因为,虽然当在图6A中灰化抗蚀剂时,膜厚度d2被灰化,从而抗蚀剂整体的膜厚度变薄了d2,但是即使通过该灰化使膜厚度变薄了d2,区域422也需要残存有抗蚀剂。因此,优选是至少在抗蚀剂图案414a中,区域422中的膜厚度最薄的部分的膜厚度d1比区域423的膜厚度d2厚。
通过以上工序,可以形成具有由非晶半导体膜构成的岛状半导体膜的底部栅极型TFT。在利用透明导电膜作为布线或电极的同时,通过叠层金属膜可以降低电阻,以提高导电性。此外,由于不需要另外设置用于形成金属膜421的抗蚀剂图案,因此可以减少工序数量。
另外,图9A示出了具有沟道保护膜的TFT的结构作为本实施方式的另一个TFT的结构。在图9A的TFT中,与图5至图8相同的部分由相同的符号表示,并且省略详细说明。
直到在衬底401上形成岛状半导体膜405的工序与图5A相同。接下来,形成绝缘膜如氮化硅膜等,通过蚀刻加工该绝缘膜的形状,来在岛状半导体膜405上的大致中央形成沟道保护膜601。然后,顺序形成导电层406、透明导电膜407、金属膜408以覆盖该沟道保护膜601。然后,在金属膜408的整个表面上涂敷抗蚀剂膜。接着,在使用具有半透光部分的曝光掩模曝光抗蚀剂膜之后,进行显像来形成抗蚀剂图案413a、414a。
接下来,通过干式蚀刻使用抗蚀剂图案413a、414a进行蚀刻来形成导电层417、导电层418、透明导电膜415、透明导电膜419、金属膜416、金属膜420。透明导电膜415用作像素电极(图9B)。沟道保护膜601成为当形成导电层417、418时防止岛状半导体膜405被蚀刻的保护膜。
接下来,将抗蚀剂图案413a、414a灰化来形成抗蚀剂图案413b、414b(图9C)。使用抗蚀剂图案413b、414b蚀刻金属膜420、416来形成金属膜424、421(图9D)。图9D示出了使用干式蚀刻形成金属膜424、421的情况。另外,也可以使用湿式蚀刻形成图8所示的金属膜425、426。该情况的金属膜和透明导电膜的端部的形状与图8所说明的形状相同。
具有沟道保护膜601的结构的TFT包括如下效果。首先,在图9B所示的透明导电膜407、金属膜408的蚀刻工序中,当进行干式蚀刻时,没有岛状半导体膜被蚀刻的忧虑。因此透明导电膜及金属膜的蚀刻工序具有自由度,可以以最合适的蚀刻条件进行蚀刻。此外,可以使用干式蚀刻微细地加工。此外,可以形成薄的岛状半导体膜405,以提高TFT的特性。因此,最合适于有源矩阵型有机发光二极管,其需要大电流流出的TFT作为驱动TFT。
此外,图10示出了另一个TFT的结构。该结构是用结晶半导体膜形成的底部栅极型TFT。直到在衬底401上形成栅极绝缘膜404的工序与图5A相同。然后,在栅极绝缘膜上形成结晶半导体膜。既可在栅极绝缘膜上直接形成结晶半导体膜,又可如实施方式1那样在形成非晶半导体膜之后进行晶化来形成结晶半导体膜。通过蚀刻加工结晶半导体膜的形状来形成岛状半导体膜405。通过将杂质选择性地掺杂到岛状半导体膜405中,在岛状半导体膜405中形成一对杂质区域602和沟道形成区域603。在岛状半导体膜405上形成层间绝缘膜604,然后在该层间绝缘膜604中形成到达杂质区域602的接触孔,层叠透明导电膜及在该透明导电膜上的金属膜。然后,使用由图5A所示的曝光掩模曝光并显像了的抗蚀剂图案进行蚀刻,来形成由透明导电膜419及金属膜424构成的电极或布线、以及由透明导电膜415及金属膜421构成的电极或布线。在图10的结构中,通过使用有机树脂材料等形成层间绝缘膜604,层间绝缘膜604具有平坦面。也就是说,由于可以将透明导电膜415形成在平坦面上,因此可以防止当进行蚀刻形成金属膜421时产生透明导电膜415的破裂。
另外,在图10中所示的TFT中,除了一对杂质区域602之外,还可以具有杂质区域。
此外,在图9A至9D及图10中,起因于用于形成金属膜421、424的蚀刻方法的金属膜的形状的特征与上述特征相同。既可使用湿式蚀刻形成如图8所示的形状的金属膜425、426而代替金属膜421、424,又可使用叠层结构的金属膜。此外,在此作为用作像素电极的导电膜使用了透明导电膜,也可以使用反射型导电膜。作为透明导电膜的材料,可以使用实施方式1所示的材料。
本实施方式可以在能够实施的范围内自由地组合实施方式1。
实施方式3
在本实施方式中,将参照图11A至11D描述在实施方式1及2中使用的曝光掩模。图11A至11C示出了图1A或图5A所示的曝光掩模的遮光部分12b及半透光部分13的俯视图。曝光掩模的遮光部分12b的宽度表示为t1,并且半透光部分13的宽度表示为t2。
在半透光部分13中可以设置衍射光栅图案。图11A和11B示出了曝光装置的具有由分辨率极限或更低的多个狭缝构成的狭缝部分的衍射光栅图案。衍射光栅图案是配置有至少一个或更多的图案如狭缝、点等的图案。在配置多个图案如狭缝、点等的情况下,既可配置为具有周期性,又可配置为没有周期性。通过使用分辨率极限或更低的微细图案,可以调整实际的曝光量,并且可以调制被曝光的抗蚀剂的显像后的膜厚度。
所述狭缝部分的狭缝延伸的方向既可如狭缝部分301那样与遮光部分303的一边平行,又可如狭缝部分302那样与遮光部分303的一边垂直。或者,对于遮光部分303的一边倾斜的方向也可以为狭缝延伸的方向。另外,在该光刻工序中使用的抗蚀剂优选为正型抗蚀剂。
此外,作为半透光部分的另一个示例,图11C示出了设置具有降低曝光光的光强度的功能的半透光膜304的示例。作为半透光膜,可以使用MoSiN、MoSi、MoSiO、MoSiON、CrSi等。使用具备半透光部分的曝光掩模的曝光法也称作半色调曝光方法。
在将曝光光照射到这些图11A至11C所示的曝光掩模的情况下,遮光部分303的光强度为0,而透光部分305的光强度为100%。另一方面,经过狭缝部分301、302、或由半透光膜304构成且具有光强度降低功能的半透光部分的光强度以10至70%的范围内可以调整。图11D示出了光强度分布的典型示例。在半透光部分是衍射光栅图案的情况下,通过调整狭缝部分301、302的间隔及狭缝宽度来实现经过半透光部分的光强度的调整。
本实施方式可以与实施方式1、2自由地组合。
实施方式4
在本实施方式中,将参照图12A和12B、图13A和13B描述EL(Electro Luminescence:电致发光)显示器件。作为构成TFT的衬底和各层的形成方法、材料等,可以参照实施方式1及2。图12A和12B、图13A和13B中的TFT采用了实施方式1的顶部栅极型TFT的结构,但是也可以采用底部栅极型TFT结构。与实施方式1的图1A至1C及图2A至2C相同的部分由相同的符号表示,并且省略详细说明。另外,像素结构不局限于图12A和12B、图13A和13B,也可以采用其他像素结构。
图12A示出了EL显示器件的像素部分的俯视图。在像素中,设置有两种TFT,即,开关TFT140和控制流入EL元件的电流的驱动TFT141。将用作开关TFT140的源电极或漏电极的透明导电膜123及金属膜124与驱动TFT141的栅电极5b电连接。图12B是沿着图12A中的A-A’及B-B’的剖面图。
通过实施方式1的方法,在衬底1上形成TFT。在衬底1上形成绝缘膜2,在其上形成岛状半导体膜3a、3b。岛状半导体膜3a、3b是非晶半导体膜或结晶半导体膜。接着,形成栅极绝缘膜4、栅电极5a、5b。栅电极5a是通过栅极布线延伸而成的,而栅电极5b形成为与栅极布线(栅电极5a)分离。以栅电极5a、5b为掩模将杂质元素掺杂到岛状半导体膜3a、3b,来在每个岛状半导体膜3a、3b中形成一对杂质区域和沟道形成区域。接下来,在栅电极5a、5b上形成第一层间绝缘膜6、第二层间绝缘膜7。
接下来,蚀刻栅极绝缘膜4、第一层间绝缘膜6及第二层间绝缘膜7,来形成到达岛状半导体膜的一对杂质区域的接触孔。与此同时,蚀刻第一层间绝缘膜6及第二层间绝缘膜7,来形成到达栅电极5b的接触孔。在第二层间绝缘膜7上形成透明导电膜,在其上层叠金属膜。然后,通过与实施方式1相同的方法蚀刻透明导电膜及金属膜,来形成由金属膜122及透明导电膜121构成的布线或电极、由金属膜124及透明导电膜123构成的布线或电极、由金属膜126及透明导电膜125构成的布线或电极、以及由金属膜128及透明导电膜127构成的布线或电极。透明导电膜127用作像素电极。
金属膜122、124、126分别具有与位于其下层的透明导电膜121、123、125大致相似的关系,并且分别具有比每个透明导电膜小一圈的图案。如图1A至1C所示的抗蚀剂图案16a那样,通过使用具有遮光部分的曝光掩模曝光、显像了的抗蚀剂图案来蚀刻并形成金属膜122、124、126。另一方面,由于透明导电膜127的一部分用作像素电极,所以金属膜128并不一定具有与透明导电膜127相似的关系,并且具有比透明导电膜127更小的图案。因此,如图1A至1C所示的抗蚀剂图案15a那样,通过使用具有半透光部分及遮光部分的曝光掩模曝光、显像了的抗蚀剂图案,来蚀刻并形成透明导电膜127及金属膜128。
在形成金属膜122、124、126、128之后,也可以研磨透明导电膜127的露出于金属膜128的部分的表面,来除去透明导电膜上的金属膜的残渣。通过CMP(Chemical-Mechanical Polishing:化学机械抛光)法等可以进行研磨。该研磨具有防止透明导电膜127和在电场发光层上的导电层131短路的效果,所述短路是因如下情况而引起的,即,由于接着形成在透明导电膜127上的电场发光层非常薄,所以电场发光层因金属膜的残渣而不均匀地形成。
接下来,在TFT上形成用作堤的绝缘膜129(也称作隔壁)。绝缘膜129形成为使透明导电膜127的用作像素电极的部分露出。此外,绝缘膜129形成为覆盖金属膜128。这是因为,金属膜128露出于绝缘膜129导致产生EL元件的短路问题。另一方面,绝缘膜129形成为在使透明导电膜127露出的附近,膜厚度渐渐变薄并具有曲面。这是为了防止形成在上部形成的电场发光层因绝缘膜129的台阶产生破裂的。由于像这样绝缘膜129是具有曲面的形状,所以有金属膜128的端部容易露出于绝缘膜129的担心。但是,如实施方式1及2所说明那样,在本发明中形成的金属膜128由于其端部具有倾斜或角度θ2,因此为不容易露出于绝缘膜129的结构,并且非常合适于EL显示器件。
在通过干式蚀刻形成金属膜128的情况下,金属膜128反映形成在其上部的抗蚀剂图案的形状,并且在图12B的剖面图中,金属膜128的接近于绝缘膜129的曲面一侧的端部的倾斜比另一侧端部的倾斜大。并且,在图12A的俯视图中,金属膜128的四边中更离开于透明导电膜127的端部的两边的倾斜比另两边的倾斜大。另一方面,在通过湿式蚀刻形成金属膜128的情况下,金属膜128的端部具有比透明导电膜127的端部的角度θ1锐的θ2。换言之,由于即使使用哪个形成方法,金属膜128的接近于绝缘膜129的曲面一侧的端部也形成为具有倾斜或角度θ2,所以为不容易露出于绝缘膜129的形状。
接下来,与露出于绝缘膜129的透明导电膜127接触地形成电场发光层130,接着形成导电层131。在上述结构中,如果驱动发光元件的TFT是N沟道型TFT,透明导电膜127和导电层131就分别相当于阴极和阳极。如果将透明导电膜用于导电层131,就为向上方及下方双方发光的显示器件。
图13A和13B示出了与图12A和12B不同的结构的EL显示器件。图13A示出了EL显示器件的像素部分的俯视图,而图13B示出了沿着图13A中的A-A’及B-B’的剖面图。
图13B的直到在形成第二层间绝缘膜7之后进行蚀刻,来形成到达岛状半导体膜的一对杂质区域的接触孔的工序和图12B中相同。形成开关TFT1101和驱动TFT1102。然后,形成导电层,接着蚀刻来形成布线或电极1103a至1103d。
在布线或电极1103a至1103d上,形成第三层间绝缘膜1104。优选使用有机树脂膜形成第三层间绝缘膜1104。这是因为,将形成在第三层间绝缘膜1104上且用作像素电极的透明导电膜形成在平坦面上。
蚀刻第三层间绝缘膜1104,来形成到达布线或电极1103d的接触孔。在第三层间绝缘膜1104上层叠透明导电膜及金属膜,蚀刻来形成透明导电膜1105、金属膜1106。透明导电膜1105和金属膜1106如图1A至1C所示的抗蚀剂图案15a那样通过使用具有半透光部分的曝光掩模曝光、显像了的抗蚀剂图案来蚀刻。透明导电膜1105用作像素电极。
形成在第二层间绝缘膜7中的接触孔和形成在第三层间绝缘膜1104中的接触孔优选形成为重叠。通过重叠接触孔,可以提高开口率。另一方面,在接触孔中的台阶变大,而导致透明导电膜1105的破裂的问题,但是,通过使金属膜1106残存在接触孔中的透明导电膜1105上,可以补偿破裂的问题。
形成金属膜1106之后,与图12B相同,形成绝缘膜129、电场发光层130、导电层131。
在本实施方式中,以用作像素电极的导电膜为透明导电膜,但是也可以为反射型导电膜。作为透明导电膜的材料,可以使用实施方式1所示的材料。此外,本实施方式以能够实施的范围内,可以与实施方式1至3自由地组合。
实施方式5
在本实施方式中,将描述本发明适用于液晶显示器件的示例。
首先,使用图14A描述液晶显示面板的制造方法。首先,与实施方式2的图6C相同,在衬底401上形成底部栅极型TFT。TFT的结构不局限于实施方式2的图6C的TFT,可以使用各种结构的TFT。
在使用实施方式3的方法形成TFT之后,形成定向膜801以覆盖金属膜424、421、透明导电膜419、415。并且,准备形成有滤色镜802、遮光膜807、相对电极803及定向膜804的衬底805,使用密封剂(未图示)贴合衬底401和衬底805。遮光膜807配置为与TFT重叠,而滤色镜802配置为与用作像素电极的透明导电膜415的部分重叠。然后,注入液晶806来完成具备显示功能的显示器件。未图示,每个衬底401、805的与液晶806相反一侧贴附有偏光板。通过以上工序,就完成液晶显示面板。另外,可以使用反射型导电膜而代替透明导电膜。
接下来,在本实施方式中,将描述在液晶显示器件中,形成在透明导电膜上的金属膜的配置。图14B是液晶显示器件的俯视图的一个示例,图14A是沿着图14B中A-A’的剖面图。岛状半导体膜405重叠于栅极布线403上,并且与岛状半导体膜405重叠的栅极布线部分成为栅电极。就是说,符号403既是栅极布线又是栅电极。此外,岛状半导体膜405通过导电层417与用作源极布线的金属膜424和透明导电膜419的叠层膜电连接,并且通过导电层418与用作漏极布线的金属膜421和透明导电膜415的叠层膜电连接。电容布线808在与透明导电膜415重叠的部分形成电容器。既可在与栅极布线403相同的层中形成电容布线808,又可在其他层中形成。遮光膜807由虚线表示。遮光膜807与源极布线、漏极布线及TFT重叠,但是与透明导电膜415的用作像素电极的部分不重叠。
在透明导电膜415上的金属膜421沿着透明导电膜415的边缘形成。详细地说,金属膜421的侧面沿着透明导电膜415的侧面形成。但是,金属膜421的侧面与透明导电膜415的侧面不一致,并且位于透明导电膜415的侧面的内侧。像这样,通过将金属膜421沿着透明导电膜415的边缘形成,可以缓和遮光像素电极之间的遮光膜807的配置精度。这是因为,即使遮光膜807的位置稍微错开,金属膜421也起到遮光膜的作用,因此在金属膜421存在的范围内,遮光膜807的位置错开是可以允许的。特别是,如图14A和14B所示,在将遮光膜设置在相对衬底的情况下,需要高位置调整精度。因此,为了确保像素之间的遮光,在透明导电膜上沿着像素电极的边缘形成金属膜421是很有效果的。
作为另一个液晶显示器件的结构,将描述图15A和15B。图15A和15B是在图14A和14B的结构中设置层间绝缘膜的示例。图15A是沿图15B所示的液晶显示器件的俯视图的A-A’的剖面图。在栅极布线403上重叠岛状半导体膜405,并且与岛状半导体膜405重叠的栅极布线部分成为栅电极。此外,岛状半导体膜405通过导电层417与源极布线501电连接,并且通过导电层418与漏极布线502电连接。电容布线808在与透明导电膜504重叠的部分形成电容器。既可在与栅极布线403相同的层中形成电容布线808,又可在其他层中形成。
在源极布线501及漏极布线502上形成有层间绝缘膜503,并且在层间绝缘膜503中形成有到达漏极布线502的接触孔。层间绝缘膜503是有机树脂膜或无机绝缘膜。在层间绝缘膜503上形成有透明导电膜504及金属膜505。在以层间绝缘膜503为有机树脂膜的情况下,由于因栅电极403和岛状半导体膜405的台阶被缓和,所以可以将用作像素电极的透明导电膜504形成在平坦面上。因此,可以形成比图14A和14B中的结构大的像素电极,以可以提高开口率。
通过使用如图1A至1C所示的抗蚀剂图案16a那样具有遮光部分的曝光掩模曝光并显像了的抗蚀剂图案,来蚀刻并形成透明导电膜504及金属膜505。由于透明导电膜504和漏极布线502的连接部分具有大的台阶,所以有可能透明导电膜504产生破裂,因此优选使金属膜505残存在透明导电膜504上。
图15B的俯视图也与图14B同样,金属膜505沿着透明导电膜504的边缘形成,也可以用作遮光膜的一部分。
作为透明导电膜504,可以使用实施方式1中所示的透明导电膜材料。
此外,图16A和16B示出了利用在透明导电膜上的金属膜,以便将液晶定向多个方向的示例。图16A是像素部分的俯视图,而图16B是沿着图16A的A-A’的液晶层附近的剖面图。一个像素由TFT1001、用作像素电极的透明导电膜1002、形成在其上的金属膜1003构成。此外,符号1004是相对衬底,符号1005是相对电极,符号1006是液晶,符号1007是定向膜。在一个透明导电膜1002上配置有多个金属膜1003。各个金属膜1003的剖面形状是三角形,并且使一个像素内的液晶根据其斜面定向两个方向。各个金属膜以山梁的形状形成在透明导电膜1002上。称这样的结构为所谓的MVA(Multi-domain Vertical Alignment:多象限垂直配向)方式,这样可以获得高视角特性。在图16B的剖面图中,金属膜1003的剖面是三角形,但是也可以是梯形。在采用梯形的情况下,也可以根据其斜面使一个像素内的液晶定向两个方向。
图17A和17B示出了MVA方式中的金属膜的另一个配置示例。图17A是像素部分的俯视图,而图17B是沿着图17A的A-A’的液晶层附近的剖面图。一个像素由TFT1201、用作像素电极的透明导电膜1202、形成在其上的金属膜1203构成。此外,符号1204是相对衬底,符号1205是相对电极,符号1206是液晶,符号1207是定向膜。在图17A和17B中,金属膜1203构成多个突起物,并且每个突起物具有顶点,为像四棱锥那样的形状。因此,一个像素内的液晶定向突起物具有的斜面的数量即四个方向。作为突起物的形状,除了四棱锥以外,还可以举出三角锥等,在采用三角锥的情况下,液晶定向三个方向。因此,图17A和17B的结构可以获得比图16A和16B更高的视角特性。
可以利用在本实施方式中所说明的示例,而代替PVA(PatternedVertical Alignment:特定竖向定线)方式等的给予液晶特定定向的狭缝。通过利用此而代替PVA方式的狭缝,可以省略在用作像素电极的透明导电膜中形成狭缝的工序。
此外,图18示出了金属膜的另一个配置示例。TFT1503和用作像素电极的透明导电膜1502电连接,并且金属膜1501层叠在透明导电膜1502上。金属膜1501具有梳子齿儿形状。
如上那样,通过改变在透明导电膜上的金属膜的配置,既可确保遮光,又可提高视角特性。此外,由于不需要形成特别的掩模而形成金属膜,因此可以减少制造工序。
另外,图13至图18中所示的TFT表示为底部栅极结构,但是,这只是一个示例,可以使用其他TFT结构。此外,本实施方式以能够实施的范围内可以与实施方式1至4自由地组合。
实施方式6
作为本发明的半导体器件,可以举出摄像机、数码相机等的影像拍摄装置、护目镜式显示器(头戴式显示器)、导航系统、音频再现装置(例如,汽车音频装置、音频组件装置等)、个人计算机、游戏机、便携式信息终端(例如,移动计算机、移动电话、便携式游戏机、电子图书等)、拥有记录介质的图像再现装置(具体来说,可以再现诸如Digital Versatile Disc(DVD):数字通用光盘之类的记录介质并包括能够显示图像的显示器的装置)等。这些半导体器件的具体例子示于图20A至20D和图21。
图20A示出了数码相机,其包括主体2101、显示部分2102、摄像部分、操作键2104、以及快门2106等。另外,图20A是从显示部分2102一侧来看的附图,没有示出摄像部分。根据本发明,可以实现廉价、显示问题少、且可靠性高的数码相机。
图20B示出了个人计算机,其包括主体2201、框体2202、显示部分2203、键盘2204、外部连接端口2205、以及指向鼠标2206等。根据本发明,可以实现廉价、显示问题少、且可靠性高的个人计算机。
图20C示出了拥有记录介质的便携式图像再现装置(具体地是DVD再现装置),其包括主体2401、框体2402、显示部分A2403、显示部分B2404、记录介质(DVD等)读取部分2405、操作键2406、扬声器部分2407等。显示部分A2403主要显示图像信息,而显示部分B2404主要显示文本信息。另外,拥有记录介质的图像再现装置还包括家用游戏机等。根据本发明,可以实现廉价、显示问题少、且可靠性高的图像再现装置。
此外,图20D示出了显示器件,其包括框体1901、支撑体1902、显示部分1903、扬声器1904、以及视频输入端子1905等。通过将使用上述实施方式中所示的制造方法形成的薄膜晶体管用于显示部分1903及驱动电路,来制作该显示器件。另外,显示器件包括液晶显示器件、发光器件等,具体来说,包括所有的用于显示信息的显示器件例如用于计算机、接收电视、显示广告等。根据本发明,可以实现廉价、显示问题少、且可靠性高的显示器件,特别是具有22至50英寸大屏幕的大型显示器件。
此外,在图21所示的移动电话机900中,具备有操作开关类904、麦克风905等的主体A901和具备有显示面板A908、显示面板B909、扬声器906等的主体B902在铰链910处可以开闭地连接。显示面板A908和显示面板B909与电路衬底907一起收容在主体B902的框体903中。显示面板A908和显示面板B909的像素部分配置为从形成在框体903的窗口可以被视觉确认。
根据该移动电话机900的功能可以适当地设定显示面板A908和显示面板B909的规格如像素数量等。例如,可以组合作为主屏的显示面板A908和作为副屏的显示面板B909。
根据本发明,可以实现廉价、显示问题少、且可靠性高的便携式信息终端。
涉及本实施方式的移动电话机可以对应于其功能或用途变为各种各样的方式。例如,也可以通过将影像拍摄元件嵌入在铰链910处,制作装有影像拍摄装置的移动电话机。此外,采用将操作开关类904、显示面板A908、显示面板B909收纳到一个框体内的结构,也可以发挥上述功能效果。此外,将本实施方式的结构适用于具备有多个显示部分的信息显示终端中,也可以获得相同的效果。
如上那样,通过使用实施方式1至8中的任何结构或制造方法作为图20A至20D中的显示部分或图21中的显示面板,可以完成各种各样的电子器具。
工业适用性
可以使用一个掩膜形成作为像素电极的导电膜和在其上层叠的金属膜。此外,在由于台阶导致导电膜断裂时,可以通过金属膜连接断裂的导电膜。由此,可以制作制作工序少且廉价的半导体器件,此外还可以实现高可靠性的半导体器件。
本说明书根据2005年10月14日在日本专利局受理的日本专利申请编号2005-301022而制作,所述申请内容包括在本说明书中。

Claims (16)

1. 一种显示器件,包括:
形成在衬底上的栅电极;
形成在所述栅电极上的栅极绝缘膜;
在所述栅极绝缘膜之上的岛状半导体膜;
形成在所述岛状半导体膜之上的导电层;
形成在所述导电层之上的像素电极;以及
形成在所述像素电极之上的金属膜,
其中所述像素电极与所述导电层的侧面接触,
所述像素电极具有台阶部分,并且所述金属膜接触所述像素电极,使得所述金属膜覆盖所述像素电极的所述台阶部分。
2. 一种显示器件,包括:
在衬底上的薄膜晶体管;
与所述薄膜晶体管电连接的像素电极;以及
形成在所述像素电极上的金属膜,
其中所述薄膜晶体管,在栅电极上中间夹着栅极绝缘膜具有岛状半导体膜,
所述像素电极通过导电层与所述岛状半导体膜电连接,
所述像素电极具有台阶部分,并且所述金属膜接触所述像素电极,使得所述金属膜覆盖所述像素电极的所述台阶部分,并且
所述像素电极的所述台阶部分在所述像素电极与所述岛状半导体膜重叠的部分。
3. 一种显示器件,包括:
在衬底上的薄膜晶体管;
包括有机树脂材料的层间绝缘膜,所述层间绝缘膜形成在所述薄膜晶体管上并且具有接触孔;
通过所述接触孔与所述薄膜晶体管电连接的像素电极;以及
形成在所述像素电极上的金属膜,
其中所述像素电极由于所述接触孔的存在具有台阶部分,并且所述金属膜接触所述像素电极,使得所述金属膜覆盖所述像素电极的所述台阶部分。
4. 一种显示器件,包括:
在衬底上的薄膜晶体管;
与所述薄膜晶体管电连接的像素电极;以及
形成在所述像素电极上并与其接触的金属膜,
其中所述金属膜具有比所述像素电极小的平面面积,
所述金属膜的侧面沿着所述像素电极的侧面,
所述金属膜的所述侧面位于所述像素电极的所述侧面的内侧。
5. 一种显示器件,包括:
在衬底上的薄膜晶体管;
与所述薄膜晶体管电连接的像素电极;
形成在所述像素电极上并与其接触的金属膜;
形成在所述像素电极及所述金属膜上且使所述像素电极的一部分露出的隔壁;
形成为与所述隔壁及所述像素电极接触的电场发光层;以及
在所述电场发光层上的电极,
其中所述金属膜的至少一个侧面倾斜,并且由所述隔壁覆盖。
6. 根据权利要求1所述的显示器件,其中所述导电层包括具有磷的非晶硅膜。
7. 根据权利要求2所述的显示器件,还包括形成在所述薄膜晶体管上且具有接触孔的层间绝缘膜。
8. 根据权利要求4所述的显示器件,其中所述金属膜是遮光膜。
9. 根据权利要求1所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
10. 根据权利要求2所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
11. 根据权利要求3所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
12. 根据权利要求4所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
13. 根据权利要求5所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
14. 根据权利要求6所述的显示器件,其中当在所述像素电极中相互比较与所述金属膜接触的部分的第一厚度和与所述金属膜不接触的部分的第二厚度时,所述第一厚度比所述第二厚度厚。
15. 一种显示器件的制造方法,包括以下工序:
在衬底上形成岛状半导体膜;
在所述岛状半导体膜上中间夹着栅极绝缘膜形成栅电极;
在所述栅电极上形成具有平坦面的层间绝缘膜;
在所述层间绝缘膜中形成到达所述岛状半导体膜的接触孔;
在所述层间绝缘膜上形成导电膜及金属膜的叠层;
使用具有半透光部分的曝光掩模,在所述金属膜上形成包括厚度较厚的区域和厚度比该较厚区域薄的区域的抗蚀剂图案;以及
使用所述抗蚀剂图案,形成由所述导电膜构成的像素电极和形成在所述像素电极上并与其接触的金属膜。
16. 一种显示器件的制造方法,包括以下工序:
在衬底上形成栅电极;
在所述栅电极上中间夹着栅极绝缘膜形成岛状半导体膜;
在所述岛状半导体膜上中间夹着导电层形成源电极及漏电极;
在所述源电极及所述漏电极上形成具有平坦面的层间绝缘膜;
在所述层间绝缘膜中形成达到所述源电极及所述漏电极的接触孔;
在所述层间绝缘膜上形成导电膜及金属膜的叠层;
使用具有半透光部分的曝光掩模,在所述金属膜上形成包括厚度较厚的区域和厚度比该较厚区域薄的区域的抗蚀剂图案;以及
使用所述抗蚀剂图案,形成由所述导电膜构成的像素电极和形成在所述像素电极上并与其接触的金属膜。
CN2006101359375A 2005-10-14 2006-10-13 显示器件及其制造方法 Expired - Fee Related CN1949511B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410543778.7A CN104505396B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005301022 2005-10-14
JP2005-301022 2005-10-14
JP2005301022 2005-10-14

Related Child Applications (2)

Application Number Title Priority Date Filing Date
CN201410543778.7A Division CN104505396B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法
CN201210057909.1A Division CN102610605B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法

Publications (2)

Publication Number Publication Date
CN1949511A CN1949511A (zh) 2007-04-18
CN1949511B true CN1949511B (zh) 2012-05-09

Family

ID=38018956

Family Applications (3)

Application Number Title Priority Date Filing Date
CN201410543778.7A Active CN104505396B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法
CN201210057909.1A Active CN102610605B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法
CN2006101359375A Expired - Fee Related CN1949511B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
CN201410543778.7A Active CN104505396B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法
CN201210057909.1A Active CN102610605B (zh) 2005-10-14 2006-10-13 显示器件及其制造方法

Country Status (5)

Country Link
US (7) US8149346B2 (zh)
JP (18) JP5417412B2 (zh)
KR (2) KR101296697B1 (zh)
CN (3) CN104505396B (zh)
TW (10) TWI612678B (zh)

Families Citing this family (275)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7888702B2 (en) * 2005-04-15 2011-02-15 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method of the display device
US8149346B2 (en) * 2005-10-14 2012-04-03 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7601566B2 (en) 2005-10-18 2009-10-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI328861B (en) * 2007-03-13 2010-08-11 Au Optronics Corp Fabrication methods of thin film transistor substrate
KR101415561B1 (ko) * 2007-06-14 2014-08-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그의 제조 방법
KR101448903B1 (ko) * 2007-10-23 2014-10-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제작방법
JP5380037B2 (ja) * 2007-10-23 2014-01-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7824939B2 (en) * 2007-10-23 2010-11-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device comprising separated and electrically connected source wiring layers
JP5427390B2 (ja) * 2007-10-23 2014-02-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP2232561A4 (en) * 2007-12-03 2015-05-06 Semiconductor Energy Lab METHOD OF MANUFACTURING A THIN FILM TRANSISTOR AND METHOD OF MANUFACTURING A DISPLAY ARRANGEMENT
JP5377940B2 (ja) * 2007-12-03 2013-12-25 株式会社半導体エネルギー研究所 半導体装置
KR101446249B1 (ko) 2007-12-03 2014-10-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 제조방법
US7977678B2 (en) 2007-12-21 2011-07-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device
US8035107B2 (en) 2008-02-26 2011-10-11 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing display device
CN101939694B (zh) 2008-02-27 2014-01-29 株式会社半导体能源研究所 液晶显示器件及其制造方法以及电子装置
US8101442B2 (en) * 2008-03-05 2012-01-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing EL display device
US7749820B2 (en) * 2008-03-07 2010-07-06 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, manufacturing method thereof, display device, and manufacturing method thereof
US7989275B2 (en) * 2008-03-10 2011-08-02 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, manufacturing method thereof, display device, and manufacturing method thereof
US7883943B2 (en) 2008-03-11 2011-02-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film transistor and method for manufacturing display device
JP5364422B2 (ja) * 2008-04-17 2013-12-11 株式会社半導体エネルギー研究所 発光装置及びその作製方法
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US7790483B2 (en) * 2008-06-17 2010-09-07 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor and manufacturing method thereof, and display device and manufacturing method thereof
US8945981B2 (en) 2008-07-31 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI626744B (zh) 2008-07-31 2018-06-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
KR101731772B1 (ko) 2008-11-28 2017-04-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 표시 장치 및 표시 장치를 포함하는 전자 장치
US20100138765A1 (en) * 2008-11-30 2010-06-03 Nokia Corporation Indicator Pop-Up
JP5491833B2 (ja) 2008-12-05 2014-05-14 株式会社半導体エネルギー研究所 半導体装置
US8207026B2 (en) * 2009-01-28 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of thin film transistor and manufacturing method of display device
KR101015850B1 (ko) * 2009-02-09 2011-02-24 삼성모바일디스플레이주식회사 유기 발광 표시 장치 제조 방법
JP5503995B2 (ja) * 2009-02-13 2014-05-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7989234B2 (en) * 2009-02-16 2011-08-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film transistor and method for manufacturing display device
US20100224880A1 (en) * 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8202769B2 (en) * 2009-03-11 2012-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP5539765B2 (ja) * 2009-03-26 2014-07-02 株式会社半導体エネルギー研究所 トランジスタの作製方法
KR101414926B1 (ko) 2009-07-18 2014-07-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치 제조 방법
TWI700810B (zh) 2009-08-07 2020-08-01 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR102246529B1 (ko) * 2009-09-16 2021-04-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102549638B (zh) 2009-10-09 2015-04-01 株式会社半导体能源研究所 发光显示器件以及包括该发光显示器件的电子设备
KR20120089505A (ko) * 2010-12-10 2012-08-13 삼성전자주식회사 표시 장치 및 그 제조 방법
CN102184928A (zh) * 2010-12-29 2011-09-14 友达光电股份有限公司 显示元件及其制造方法
US20120193656A1 (en) * 2010-12-29 2012-08-02 Au Optronics Corporation Display device structure and manufacturing method thereof
US20130023129A1 (en) 2011-07-20 2013-01-24 Asm America, Inc. Pressure transmitter for a semiconductor processing environment
CN102769040B (zh) * 2012-07-25 2015-03-04 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及其制作方法、显示装置
US10714315B2 (en) 2012-10-12 2020-07-14 Asm Ip Holdings B.V. Semiconductor reaction chamber showerhead
WO2014091959A1 (ja) * 2012-12-10 2014-06-19 シャープ株式会社 半導体装置およびその製造方法
JP6217161B2 (ja) * 2013-06-19 2017-10-25 セイコーエプソン株式会社 発光装置および電子機器
KR102094847B1 (ko) * 2013-07-03 2020-03-31 삼성디스플레이 주식회사 박막 트랜지스터를 포함하는 표시 기판 및 이의 제조 방법
WO2015082566A1 (en) * 2013-12-04 2015-06-11 B. Braun Melsungen Ag Needle assembly with sealed notch and related methods
CN103681775B (zh) * 2013-12-31 2016-06-08 京东方科技集团股份有限公司 Amoled显示装置
US11015245B2 (en) 2014-03-19 2021-05-25 Asm Ip Holding B.V. Gas-phase reactor and system having exhaust plenum and components thereof
CN104037129A (zh) * 2014-06-20 2014-09-10 深圳市华星光电技术有限公司 Tft背板的制造方法及tft背板结构
CN104091810A (zh) * 2014-06-30 2014-10-08 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
JP6497876B2 (ja) 2014-09-01 2019-04-10 三菱電機株式会社 液晶表示パネル、及びその製造方法
DE112015004166T5 (de) * 2014-09-12 2017-05-24 Semiconductor Energy Laboratory Co., Ltd. Anzeigevorrichtung
US10941490B2 (en) 2014-10-07 2021-03-09 Asm Ip Holding B.V. Multiple temperature range susceptor, assembly, reactor and system including the susceptor, and methods of using the same
US10276355B2 (en) 2015-03-12 2019-04-30 Asm Ip Holding B.V. Multi-zone reactor, system including the reactor, and method of using the same
KR102329294B1 (ko) * 2015-04-30 2021-11-19 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
CN104810322A (zh) * 2015-05-18 2015-07-29 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板、显示装置、掩模板
CN104932157B (zh) * 2015-06-18 2018-07-17 武汉华星光电技术有限公司 一种阵列基板及液晶显示器
US10458018B2 (en) 2015-06-26 2019-10-29 Asm Ip Holding B.V. Structures including metal carbide material, devices including the structures, and methods of forming same
US10211308B2 (en) 2015-10-21 2019-02-19 Asm Ip Holding B.V. NbMC layers
US11139308B2 (en) 2015-12-29 2021-10-05 Asm Ip Holding B.V. Atomic layer deposition of III-V compounds to form V-NAND devices
TWI561905B (en) * 2016-01-04 2016-12-11 Au Optronics Corp Pixel structure
KR102591388B1 (ko) 2016-01-18 2023-10-19 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치
JP6685142B2 (ja) * 2016-02-02 2020-04-22 株式会社ジャパンディスプレイ 表示装置及びその製造方法
US10529554B2 (en) 2016-02-19 2020-01-07 Asm Ip Holding B.V. Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
KR20170117273A (ko) * 2016-04-12 2017-10-23 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
US10367080B2 (en) 2016-05-02 2019-07-30 Asm Ip Holding B.V. Method of forming a germanium oxynitride film
CN105742299B (zh) * 2016-05-16 2019-11-29 京东方科技集团股份有限公司 一种像素单元及其制作方法、阵列基板及显示装置
US11453943B2 (en) 2016-05-25 2022-09-27 Asm Ip Holding B.V. Method for forming carbon-containing silicon/metal oxide or nitride film by ALD using silicon precursor and hydrocarbon precursor
WO2018003633A1 (ja) * 2016-06-28 2018-01-04 シャープ株式会社 アクティブマトリクス基板、光シャッタ基板、表示装置、アクティブマトリクス基板の製造方法
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
US9859151B1 (en) 2016-07-08 2018-01-02 Asm Ip Holding B.V. Selective film deposition method to form air gaps
US9887082B1 (en) 2016-07-28 2018-02-06 Asm Ip Holding B.V. Method and apparatus for filling a gap
US9812320B1 (en) 2016-07-28 2017-11-07 Asm Ip Holding B.V. Method and apparatus for filling a gap
KR102532607B1 (ko) 2016-07-28 2023-05-15 에이에스엠 아이피 홀딩 비.브이. 기판 가공 장치 및 그 동작 방법
JP2018017981A (ja) * 2016-07-29 2018-02-01 株式会社ジャパンディスプレイ 電子機器
JP2018048893A (ja) 2016-09-21 2018-03-29 Ntn株式会社 二次電池の劣化判定装置
US11532757B2 (en) 2016-10-27 2022-12-20 Asm Ip Holding B.V. Deposition of charge trapping layers
US10714350B2 (en) 2016-11-01 2020-07-14 ASM IP Holdings, B.V. Methods for forming a transition metal niobium nitride film on a substrate by atomic layer deposition and related semiconductor device structures
KR102546317B1 (ko) 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
KR20180068582A (ko) 2016-12-14 2018-06-22 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11447861B2 (en) 2016-12-15 2022-09-20 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus and a method of forming a patterned structure
US11581186B2 (en) 2016-12-15 2023-02-14 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus
KR20180070971A (ko) 2016-12-19 2018-06-27 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US10269558B2 (en) 2016-12-22 2019-04-23 Asm Ip Holding B.V. Method of forming a structure on a substrate
US11390950B2 (en) 2017-01-10 2022-07-19 Asm Ip Holding B.V. Reactor system and method to reduce residue buildup during a film deposition process
US10468261B2 (en) 2017-02-15 2019-11-05 Asm Ip Holding B.V. Methods for forming a metallic film on a substrate by cyclical deposition and related semiconductor device structures
US10529563B2 (en) 2017-03-29 2020-01-07 Asm Ip Holdings B.V. Method for forming doped metal oxide films on a substrate by cyclical deposition and related semiconductor device structures
US10770286B2 (en) 2017-05-08 2020-09-08 Asm Ip Holdings B.V. Methods for selectively forming a silicon nitride film on a substrate and related semiconductor device structures
US11306395B2 (en) 2017-06-28 2022-04-19 Asm Ip Holding B.V. Methods for depositing a transition metal nitride film on a substrate by atomic layer deposition and related deposition apparatus
KR20190009245A (ko) 2017-07-18 2019-01-28 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 구조물 형성 방법 및 관련된 반도체 소자 구조물
US10541333B2 (en) 2017-07-19 2020-01-21 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US11018002B2 (en) 2017-07-19 2021-05-25 Asm Ip Holding B.V. Method for selectively depositing a Group IV semiconductor and related semiconductor device structures
US11374112B2 (en) 2017-07-19 2022-06-28 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US10590535B2 (en) 2017-07-26 2020-03-17 Asm Ip Holdings B.V. Chemical treatment, deposition and/or infiltration apparatus and method for using the same
US10770336B2 (en) 2017-08-08 2020-09-08 Asm Ip Holding B.V. Substrate lift mechanism and reactor including same
US10692741B2 (en) 2017-08-08 2020-06-23 Asm Ip Holdings B.V. Radiation shield
US11139191B2 (en) 2017-08-09 2021-10-05 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US11769682B2 (en) 2017-08-09 2023-09-26 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US11830730B2 (en) 2017-08-29 2023-11-28 Asm Ip Holding B.V. Layer forming method and apparatus
KR102491945B1 (ko) 2017-08-30 2023-01-26 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11056344B2 (en) 2017-08-30 2021-07-06 Asm Ip Holding B.V. Layer forming method
US11295980B2 (en) 2017-08-30 2022-04-05 Asm Ip Holding B.V. Methods for depositing a molybdenum metal film over a dielectric surface of a substrate by a cyclical deposition process and related semiconductor device structures
US10658205B2 (en) 2017-09-28 2020-05-19 Asm Ip Holdings B.V. Chemical dispensing apparatus and methods for dispensing a chemical to a reaction chamber
US10403504B2 (en) 2017-10-05 2019-09-03 Asm Ip Holding B.V. Method for selectively depositing a metallic film on a substrate
KR102556021B1 (ko) * 2017-10-13 2023-07-17 삼성디스플레이 주식회사 디스플레이 장치 및 그 제조방법
JP2019074684A (ja) 2017-10-18 2019-05-16 シャープ株式会社 表示パネル用基板の製造方法
US11022879B2 (en) 2017-11-24 2021-06-01 Asm Ip Holding B.V. Method of forming an enhanced unexposed photoresist layer
CN111344522B (zh) 2017-11-27 2022-04-12 阿斯莫Ip控股公司 包括洁净迷你环境的装置
CN111316417B (zh) 2017-11-27 2023-12-22 阿斯莫Ip控股公司 与批式炉偕同使用的用于储存晶圆匣的储存装置
KR102092034B1 (ko) 2017-12-06 2020-03-23 엘지디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
CN108091674B (zh) * 2017-12-12 2020-06-26 武汉华星光电半导体显示技术有限公司 Oled背板结构及oled背板制作方法
US10872771B2 (en) 2018-01-16 2020-12-22 Asm Ip Holding B. V. Method for depositing a material film on a substrate within a reaction chamber by a cyclical deposition process and related device structures
TWI799494B (zh) 2018-01-19 2023-04-21 荷蘭商Asm 智慧財產控股公司 沈積方法
WO2019142055A2 (en) 2018-01-19 2019-07-25 Asm Ip Holding B.V. Method for depositing a gap-fill layer by plasma-assisted deposition
US11081345B2 (en) 2018-02-06 2021-08-03 Asm Ip Holding B.V. Method of post-deposition treatment for silicon oxide film
US10896820B2 (en) 2018-02-14 2021-01-19 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
EP3737779A1 (en) 2018-02-14 2020-11-18 ASM IP Holding B.V. A method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
WO2019159261A1 (ja) * 2018-02-14 2019-08-22 シャープ株式会社 表示デバイスの製造方法および露光マスク
KR102636427B1 (ko) 2018-02-20 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 장치
US11473195B2 (en) 2018-03-01 2022-10-18 Asm Ip Holding B.V. Semiconductor processing apparatus and a method for processing a substrate
KR102560100B1 (ko) * 2018-03-08 2023-07-26 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US11629406B2 (en) 2018-03-09 2023-04-18 Asm Ip Holding B.V. Semiconductor processing apparatus comprising one or more pyrometers for measuring a temperature of a substrate during transfer of the substrate
US11114283B2 (en) 2018-03-16 2021-09-07 Asm Ip Holding B.V. Reactor, system including the reactor, and methods of manufacturing and using same
US10847371B2 (en) 2018-03-27 2020-11-24 Asm Ip Holding B.V. Method of forming an electrode on a substrate and a semiconductor device structure including an electrode
US11088002B2 (en) 2018-03-29 2021-08-10 Asm Ip Holding B.V. Substrate rack and a substrate processing system and method
US11230766B2 (en) 2018-03-29 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
TWI811348B (zh) 2018-05-08 2023-08-11 荷蘭商Asm 智慧財產控股公司 藉由循環沉積製程於基板上沉積氧化物膜之方法及相關裝置結構
KR102596988B1 (ko) 2018-05-28 2023-10-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 그에 의해 제조된 장치
TW202013553A (zh) 2018-06-04 2020-04-01 荷蘭商Asm 智慧財產控股公司 水氣降低的晶圓處置腔室
US11718913B2 (en) 2018-06-04 2023-08-08 Asm Ip Holding B.V. Gas distribution system and reactor system including same
US11286562B2 (en) 2018-06-08 2022-03-29 Asm Ip Holding B.V. Gas-phase chemical reactor and method of using same
KR102568797B1 (ko) 2018-06-21 2023-08-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 시스템
US10797133B2 (en) 2018-06-21 2020-10-06 Asm Ip Holding B.V. Method for depositing a phosphorus doped silicon arsenide film and related semiconductor device structures
JP2021529254A (ja) 2018-06-27 2021-10-28 エーエスエム・アイピー・ホールディング・ベー・フェー 金属含有材料ならびに金属含有材料を含む膜および構造体を形成するための周期的堆積方法
CN112292477A (zh) 2018-06-27 2021-01-29 Asm Ip私人控股有限公司 用于形成含金属的材料的循环沉积方法及包含含金属的材料的膜和结构
US10612136B2 (en) 2018-06-29 2020-04-07 ASM IP Holding, B.V. Temperature-controlled flange and reactor system including same
US10755922B2 (en) 2018-07-03 2020-08-25 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10388513B1 (en) 2018-07-03 2019-08-20 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US11053591B2 (en) 2018-08-06 2021-07-06 Asm Ip Holding B.V. Multi-port gas injection system and reactor system including same
CN109037297B (zh) * 2018-08-09 2021-01-29 京东方科技集团股份有限公司 一种有机发光显示基板及其制作方法
US11430674B2 (en) 2018-08-22 2022-08-30 Asm Ip Holding B.V. Sensor array, apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
KR20200030162A (ko) 2018-09-11 2020-03-20 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
US11024523B2 (en) 2018-09-11 2021-06-01 Asm Ip Holding B.V. Substrate processing apparatus and method
US11049751B2 (en) 2018-09-14 2021-06-29 Asm Ip Holding B.V. Cassette supply system to store and handle cassettes and processing apparatus equipped therewith
CN110970344A (zh) 2018-10-01 2020-04-07 Asm Ip控股有限公司 衬底保持设备、包含所述设备的系统及其使用方法
US11232963B2 (en) 2018-10-03 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102592699B1 (ko) 2018-10-08 2023-10-23 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 박막 증착 장치와 기판 처리 장치
KR102605121B1 (ko) 2018-10-19 2023-11-23 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
KR102546322B1 (ko) 2018-10-19 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
USD948463S1 (en) 2018-10-24 2022-04-12 Asm Ip Holding B.V. Susceptor for semiconductor substrate supporting apparatus
US11087997B2 (en) 2018-10-31 2021-08-10 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
KR20200051105A (ko) 2018-11-02 2020-05-13 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 기판 처리 장치
US11572620B2 (en) 2018-11-06 2023-02-07 Asm Ip Holding B.V. Methods for selectively depositing an amorphous silicon film on a substrate
US11031242B2 (en) 2018-11-07 2021-06-08 Asm Ip Holding B.V. Methods for depositing a boron doped silicon germanium film
US10818758B2 (en) 2018-11-16 2020-10-27 Asm Ip Holding B.V. Methods for forming a metal silicate film on a substrate in a reaction chamber and related semiconductor device structures
US10847366B2 (en) 2018-11-16 2020-11-24 Asm Ip Holding B.V. Methods for depositing a transition metal chalcogenide film on a substrate by a cyclical deposition process
US11217444B2 (en) 2018-11-30 2022-01-04 Asm Ip Holding B.V. Method for forming an ultraviolet radiation responsive metal oxide-containing film
KR102636428B1 (ko) 2018-12-04 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치를 세정하는 방법
US11158513B2 (en) 2018-12-13 2021-10-26 Asm Ip Holding B.V. Methods for forming a rhenium-containing film on a substrate by a cyclical deposition process and related semiconductor device structures
TW202037745A (zh) 2018-12-14 2020-10-16 荷蘭商Asm Ip私人控股有限公司 形成裝置結構之方法、其所形成之結構及施行其之系統
CN109658831B (zh) * 2018-12-20 2021-05-04 厦门天马微电子有限公司 一种显示面板及显示装置
TWI819180B (zh) 2019-01-17 2023-10-21 荷蘭商Asm 智慧財產控股公司 藉由循環沈積製程於基板上形成含過渡金屬膜之方法
KR20200091543A (ko) 2019-01-22 2020-07-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
CN111524788B (zh) 2019-02-01 2023-11-24 Asm Ip私人控股有限公司 氧化硅的拓扑选择性膜形成的方法
TW202044325A (zh) 2019-02-20 2020-12-01 荷蘭商Asm Ip私人控股有限公司 填充一基板之一表面內所形成的一凹槽的方法、根據其所形成之半導體結構、及半導體處理設備
KR102626263B1 (ko) 2019-02-20 2024-01-16 에이에스엠 아이피 홀딩 비.브이. 처리 단계를 포함하는 주기적 증착 방법 및 이를 위한 장치
US11482533B2 (en) 2019-02-20 2022-10-25 Asm Ip Holding B.V. Apparatus and methods for plug fill deposition in 3-D NAND applications
TW202104632A (zh) 2019-02-20 2021-02-01 荷蘭商Asm Ip私人控股有限公司 用來填充形成於基材表面內之凹部的循環沉積方法及設備
TW202100794A (zh) 2019-02-22 2021-01-01 荷蘭商Asm Ip私人控股有限公司 基材處理設備及處理基材之方法
KR20200108242A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. 실리콘 질화물 층을 선택적으로 증착하는 방법, 및 선택적으로 증착된 실리콘 질화물 층을 포함하는 구조체
KR20200108248A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOCN 층을 포함한 구조체 및 이의 형성 방법
KR20200108243A (ko) 2019-03-08 2020-09-17 에이에스엠 아이피 홀딩 비.브이. SiOC 층을 포함한 구조체 및 이의 형성 방법
JP7285667B2 (ja) 2019-03-22 2023-06-02 株式会社栗本鐵工所 鋳鉄管の製造方法および鋳鉄管の表面防食方法
KR20200116033A (ko) 2019-03-28 2020-10-08 에이에스엠 아이피 홀딩 비.브이. 도어 개방기 및 이를 구비한 기판 처리 장치
KR20200116855A (ko) 2019-04-01 2020-10-13 에이에스엠 아이피 홀딩 비.브이. 반도체 소자를 제조하는 방법
KR20200123380A (ko) 2019-04-19 2020-10-29 에이에스엠 아이피 홀딩 비.브이. 층 형성 방법 및 장치
KR20200125453A (ko) 2019-04-24 2020-11-04 에이에스엠 아이피 홀딩 비.브이. 기상 반응기 시스템 및 이를 사용하는 방법
KR20200130118A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 비정질 탄소 중합체 막을 개질하는 방법
KR20200130121A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 딥 튜브가 있는 화학물질 공급원 용기
KR20200130652A (ko) 2019-05-10 2020-11-19 에이에스엠 아이피 홀딩 비.브이. 표면 상에 재료를 증착하는 방법 및 본 방법에 따라 형성된 구조
JP2020188255A (ja) 2019-05-16 2020-11-19 エーエスエム アイピー ホールディング ビー.ブイ. ウェハボートハンドリング装置、縦型バッチ炉および方法
USD947913S1 (en) 2019-05-17 2022-04-05 Asm Ip Holding B.V. Susceptor shaft
USD975665S1 (en) 2019-05-17 2023-01-17 Asm Ip Holding B.V. Susceptor shaft
USD935572S1 (en) 2019-05-24 2021-11-09 Asm Ip Holding B.V. Gas channel plate
USD922229S1 (en) 2019-06-05 2021-06-15 Asm Ip Holding B.V. Device for controlling a temperature of a gas supply unit
KR20200141002A (ko) 2019-06-06 2020-12-17 에이에스엠 아이피 홀딩 비.브이. 배기 가스 분석을 포함한 기상 반응기 시스템을 사용하는 방법
KR20200143254A (ko) 2019-06-11 2020-12-23 에이에스엠 아이피 홀딩 비.브이. 개질 가스를 사용하여 전자 구조를 형성하는 방법, 상기 방법을 수행하기 위한 시스템, 및 상기 방법을 사용하여 형성되는 구조
USD944946S1 (en) 2019-06-14 2022-03-01 Asm Ip Holding B.V. Shower plate
USD931978S1 (en) 2019-06-27 2021-09-28 Asm Ip Holding B.V. Showerhead vacuum transport
KR20210005515A (ko) 2019-07-03 2021-01-14 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치용 온도 제어 조립체 및 이를 사용하는 방법
JP2021015791A (ja) 2019-07-09 2021-02-12 エーエスエム アイピー ホールディング ビー.ブイ. 同軸導波管を用いたプラズマ装置、基板処理方法
CN112216646A (zh) 2019-07-10 2021-01-12 Asm Ip私人控股有限公司 基板支撑组件及包括其的基板处理装置
KR20210010307A (ko) 2019-07-16 2021-01-27 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR20210010816A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 라디칼 보조 점화 플라즈마 시스템 및 방법
KR20210010820A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 실리콘 게르마늄 구조를 형성하는 방법
US11643724B2 (en) 2019-07-18 2023-05-09 Asm Ip Holding B.V. Method of forming structures using a neutral beam
TW202121506A (zh) 2019-07-19 2021-06-01 荷蘭商Asm Ip私人控股有限公司 形成形貌受控的非晶碳聚合物膜之方法
CN112309843A (zh) 2019-07-29 2021-02-02 Asm Ip私人控股有限公司 实现高掺杂剂掺入的选择性沉积方法
CN112309900A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
CN112309899A (zh) 2019-07-30 2021-02-02 Asm Ip私人控股有限公司 基板处理设备
US11587814B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11227782B2 (en) 2019-07-31 2022-01-18 Asm Ip Holding B.V. Vertical batch furnace assembly
US11587815B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
CN112323048B (zh) 2019-08-05 2024-02-09 Asm Ip私人控股有限公司 用于化学源容器的液位传感器
USD965524S1 (en) 2019-08-19 2022-10-04 Asm Ip Holding B.V. Susceptor support
USD965044S1 (en) 2019-08-19 2022-09-27 Asm Ip Holding B.V. Susceptor shaft
JP2021031769A (ja) 2019-08-21 2021-03-01 エーエスエム アイピー ホールディング ビー.ブイ. 成膜原料混合ガス生成装置及び成膜装置
USD949319S1 (en) 2019-08-22 2022-04-19 Asm Ip Holding B.V. Exhaust duct
USD940837S1 (en) 2019-08-22 2022-01-11 Asm Ip Holding B.V. Electrode
KR20210024423A (ko) 2019-08-22 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 홀을 구비한 구조체를 형성하기 위한 방법
USD979506S1 (en) 2019-08-22 2023-02-28 Asm Ip Holding B.V. Insulator
USD930782S1 (en) 2019-08-22 2021-09-14 Asm Ip Holding B.V. Gas distributor
KR20210024420A (ko) 2019-08-23 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 비스(디에틸아미노)실란을 사용하여 peald에 의해 개선된 품질을 갖는 실리콘 산화물 막을 증착하기 위한 방법
US11286558B2 (en) 2019-08-23 2022-03-29 Asm Ip Holding B.V. Methods for depositing a molybdenum nitride film on a surface of a substrate by a cyclical deposition process and related semiconductor device structures including a molybdenum nitride film
KR20210029090A (ko) 2019-09-04 2021-03-15 에이에스엠 아이피 홀딩 비.브이. 희생 캡핑 층을 이용한 선택적 증착 방법
KR20210029663A (ko) 2019-09-05 2021-03-16 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11562901B2 (en) 2019-09-25 2023-01-24 Asm Ip Holding B.V. Substrate processing method
CN112593212B (zh) 2019-10-02 2023-12-22 Asm Ip私人控股有限公司 通过循环等离子体增强沉积工艺形成拓扑选择性氧化硅膜的方法
TW202129060A (zh) 2019-10-08 2021-08-01 荷蘭商Asm Ip控股公司 基板處理裝置、及基板處理方法
KR20210043460A (ko) 2019-10-10 2021-04-21 에이에스엠 아이피 홀딩 비.브이. 포토레지스트 하부층을 형성하기 위한 방법 및 이를 포함한 구조체
KR20210045930A (ko) 2019-10-16 2021-04-27 에이에스엠 아이피 홀딩 비.브이. 실리콘 산화물의 토폴로지-선택적 막의 형성 방법
US11637014B2 (en) 2019-10-17 2023-04-25 Asm Ip Holding B.V. Methods for selective deposition of doped semiconductor material
KR20210047808A (ko) 2019-10-21 2021-04-30 에이에스엠 아이피 홀딩 비.브이. 막을 선택적으로 에칭하기 위한 장치 및 방법
US11646205B2 (en) 2019-10-29 2023-05-09 Asm Ip Holding B.V. Methods of selectively forming n-type doped material on a surface, systems for selectively forming n-type doped material, and structures formed using same
KR20210054983A (ko) 2019-11-05 2021-05-14 에이에스엠 아이피 홀딩 비.브이. 도핑된 반도체 층을 갖는 구조체 및 이를 형성하기 위한 방법 및 시스템
KR20210059329A (ko) * 2019-11-15 2021-05-25 엘지디스플레이 주식회사 표시 장치
US11501968B2 (en) 2019-11-15 2022-11-15 Asm Ip Holding B.V. Method for providing a semiconductor device with silicon filled gaps
KR20210062561A (ko) 2019-11-20 2021-05-31 에이에스엠 아이피 홀딩 비.브이. 기판의 표면 상에 탄소 함유 물질을 증착하는 방법, 상기 방법을 사용하여 형성된 구조물, 및 상기 구조물을 형성하기 위한 시스템
CN112951697A (zh) 2019-11-26 2021-06-11 Asm Ip私人控股有限公司 基板处理设备
US11450529B2 (en) 2019-11-26 2022-09-20 Asm Ip Holding B.V. Methods for selectively forming a target film on a substrate comprising a first dielectric surface and a second metallic surface
CN112885692A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
CN112885693A (zh) 2019-11-29 2021-06-01 Asm Ip私人控股有限公司 基板处理设备
JP2021090042A (ja) 2019-12-02 2021-06-10 エーエスエム アイピー ホールディング ビー.ブイ. 基板処理装置、基板処理方法
KR20210070898A (ko) 2019-12-04 2021-06-15 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
JP2021097227A (ja) 2019-12-17 2021-06-24 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化バナジウム層および窒化バナジウム層を含む構造体を形成する方法
KR20210080214A (ko) 2019-12-19 2021-06-30 에이에스엠 아이피 홀딩 비.브이. 기판 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
KR20210095050A (ko) 2020-01-20 2021-07-30 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법 및 박막 표면 개질 방법
TW202130846A (zh) 2020-02-03 2021-08-16 荷蘭商Asm Ip私人控股有限公司 形成包括釩或銦層的結構之方法
TW202146882A (zh) 2020-02-04 2021-12-16 荷蘭商Asm Ip私人控股有限公司 驗證一物品之方法、用於驗證一物品之設備、及用於驗證一反應室之系統
US11776846B2 (en) 2020-02-07 2023-10-03 Asm Ip Holding B.V. Methods for depositing gap filling fluids and related systems and devices
US11781243B2 (en) 2020-02-17 2023-10-10 Asm Ip Holding B.V. Method for depositing low temperature phosphorous-doped silicon
CN111293153A (zh) * 2020-02-20 2020-06-16 深圳市华星光电半导体显示技术有限公司 一种显示面板及显示面板制程方法
US11876356B2 (en) 2020-03-11 2024-01-16 Asm Ip Holding B.V. Lockout tagout assembly and system and method of using same
KR20210116240A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 조절성 접합부를 갖는 기판 핸들링 장치
KR20210121333A (ko) 2020-03-26 2021-10-08 삼성디스플레이 주식회사 표시 장치
KR20210124042A (ko) 2020-04-02 2021-10-14 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법
TW202146689A (zh) 2020-04-03 2021-12-16 荷蘭商Asm Ip控股公司 阻障層形成方法及半導體裝置的製造方法
TW202145344A (zh) 2020-04-08 2021-12-01 荷蘭商Asm Ip私人控股有限公司 用於選擇性蝕刻氧化矽膜之設備及方法
US11821078B2 (en) 2020-04-15 2023-11-21 Asm Ip Holding B.V. Method for forming precoat film and method for forming silicon-containing film
JP2021172884A (ja) 2020-04-24 2021-11-01 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化バナジウム含有層を形成する方法および窒化バナジウム含有層を含む構造体
KR20210132600A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 바나듐, 질소 및 추가 원소를 포함한 층을 증착하기 위한 방법 및 시스템
TW202146831A (zh) 2020-04-24 2021-12-16 荷蘭商Asm Ip私人控股有限公司 垂直批式熔爐總成、及用於冷卻垂直批式熔爐之方法
KR20210134869A (ko) 2020-05-01 2021-11-11 에이에스엠 아이피 홀딩 비.브이. Foup 핸들러를 이용한 foup의 빠른 교환
KR20210141379A (ko) 2020-05-13 2021-11-23 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 레이저 정렬 고정구
TW202147383A (zh) 2020-05-19 2021-12-16 荷蘭商Asm Ip私人控股有限公司 基材處理設備
KR20210145078A (ko) 2020-05-21 2021-12-01 에이에스엠 아이피 홀딩 비.브이. 다수의 탄소 층을 포함한 구조체 및 이를 형성하고 사용하는 방법
TW202201602A (zh) 2020-05-29 2022-01-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202218133A (zh) 2020-06-24 2022-05-01 荷蘭商Asm Ip私人控股有限公司 形成含矽層之方法
TW202217953A (zh) 2020-06-30 2022-05-01 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202219628A (zh) 2020-07-17 2022-05-16 荷蘭商Asm Ip私人控股有限公司 用於光微影之結構與方法
TW202204662A (zh) 2020-07-20 2022-02-01 荷蘭商Asm Ip私人控股有限公司 用於沉積鉬層之方法及系統
TW202212623A (zh) 2020-08-26 2022-04-01 荷蘭商Asm Ip私人控股有限公司 形成金屬氧化矽層及金屬氮氧化矽層的方法、半導體結構、及系統
USD990534S1 (en) 2020-09-11 2023-06-27 Asm Ip Holding B.V. Weighted lift pin
USD1012873S1 (en) 2020-09-24 2024-01-30 Asm Ip Holding B.V. Electrode for semiconductor processing apparatus
TW202229613A (zh) 2020-10-14 2022-08-01 荷蘭商Asm Ip私人控股有限公司 於階梯式結構上沉積材料的方法
KR20220053482A (ko) 2020-10-22 2022-04-29 에이에스엠 아이피 홀딩 비.브이. 바나듐 금속을 증착하는 방법, 구조체, 소자 및 증착 어셈블리
TW202223136A (zh) 2020-10-28 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於在基板上形成層之方法、及半導體處理系統
KR20220076343A (ko) 2020-11-30 2022-06-08 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치의 반응 챔버 내에 배열되도록 구성된 인젝터
TW202231903A (zh) 2020-12-22 2022-08-16 荷蘭商Asm Ip私人控股有限公司 過渡金屬沉積方法、過渡金屬層、用於沉積過渡金屬於基板上的沉積總成
USD981973S1 (en) 2021-05-11 2023-03-28 Asm Ip Holding B.V. Reactor wall for substrate processing apparatus
USD980814S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas distributor for substrate processing apparatus
USD980813S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas flow control plate for substrate processing apparatus
USD990441S1 (en) 2021-09-07 2023-06-27 Asm Ip Holding B.V. Gas flow control plate

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1233768A (zh) * 1998-02-09 1999-11-03 精工爱普生株式会社 液晶板及电子设备
CN1702531A (zh) * 2004-05-27 2005-11-30 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法

Family Cites Families (96)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US645265A (en) * 1899-09-16 1900-03-13 Candide Kingsley Ratchet-wrench.
AT325718B (de) 1972-09-22 1975-11-10 Siemens Ag Summenlöscheinrichtung für die wechselrichterventile eines einen elektrischen motor speisenden zwischenkreisumrichters
JPS5417412U (zh) 1977-06-22 1979-02-03
JP3408766B2 (ja) 1991-11-29 2003-05-19 セイコーエプソン株式会社 液晶表示装置
SG81187A1 (en) 1991-11-29 2001-06-19 Seiko Epson Corp Liquid crystal display device and manufacturing method therefor
JPH05173183A (ja) * 1991-12-19 1993-07-13 Sony Corp 液晶表示装置
JPH06230425A (ja) 1993-02-03 1994-08-19 Sanyo Electric Co Ltd 液晶表示装置及びその製造方法
JPH06326312A (ja) * 1993-05-14 1994-11-25 Toshiba Corp アクティブマトリクス型表示装置
JPH07120790A (ja) * 1993-08-31 1995-05-12 Kyocera Corp アクティブマトリックス基板およびその製造方法
JP3267011B2 (ja) * 1993-11-04 2002-03-18 セイコーエプソン株式会社 液晶表示装置
JP3238020B2 (ja) 1994-09-16 2001-12-10 株式会社東芝 アクティブマトリクス表示装置の製造方法
JPH08122821A (ja) * 1994-10-28 1996-05-17 Hitachi Ltd 液晶表示装置およびその製造方法
JP3213790B2 (ja) * 1995-01-13 2001-10-02 株式会社日立製作所 液晶表示装置及びその製造方法
JP3474975B2 (ja) 1995-09-06 2003-12-08 株式会社 日立ディスプレイズ 液晶表示装置およびその製造方法
JP3413000B2 (ja) 1996-01-25 2003-06-03 株式会社東芝 アクティブマトリックス液晶パネル
JP3992797B2 (ja) 1996-09-25 2007-10-17 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP3284187B2 (ja) 1998-01-29 2002-05-20 シャープ株式会社 液晶表示装置およびその製造方法
JP3281849B2 (ja) 1997-10-07 2002-05-13 シャープ株式会社 アクティブマトリクス型液晶表示装置
US6195140B1 (en) * 1997-07-28 2001-02-27 Sharp Kabushiki Kaisha Liquid crystal display in which at least one pixel includes both a transmissive region and a reflective region
US6330047B1 (en) * 1997-07-28 2001-12-11 Sharp Kabushiki Kaisha Liquid crystal display device and method for fabricating the same
JP2955277B2 (ja) 1997-07-28 1999-10-04 シャープ株式会社 液晶表示装置
US6197624B1 (en) 1997-08-29 2001-03-06 Semiconductor Energy Laboratory Co., Ltd. Method of adjusting the threshold voltage in an SOI CMOS
US6295109B1 (en) * 1997-12-26 2001-09-25 Sharp Kabushiki Kaisha LCD with plurality of pixels having reflective and transmissive regions
JP3765194B2 (ja) * 1998-01-19 2006-04-12 株式会社日立製作所 液晶表示装置
TWI226470B (en) 1998-01-19 2005-01-11 Hitachi Ltd LCD device
JP4167335B2 (ja) 1998-01-30 2008-10-15 シャープ株式会社 液晶表示装置
JPH11264993A (ja) 1998-03-18 1999-09-28 Toshiba Corp 液晶表示装置および液晶表示装置の製造方法
JP3410656B2 (ja) * 1998-03-31 2003-05-26 シャープ株式会社 液晶表示装置及びその製造方法
JP2000101091A (ja) * 1998-09-28 2000-04-07 Sharp Corp 薄膜トランジスタ
US6809787B1 (en) 1998-12-11 2004-10-26 Lg.Philips Lcd Co., Ltd. Multi-domain liquid crystal display device
US6850292B1 (en) * 1998-12-28 2005-02-01 Seiko Epson Corporation Electric-optic device, method of fabricating the same, and electronic apparatus
JP3763381B2 (ja) * 1999-03-10 2006-04-05 シャープ株式会社 液晶表示装置の製造方法
TWI255957B (en) 1999-03-26 2006-06-01 Hitachi Ltd Liquid crystal display device and method of manufacturing the same
JP4781518B2 (ja) * 1999-11-11 2011-09-28 三星電子株式会社 反射透過複合形薄膜トランジスタ液晶表示装置
JP3394483B2 (ja) * 1999-11-16 2003-04-07 鹿児島日本電気株式会社 薄膜トランジスタ基板およびその製造方法
JP2001161091A (ja) * 1999-11-30 2001-06-12 Ito Denki Kk モータローラの制御方法
JP3687452B2 (ja) 1999-12-27 2005-08-24 株式会社日立製作所 液晶表示装置
JP2001257350A (ja) 2000-03-08 2001-09-21 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2001255543A (ja) * 2000-03-10 2001-09-21 Hitachi Ltd 液晶表示装置
JP4118485B2 (ja) * 2000-03-13 2008-07-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6611108B2 (en) * 2000-04-26 2003-08-26 Semiconductor Energy Laboratory Co., Ltd. Electronic device and driving method thereof
JP2001311965A (ja) * 2000-04-28 2001-11-09 Nec Corp アクティブマトリクス基板及びその製造方法
US6774397B2 (en) 2000-05-12 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2001326360A (ja) 2000-05-18 2001-11-22 Sharp Corp アクティブマトリクス基板の製造方法およびアクティブマトリクス基板および薄膜電界効果トランジスタの製造方法
JP4630420B2 (ja) 2000-05-23 2011-02-09 ティーピーオー ホンコン ホールディング リミテッド パターン形成方法
JP2001350159A (ja) 2000-06-06 2001-12-21 Hitachi Ltd 液晶表示装置及びその製造方法
US7223643B2 (en) * 2000-08-11 2007-05-29 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
JP4954365B2 (ja) 2000-11-28 2012-06-13 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4693253B2 (ja) * 2001-01-30 2011-06-01 株式会社半導体エネルギー研究所 発光装置、電子機器
JP4693257B2 (ja) 2001-02-21 2011-06-01 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3608613B2 (ja) 2001-03-28 2005-01-12 株式会社日立製作所 表示装置
JP4019080B2 (ja) * 2001-03-29 2007-12-05 Nec液晶テクノロジー株式会社 液晶表示装置の製造方法
JP3908552B2 (ja) 2001-03-29 2007-04-25 Nec液晶テクノロジー株式会社 液晶表示装置及びその製造方法
JP3722023B2 (ja) * 2001-07-27 2005-11-30 トヨタ自動車株式会社 車両用自動変速機の変速制御装置
JP3895952B2 (ja) 2001-08-06 2007-03-22 日本電気株式会社 半透過型液晶表示装置及びその製造方法
TW588171B (en) * 2001-10-12 2004-05-21 Fujitsu Display Tech Liquid crystal display device
US7903209B2 (en) * 2001-11-02 2011-03-08 Samsung Electronics Co., Ltd. Reflection-transmission type liquid crystal display device and method for manufacturing the same
KR100858297B1 (ko) * 2001-11-02 2008-09-11 삼성전자주식회사 반사-투과형 액정표시장치 및 그 제조 방법
JP3714244B2 (ja) * 2001-12-14 2005-11-09 セイコーエプソン株式会社 半透過・反射型電気光学装置の製造方法、半透過・反射型電気光学装置、および電子機器
JP4302347B2 (ja) * 2001-12-18 2009-07-22 シャープ株式会社 薄膜トランジスタ基板及びその製造方法
JP4101533B2 (ja) 2002-03-01 2008-06-18 株式会社半導体エネルギー研究所 半透過型の液晶表示装置の作製方法
US7115913B2 (en) 2002-03-27 2006-10-03 Tfpd Corporation Array substrate used for a display device and a method of making the same
JP4488688B2 (ja) 2002-03-27 2010-06-23 東芝モバイルディスプレイ株式会社 表示装置用配線基板及びその製造方法
US7579771B2 (en) 2002-04-23 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method of manufacturing the same
JP4156431B2 (ja) 2002-04-23 2008-09-24 株式会社半導体エネルギー研究所 発光装置およびその作製方法
US6953949B2 (en) * 2002-05-21 2005-10-11 Seiko Epson Corporation Electro-optical device and electronic apparatus
KR100471148B1 (ko) 2002-06-05 2005-02-21 삼성전기주식회사 카메라 구동장치가 장착된 휴대전화기
KR100853216B1 (ko) 2002-06-25 2008-08-20 삼성전자주식회사 배선용 식각액, 이를 이용한 배선의 제조 방법, 그 배선을포함하는 박막 트랜지스터 어레이 기판 및 그의 제조 방법
JP4066731B2 (ja) 2002-07-09 2008-03-26 セイコーエプソン株式会社 カラーフィルタ基板及びその製造方法、電気光学装置並びに電子機器
JP3705282B2 (ja) 2002-10-03 2005-10-12 セイコーエプソン株式会社 表示パネル及びその表示パネルを備えた電子機器並びに表示パネルの製造方法
US7355337B2 (en) 2002-12-27 2008-04-08 Seiko Epson Corporation Display panel, electronic apparatus with the same, and method of manufacturing the same
JP4373086B2 (ja) 2002-12-27 2009-11-25 株式会社半導体エネルギー研究所 発光装置
US7164228B2 (en) 2002-12-27 2007-01-16 Seiko Epson Corporation Display panel and electronic apparatus with the same
KR100771825B1 (ko) 2002-12-31 2007-10-30 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
JP4522660B2 (ja) * 2003-03-14 2010-08-11 シャープ株式会社 薄膜トランジスタ基板の製造方法
TW588462B (en) 2003-03-31 2004-05-21 Quanta Display Inc Method of fabricating a thin film transistor array panel
JP4062171B2 (ja) 2003-05-28 2008-03-19 ソニー株式会社 積層構造の製造方法
CN1567077A (zh) * 2003-06-16 2005-01-19 友达光电股份有限公司 薄膜晶体管液晶显示器及其制造方法
US20050000196A1 (en) * 2003-07-03 2005-01-06 Schultz Leonard S. Smoke evacuation system
US7212256B2 (en) 2003-07-17 2007-05-01 Hannstar Display Corp. Liquid crystal display device and fabrication method thereof
TWI336921B (en) 2003-07-18 2011-02-01 Semiconductor Energy Lab Method for manufacturing semiconductor device
JP4593094B2 (ja) * 2003-08-21 2010-12-08 日本電気株式会社 液晶表示装置及びその製造方法
KR100611147B1 (ko) 2003-11-25 2006-08-09 삼성에스디아이 주식회사 유기전계발광표시장치
JP4085094B2 (ja) 2004-02-19 2008-04-30 シャープ株式会社 導電素子基板の製造方法、液晶表示装置の製造方法
JP4275038B2 (ja) 2004-09-01 2009-06-10 シャープ株式会社 アクティブマトリクス基板およびそれを備えた表示装置
KR101139522B1 (ko) 2004-12-04 2012-05-07 엘지디스플레이 주식회사 반투과형 박막 트랜지스터 기판 및 그 제조 방법
US7608490B2 (en) * 2005-06-02 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7588970B2 (en) * 2005-06-10 2009-09-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7737442B2 (en) * 2005-06-28 2010-06-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US7807516B2 (en) * 2005-06-30 2010-10-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
US7867791B2 (en) * 2005-07-29 2011-01-11 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device using multiple mask layers formed through use of an exposure mask that transmits light at a plurality of intensities
US7875483B2 (en) * 2005-08-10 2011-01-25 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of microelectromechanical system
US7914971B2 (en) * 2005-08-12 2011-03-29 Semiconductor Energy Laboratory Co., Ltd. Light exposure mask and method for manufacturing semiconductor device using the same
US7524593B2 (en) * 2005-08-12 2009-04-28 Semiconductor Energy Laboratory Co., Ltd. Exposure mask
US8149346B2 (en) 2005-10-14 2012-04-03 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7821613B2 (en) * 2005-12-28 2010-10-26 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1233768A (zh) * 1998-02-09 1999-11-03 精工爱普生株式会社 液晶板及电子设备
CN1702531A (zh) * 2004-05-27 2005-11-30 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JP特开平6-230425A 1994.08.19

Also Published As

Publication number Publication date
TW201707217A (zh) 2017-02-16
JP6077701B2 (ja) 2017-02-08
TWI619256B (zh) 2018-03-21
CN104505396A (zh) 2015-04-08
TW200729506A (en) 2007-08-01
TW202218170A (zh) 2022-05-01
JP6457690B2 (ja) 2019-01-23
JP7279247B2 (ja) 2023-05-22
TW201530785A (zh) 2015-08-01
JP2021185425A (ja) 2021-12-09
KR20130036270A (ko) 2013-04-11
CN1949511A (zh) 2007-04-18
JP6126763B1 (ja) 2017-05-10
JP6928142B2 (ja) 2021-09-01
US20180006060A1 (en) 2018-01-04
US20120170784A1 (en) 2012-07-05
JP2014139676A (ja) 2014-07-31
TWI807577B (zh) 2023-07-01
TWI612678B (zh) 2018-01-21
JP6603425B2 (ja) 2019-11-06
JP2019204091A (ja) 2019-11-28
JP2019082721A (ja) 2019-05-30
TW201733131A (zh) 2017-09-16
TWI525836B (zh) 2016-03-11
TWI609497B (zh) 2017-12-21
JP2022171720A (ja) 2022-11-11
JP6714756B2 (ja) 2020-06-24
US9773818B2 (en) 2017-09-26
KR101296697B1 (ko) 2013-08-19
JP2013235279A (ja) 2013-11-21
TW201330279A (zh) 2013-07-16
TWI755271B (zh) 2022-02-11
TW201818554A (zh) 2018-05-16
US8885114B2 (en) 2014-11-11
US20220310663A1 (en) 2022-09-29
US20140118675A1 (en) 2014-05-01
JP2022166017A (ja) 2022-11-01
US20190348443A1 (en) 2019-11-14
JP2012083762A (ja) 2012-04-26
JP6499362B2 (ja) 2019-04-10
JP2017102482A (ja) 2017-06-08
KR20070041363A (ko) 2007-04-18
TW201924072A (zh) 2019-06-16
JP5577431B2 (ja) 2014-08-20
US10847547B2 (en) 2020-11-24
US11296124B2 (en) 2022-04-05
TWI710141B (zh) 2020-11-11
KR101296709B1 (ko) 2013-08-20
JP2023174756A (ja) 2023-12-08
JP7129528B2 (ja) 2022-09-01
JP2018200477A (ja) 2018-12-20
JP2015121798A (ja) 2015-07-02
JP2018197877A (ja) 2018-12-13
TWI467768B (zh) 2015-01-01
CN104505396B (zh) 2018-03-02
JP2020112823A (ja) 2020-07-27
TW202121695A (zh) 2021-06-01
TWI722446B (zh) 2021-03-21
JP2021009406A (ja) 2021-01-28
US8576347B2 (en) 2013-11-05
US11901370B2 (en) 2024-02-13
US20070139571A1 (en) 2007-06-21
JP2016184173A (ja) 2016-10-20
US20150129883A1 (en) 2015-05-14
US8149346B2 (en) 2012-04-03
JP6229014B2 (ja) 2017-11-08
JP2016139159A (ja) 2016-08-04
TWI664739B (zh) 2019-07-01
CN102610605B (zh) 2014-11-26
JP5417412B2 (ja) 2014-02-12
JP2017072856A (ja) 2017-04-13
TW201947776A (zh) 2019-12-16
CN102610605A (zh) 2012-07-25

Similar Documents

Publication Publication Date Title
CN1949511B (zh) 显示器件及其制造方法
JP5105811B2 (ja) 表示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120509

Termination date: 20171013