CN1835223A - 半导体装置及该半导体装置用绝缘衬底 - Google Patents
半导体装置及该半导体装置用绝缘衬底 Download PDFInfo
- Publication number
- CN1835223A CN1835223A CNA2006100588199A CN200610058819A CN1835223A CN 1835223 A CN1835223 A CN 1835223A CN A2006100588199 A CNA2006100588199 A CN A2006100588199A CN 200610058819 A CN200610058819 A CN 200610058819A CN 1835223 A CN1835223 A CN 1835223A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- metallic conductor
- interarea
- substrate
- ceramic substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3735—Laminates or multilayers, e.g. direct bond copper ceramic substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/0058—Laminating printed circuit boards onto other substrates, e.g. metallic substrates
- H05K3/0061—Laminating printed circuit boards onto other substrates, e.g. metallic substrates onto a metallic substrate, e.g. a heat sink
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0388—Other aspects of conductors
- H05K2201/0394—Conductor crossing over a hole in the substrate or a gap between two separate substrate parts
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0388—Other aspects of conductors
- H05K2201/0397—Tab
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本发明提供在半导体装置的温度变化时,防止在构成绝缘衬底的陶瓷衬底上发生裂纹的半导体装置。本发明的半导体装置,其中包括:包含设有第一主面和第二主面的陶瓷衬底、固定于第一主面的第一金属导体及固定于第二主面的第二金属导体的绝缘衬底;搭载到第一主面的第一金属导体上的半导体元件;以及与第二主面的该第二金属导体接合,并承放绝缘衬底的基片,第二金属导体包括固定于第二主面的接合区和设于接合区周围的非接合区。
Description
技术领域
本发明涉及半导体装置及半导体装置用绝缘衬底,尤其涉及防止热应力的破坏、提高产品寿命的功率用半导体装置及功率用半导体装置用绝缘衬底。
背景技术
功率用半导体装置中,使用将片状金属导体设于陶瓷衬底两面的绝缘衬底。陶瓷衬底表面的金属导体上,例如IGBT那样的功率用半导体元件通过焊接层安装。陶瓷衬底背面的金属导体同样隔着焊接层安装到金属基片上。
由于隔着焊接层安装的陶瓷衬底与金属基片的热膨胀系数不同,当功率用半导体装置的温度变化时焊接层上发生裂纹。为此,例如通过使设于陶瓷衬底背面的金属导体宽于陶瓷衬底背面,防止热应力特别集中到陶瓷衬底角部附近,防止了焊接层上发生裂纹(例如,参照日本专利文献特开2000-349209号公报)。
发明内容
当功率用半导体装置的温度变化时,由于在陶瓷衬底的表面与背面上设置的金属导体形状等不同而对陶瓷衬底施加热应力,存在陶瓷衬底上发生裂纹的问题。
于是,本发明的目的在于提供在半导体装置的温度变化时,防止在构成绝缘衬底的陶瓷衬底上发生裂纹的半导体装置,以及用于该半导体装置的绝缘衬底。
本发明的半导体装置,其中包括:包含设有第一主面和第二主面的陶瓷衬底、固定于第一主面的第一金属导体及固定于第二主面的第二金属导体的绝缘衬底;搭载到第一主面的第一金属导体上的半导体元件;以及与第二主面的该第二金属导体接合,并承放绝缘衬底的基片,第二金属导体包括固定于第二主面的接合区和设于接合区周围的非接合区。
如上所述,本发明能够提供这样的半导体装置:即便半导体装置的温度变化,构成绝缘衬底的陶瓷衬底上也不会发生裂纹,其可靠性高、寿命长。
附图说明
图1是本发明实施例1的功率用半导体装置的侧视图。
图2是本发明实施例1的绝缘衬底的俯视图。
图3是本发明实施例1的功率用半导体装置的部分放大图。
图4是本发明实施例1的绝缘衬底的侧视图。
图5是本发明实施例1的绝缘衬底的俯视图。
(符号说明)
1陶瓷衬底,2、3金属导体,4接合区,5焊接层,6非接合区,10绝缘衬底,20半导体元件,30金属基片,100半导体装置。
具体实施方式
实施例1
图1是其整体用100表示的、本实施例1的功率用半导体装置的侧视图。功率用半导体装置100包含绝缘衬底10。绝缘衬底10由陶瓷衬底1和分别在该陶瓷衬底1之表面(第一主面)和背面(第二主面)形成的金属导体2、3构成。陶瓷衬底1例如由氧化铝构成。另外金属导体2、3例如由铜构成,用活性金属法等与陶瓷衬底1接合。
在绝缘衬底10表面的金属导体2上,安装了半导体元件20。在半导体元件20,例如采用功率FET、IGBT(绝缘栅双极型晶体管),FWD(续流二极管)等。
绝缘衬底10用焊接层5还将绝缘衬底10背面的金属导体3和金属基片30接合,从而固定于金属基片20上。金属基片20例如采用铜构成,用以散热半导体元件20上发生的热。
如图1所示,在陶瓷衬底1与金属导体3之间,沿着陶瓷衬底1周围,设有两者未接合的非接合区6。
图2是从上方(半导体元件20侧)观看图1所示的绝缘衬底10时的俯视图。在金属导体2背面接合了陶瓷衬底1,还有在陶瓷衬底1背面接合了金属导体3。金属导体3形成为能够从陶瓷衬底1外缘突出的大小。
还有,这种结构的绝缘衬底10也能销售、流通等。
图2中用阴影表示的部分相当于陶瓷衬底1和金属导体3的非接合区6。即,将与在陶瓷衬底1表面形成的金属导体2夹着陶瓷衬底1相对的区域之周围设成非接合区6。与金属导体2及夹于两个金属导体2之间的区域相对的区域成为接合区4。
图3是图1的部分放大图。接合区4设于夹着陶瓷衬底1与金属导体2相对的区域,其周围成为非接合区6。
在本实施例1的功率用半导体装置100中,金属导体3成为从陶瓷衬底1端部向外部突出的结构。因此,缓和在图3中用“B”表示的焊接层5区域上发生的热应力,能够防止该部分的焊接层5裂开。
还有,焊接层5最好采用例如以锡为主成分并混合银或铜的无铅焊接,由于无铅焊接与铅焊相比热应力有较弱的倾向,通过采用本实施例1的相关结构,能够防止焊接层5的裂开。
还有,功率用半导体装置100中,将夹着陶瓷衬底1而与金属导体2相对的区域设为接合区4,并设其周围为非接合区6,因此与未设非接合区6的场合相比,缓和了在图3的“A”所示部分上发生的热应力。因此,能够防止在陶瓷衬底1的“A”部分上发生裂纹。
这样,本实施例1的功率用半导体装置100中,能够防止在构成绝缘衬底10的陶瓷衬底1以及将绝缘衬底10和金属基片30接合的焊接层5双方上发生的裂纹,能够得到可靠性高且产品寿命长的半导体装置100。
实施例2
图5是本发明实施例2的整体用50表示的绝缘衬底的侧视图。另外,图5为其俯视图。图4、5中与图1相同符号表示相同或相当的部位。该绝缘衬底50可取代上述功率用半导体装置100的绝缘衬底10而使用。
绝缘衬底50中,在金属导体3四角形成大致三角形的非接合区16,并将其它区域设为接合区4。大致三角形的非接合区16最好在夹着陶瓷衬底1而与金属导体2的4个角部相对的位置上,使三角形的一边(长边)大致重叠。
在图3的用“A”表示的部分上发生的热应力在陶瓷衬底1的角部特别大。因此,通过在金属导体3的四角形成大致三角形的非接合区16,特别缓和陶瓷衬底1的四角上的热应力,能够防止裂纹发生。
这样,通过将本实施例2的绝缘衬底50应用于功率用半导体装置100,能够防止在构成绝缘衬底50的陶瓷衬底1以及将绝缘衬底50和金属基片30接合的焊接层5双方上发生的裂纹,能够得到可靠性高且产品寿命长的功率用半导体装置100。
还有,功率用半导体装置100中,第一金属导体2和第二金属导体3可用不同种类的金属或不同膜厚的金属形成。从而,能够缓和绝缘衬底10、50上发生的热应力。
Claims (15)
1.一种半导体装置,其特征在于包括:
包含设有第一主面和第二主面的陶瓷衬底、固定于上述第一主面的第一金属导体及固定于上述第二主面的第二金属导体的绝缘衬底;
搭载到上述第一主面的上述第一金属导体上的半导体元件;以及
与上述第二主面的上述第二金属导体接合,并承放上述绝缘衬底的基片,
上述第二金属导体包括固定于上述第二主面的接合区和设于上述接合区周围的非接合区。
2.如权利要求1所述的半导体装置,其特征在于:上述第二金属导体包括夹着上述陶瓷衬底而与上述第一金属导体相对的上述接合区和沿着上述第二金属导体外缘设置的上述非接合区。
3.如权利要求1所述的半导体装置,其特征在于:上述非接合区是含有上述第二金属导体的角部的大致三角形的区域。
4.如权利要求3所述的半导体装置,其特征在于:上述大致三角形的非接合区的一边夹着上述陶瓷衬底而与上述第一金属导体的角部相对。
5.如权利要求1至4中任一项所述的半导体装置,其特征在于:上述第二金属导体从上述陶瓷衬底外缘突出地形成。
6.如权利要求1至4中任一项所述的半导体装置,其特征在于:上述第一金属导体与上述第二金属导体由不同种类的金属构成。
7.如权利要求1至4中任一项所述的半导体装置,其特征在于:上述第一金属导体与上述第二金属导体由不同膜厚的金属构成。
8.如权利要求1至4中任一项所述的半导体装置,其特征在于:上述第二金属导体与上述基片通过不含铅的焊接来接合。
9.一种承放半导体元件的绝缘衬底,其特征在于包括:
设有第一主面和第二主面的陶瓷衬底;
固定于上述第一主面,并承放半导体元件的第一金属导体;以及
固定于上述第二主面,并与基片接合的第二金属导体,
上述第二金属导体包含固定于上述第二主面的接合区和设于上述接合区周围的非接合区。
10.如权利要求9所述的绝缘衬底,其特征在于:上述第二金属导体包含夹着上述陶瓷衬底而与上述第一金属导体相对的上述接合区和沿着该第二金属导体外缘设置的上述非接合区。
11.如权利要求9所述的绝缘衬底,其特征在于:上述非接合区是含有上述第二金属导体的角部的大致三角形的区域。
12.如权利要求11所述的绝缘衬底,其特征在于:上述大致三角形的非接合区的一边夹着上述陶瓷衬底而与上述第一金属导体的角部相对
13.如权利要求9至12中任一项所述的绝缘衬底,其特征在于:上述第二金属导体从上述陶瓷衬底外缘突出地形成。
14.如权利要求9至12中任一项所述的绝缘衬底,其特征在于:上述第一金属导体与上述第二金属导体由不同种类的金属构成。
15.如权利要求9至12中任一项所述的绝缘衬底,其特征在于:上述第一金属导体与上述第二金属导体由不同膜厚的金属构成。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005074805A JP4722514B2 (ja) | 2005-03-16 | 2005-03-16 | 半導体装置および該半導体装置用絶縁基板 |
JP2005-074805 | 2005-03-16 | ||
JP2005074805 | 2005-03-16 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1835223A true CN1835223A (zh) | 2006-09-20 |
CN1835223B CN1835223B (zh) | 2010-05-26 |
Family
ID=37002906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100588199A Expired - Fee Related CN1835223B (zh) | 2005-03-16 | 2006-02-28 | 半导体装置及该半导体装置用绝缘衬底 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7919852B2 (zh) |
JP (1) | JP4722514B2 (zh) |
CN (1) | CN1835223B (zh) |
DE (1) | DE102006011689B4 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104733404A (zh) * | 2013-12-19 | 2015-06-24 | 株式会社东芝 | 半导体装置 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4498966B2 (ja) * | 2005-03-31 | 2010-07-07 | Dowaホールディングス株式会社 | 金属−セラミックス接合基板 |
JP2010232545A (ja) * | 2009-03-27 | 2010-10-14 | Honda Motor Co Ltd | 半導体装置 |
US8786111B2 (en) | 2012-05-14 | 2014-07-22 | Infineon Technologies Ag | Semiconductor packages and methods of formation thereof |
WO2022064599A1 (ja) * | 2020-09-24 | 2022-03-31 | 三菱電機株式会社 | 半導体装置および電力変換装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4989117A (en) * | 1990-02-12 | 1991-01-29 | Rogers Corporation | Molded integrated circuit package incorporating thin decoupling capacitor |
JPH0883864A (ja) | 1994-09-13 | 1996-03-26 | Meidensha Corp | 電力用半導体装置 |
JP4077888B2 (ja) * | 1995-07-21 | 2008-04-23 | 株式会社東芝 | セラミックス回路基板 |
EP0789397B1 (en) | 1996-02-07 | 2004-05-06 | Hitachi, Ltd. | Circuit board and semiconductor device using the circuit board |
JPH11265976A (ja) | 1998-03-18 | 1999-09-28 | Mitsubishi Electric Corp | パワー半導体モジュールおよびその製造方法 |
JP3779074B2 (ja) * | 1998-09-28 | 2006-05-24 | 電気化学工業株式会社 | セラミックス回路基板とそれを用いたパワーモジュール |
JP2000349209A (ja) | 1999-06-09 | 2000-12-15 | Mitsubishi Electric Corp | パワー半導体モジュール |
DE10165080B4 (de) * | 2000-09-20 | 2015-05-13 | Hitachi Metals, Ltd. | Siliciumnitrid-Pulver und -Sinterkörper sowie Verfahren zu deren Herstellung und Leiterplatte damit |
JP5038565B2 (ja) * | 2000-09-22 | 2012-10-03 | 株式会社東芝 | セラミックス回路基板およびその製造方法 |
JP2002373955A (ja) * | 2001-06-13 | 2002-12-26 | Sumitomo Metal Electronics Devices Inc | パワーモジュール基板 |
JP4692708B2 (ja) * | 2002-03-15 | 2011-06-01 | Dowaメタルテック株式会社 | セラミックス回路基板およびパワーモジュール |
US6844621B2 (en) * | 2002-08-13 | 2005-01-18 | Fuji Electric Co., Ltd. | Semiconductor device and method of relaxing thermal stress |
JP4057407B2 (ja) | 2002-12-12 | 2008-03-05 | 三菱電機株式会社 | 半導体パワーモジュール |
JP4206915B2 (ja) * | 2002-12-27 | 2009-01-14 | 三菱マテリアル株式会社 | パワーモジュール用基板 |
JP3972821B2 (ja) * | 2003-01-22 | 2007-09-05 | 三菱電機株式会社 | 電力用半導体装置 |
DE10336747A1 (de) * | 2003-08-11 | 2005-03-17 | Infineon Technologies Ag | Halbleiterbauelementanordnung mit einer Nanopartikel aufweisenden Isolationsschicht |
JP2006240955A (ja) * | 2005-03-07 | 2006-09-14 | Denki Kagaku Kogyo Kk | セラミック基板、セラミック回路基板及びそれを用いた電力制御部品。 |
JP2007141948A (ja) * | 2005-11-15 | 2007-06-07 | Denso Corp | 半導体装置 |
-
2005
- 2005-03-16 JP JP2005074805A patent/JP4722514B2/ja active Active
-
2006
- 2006-01-17 US US11/332,539 patent/US7919852B2/en not_active Expired - Fee Related
- 2006-02-28 CN CN2006100588199A patent/CN1835223B/zh not_active Expired - Fee Related
- 2006-03-14 DE DE102006011689.5A patent/DE102006011689B4/de not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104733404A (zh) * | 2013-12-19 | 2015-06-24 | 株式会社东芝 | 半导体装置 |
Also Published As
Publication number | Publication date |
---|---|
DE102006011689A1 (de) | 2006-10-12 |
US20060220235A1 (en) | 2006-10-05 |
JP4722514B2 (ja) | 2011-07-13 |
CN1835223B (zh) | 2010-05-26 |
JP2006261293A (ja) | 2006-09-28 |
DE102006011689B4 (de) | 2014-11-06 |
US7919852B2 (en) | 2011-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8796563B2 (en) | Connection structure, power module and method of manufacturing the same | |
CN1835223A (zh) | 半导体装置及该半导体装置用绝缘衬底 | |
WO2020116116A1 (ja) | 半導体装置 | |
US20220077022A1 (en) | Semiconductor device | |
CN101221933A (zh) | 具有基板的电子装置 | |
KR100603880B1 (ko) | 냉각 수단을 포함하는 전력 전자 소자 | |
TW201834192A (zh) | 電子裝置 | |
CN1914728A (zh) | 半导体器件 | |
JP6200759B2 (ja) | 半導体装置およびその製造方法 | |
CN1914729A (zh) | 半导体器件 | |
US20190131217A1 (en) | Semiconductor device and manufacturing method thereof | |
CN1272692A (zh) | 半导体模件 | |
JP2005142323A (ja) | 半導体モジュール | |
JP2002289630A (ja) | パワー半導体モジュール | |
US20160113123A1 (en) | Method for Soldering a Circuit Carrier to a Carrier Plate | |
JP4485995B2 (ja) | パワー半導体モジュール | |
JP6992913B2 (ja) | リードフレーム配線構造及び半導体モジュール | |
US20230197584A1 (en) | Mounting structure for semiconductor module | |
CN1795557A (zh) | 半导体装置 | |
US9281270B2 (en) | Method for making contact with a semiconductor and contact arrangement for a semiconductor | |
JP4992302B2 (ja) | パワー半導体モジュール | |
JP7147186B2 (ja) | 半導体装置 | |
CN104733404A (zh) | 半导体装置 | |
US11972997B2 (en) | Semiconductor device | |
JP2004128265A (ja) | 半導体モジュールおよび板状リード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100526 Termination date: 20170228 |