CN1306657A - 画质补正电路 - Google Patents

画质补正电路 Download PDF

Info

Publication number
CN1306657A
CN1306657A CN00800424A CN00800424A CN1306657A CN 1306657 A CN1306657 A CN 1306657A CN 00800424 A CN00800424 A CN 00800424A CN 00800424 A CN00800424 A CN 00800424A CN 1306657 A CN1306657 A CN 1306657A
Authority
CN
China
Prior art keywords
revisal
counter
unit
image quality
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN00800424A
Other languages
English (en)
Other versions
CN1163057C (zh
Inventor
小林正幸
中岛正道
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP09201499A external-priority patent/JP4590043B2/ja
Priority claimed from JP28063399A external-priority patent/JP2001103338A/ja
Priority claimed from JP30922499A external-priority patent/JP2001125535A/ja
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Publication of CN1306657A publication Critical patent/CN1306657A/zh
Application granted granted Critical
Publication of CN1163057C publication Critical patent/CN1163057C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • G06T5/92
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/431Generation of visual interfaces for content selection or interaction; Content or additional data rendering
    • H04N21/4318Generation of visual interfaces for content selection or interaction; Content or additional data rendering by altering the content in the rendering process, e.g. blanking, blurring or masking an image region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
    • H04N21/44008Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving operations for analysing video streams, e.g. detecting features or characteristics in the video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/10Image acquisition modality
    • G06T2207/10016Video; Image sequence

Abstract

本发明的画质补正电路,具备:平均值计算单元10,它计算输入到图象信号输入端子12的图象信号的每数个象素的亮度级的平均值;出现数计数器13,在每一预定级计数在该平均值计算单元10中算出的数个亮度级的出现数数据;直线插补单元15,它根据该出现数计数器13的计数输出点直线插补形成补正特性线;画质补正单元16,它用该补正特性线补正输入图象信号,在直线插补单元15中,得到以横轴为亮度级,以纵轴为出现数用以直线顺序连接直线插补的折线连续的补正特性线,在画质补正单元16中,把从图象信号输入端子12输入的图象信号,根据直线插补后的补正特性线进行画质补正处理。

Description

画质补正电路
本发明涉及在用等离子显示板(PDP)和液晶显示板(LCD板)等作为显示板的显示装置中显示图象时对应图象内容进行画质的补正(例如灰度补正)的画质补正电路。
以往的画质补正电路,如图1所示,对于被输入到输入端子12的图象信号的每1帧(或者1场),由平均值计算单元10检测出平均图象级(APL),以该APL作为地址从ROM14中读出对应的补正数据,根据与该补正数据对应的输入输出变换特性曲线由画质补正单元16补正输入图象信号,从输出端子18输出。APL按如下方式求出,即对于例如1帧(或者1场)的全部显示点数对在每一亮度级上乘以分布频度数的值进行相加后,用全部显示点数进行除法运算求出。
但是,在图1所示的以往例子中,因为根据APL确定画质补正数据,所以可以改善明亮平均分布的图象内容的显示,但因为未考虑亮度级的直方图(频度分布),所以存在不能进行适合图象内容的补正的问题。
例如,假设存在如图2(a)所示,亮度级集中在明亮一侧的频度分布1的情况,和如同一图(b)所示,亮度级集中在暗的一侧的频度分布2的情况。如果不管这种分布状态不同,都设APL相同,则存在在图2(a)的情况下明亮一侧的解象度降低,另外在同一图(b)的情况下,暗一侧的解象度降低的问题。特别是如图3所示,当亮度级的频度分布集中在暗一侧的窄范围中情况下,补正特性线如图4所示,出现具有极端倾向的部分,图象比实际明亮得多,存在明亮一侧的解象度降低的问题。亮度级集中在明亮一侧的频度分布也一样。
为了解决上述的问题,本申请人提出过如图5所示那样的图象信号补正电路(特开平8-23460)。如果采用该电路,则由A/D(模/数转换器)20把由模拟的R(红)、G(绿)、B(兰)信号组成的输入图象信号S0变换为数字的R、G、B信号,作为下位地址输入到ROM(只读存储器)22,以表查找方式进行输入输出变换即灰度补正。另一方面,用矩阵电路24从模拟的R、G、B信号中生成Y信号(亮度信号),在A/D26中把该Y信号变换为数字信号输入到直方图电路28。直方图电路28,对于把亮度级划分为多个区域(例如4个区域)的各区域,计数亮度级的频度数(分布数)。译码器30,译码直方图电路28的计数结果,作为上位地址输入到ROM22,选择被预先存储在ROM22中的灰度补正特性数据,灰度补正已输入的数字R、G、B信号,输出数字的R、G、B信号S1。
在图5所示的图象信号补正电路中,虽然可以对应输入图象信号的亮度级的频度分布进行灰度补正,但依然存在不能得到与各亮度级的出现数一致的适宜的补正特性这一问题。
本发明就是鉴于上述的问题而提出的,其目的在于提供一种可以得到与各亮度级的出现数一致的最佳补正特性,可以进行适合所有图象的画质补正处理的图象补正电路。
本发明的实施例1,是以配备以下部分为特征的画质补正电路:平均值计算单元10,它计算输入到图象信号输入端子12的图象信号的将多个象素作为一组的亮度级的平均值;出现数计数器13,在每一预定级计数在该平均值计算单元10中算出的多个亮度级的出现数数据;直线插补单元15,根据该出现数计数器13的计数输出点直线插补形成补正特性线;画质补正单元16,根据该补正特性线补正输入图象信号。
在这种构成中,输入到图象信号输入端子12的图象信号,在平均值计算单元10中计算多个象素的平均值后输出,计数与各个级对应的亮度级的出现数数据。在直线插补单元15中,以横轴作为亮度级,以纵轴作为出现数,得到用直线顺序连接直线插补后的折线连续的补正特性线。
在画质补正单元16中,把从图象信号输入端子12输入的图象信号,根据在上述直线插补单元15中的补正特性线进行画质补正处理从图象信号输出端子18输出。
本发明的实施例2,是以配备以下部分为特征的画质补正电路:出现数计数器13,在每一预定级计数从输入到图象信号输入端子12的图象信号中抽出的多个亮度级的出现数数据;补正曲线生成单元25,根据该出现数计数器13的计数输出点数据和被插入到该计数点之间的预先设定的设定点数据生成新的补正曲线;画质补正单元16,根据来自该补正曲线生成单元25的补正曲线补正输入图象信号。
在这种构成中,每隔1个使用输入到图象信号输入端子12的图象信号的出现数数据,与此区别,在连接了开始点和终点的直线上等,输入与预先设定的亮度级对应的设定数据,按照亮度排列顺序排列替换使得一方补齐另一方之间,生成通过开始点和终点的贝齐尔曲线。把从图象信号输入端子12输入的图象信号根据上述贝齐尔曲线进行画质补正从图象信号输出端子18输出。
本发明的实施例3的特征在于配备有:出现数计数器,根据输入图象信号在每多个设定级范围计数N帧(N是1以上的整数)内的各象素的亮度级的出现数;变化抑制单元,把该出现数计数器的计数值的变化抑制为在N帧期间的多倍期间的变化输出;直线插补单元,根据从该变化抑制单元输出的计数值用直线插补形成补正特性线;画质补正单元,用在该直线插补单元中形成的补正特性线补正输入图象信号。
在这样的构成中,如果输入图象信号输入到出现数计数器中,ze则用该出现数计数器在每多个设定范围中计数N帧内的各象素的亮度级的出现数。该出现数计数器的计数值,因为在变化抑制单元中把其变化抑制为在N帧期间的多倍期间中的变化后输入到直线插补单元,所以还可以抑制在该直线插补单元中形成的补正特性线的变化。在画质补正单元中,用抑制了该变化的补正特性线补正输入图象信号进行画质补正处理。
本发明的实施例4的特征在于配备有:出现数计数器,根据输入图象信号在每多个设定级范围中计数N帧内的各象素的亮度级的出现数;变化抑制单元,把该出现数计数器的计数值的变化抑制在N帧期间的多倍期间中的变化后输出;补正曲线生成单元,根据从该变化抑制单元输出的计数值和预先设定的设定值生成新的补正曲线;画质补正单元,用该补正曲线生成单元生成的补正曲线补正输入图象信号。
在这样的构成中,如果输入图象信号输入到出现数计数器,则由该出现数计数器在每多个设定范围中计数各象素的亮度级的出现数。该出现数计数器的计数值,因为在把其变化在变化抑制单元中抑制在N帧期间的多倍期间中的变化后输入到直线插补单元,所以还可以抑制在该补正曲线生成单元中生成的补正特性线的变化。在画质补正单元中,用抑制了该变化的补正特性线补正输入图象信号进行画质补正处理。
为了使出现数计数器的构成简单,设置根据输入图象信号按照每m个象素算出亮度级的平均值的平均值计算单元,出现数计数器,在预先设定的每多个设定级范围内计数在平均值计算单元中算出的亮度级的出现数。
为了使出现数计数器不需要使用加法器从而使构成简单,用以下部分构成出现数计数器:多个判定器,根据输入图象信号判定各象素的亮度级是否与多个设定级范围的各自相当;多个第1计数器,计数该判定器的判定次数;多个比较器,比较该第1计数器的计数值和预先设定的比较基准值,用比较输出复位上述第1计数器;多个第2计数器,计数该比较器的输出次数作为出现数。
为了使出现数计数器不需使用加法器从而使构成简单,用以下部分构成出现数计数器:多个判定器,判定在平均值计算单元中算出的亮度级是否与多个设定级范围的各自相当;多个第1计数器,计数该判定器的判定次数;多个比较器,比较该第1计数器的计数值和预先设定的比较基准值,用比较输出使上述第1计数器归零;多个第2计数器,计数该比较器的输出次数作为出现数。
为了使变化抑制单元的构成简单,用差分器、系数器、加法器以及N帧延迟器构成变化抑制单元,差分器输出出现数计数器的计数值和N帧延迟器的输出值的差分,系数器在差分器的输出值上乘以1/X(X是2以上的整数)输出,加法器在N帧延迟器的输出值上加上系数器的输出值,N帧延迟器使加法器的相加值延时相当于N帧程度后作为向差分器以及加法器的输出,与此同时作为抑制变化后的输出。
本发明的实施例5,是以具备以下部分为特征的画质补正电路:出现数计数器13,在每一预定级上计数从输入到图象信号输入端子12上的图象信号中抽出的多个亮度级的出现数数据;补正特性点抑制电路29,在从该出现数计数器13输出的补正特性点的计数值比预先设定的上限值多时选择上限值输出,在比下限值少时选择下限值输出,在上限值和下限值的范围内时选择计数值输出;补正曲线生成单元48,根据该补正特性点抑制电路13的输出生成补正曲线;画质补正单元16,用在该补正曲线生成单元48中生成的补正特性线补正输入图象信号,该画质补正电路是把补正特性点的计数值的上限值和下限值,设定成线性变化的an+w和an-w。
本发明的实施例6的画质补正电路,是在实施例5中,把补正特性点的计数值的上限值和下限值设定成如下的值,即通过把正交的一个轴作为输入亮度级把另一轴作为输出亮度级的补正特性线图中的开始点和终点,在中间曲线变化的上限值YHn和下限值YLn。
图1是以往的画质补正电路的方框图。
图2是图象信号的亮度级的频度分布图,(a)是亮度级大致偏向中间的例子,(b)是亮度级偏向低一方的例子。
图3是展示图象信号的亮度级频度分布集中在低一方的狭窄范围上的例子的图。
图4是展示图3情况下的补正特性线的图。
图5是以往的画质补正电路的另一例子的方框图。
图6是展示本发明的画质补正电路的实施例1的全体的方框图。
图7是展示在图6、图9、图12、图15中的出现数计数器13的详细的方框图。
图8是展示本发明的实施例1的补正特性线图。
图9是展示本发明的画质补正电路的实施例2的全体的方框图。
图10是展示本发明的实施例2的补正特性线图。
图11是本发明的实施例2的另一补正特性线图。
图12是展示本发明的画质补正电路的实施例3的全体的方框图。
图13是展示图12中的变化抑制单元31的详细的方框图。
图14是说明图13中的变化抑制单元310的作用的时间图。
图15是展示本发明的画质补正电路的实施例4的全体的方框图。
图16是展示本发明的画质补正电路的实施例5的全体的方框图。
图17是本发明的实施例5的补正特性线图。
图18是展示本发明的画质补正电路的实施例6的全体的方框图。
图19是本发明实施例6的补正特性线图。
根据图6、图7以及图8说明本发明的画质补正电路的实施例1。
在图6中,12是输入图象信号的图象信号输入端子,10是计算m(2以上的整数)点的亮度级的平均值的平均值计算单元,13是从0级开始顺序计数被设定成不同值的级之间的出现数数据的出现数计数器,11是输入比较基准值的比较基准值输入端子,15是根据出现数数据得到补正特性点图的直线插补单元,16是根据直线插补补正画质的画质补正单元,18是输出补正后的图象信号的图象信号输出端子。
图7是上述出现数计数器13的进一步具体的电路图。
上述平均值计算单元10,例如算出16个象素的亮度级的平均值,由此消减在后续的出现数计数器13中的位数。
上述出现数计数器13,例如由16个判定器170,171,…1715、与这些判定器170,171,…1715分别顺序串联连接的第1计数器190,191,…1915、比较器210,211,…2115、第2计数器230,231,…2315、连接在上述比较器210,211,…2115的另一输入端的上述比较基准输入端子11组成,上述比较器210,211,…2115的输出,作为对前段的第1计数器190,191,…1915的清零信号返回,另外,第2计数器230,231,…2315的输出,向上述直线插补单元15送出。
下面说明以上实施例1的构成的作用。
输入到图象信号输入端子12的图象信号,在平均值计算单元10中算出16个象素的亮度级的平均值后顺序输出。
该平均值,被输入到与各个级对应的判定器170,171,…1715中判定是否相当于各个级。具体地说,把1帧中的全部出现数设置为255,把亮度级分为16段检出。在判定器170中,判定是否相当于从0级到第1级,在判定器171中,判定是否相当于从0级到第2级,以下一样,在判定器1715,判定是否相当于从0级到第16级,这样,全部判定是否与从0级到相应级相当。当相当时,在后续的某个第1计数器190,191,…1915中计数出现数。
在各第1计数器190,191,…1915中计数的出现数数据,作为各个后续的比较器210,211,…2115一方的输入,另外,作为另一端的输入,从比较基准值输入端子11输入比较基准值数据。因而,在各比较器210,211,…2115中,如果在各第1计数器190,191,…1915中计数的出现数超过比较基准值,则在各第2计数器230,231,…2315中计数,把各第1计数器190,191,…1915清零。
来自上述比较基准值输入端子11的比较基准值,用下式设定成在超过用平均值计算单元10的平均计算的取样数m分割1帧的全部象素数的数时,第2计数器2315的值(补正特性点)变为255(FFH)。
比较基准值=(1帧的全部象素数/m)/FFH
          =w(横方向象素数)×h(纵方向象素数)÷16÷255
上述各第2计数器230,231,…2315的出现数,如下。
c0:级00~10(0F:16进制表示)之间的第2计数器230的出现数
c1:级00~20(1F:16进制表示)之间的第2计数器231的出现数
cE:级00~F0(FF:16进制表示)之间的第2计数器2315的出现数
如果设横轴为亮度级,纵轴为出现数表示这些第2计数器230,231,…2315的各出现数c0、c1、……cE,则作为图8所示的补正特性点输出。
在各出现数c0、c1、……cE上,加上开始点00和出现总数(一定值)的16段的数据被送到上述直线插补单元15,在该直线插补单元15中,可以得到用直线顺序连接各出现数00、c0、c1、……cE、cF直线插补的折线的连续的补正特性线。
在画质补正单元16中,对从图象信号输入端子12输入的图象信号,根据上述直线插补单元15产生的补正特性线进行画质补正处理从图象信号输出端子8输出。具体地说,在从图象信号输入端子12输入的图象信号的亮度级是x时,根据补正特性线进行画质补正处理得到补正后的亮度级y从图象信号输出端子18输出。
如果采用以上的本发明的实施例1,则可以适宜各级的出现数数据得到最佳的补正特性,可以进行适合任何图象的画质补正处理。
进而,在上述实施例1中,虽然把求出平均值计算单元10的平均值的取样数设置为16个,把求出出现数计数器13的出现数数据的帧数设置为1帧,把亮度级的段数设置为16,但本发明并不限于此例子。
如果采用以上的实施例1,则可以适宜各级的出现数数据得到最佳的补正特性,可以进行适合任何图象的画质补正处理。
以下根据图9、图10以及图11说明本发明的实施例2。
在图9中,图象信号输入端子12、平均值计算单元10、出现数计数器1、画质补正单元16、图象信号输出端子18,与上述图6以及图7所示的实施例1比没有改变。作为实施例2的特征是,把补正曲线生成单元25,插入在上述出现数计数器13和画质补正单元16之间,上述补正曲线生成单元25,根据被输入到图象信号输入端子12的,经过平均值计算单元10在出现数计数器13中被计数的图象信号的出现数数据,以及来自设定点数据输入端子27的被预先设定的设定点数据生成新的补正曲线。
该补正曲线生成单元25,例如,使用这样的电路,他以相互配置出现数数据、设定点数据的多个点为基础,生成通过开始点00和终点TF的贝齐尔曲线。
说明实施例2的作用。
(1)被输入到图象信号输入端子12的图象信号如图2(a)所示,假设是频度分布1大致偏向中央的特性。出现数计数器13的出现数数据和图8的情况不同,使用与每隔一个级的级10、30、50、70、90、B0、D0、F0对应的c0、c2、c4、c6、c8、cA、cC、cE。这些出现数数据表示,在c0~c6和c8~cE中出现数少,在c6和c8之间出现数多。
另外,从设定点数据输入端子27,把与连接了开始点00和终点TF的直线上的级00、20、40、60、80、A0、C0、E0对应的T0、T2、T4、T6、T8、TA、TC、TE作为设定数据输入。
如果按照亮度级顺序排列替换这些数据,则成为T0、c0、T2、c2、T4、c4、T6、c6、T8、c8、TA、cA、TC、cC、TE、cE,如实施例1那样,如果进行直线插补就成为用虚线表示的折线的补正线。
然而,在实施例2中,如果用补正曲线生成单元25,以相互配置出现数数据、设定点数据的多个点为基础,生成通过开始点00和终点TF的贝齐尔曲线,则例如如图10的实线所示可以得到S形状的补正曲线,即,得到相对于连接了开始点00和终点TF的直线,在级高的部分,与直线相比稍微向上方隆起,在级低的部分,与直线相比稍微向下方凹陷的补正曲线。
在画质补正单元16中,对从图象信号输入端子12输入的图象信号,根据在上述补正曲线生成单元25中生成的补正曲线进行画质补正处理从图象信号输出端子18输出。
(2)被输入到图象信号输入端子12的图象信号如图2(b)所示,假设是频度分布2偏向低级的特性。这种情况下,表示在c0~c2和c4~cE中,出现数少,在c2和c4之间出现数多。
和上述一样,如果按照T0、c0、T2、c2、T4、c4、T6、c6、T8、c8、TA、cA、TC、cC,TE、cE的顺序排列替换,用补正曲线生成单元25,以这些点为基础,生成通过开始点00和终点TF的贝齐尔曲线,则例如可以得到如图11的实线所示的补正曲线,即,生成相对于连接了开始点00和终点TF的直线,在级高的部分是大致直线形状,在级低的部分与直线相比稍微向下方凹陷的补正曲线。
在画质补正单元16中,把从图象信号输入端子12输入的图象信号,根据上述的补正曲线生成单元25产生的补正曲线实施画质补正处理后从图象输出端子18输出。
在上述实施例中,虽然是把来自设定点数据输入端子27的设定点数据,从连接开始点和终点TF的直线上抽出,但并不限于此,例如,如图10的实线特性线所示,通过从在级高的部分,比直线向上方稍微隆起,在级低的部分,比直线向下方凹陷的S形状上抽出设定点数据,也可以进一步强调明亮部分和暗的部分,或者通过使用反特性的设定点不太强调明暗。
另外,并不限于相互设置出现数数据和设定点数据的情况,可以把出现数数据和设定点数据设置成2比1的比例,强调图象信号的数据,或者把出现数数据和设定点数据设置成1比2的比例,强调设定点数据等,设置成任意的比例。
如果采用上述本发明的实施例2,则可以与各级的出现数数据相适宜地得到最佳的补正特性,可以进行适宜任何图象的画质补正处理。另外,可以用任意的补正特性上的点,抑制补正曲线极端的变化,可以在曲线上附加相应于目的和希望的变化。
以下根据图12~图8说明本发明的画质补正电路的实施例3。
在图12中,和图6相同部分设置相同符号并省略说明。
在图12中,12是图象信号输入端子,10是平均值计算单元,13是出现数计数器,11是比较基准值输入端子,15是直线插补单元,16是画质补正单元,18是图象信号输出端子,31是变化抑制单元。
上述变化抑制单元31如图13所示由15个变化抑制单元310、311、……、3114组成,上述变化抑制单元310由差分器330、系数器350、加法器370以及N帧延迟器390组成,上述变化抑制单元311由差分器331、系数器351、加法器371以及N帧延迟器391组成,以下的构成一样,上述变化抑制单元3114由差分器3314、系数器3514、加法器3714以及N帧延迟器3914组成。
上述差分器330、331、……、3314,输出从上述出现数计数器13内的第2计数器230、231、……、2314输出的出现数(计数值)和N帧延迟器390、391、……、3914的输出值的差分,上述系数器350、351、……、3514在上述差分器330、331、……、3314的输出值上乘以1/X(X是2以上的整数,例如X=2)的系数并输出,上述加法器370、371、……、3714在上述N帧延迟器390、391、……、3914的输出值上加上上述系数器350、351、……、3514的输出值,上述N帧延迟器390、391、……、3914在使上述加法器370、371、……、3714的加算值延时N帧后作为向上述差分器330、331、……、3314以及加法器370、371、……、3714的输出的同时,作为变化被抑制后的输出向上述直线插补单元15输出。从上述出现数计数器13内的第2计数器2315输出的出现数,不通过变化抑制单元31直接向直线插补单元15输出。
用图14和图8说明以上的实施例3的构成的作用。
N可以是1以上的整数,m可以是2以上的整数,X可以是2以上的整数,但为了便于说明,对N=1、m=16、X=2的情况进行说明。
(1)被输入到图象信号输入端子12的图象信号,在平均值计算单元10中算出16个象素的亮度平均值后顺序输出。
(2)如果在平均值计算单元10中计算出的平均值输入到出现数计数器13,则该出现数计数器13与图6~图7所示的实施例1具有同样的作用。
为了便于说明,出现数计数器13内的各第2计数器230、231、……、2315的出现数,假设是c0、c1、……、cE、cF,在此,c0、c1、……、cE、cF,表示以下的出现数。
c0:级00~10(10是16进制表示)之间的第2计数器230的出现数。
c1:级00~20(20是16进制表示)之间的第2计数器231的出现数。
cE:级00~F0(F0是16进制表示)之间的第2计数器2314的出现数。
cF:级00~100(100是16进制表示)之间的第2计数器2315的出现数(固定值)。
(3)如果把这些第2计数器230、231、……、2315的各出现数c0、c1、……、cF,加上开始点00的16段的数据发送到变化抑制单元31,则在该变化抑制单元31中各出现数c0、c1、……、cE、cF的1帧期间(N=1的情况下)的变化被抑制在多帧期间(N帧的多倍的一例)的变化后输出。但因cF是固定值所以没有变化。
例如,如果假设第2计数器230的出现数c0,如图14(a)所示,在连续的各帧中为“2”、“2”、“2”、“2”、“2”、“16”、“16”、“16”、“16”、“16”、“16”、“16”,在t6时前后的帧期间FT、FT中从“2”到“16”急剧变化,则如同一图(b)所示,由于变化抑制单元31的抑制作用,从t6时开始经过了1帧期间FT的t7时之后的1帧期间FT中从“2”变化到“9”,接着在t8、t9、t10时之后的各1帧期间FT变化为“13”、“15”、“16”,收敛于“16”。即,在1帧期间的急剧变化被抑制为4帧期间的缓慢变化。
如果并用图13的电路说明上述变化抑制单元31的抑制动作,则如以下的①~⑤所述。
为了便于说明,设第2计数器230的出现数(补正特性点)为P0,N帧延迟器390的出现数(补正特性点)为PD0
①如图14(a)所示如果假设在t6时前后的1帧期间FT中P0从“2”变化到“16”,则因为在该1帧期间FT中,P0=16,PD0=2,所以从变化抑制单元310输出的出现数为“2”。
这时,差分器330的输出(P0-PD0)为14(=16-2),系数器350的输出{(P0-PD0)×1/2}为7(=14/2),加法器370的输出{PD0+(P0-PD0)×1/2}为9(=2+7)。
②在从t6开始经过了1帧期间FT的t7时之后的1帧期间FT中,因为使上述①的加法器370的输出延时1帧的数据变为N帧延迟器390的输出(即PD0),所以从变化抑制单元310输出的出现数为“9”。
这时,差分器330的输出(P0-PD0)为7(16-9),系数器350的输出{(P0-PD0)×1/2}为4(把=7/2的小数点以下4舍五入后的值),加法器370的输出{PD0+(P0-PD0)×1/2}为13(=9+4)。
③在从t7开始经过了1帧期间FT的t8时之后的1帧期间FT中,和上述②一样,从变化抑制单元310输出的出现数为“13”。
这时加法器370的输出,和上述②一样,为15(=13+2)。
④在从t8开始经过了1帧期间FT的t9时之后的1帧期间FT中,和上述②一样,从变化抑制单元310输出的出现数为“15”。
这时加法器370的输出,和上述②一样,为16(=15+1)。
⑤在从t9开始经过了1帧期间FT的t10时之后的1帧期间FT中,和上述②一样,从变化抑制单元310输出的出现数为“16”。
这时加法器370的输出,和上述②一样,为16(=16+0)。
(4)其它的第2计数器231、……、2314的出现数c1、……、cE的变化,也和第2计数器230的出现数c0一样,靠变化抑制单元31的抑制作用在多帧期间缓慢变化后输出。
如果把它应用于图13的电路,则第2计数器231、……、2314的出现数变为P1(=c1)、……、P14(=cE),N帧延迟器391、……、3914的输出值变为PD1、……、PD14,当PD1、……、PD14在某1帧期间急剧变化的情况下,把对应的PD1、……、PD14抑制为在多帧期间的缓慢变化。
(5)如果第2计数器230、231、……、2314的出现数c0(=P0)、c1(=P1)、……、cE(=P14)的变化在变化抑制单元31中被抑制为缓慢的变化后送到直线插补单元15,则在该直线插补单元15中,可以得到用直线顺序连接被抑制后的各出现数00、c0、c1、……、cE、cF直线插补的补正特性线。
例如,如果考虑这种情况,即,在已提出的没有变化抑制单元31的图6的直线插补单元15中得到的补正特性线,在某1帧期间从图8中用虚线表示的补正特性线U1急剧变化到用实线表示的补正特性线U2,则在有变化抑制单元31的图12所示的本发明的电路中,从补正特性线U1到U2的变化被抑制为经过多帧期间的缓慢变化。
即,因为靠变化抑制单元31的作用,出现数c0、c1、……、cE的变化变得缓慢,所以在直线插补单元15中生成的补正特性线,如图8所示,经过多帧期间(例如4~6帧期间),缓慢地变化为U1、U11、U12(图示省略)、……、U2,收敛于U2。
这时,对于出现数c0如上述①~⑤所述经过4帧期间缓慢变化,而对于出现数c1、……cE与其变化量对应地经过4帧期间缓慢变化,或者经过4帧以外的多(例如5,6)帧期间缓慢变化。
在图8中,补正特性线U11相当于从图14的t6时开始经过1帧期间的t7时之后的在1帧期间的补正特性线,该补正特性线U11上的c0(第2计数器230的出现数)相当于上述②的“9”。
(6)在图象补正单元16中,把从图象信号输入端子12输入的图象信号,根据在直线插补单元15中产生的补正特性线实施画质补正处理后从图象信号输出端子18输出。具体地说,在从图象信号输入端子12输入的图象信号级是x时,根据补特性线进行画质补正处理得到补正后的亮度级y从图象信号输出端子18输出。
如果采用本发明的实施例3,则在可以根据适合N帧内各象素数的亮度级的出现数的最佳补正特性进行画质补正处理的同时,即使在画面切换时或者动图象显示时亮度级的出现数的分布状态有很大变化,也可以抑制该变化进行不引起画质劣化的画质补正处理。
以下参照图15说明本发明的画质补正电路的实施例4。
在图15中,图象信号输入端子12、平均值计算单元10、出现数计数器13、画质补正单元16、图象信号输出端子18以及变化抑制单元31,和图12以及图13所示的实施例3的构成比没有变化。本实施例4的特征在于:代替图12的直线插补单元15设置了补正曲线生成单元25。
该补正曲线生成单元25,根据在出现数计数器13中被计数后在变化抑制单元31中抑制变化后的出现数,和来自设定点数据输入端子27的预先设定的设定点数据生成新的补正曲线,插入到变化抑制单元31和画质补正单元16之间。
上述补正曲线生成单元25,例如,使用以相互配置出现数和设定点数据的多个点为基础,生成通过开始点00和终点TF的贝齐尔曲线那样的电路。
并用图2、图9、图10、图11说明以上实施例4的作用。
(1)输入到图象信号输入端子12的图象信号如图2(a)所示,假设其特性是频度分布1大致偏向中央。
作为出现数计数器13的出现数,和图9的实施例2一样,使用与每隔1个级的级10、30、50、70、90、B0、D0、F0对应的c0、c2、c4、c6、c8、cA、cC、cE。
另外,把与连接开始点00和终点TF的直线上的级00、20、40、60、80、A0、C0、E0对应的T0、T2、T4、T6、T8、TA、TC、TE作为设定数据从设定点输入端子27输入。
于是,在没有变化抑制单元31的图9的已有案例中,在补正曲线生成单元25中,以相互配置出现数数据c0、c2、c4、c6、c8、cA、cC、cE,和设定点数据T0、T2、T4、T6、T8、TA、TC、TE的多个点为基础,得到在图10中用实线所示的S形的补正曲线V(贝齐尔曲线),在出现数c0、c2、c4、c6、c8、cA、cC、cE急剧变化时,与之对应补正曲线V也从V1急剧变化到V2(图中省略V1、V2)。
但是,在有变化抑制单元31的图15的实施例中,因为出现数c0、c2、c4、c6、c8、cA、cC、cE在1帧期间的变化被抑制为经过多帧期间的缓慢变化,所以与此对应在补正曲线生成单元25中生成的补正曲线V也在每1帧期间缓慢地变化为V1、V11、V12、……、V2,收敛于V2(V11、V12也省略图示)。
在图象补正单元16中,把从图象信号输入端子12输入的图象信号,根据由上述直线插补单元15产生的补正特性线实施画质补正处理后从图象信号输出端子18输出。
(2)输入到图象信号输入端子12的图象信号如图2(b)所示,假设其特性是频度分布2大致偏向低级。
和上述(1)一样,在没有变化抑制单元31的实施例2中,在补正曲线生成单元25中,以相互配置出现数数据c0、c2、c4、c6、c8、cA、cC、cE,和设定点数据T0、T2、T4、T6、T8、TA、TC、TE的多个点为基础,得到在图11中用实线所示的补正曲线W(贝齐尔曲线),在出现数c0、c2、c4、c6、c8、cA、cC、cE急剧变化时,与之对应补正曲线W也从W1急剧变化到W2(图中省略W1、W2)。
但是,在有变化抑制单元31的实施例4中,因为出现数数据c0、c2、c4、c6、c8、cA、cC、cE在1帧期间的变化被抑制为经过多帧期间的缓慢变化,所以与此对应在补正曲线生成单元25中生成的补正曲线W也在每1帧期间缓慢地变化为W1、W11、W12、……、W2,收敛于W2(W11、W12也省略图示)。
在图象补正单元16中,把从图象信号输入端子12输入的图象信号,根据在上述补正曲线生成单元25中产生的补正特性线实施画质补正处理后从图象信号输出端子18输出。
在实施例4中,是从连接开始点00和终点TF的直线上抽出来自设定点数据输入端子27的设定点数据,但并不限于此,例如,如图10的实特性线所示,也可以设定成通过从在级高的部分与直线相比向上方隆起,在级低的部分与直线相比向下方凹陷的S形线上抽出设定点数据,进一步强调明亮部分和暗部分,或者通过使用反特性的设定点不太强调明暗。
另外,并不限于相互配置出现数数据和设定点数据的情况,还可以把出现数数据和设定点数据设置成2比1的比例,强调图象信号的数据,或者把出现数数据和设定点数据设置成1比2的比例,强调设定点的数据等,设定成任意的比例。
如果采用上述实施例4,则在可以根据适合各级的出现数数据的最佳补正特性进行画质补正处理的同时,即使在各象素的亮度级出现数的分布状态变化大时,也可以进行不引起画质劣化的画质补正处理。另外,可以用任意的补正特性上的点,抑制极端的补正曲线的变化,可以在曲线上附加适合目的和希望的变化。
在上述实施例3和4中,为了简化出现数计数器的构成,说明了设置平均值计算单元的情况,但本发明并不限于此,还可以利用于省略了平均值计算单元的情况。
根据图16和图17说明本发明的画质补正电路的实施例5。
在图16中,12是输入图象信号的图象信号输入端子,10是计算m(2以上的整数)点的亮度级的平均值的平均值计算单元,13是顺序计数N帧(1以上的整数)大小的从0开始被设定成不同值的级之间的出现数数据的出现数计数器,29是用于通过设定上限值(an+w)和下限值(an-w)抑制补正特性点的补正特性点抑制电路,48是根据被抑制后的补正特性点生成补正曲线的补正曲线生成单元,49是输入设定点数据的设定点数据输入端子,16是根据生成的补正曲线补正画质的画质补正单元,18是输出补正后的图象信号的图象信号输出端子。
上述补正特性点抑制电路29,由抑制范围比较器43、抑制范围设定单元46、在有n点的补正特性点中,控制进行哪几点的处理的控制计数器40、补正特性点选择器47组成,上述抑制范围比较器43,由比较来自出现数计数器13的抑制前补正特性点数据(Pn)和在其特性点中的上限值(an+w)的上限比较器41a、比较Pn和在其特性点中的下限值(an-w)的下限比较器42a组成,上述抑制范围设定单元46,由设定上限值(an+w)的上限设定单元44a、设定下限值(an-w)的下限设定单元45a组成,上述补正特性点选择器47,是用于选择出现数计数器13的Pn端子x、上限设定单元44a的上限值(an+w)的端子y、下限设定单元45a的下限值(an-w)的端子z的电路。
在此,直线an,如图17所示,是用直线联结在以正交的一轴为亮度的输入级,以另一轴为亮度的输出级的补正特性线图中的开始点和终点的直线,是在输入图象信号中的输入级的出现数没有偏移的理想状态下的补正特性线,另外,w是相对理想特性线的一定的分布宽度。而所谓an+w和an-w,如图17中虚线所示,展示了处于上限和下限处具有一定宽度的和理想特性线平行的抑制设定线。
说明以上实施例5的构成的作用。
输入到图象信号输入端子12的图象信号,在平均值计算单元10中,算出各点,例如每16个象素的亮度级的平均值顺序输出。
该平均值,把N(1以上的整数)帧中的全部出现数设置为255,把亮度级分成16级检出。被检测出的平均值,在出现数计数器13中计数出现数。
来自出现数计数器13的抑制前补正特性点数据Pn,在被输入到补正特性点选择器47的接点x的同时,作为后面的上限比较器41a和下限比较器42a的一输入被施加。另外,作为这些上限比较器41a和下限比较器42a各自的另一输入,从控制计数器40输入与补正特性点数据Pn的号码对应的上限值an+w和下限值an-w。因而,在上限比较器41a中,在Pn>an+w时,输出向补正特性点选择器47的接点y的切换信号,在下限比较器42a中,在Pn<an-w时,输出向补正特性点选择器47的接点z的切换信号。
例如,在图17中,当Pn是输入级极高的y点时,因为Pn>an+w,所以从上限比较器41a输出切换信号,把补正特性点选择器47切换到接点y,向补正曲线生成单元48输出来自上限设定单元44a的an+w。在该补正曲线生成单元48中,把来自上限设定单元44a的输出an+w作为地址,根据从该设定点数据输入端子49输入的设定点数据,生成被补正为图17中的上限设定线上的P1的补正曲线向画质补正单元16输出。在画质补正单元16中,根据该补正曲线补正来自图象信号输入端子12的图象信号并向输出端子18输出。这样,通过把有偏移出现数的y点限制在设定范围内就可以防止画质劣化。
另外,在图17中,当Pn是输入级极端低的z点时,因为Pn<an-w,所以从下限比较器42a输出切换信号,把补正特性点选择器47切换到接点z,向补正曲线生成单元48输出来自下限设定单元45a的an-w。在该补正曲线生成单元48中,把来自下限设定单元45a的输出an-w作为地址,根据从设定点数据输入端子49输入的设定点数据,生成被补正为图17中的下限设定线上的P3的补正曲线向画质补正单元16输出。在画质补正单元16中,根据该补正曲线补正来自图象信号输入端子12的图象信号向输出端子18输出。这样,通过把有出现点偏移的z点限制在设定范围内就可以防止画质劣化。
进而,当Pn在上限值和下限值之间的x点时,因为an+w≥Pn≥an-w,所以没有来自上限比较器41a和下限比较器42a的切换信号,来自出现数计数器13的Pn向补正曲线生成单元48输出。从该补正曲线生成单元48向画质补正单元16输出未被补正的曲线,不补正来自图象信号输入端子12的图象信号向输出端子18输出。
如果采用上述本发明的实施例5,就可以抑制在各级的出现数数据分布有偏移时产生的具有极端倾向的补正曲线的生成,可以抑制由于出现数偏移引起的画质劣化,得到最佳的补正特性。
以下根据图18和图19说明本发明的实施例6。
在上述实施例5中,不管各补正特性点如何都把上限值的宽度+w和下限值的宽度-w设定为一定值。
与此相反,在实施例6中,设置成在以在N帧内的图象信号的各输入级的出现数为基础算出补正特性点时,对每一补正特性点设定设定范围的上限宽度和下限宽度。
下面具体地说明实施例6。
在图18中,图象信号输入端子12、平均值计算单元10、出现数计数器13、画质补正单元16、图象信号输出端子18、补正曲线生成单元48、设定点数据输入端子49,和上述图16所示的实施例5的构成相比没有变化。作为实施例6的特征,是把上限值YLn和下限值YLn设置成在每一补正特性点变化的2维曲线,如图19所示,在开始点00为0,在中间位置,使上限值YHn相对直线an逐渐增加,使下限值YLn相对直线an逐渐减少,再通过终点FF。进而,直线an和上述一样,是连接补正特性线图中的开始点00和终点FF的直线,是在输入图象信号中的输入级的出现数没有偏移情况下的理想的补正特性线。
下面说明实施例6的作用。
例如,在图19中,当来自出现数计数器13的抑制前补正特性点数据Pn是输入级极高的y点时,因为Pn>YH1,所以从上限比较器41b输出切换信号,把补正特性点选择器47切换到接点y,向补正曲线生成单元48输出来自上限设定单元44b的YH1。在该补正曲线生成单元48中,把来自上限设定单元44b的输出作为地址,根据从该设定点数据输入端子49输入的设定点数据,生成被补正为图19中的上限设定线上的P1的补正曲线向画质补正单元16输出。在画质补正单元16中,根据该补正曲线补正来自图象信号输入端子12的图象信号向输出端子18输出。这样,通过把有偏移出现数的y点限制在设定范围内就可以防止画质劣化。
另外,在图19中,当Pn是输入级极低的z点时,因为Pn<YL3,所以从下限比较器42b输出切换信号,把补正特性点选择器47切换到接点z,向补正曲线生成单元48输出来自下限设定单元45b的YL3。在该补正曲线生成单元48中,把来自下限设定单元45b的输出作为地址,根据从设定点数据输入端子49输入的设定点数据,生成被补正为图19中的下限设定线上的P3的补正曲线向画质补正单元16输出。在画质补正单元16中,根据该补正曲线补正来自图象信号输入端子12的图象信号向输出端子18输出。这样,通过把有偏移出现数的z点限制在设定范围内就可以防止画质劣化。
进而,当Pn在上限值和下限值之间的x点时,因为YH2≥Pn≥YL2,所以没有来自上限比较器41a和下限比较器42a的切换信号,来自出现数计数器13的Pn向补正曲线生成单元48输出。从该补正曲线生成单元48向画质补正单元16输出未被补正的曲线,不补正来自图象信号输入端子12的图象信号向输出端子18输出。
如果采用上述本发明的实施例6,就可以得到适宜各级的出现数数据的最佳补正特性,可以进行适宜所有图象的画质补正处理。另外,可以用任意的补正特性上的点抑制极端的补正曲线的变化,可以对曲线附加适应目的和希望的变化。
进而,在上述实施例5以及6中,虽然把平均值计算单元10求平均值的取样数定为16个,把出现数计数器13求出现数数据的帧数定为1帧,把亮度级的级数定为16,但本发明并不限于此。
如上所述,因为本发明的画质补正电路可以得到适合各级的出现数数据的最佳补正特性,所以可以进行适宜任何图象的画质补正处理,另外,可以用任意补正特性上的点,抑制补正曲线的极端变化,对曲线附加适应目的和希望的变化。进而,即使在画面的切换时或者动图象显示时亮度级的出现数的分布状态变化很大,也可以抑制该变化进行不引起画质劣化的画质补正处理。

Claims (23)

1、一种画质补正电路,其特征在于:具有,出现数计数器13,用于在每一预定级计数从输入到图象信号输入端子12的图象信号中抽出的多个亮度级的出现数数据;直线插补单元15,用于根据该出现数计数器13的计数输出点进行直线插补,形成补正特性线;画质补正单元16,用于根据该补正特性线补正输入图象信号。
2、一种画质补正电路,其特征在于:配备有,平均值计算单元10,它算出输入到图象信号输入端子12的图象信号的每多个象素的亮度级的平均值;出现数计数器13,它在每一预定级计数在该平均值计算单元10中计算出的多个亮度级的出现数数据;直线插补单元15,它根据该出现数计数器13的计数输出点直线插补形成补正特性线;画质补正单元16,根据该补正特性线补正输入图象信号。
3、如权利要求1或者2所述的画质补正电路,其特征在于:出现数计数器13包括多个判定器17,用于在每一预定级判定多个亮度级的出现数数据;多个第1计数器19,用于对判定器17所判定的预定级的每一个计数出现数数据;多个比较器21,用于将第1计数器19的输出与预先设定的比较基准值输入端子11的比较基准值进行比较,用该比较输出来将上述第1计数器19复位,及多个第2计数器23,用于对该比较器21的输出进行计数。
4、如权利要求3所述的画质补正电路,其特征在于:出现数计数器13是将判定器17、第1计数器19,比较器21及第2计数器23相互组成的串联电路并联16个。
5、一种画质补正电路,其特征在于:具有,出现数计数器13,在每一预定级计数从输入到图象信号输入端子12的图象信号中抽出的多个亮度级的出现数数据;补正曲线生成单元25,它根据该出现数计数器13的计数输出点数据和被插入在该计数点之间的被预先设定的设定点数据生成新的补正曲线;画质补正单元16,它根据来自该补正曲线生成单元25的补正曲线补正输入图象信号。
6、一种画质补正电路,其特征在于:配备有,平均值计算单元10,它算出输入到图象信号输入端子12的图象信号的每多个象素的亮度级的平均值;出现数计数器13,在每一预定级计数在该平均值计算单元10中计算出的多个亮度级的出现数数据;补正曲线生成单元25,它根据该出现数计数器13的计数输出点数据和被插入在该计数点之间的被预先设定的设定点数据生成新的补正曲线;画质补正单元16,它根据来自该补正曲线生成单元25的补正曲线补正输入图象信号。
7、如权利要求5或者6所述的画质补正电路,其特征在于:补正曲线生成单元25,对于出现数计数器13的计数输出点数据和被预先设定的设定点数据,在其中一方的数据之间每隔1个或者多个插入另一方的数据,形成新的补正曲线。
8、如权利要求5或者6所述的画质补正电路,其特征在于:补正曲线生成单元25,由把出现数计数器13的计数输出点数据和被预先设定的设定点数据,在其中一方的数据之间每隔1个或者多个插入另一方数据的多个点为基础,生成通过开始点和终点的贝齐尔曲线的电路构成。
9、一种画质补正电路,其特征在于:配备有,出现数计数器,它根据输入图象信号在每多个设定级范围中计数N帧(N是1以上的整数)内的各象素的亮度级的出现数;变化抑制单元,它把该出现数计数器计数值的变化抑制为N帧期间的多倍期间的变化;直线插补单元,它根据从该变化抑制单元输出的计数值用直线插补形成补正特性线;画质补正单元,根据用该直线插补单元形成的补正特性线补正输入图象信号。
10、一种画质补正电路,其特征在于:配备有,平均值计算单元,它根据输入图象信号对每m个象素(m是2以上的整数)算出亮度级的平均值;出现数计数器,它把在该平均值计算单元中算出的亮度级的出现数在每多个设定级范围中经过N帧期间(N是1以上的整数)计数;变化抑制单元,它把该出现数计数器计数值的变化抑制为N帧期间的多倍期间的变化;直线插补单元,它根据从该变化抑制单元输出的计数值用直线插补形成补正特性线;画质补正单元,它根据在该直线插补单元中形成的补正特性线补正输入图象信号。
11、一种画质补正电路,其特征在于:配备有,出现数计数器,它根据输入图象信号在每多个设定级范围中计数N帧(N是1以上的整数)内的各象素的亮度级的出现数;变化抑制单元,它把该出现数计数器计数值的变化抑制为在N帧期间的多倍期间的变化并输出;补正曲线生成单元,它根据从变化抑制单元输出的计数值和预先设定的设定值生成新的补正曲线;画质补正单元,它用在该补正曲线生成单元中生成的补正曲线补正输入图象信号。
12、一种画质补正电路,其特征在于:配备有,平均值计算单元,它根据输入图象信号对每m个象素(m是2以上的整数)算出亮度级的平均值;出现数计数器,它把在该平均值计算单元中算出的亮度级的出现数在每多个设定级范围中在N帧期间内(N是1以上的整数)计数;变化抑制单元,它把该出现数计数器计数值的变化抑制为N帧期间的多倍期间的变化;补正曲线生成单元,它根据从变化抑制单元输出的计数值和预先设定的设定值生成新的补正曲线;画质补正单元,它用在该补正曲线生成单元中生成的补正曲线补正输入图象信号。
13、如权利要求9或者11所述的画质补正电路,其特征在于:上述出现数计数器配备有,多个判定器,根据输入图象信号判定各象素的亮度级与多个设定级范围是否分别相当;多个第1计数器,它计数该判定器的判定次数;多个比较器,它们比较该第1计数器的计数值和预先被设定的比较基准值,用比较输出对上述第1计数器复位;多个第2计数器,它计数该比较器的输出次数作为出现数。
14、如权利要求10或者12所述的画质补正电路,其特征在于:出现数计数器配备有,多个判定器,它们判定在平均值计算单元中算出的亮度级与多个设定级范围是否分别相当;多个第1计数器,它们计数该判定器的判定次数;多个比较器,它们比较该第1计数器的计数值和预先被设定的比较基准值,用比较输出把上述第1计数器复位;多个第2计数器,它们计数该比较器的输出次数作为出现数。
15、如权利要求9、10、11或者12所述的画质补正电路,其特征在于:变化抑制单元由差分器、系数器、加法器以及N帧延迟器组成,上述差分器输出出现数计数器的计数值和上述N帧延迟器的输出值的差分,上述系数器在上述差分器的输出值上乘以1/X(X是2以上的整数)的系数输出,上述加法器在上述N帧延迟器的输出值上加上上述系数器的输出值,上述N帧延迟器在使上述加法器的加算值延时N帧后作为向上述差分器以及加法器的输出,并作为变化被抑制后的输出。
16、如权利要求13所述的画质补正电路,其特征在于:变化抑制单元由差分器、系数器、加法器以及N帧延迟器组成,上述差分器输出第2计数器的计数值和上述N帧延迟器的输出值的差分,上述系数器在上述差分器的输出值上乘以1/X(X是2以上的整数)的系数并输出结果,上述加法器在上述N帧延迟器的输出值上加上上述系数器的输出值,上述N帧延迟器在使上述加法器的加法值延时N帧后作为向上述差分器以及加法器的输出,并作为变化被抑制后的输出。
17、如权利要求14所述的画质补正电路,其特征在于:变化抑制单元由差分器、系数器、加法器以及N帧延迟器组成,上述差分器输出第2计数器的计数值和上述N帧延迟器的输出值的差分,上述系数器在上述差分器的输出值上乘以1/X(X是2以上的整数)的系数并输出结果,上述加法器在上述N帧延迟器的输出值上加上上述系数器的输出值,上述N帧延迟器在使上述加法器的加法值延时N帧后作为向上述差分器以及加法器的输出,并作为变化被抑制的输出。
18、一种画质补正电路,其特征在于:配备有,出现数计数器13,在每一预定级计数从输入到图象信号输入端子12的图象信号抽出的多个亮度级的出现数数据;补正特性点抑制电路29,它在从该出现数计数器13输出的补正特性点的计数值比预先设定的上限值多时选择上限值,在比下限值少时选择下限值,在上限值和下限值的范围内时选择计数值;补正曲线生成单元48,它根据该补正特性点抑制电路29的输出生成补正曲线;画质补正单元16,用在该补正曲线生成单元48中生成的补正特性线补正输入图象信号。
19、如权利要求18所述的画质补正电路,其特征在于:出现数计数器13,用平均值计算单元10算出输入到图象信号输入端子12的图象信号的每多个象素的亮度级的平均值,在每一预定级计数在该平均值计算单元10中算出的多个亮度级的出现数数据。
20、如权利要求18或者19所述的画质补正电路,其特征在于:补正特性点抑制电路29配备有,抑制范围比较器43,它比较补正特性点的计数值、线性变化的上限值·下限值;补正特性点选择器47,它根据该抑制范围比较器43的输出,选择在抑制范围设定单元46中设定的上限值、下限值或者出现数计数器13的计数值;控制计数器40,它控制是否进行补正特性点中的某点的处理。
21、如权利要求20所述的画质补正电路,其特征在于:抑制范围比较器43由比较补正特性点计数值Pn和线性变化的上限值an+w的上限比较器41a、比较补正特性点的计数值Pn和下限值an-w的下限比较器42a组成,抑制范围设定单元46,由设定上限值an+w的上限设定单元44a、设定下限值an-w的下限设定单元45a组成。
22、如权利要求18或者19所述的画质补正电路,其特征在于:补正特性点抑制电路29配备有,抑制范围比较器43,它比较补正特性点的计数值与在以正交的一轴为输入亮度级、以另一轴作输出亮度级的补正特性线图中通过开始点和终点、在中间呈曲线变化的上限值·下限值;补正特性点选择器47,它根据该抑制范围比较器43的输出,选择在抑制范围设定单元46中已设定的上限值,下限值或者出现数计数器13的计数值;控制计数器40,它控制是否进行在补正特性点中的某点的处理。
23、如权利要求22所述的画质补正电路,其特征在于:抑制范围比较器43,由比较补正特性点的计数值Pn和非线性变化的上限值YHn的上限比较器41b、比较补正特性点的计数值Pn和下限值YLn的下限比较器42b组成,抑制范围设定单元46,由设定上限值YHn的上限设定单元44b、设定下限值YLn的下限设定单元45b组成。
CNB008004242A 1999-03-31 2000-03-27 画质补正电路 Expired - Fee Related CN1163057C (zh)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP09201499A JP4590043B2 (ja) 1999-03-31 1999-03-31 画質補正回路
JP92014/1999 1999-03-31
JP28063399A JP2001103338A (ja) 1999-09-30 1999-09-30 画質補正回路
JP280633/1999 1999-09-30
JP309224/1999 1999-10-29
JP30922499A JP2001125535A (ja) 1999-10-29 1999-10-29 画質補正回路

Publications (2)

Publication Number Publication Date
CN1306657A true CN1306657A (zh) 2001-08-01
CN1163057C CN1163057C (zh) 2004-08-18

Family

ID=27306907

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB008004242A Expired - Fee Related CN1163057C (zh) 1999-03-31 2000-03-27 画质补正电路

Country Status (8)

Country Link
US (1) US7012625B1 (zh)
EP (1) EP1085494A4 (zh)
KR (1) KR100732014B1 (zh)
CN (1) CN1163057C (zh)
AU (1) AU769305B2 (zh)
CA (1) CA2333622A1 (zh)
TW (1) TW531721B (zh)
WO (1) WO2000060566A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101009078B (zh) * 2006-01-27 2012-01-04 精工爱普生株式会社 发光装置、图像处理装置及电子设备

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040040699A (ko) * 2002-11-07 2004-05-13 삼성전자주식회사 콘트라스트 보정 장치 및 방법
KR100513273B1 (ko) * 2003-07-04 2005-09-09 이디텍 주식회사 동영상 신호의 실시간 밝기 제어 장치 및 방법
US20050212726A1 (en) * 2004-03-16 2005-09-29 Pioneer Plasma Display Corporation Method, display apparatus and burn-in reduction device for reducing burn-in on display device
JP2006101421A (ja) * 2004-09-30 2006-04-13 Toshiba Corp 映像信号処理回路
JP2006154452A (ja) * 2004-11-30 2006-06-15 Toshiba Corp 映像信号処理装置とグラデーション段差検出方法
JP4325552B2 (ja) * 2004-12-24 2009-09-02 セイコーエプソン株式会社 画像処理装置、画像処理方法及び画像処理プログラム
JP4533330B2 (ja) * 2005-04-12 2010-09-01 キヤノン株式会社 画像形成装置及び画像形成方法
JP2006319634A (ja) * 2005-05-12 2006-11-24 Toshiba Corp 映像信号処理装置とグラデーション段差検出方法
JP4240023B2 (ja) 2005-08-31 2009-03-18 ソニー株式会社 撮像装置、撮像方法および撮像プログラム、ならびに、画像処理装置、画像処理方法および画像処理プログラム
JP5196731B2 (ja) * 2006-04-20 2013-05-15 キヤノン株式会社 画像処理装置及び画像処理方法
JP4198720B2 (ja) * 2006-05-17 2008-12-17 Necエレクトロニクス株式会社 表示装置、表示パネルドライバ、及び表示パネルの駆動方法
JP4795473B2 (ja) 2009-06-29 2011-10-19 キヤノン株式会社 画像処理装置及びその制御方法
CN103069478B (zh) 2010-08-26 2016-04-27 松下知识产权经营株式会社 视频显示控制装置
JP5868119B2 (ja) 2010-12-09 2016-02-24 キヤノン株式会社 画像処理装置、放射線撮影システム、画像処理方法及び記録媒体
TWI483555B (zh) * 2011-12-15 2015-05-01 Silicon Motion Inc 測試裝置以及類比至數位轉換器之測試方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58130099A (ja) 1983-01-14 1983-08-03 中松 義郎 ふとん乾燥具
JPS6339280A (ja) * 1986-08-04 1988-02-19 Mitsubishi Electric Corp 画像処理装置
US4979136A (en) * 1988-03-01 1990-12-18 Transitions Research Corporation Processing system and method for enhancing image data
JPH03255785A (ja) * 1990-03-06 1991-11-14 Konica Corp 画像処理装置
JPH06339280A (ja) * 1993-05-27 1994-12-06 Hitachi Ltd 電力変換器の低損失スナバ回路
JPH0773308A (ja) 1993-09-03 1995-03-17 Matsushita Electric Ind Co Ltd デジタル画像処理装置
JPH07162715A (ja) * 1993-12-10 1995-06-23 Fujitsu General Ltd デジタルガンマ補正方法
JP3201449B2 (ja) * 1994-04-06 2001-08-20 株式会社富士通ゼネラル 電子ディスプレイの映像表示処理方法およびその装置
JP3255258B2 (ja) * 1994-06-20 2002-02-12 株式会社富士通ゼネラル 画像表示装置
JPH0823460A (ja) * 1994-07-11 1996-01-23 Fujitsu General Ltd ダイナミックガンマ補正回路
JPH08317250A (ja) * 1995-05-19 1996-11-29 Fujitsu General Ltd ダイナミック映像制御回路
JP3501252B2 (ja) 1995-06-16 2004-03-02 三菱電機株式会社 階調補正装置
JP3003561B2 (ja) * 1995-09-25 2000-01-31 松下電器産業株式会社 階調変換方法及びその回路と画像表示方法及びその装置と画像信号変換装置
KR100213094B1 (ko) * 1997-02-21 1999-08-02 윤종용 영상 개선장치를 위한 히스토그램 및 cdf 추출방법 및 그 회로
JP3267200B2 (ja) * 1997-07-11 2002-03-18 松下電器産業株式会社 画像処理装置
US6504954B1 (en) * 1999-02-05 2003-01-07 Raytheon Company Closed loop piecewise-linear histogram specification method and apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101009078B (zh) * 2006-01-27 2012-01-04 精工爱普生株式会社 发光装置、图像处理装置及电子设备

Also Published As

Publication number Publication date
AU769305B2 (en) 2004-01-22
CA2333622A1 (en) 2000-10-12
EP1085494A1 (en) 2001-03-21
US7012625B1 (en) 2006-03-14
EP1085494A4 (en) 2009-01-07
KR20010043934A (ko) 2001-05-25
TW531721B (en) 2003-05-11
KR100732014B1 (ko) 2007-06-25
WO2000060566A1 (en) 2000-10-12
CN1163057C (zh) 2004-08-18
AU3329000A (en) 2000-10-23

Similar Documents

Publication Publication Date Title
CN1163057C (zh) 画质补正电路
CN1199474C (zh) 改善图像质量的方法和设备
CN1305009C (zh) 图像处理装置和图像处理方法
CN1252991C (zh) 改变图像亮度的方法和设备
CN1248499C (zh) 内插设备和包括内插设备的视频信号处理设备
CN1992789A (zh) 运动估计器和运动估计方法
CN1661666A (zh) 用于转换色彩空间的方法和设备以及多色彩显示设备
CN101043634A (zh) 视频信号处理
CN1921585A (zh) 灰度系数曲线调整装置及调整点设定方法
CN1525763A (zh) 产生用户偏爱数据的方法和装置及转换色彩的方法和装置
CN101079251A (zh) 图像校正电路、图像校正方法、和图像显示器
CN101059951A (zh) 图像处理设备和方法
CN1228965C (zh) 图像处理系统、投影仪及黑白扩展处理法
CN101047772A (zh) 色变换装置及具备其的图像显示装置
CN1217551C (zh) 用饱和控制来调整色饱和的方法
CN1279764C (zh) 一种视频图像的色饱和度增强系统与方法
CN1905624A (zh) 画面信号处理器及画面信号处理方法
CN1291606C (zh) 色彩重现方法和系统及使用它的视频显示方法和设备
CN1208973C (zh) 彩色信号校正电路、校正装置、校正方法及显示装置
CN1812597A (zh) 用于自适应亮/色度分离的数字视频信号处理设备和方法
CN1925558A (zh) 视频信号处理设备及视频信号处理方法
CN1536879A (zh) 显示控制装置和显示装置
CN101042853A (zh) 图像处理装置
CN1578474A (zh) 图像处理装置及使用它的图像显示装置、图像处理方法
CN1226861C (zh) 浓淡校正装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: CANON CO., LTD.

Free format text: FORMER OWNER: FUJITSU GENERAL LTD

Effective date: 20080926

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20080926

Address after: Tokyo, Japan

Patentee after: Canon K. K.

Address before: Kanagawa

Patentee before: Fujitsu General Co., Ltd.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040818

Termination date: 20160327

CF01 Termination of patent right due to non-payment of annual fee