CN1245007A - 用于表面安装芯片的优化焊接接头 - Google Patents
用于表面安装芯片的优化焊接接头 Download PDFInfo
- Publication number
- CN1245007A CN1245007A CN97181418A CN97181418A CN1245007A CN 1245007 A CN1245007 A CN 1245007A CN 97181418 A CN97181418 A CN 97181418A CN 97181418 A CN97181418 A CN 97181418A CN 1245007 A CN1245007 A CN 1245007A
- Authority
- CN
- China
- Prior art keywords
- pad
- solder
- welding point
- circuit board
- printed circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3442—Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/09427—Special relation between the location or dimension of a pad or land and the location or dimension of a terminal
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09781—Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10636—Leadless chip, e.g. chip capacitor or resistor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/0465—Shape of solder, e.g. differing from spherical shape, different shapes due to different solder pads
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/30—Details of processes not otherwise provided for in H05K2203/01 - H05K2203/17
- H05K2203/306—Lifting the component during or after mounting; Increasing the gap between component and PCB
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Abstract
本发明公开一种表面安装印刷电路板,它具有:一基片(10)、至少一表面安装器件(14)、用于每一器件(14)的至少两个安装垫(12)、将器件(14)的终端(22)连接到它们各自的安装垫(12)的焊接接头(24)、至少一个在基片(10)上位于安装垫(12)之间的矩形提升垫(30)、和在每一提升垫(30)上与该器件(14)的底面(18)接触的焊料块(32)。该安装垫(12)的内外伸展长度(li和lo)、尺寸、数目,和提升垫的形状、及涂敷在安装和提升垫(30)上的焊料量经过设计使得焊接接头(24)优选地具有外凸的外焊缝(28),该器件(14)在安装垫(12)上方保持在预定的高度(ho),内焊缝夹角(α)保持在预定的最小角度之上以增加焊接接头的裂纹萌生时间,且整个焊接接头的裂纹扩展长度增加。另一实施例还包括在该提升垫(30)和/或安装垫(12)下面的栓塞通孔(34),在焊料块(32)/焊接接头(24)和栓塞通孔(34)之间限定有气阱(40)。该限定气阱(40)在回流焊接过程中向该SMD(14)提供了附加的浮力。
Description
本发明大体涉及印刷电路板。本发明尤其涉及具有改进的焊接接头的表面安装器件的印刷电路板。
在表面安装印刷电路板(PCBS)领域,焊接接头耐久性的重要指标是一个表面安装器件(SMD)的焊接接头在周期性温度变化的给定条件下失效所需要的时间。图1A显示了一种典型的表面安装PCB,它具有一个SMD14,该SMD 14通过常规的焊接接头24连接到PCB基片10的安装垫12上。该焊接接头24具有一靠近该器件的底面18和安装垫12的内焊缝26,和在该器件的周边壁20和安装垫12之间延伸的外焊缝28。如图1A所示,常规的焊接接头的内外焊缝是下凹形的。
当焊接接头失效时,发生接头失效的两个连续阶段:裂纹萌生和裂纹扩展。裂纹萌生时间是在焊接接头中开始形成裂纹所需要的时间。如图1B所示,裂纹萌生通常在内焊缝表面27开始。在另一方面,裂纹扩展时间是从裂纹萌生直到焊接接头发生电连接失效的时间。扩展阶段包括两个阶段:在该器件端部终端22下面的扩展,如图1C所示,和在外焊缝28中的扩展,如图1D所示。在外焊缝中的裂纹扩展一般沿与从该器件的底边21延伸的水平线成45度角的线上产生,直到该焊缝的外表面29。当裂纹扩展到外焊缝的外表面29或基本上到那里时,焊接接头发生电连接失效,如图1E所示,从而使终端22和其相连的安装垫12之间的电连续性从功能上被中断。
已经证明焊接接头的寿命受焊接接头几何形状的三个方面的影响:(1)焊接接头高度ho,它定义为该器件的底部终端和垂直邻近的安装垫之间的垂直距离,如图1A所示;(2)焊接接头内焊缝的形状;和(3)焊接接头外焊缝的形状。裂纹萌生时间随着焊接接头高度ho的增加和适当设计的内焊缝形状(即,内焊缝的夹角α大于特定的最小角度)而趋向于增加。在终端下面的裂纹扩展时间(即阶段I)随着焊接接头高度的增加而趋向于增加。它还随着内焊缝表面27和终端的底边21之间的距离的增加而趋向于增加;然而,该距离由该器件的终端的几何形状决定,对于给定的器件来说是固定的。至于在外焊缝中的裂纹扩展时间(即阶段II),随着适当的外焊缝的几何形状而趋向于增加,尤其是该形状需要裂纹扩展更长的距离时,扩展时间增加。因此,整个焊接接头的寿命可以通过通常地增加焊接接头的高度和适当设计内外焊缝的形状而改进。
一种用于增加焊接接头高度的已知的方法是在该SMD的不可焊接的底面之下包括“提升垫”30,如图2所示。根据现有技术,这些提升垫是圆形的。当涂敷在一提升垫上的焊料块32在回流焊接过程中熔化时,熔融的焊料块中的压力提供一个向上的力FL,该力有助于抬高该元件,理想情况下将其保持在最小的焊接接头高度ho或之上,直到该焊料块重新回到固态为止。
虽然这种方法有助于增加焊接接头的高度,但是它对该提升垫在焊接接头几何形状上的作用没有采取措施。当该元件被提升垫抬高时,随着焊料在该器件终端区域下面流动来填充增加的焊接高度,使内外焊缝区域的焊料数量减少,从而不利地改变焊接接头的几何形状。同样,表面张力和焊接接头焊缝内的压力会对在提升垫上面的熔融的焊料块的形状和提升效果产生不利的影响。因此采用常规的提升垫方法,内外焊接接头焊缝要改变形状和减小尺寸,同时由于作用在焊接接头上的表面张力和压力,使得增加焊接接头高度的提升垫的作用被降低。因此,虽然整个焊接接头的高度可能增加,但可能导致整个裂纹扩展长度的减小和产生不利的焊缝内部夹角α,从而在整个裂纹萌生和扩展时间上获得很少或没有改进。
另一种用于增加焊接接头高度的方法公开在“用于无引线芯片元件的焊接接头均衡形状和基座高度的预测”一文中(IEEE协会的元件、包装和制造技术学报),如图3所示。不同于采用提升垫,这种方法采用安装垫,其中安装垫的外边15比常规情况的安装垫更靠近SMD,从而促使形成外凸的内外焊缝,而不同于典型的下凹焊缝。根据这种方法,大量的焊料涂敷在安装垫上,足以使在随后的回流焊接过程中“浮起”在焊料上的器件达到一预期的焊接接头高度。
这种方法可通过参照图4和5来进一步说明。图4显示了一常规的焊接(即,下凹的焊接接头)SMD的自由体受力图和在回流焊接过程中和回流后作用在其上的力。当作用在该SMD上的向下净压力(即,该器件的重力W,周围压力Pa,及内外焊缝表面张力F1和F2的各自的垂直分量)与向上净压力(即,由该焊接接头提供的浮力和接触力Po)达到平衡时获得焊接接头高度ho。将其与图5相比较,其中图5显示了一采用外凸的焊接接头的SMD的自由体受力图和在回流焊接过程中和回流后作用在其上的力。注意到表面张力F1和F2的垂直分量比图4中的F1和F2的垂直分量对该SMD施加了更小的向下力。此外,图5中的外凸的形状保证了Po>Pa(即,一个向上的净压力),而图4中下凹的形状使得Pa>Po(即,一个向下的净压力),尤其是对于具有相当宽的焊接接头的器件。因此,通过采用图5所示的外凸的接头几何形状,可以获得比通过采用常规的下凹焊接接头几何形状所实现的更大的焊接接头高度ho。
然而,由于在安装垫或提升垫的设计和焊料的数量之间的限制,其中焊料可采用标准的焊接膏涂敷工艺(即,丝网印刷)来涂敷,实际上上述两种现有技术的方法在其应用中受到了限制。虽然存在其它的方法可以涂敷额外的焊接膏(例如,分发),然而这些方法通常比丝网印刷更慢,实际上大多仅当需要时才以附加成本的代价来采用。
此外,虽然这两种方法在获得所期望的焊接接头高度上可能是有效的,然而不幸的是它们可能对焊接接头的寿命产生不利的影响。例如,现有技术的提升垫方法导致了具有在内焊缝表面和外焊缝表面之间减小距离(即,减小了整个裂纹扩展长度)的下凹的焊接接头。而且,虽然现有技术的外凸几何形状的方法提供了可在某种程度上增加阶段II的裂纹扩展时间的焊接接头高度,但这种方法和现有技术中的提升垫方法都没有针对怎样适当设计内焊缝的几何形状也没有针对怎样优化该安装垫的设计来使外焊缝的裂纹扩展距离最大作说明。
因此,需要提供一种通过获得增加的焊接接头高度、优化的焊接接头内焊缝形状以及优化的焊接接头外焊缝尺寸和形状来提高焊接接头耐久性的方法。
本发明提供了一种印刷电路板,包括:
一印刷电路板基片;
至少一个具有一底面和一在所述底面周围的底边的表面安装器件,所述器件具有在所述底面上邻近所述底边的终端;
用于每一所述的表面安装器件的至少两个安装垫,所述安装垫布置在所述基片的上表面,与所述表面安装器件的所述终端相配;
一连接每一所述终端与其相应的安装垫的焊接接头,所述焊接接头有内外焊缝且由预定量的焊料组成;
用于每一表面安装器件的至少一个提升垫,每一提升垫布置在所述安装垫之间的所述基片的所述上表面;
用于每一提升垫的一焊料块,其中每一焊料块布置在其相应的提升垫和所述表面安装器件的所述底面之间且相接触,每一焊料块由预定量的焊料组成;
其中,在所述安装垫和每一提升垫上的所述预定量的焊料在熔融状态时提供一作用在所述表面安装器件上的净浮力,从而使所述器件在所述安装垫上方升至一预定高度,且所述焊料在固态时保持所述器件在所述安装垫上方的大体所述预定高度。
本发明的实施例通过提供一种表面安装PCB而克服了现有技术的缺点,该表面安装PCB具有一基片、至少一表面安装器件、用于每一器件的至少两个安装垫、连接该器件的终端到它们相应的安装垫的焊接接头、位于基片上在安装垫之间的至少一个矩形提升垫、和在每一提升垫上与该器件的底面接触的一焊料块。该安装垫的内外伸展长度、尺寸、数目、和提升垫的形状、及涂敷在安装和提升垫上的焊料量被优化,从而使焊接接头优选地具有外凸的外焊缝、该器件在安装垫上方保持在预定的高度、内焊缝夹角保持在预定的最小角度之上、整个焊接接头的裂纹扩展长度增加。另一实施例还包括了在该提升垫和/或安装垫下的栓塞通孔,在焊料块/焊接接头和栓塞通孔之间限定有一个气阱。该限定的气阱在回流焊接过程中对该表面安装器件提供了附加的浮力。
该实施例的一个优点是采用最小内焊缝夹角与增加的焊接接头高度一起使得裂纹萌生时间增加。
另一个优点是优化的外焊缝形状与增加的焊接接头高度相配合而使得裂纹扩展时间增加。
另一个优点是矩形的提升垫提供了一种比常规的圆形提升垫对SMD提供了一种提供浮力更有效的方式。
另一个优点是矩形的提升垫和优化的焊接接头与在另一实施例中的栓塞通孔一起共同作用,来浮动该表面安装器件至一在该PCB安装垫上方的所期望的焊接接头高度,而不会对焊缝形状和整个裂纹扩展长度产生不利影响。
本发明将通过示例并参照附图作进一步描述,其中:
图1A-1E是一个焊接到印刷电路板上的表面安装器件的一部分的纵向剖面图,显示了裂纹萌生、裂纹扩展和焊接接头失效的连续过程;
图2是一现有技术中的焊接到一印刷电路板上的表面安装器件的纵向剖面图,显示了带有提升垫的常规焊接接头;
图3显示了现有技术中具有外凸焊缝的焊接接头的纵向剖面图;
图4显示了现有技术中具有下凹焊缝的焊接接头的自由体受力图;
图5显示了现有技术中具有外凸焊缝的焊接接头的自由体受力图;
图6A和6B是一根据本发明的焊接到一印刷电路板上的表面安装器件的纵向剖面图,显示了与或者是与优化的提升垫或者是与栓塞通孔/优化提升垫组合相结合的改进的焊接焊缝形状;
图6C是一根据本发明的焊接接头的放大剖面图;
图7显示了在0.5H<lo<2H范围内的lc比1o的典型曲线;
图8显示了根据本发明的提升垫和焊料块的正视图。
参照附图,图6A显示了有一安装于其上的SMD的印刷电路板,它具有根据本发明的第一实施例的优化的焊接接头。该实施例包括一具有一通常为平的上表面的PCB基片10,其上至少布置两个安装垫12。这些安装垫12排列在基片10的上表面,与SMD 14的终端22相配。而且在该上表面对于每一SMD14至少有一提升垫30。用于每一SMD14的提升垫30排列在用于每一相应的SMD14的相应安装垫12中间。因此,每一PCB具有一个基片10,在其上表面具有用于安装在其上的每一单独的SMD14的一组安装垫12和提升垫30。
该SMD 14是一无引线表面安装器件,比如无引线瓷片电阻器(LCCR)。该器件14具有通常为矩形的上表面16,一同样形状的底面18,该底面与上表面16大体平行,及一毗邻上下表面16/18且环绕该器件14的整个四周的周边壁20。底边21由底面18和周边壁20的相交线所限定。该SMD14还具有邻近该器件底边21的在底面18上的终端22,它与基片10上的安装垫12相配排列。这些终端22还可以沿周边壁20的一部分或者整个周边壁向上延伸,还可沿上表面16的部分区域延伸。这些终端22与它们相应的安装垫12通过焊接接头24实现电连接和机械连接,每一接头24由预定量的焊料组成。
在每一提升垫30和该SMD14的底面18之间是焊料块32,由预定量的焊料组成。每一焊料块32与其相应的提升垫30和该器件14的底面18相接触。
根据本发明的PCB这样来制造,首先提供一基片10,该基片具有至少两个排列在基片10的上表面与SMD 14的终端22相配的安装垫12,且具有至少一个排列在安装垫12中间的该表面上的矩形提升垫30。预定量的焊料施加到安装垫12和每一提升垫30上。这可通过丝网印刷或其它的常规涂敷方式来完成,通常根据给定的套印方法。在该步骤之后SMD 14放置到安装垫12之上,使终端22与其相配。然后,加热安装垫12和提升垫30上的焊料,比如通过将整个PCB放入回流焊接炉中。热量使焊料熔化且由于该熔化的焊料所提供的浮力,该SMD 14将在安装垫12上浮动。最后熔融的焊料冷却,在每一安装垫12上形成一焊接接头,在每一提升垫30上形成一焊料块,从而使终端22位于在安装垫12的上表面上方的所期望的高度ho处,内夹角α大于预定的最小夹角,使外焊缝28与周边壁20的整个高度充分接触,该焊接接头外焊缝28最好是外凸形。这样产生了一个焊接接头24,该接头提供了所期望的焊接接头高度ho,还提供了优化的焊接接头结构,该结构增加了裂纹萌生和裂纹扩展时间。
应当注意的是在此所用的“优化的”焊接接头,指的是这样的接头24,它具有大于预定最小夹角的内夹角α、外焊缝28与该器件的周边壁20的整个高度充分接触、最大的阶段II的裂纹扩展长度1c及足以提供所期望的焊接接头高度ho的焊料体积VM,如图6C所示。因此,经常是(但不总是)产生的外焊缝28呈外凸形的情况。(应当注意的是当外焊缝28是外凸形时,通常内焊缝也是这样;同样,当外焊缝28是下凹形时,内焊缝也是这样。)然而,可能存在这样的情况,比如当试图得到一个非常大的焊接接头高度ho或者采用特定的焊料配方时,尽管是产生了下凹的外焊缝,所期望的裂纹扩展长度1c和其它特性也可以得到优化。促进这些焊接接头特性的内外伸展长度li/lo和焊料体积VM因此也称作“优化的”。而且,这里所用的“优化的”提升垫,指的是提升垫30是矩形的(或者,最好是方形的),且有足够的数目、尺寸和焊料块体积VLP,从而提供保持所期望的焊接接头高度ho所需要的浮力。同样,算出的有助于促进这一点的焊料体积VLP也称作“优化的”。此外,“优化的”裂纹萌生和扩展时间指的是这些时间的最大化,如通过前述的优化特征的结合所产生的那样。
用于设计本发明的第一实施例的过程如图6A或6C所示,包括两个常规的过程:(1)优化焊接接头24和安装垫12,然后(2)优化焊料块32和提升垫30。给定作为这两个过程的输入条件是:该SMD 14的尺寸和重量、焊接膏材料性能(例如焊料百分比)、所期望的焊接接头高度ho(例如7密耳)、焊料涂敷到安装垫12和提升垫30上的印刷/套印方法(例如,在每一安装垫的三侧套印10密耳)、以及提升垫30的数目和尺寸(例如每SMD 6)。采用这些输入条件,从这两个优化过程所期望的输出将是:最佳的安装垫内伸展长度li(即,从终端内边23到安装垫内边13的水平距离),它优化了内焊缝26的裂纹萌生时间;最佳的安装垫外伸展长度1o(即,从该SMD底边21到安装垫外边15的水平距离),1o优化了外焊缝28的裂纹扩展长度lc,以及在每一安装垫上的焊接膏体积VM和在每一提升垫上的焊接膏体积VLP。因此给定这些提供的输入条件,第一步决定安装垫12使得裂纹萌生和扩展时间优化所需要的几何尺寸,而第二步决定浮动该器件14(与由焊接接头24所施加的浮力共同作用)到所期望的焊接接头高度ho且保持所期望的焊接接头几何形状所需要的焊料块体积。
现在将详细讨论这两个优化步骤的每一个,其中采用下面所列的变量和常数作为参数:
ho=所期望的焊接接头高度;
t=SMD 14的底面18的终端22的厚度;
h=在内焊缝26处位于安装垫12的上部和底面18之间的焊接接头的高度;
H=从底边21测量的在周边壁20上的焊料高度(通常与该SMD 14的高度相同);
w=每一焊接接头24的SMD 14的宽度;
W=每一对焊接接头的SMD 14的重量;
Vcalc=在每一安装垫12上的焊料计算体积;
VM=每一安装垫12上的焊料体积;
VLP=每一焊料块32中的焊料体积;
L=SMD14的长度;
lc=沿线JK测量的外焊缝28中的裂纹扩展长度;
lo=安装垫12的外伸展长度;(从底边21到安装垫外边15的水平距离);
lm=终端22底面的长度;
li=安装垫12的内伸展长度;(从终端内边23到安装垫内边13的水平距离);
Gp=在该器件14的各个相对边上的安装垫12之间的间隙;
Gc=在该器件14的各个相对边上的终端内边23之间的间隙;
Gc,max=对于一给定的器件14的Gc测量值中的最大值;
AT,max=焊接接头24的横截面积;
Acs=焊料块环形部分35的横截面积,如图8所示;
Co=图6C中三角形ABC的斜边;
Ci=图6C中三角形A’B’C’的斜边;
CLp=图8中三角形A”B”C”的斜边;
Po=焊接接头24中的压力;
Pa=大气(参考)压力;
σ=表面张力;
F=作用在单个提升垫30上的向下的力;
Fo=由于焊接接头24而作用在SMD 14上的向上的力;
N=对于每一外部垫的提升垫30的数目;
θo=在斜边Co和外焊缝的自由表面29之间的夹角;
θi=在斜边Ci和内焊缝的自由表面27之间的夹角;
θLP=在斜边CLP和焊料块外表面33之间的夹角;
θo’=在斜边Co和垂直线之间的夹角;
θi’=在斜边Ci和垂直线之间的夹角;
θLP’=在斜边CLP和垂直线之间的夹角;
θc=焊料块自由表面33和SMD14的底面18之间的夹角;
α=内焊缝表面27和该SMD14的底面18之间的夹角;
R=外焊缝表面27的曲率半径;
RLP=焊料块外表面33的曲率半径;
Rchip=沿着底面18从焊料块32的中心线到焊料块外表面33的距离;
Rpad=沿提升垫30的上表面从焊料块32的中心线到焊料块的外表面33的距离;
rCG=从焊料块32的中心线到焊料块环形部分35的质心CG的径向距离;
J=位于底边21和安装垫12的上表面之间垂直方向上中间位置的起始点;
K=在外焊缝表面27和从点J开始并与周边壁20成45度角的长度为lc的裂纹扩展线之间的交点;
Xc,yc=描绘弧AKB的一个圆的原点M的x和y坐标;
C=临时变量(下面定义)。
优化焊接接头24的第一步是设计内焊缝26,以使在焊缝自由表面27和器件14的底面18之间的夹角α不小于大约30度。这通过选定内伸展长度li的尺寸来完成,从而
Gp=Gc,max+3h, ---(1)
产生
li=(L-2lm-Gp)/2 ---(2)
一旦内伸展长度li确定后,焊接接头优化过程的剩余步骤集中在确定外伸展长度lo上,给定的是通过选择的印刷方法提供的焊料体积VM,以便形成适宜的外凸接头,它获得所期望的焊接接头高度ho同时优化沿线JK测量的裂纹扩展长度lc。
第二步是选择安装垫外伸展长度lo的起始值。由于找到最佳的lo值是一个反复的过程,因此需要一个起始值。建议范围是0.5H<lo<2H,所以推荐起始值lo=0.75H。
第三,通过计算可被涂敷的焊料的量确定焊接接头24的体积Vcalc,其中给定选定的lo、计算的lI、与给定的SMD相关的lm、焊接接头的宽度w、以及采用的特定的印刷或套印方法(例如,采用具有重量50%的焊料的10密耳厚的焊接膏的10密耳套印)。这表示了在回流焊接过程中形成焊接接头24的焊料数量。
利用如图6C所示的回流焊接接头24的预期几何特征,焊接接头24中的焊料的体积VM可表示成:
VM=(lo/2)(H+ho)+(li/2)h+lmho+ ---(3)
随之
AT,max=VM/w ---(4)
其中
在公式3中,除VM、θo和θi以外所有的参数都是已知的。角θo可通过如下设定VM等于Vcalc来确定(角θI被除去)。
第四,临时变量C通过忽略公式3中对应于内焊缝环形部分25(即,Ci 2[θicsc2θi-cotθi]项)的部分来确定,按照[θocsc2θo-cotθo]二项式来求解该公式,设定该结果等于C:
C=[θicsc2θo-cotθo] ---(7)
第五,公式7中的csc2θo项转换为(cot2θo+1),形成:
C=θocsc2θo-cotθo=θocot2θo+θo-cotθo ---(8)
然后公式8中的余切项进行级数展开,仅包括级数的前三项,从而:
展开该二次三项式,忽略产生的高次项,合并同类项,得到:
或者进一步,
忽略公式11中的三次项,θo的一次近似值可表示为:
θo=3C/2, ---(12)
其中C可利用上述公式7的后面的部分来确定。
一旦θo确定后,第六步是计算θo’,利用:
θo=tan-1[lo/(H+ho)] ---(13)
第七,点M(xc,yc)定义为包括弧AKB且具有半径R的圆的中心;也就是,点M(xc,yc)是外焊缝自由表面29的曲率中心。xc,yc和R的计算采用:
R=Co/(2sinθo) ---(14)
xo=-lo/2+Rcos(θo/2)sinθo ---(15)
和
yc=H/2-Rcos(θo/2)cosθo ---(16)
第八,外伸展长度lc可利用下面公式确定:
焊接接头优化过程的第九和最后的步骤是重复上述的第二到第八步,以便在第一步中建议的范围内(即,0.5H<lo<2H)绘制lc与lo的关系曲线。图7显示了一条典型的对于建议范围的lc与lo的关系曲线。然后,选取相应于lc,max的lo的值,lc,max是lc的最大值。例如,在图7中0.83H的lo值相应于lc的最大值。
一旦最佳的内伸展长度lI、最佳的外伸展长度lo、和焊接接头体积VM基于给定的输入条件确定后,就可以设计提升垫30和焊料块32。
在给定(1)器件14和安装垫12的几何形状,(2)提升垫30的数目、形状、和尺寸,和(3)在每一提升垫30上的焊料体积VLP的条件下,提升垫设计的一个关键方面是预测焊接接头高度ho的能力。器件14的几何形状(即,Gc,max和lm)由在每一情况下采用的特定的器件来决定,而安装垫的几何形状(即,lo和li)是在上述焊接接头优化过程中计算出来的。
提升垫30的数目和大小略受焊料涂敷方法的影响。例如,在常规的丝网印刷焊料涂敷方法中,采用12和26密耳之间的模版孔隙通常可得到最好的一致性(即,在焊料体积的最小百分比变化)。由于期望有许多而不是较少的提升垫(为了改进涂敷的焊料体积的标准偏差),推荐相应于该范围的较小端的模版孔隙。而且,较小的垫更有利于套印,且比大垫有较少的形成焊料球的趋向。(即,在不形成焊料球情况下尽可能多地涂敷焊接膏时,通常,采用较小的垫可能比采用较大的垫有更高的焊料体积与提升垫面积的比值。)因此提升垫30的大小和数目将依赖于在元件下面可用的间隙(即Gp)、模版孔隙、和所期望的套印方案。已经发现通常推荐的提升垫的数目是每一焊接接头三个提升垫,而垫的大小Rpad更紧密地依赖于特定的Gp、模版/涂敷特性、和采用的套印方法。
至于提升垫30的形状,通常采用圆形。然而根据本发明,推荐采用矩形的提升垫。矩形的,最好是方形的垫在套印(即,过量焊料的涂敷)时比圆形垫更有效,因为该垫的拐角在焊料“拉回”和润湿过程中有帮助作用,而在回流之后不被大块的焊料块32所覆盖。例如,方形的提升垫30可以在该方形的四边的每一边之外的10密耳处套印焊料,因此形成了一个大于且覆盖该方形提升垫的方形焊接膏覆盖面。随后,在回流过程中,表面张力引起焊料块32(及其上放置的SMD)上升,将上述的平的、方形涂敷焊料转化成在提升垫30上面的大致呈柱形的块,其直径跨过且基本上等于该方形垫的宽度,于是该焊接膏将熔化,焊接膏覆盖面将收缩成大致为圆形的覆盖面。
至于焊料块的体积VLP,希望得到一个最佳的焊料体积,因为不足的焊料体积将导致较低的、或许是下凹的焊缝,而过多的焊料量将使焊缝的高度过度升高,焊料将从外焊缝28的焊料中拉回到元件终端22下面,导致外焊缝28中较短的裂纹扩展长度。下面给出的步骤提供了粗略的设计标准,用于在给定所需要的几何参数时估算获得期望的焊接接头高度ho所需要的焊料体积VLP。(应当注意的是,下面的公式是用于在SMD下面没有对应于每一提升垫的金属化处理的情况,描述这种情况(例如,倒装片)的公式可在文献中发现。)
确定VLP的第一步是利用下面公式计算焊接接头24中的相对压力:
(Po-Pa)=(2σsinθo)/Co ---(18)
第二,利用下面公式计算由于焊接接头24作用在该SMD 14上的向上净压力Fo:Fo=w{lm[Po-Pa-W/(2lmw)-σ(cosθ1+cosθ3)]} ---(19)其中θ1=θo+θo′ ---(20)θ3=θi+θi′ ---(21)
第三,利用下面公式计算作用在单个提升垫30上的向下力F:
F=-Fo/N ---(22)
其中N是对于每一安装垫12的提升垫30的数目。
第四步是选择θLP的起始值,θLP是斜边CLP和焊料块外表面33之间的夹角,如图8所示。建议的范围是10°<θLP<40°,推荐起始值为θLP=25°。
第五,利用下面公式计算Rchip、CLP和RLP:
Rchip=Rpad-hcot(θLP+θC) ---(23)
和
RLP=-CLP/(2sinθLP)=-h/[2sinθLPsin(θLP+θC)] ---(25)
其中θC是由焊料和相互接触的底面18的物理特性所决定的界面夹角,可由本领域技术人员来确定。
第六,利用下面公式计算单个提升垫30上的作用力:
F=πσRchip 2/Ro-2πRchipσsin(θLP+θC) ---(26)
其中
Ro=-RLP ---(27)
第七,重复第四至第六步直到得出θLP的一个值,使得F’的值等于在上述第三步(公式22)中计算出的F值
第八,利用下面公式计算ACS和rCG:
和
rCG=(Rchip+Rpad)/2+ ---(29)
Ro[(4sin3θLP)/(6θLP-3sin2θLP)-cosθLP]sin(θLP+θC)
第九和最后的步骤是利用下面公式计算每一提升垫的焊料块32的体积VLP:VLP=π[hRchip 2+h(Rpad-Rchip)(2Rchip+Rpad)/3+2ACSrCG] ---(30)
一旦完成了焊接接头优化和提升垫优化过程,内伸展长度li、外伸展长度lo、焊料体积VM/VLP和给定的输入信息一起用来形成前述的第一实施例。
本发明的第二实施例如图6B所示。该实施例类似于第一个实施例,只是加入了栓塞通孔34和充有气体42的气阱40,它们有助于提升垫30和焊料块32提供抵抗SMD14的附加的向上力。该栓塞通孔34由通过基片10而形成的通孔36形成,该通孔36至少部分地用一栓塞材料38所填充。而且,在该实施例中,提升垫30有一穿过它而形成的孔44,因此该孔44限定了提升垫30的内壁。气阱40形成在栓塞通孔34的上方,通常通过焊料块32限定其上方、通过焊料块32和/或提升垫30的内壁和/或通孔36限定其侧面、和通过栓塞材料38限定其底部。只要形成一大小的气阱40,采用栓塞材料38填充整个通孔36也是可以的;但是,最好是通孔36仅有部分被栓塞材料38所填充,形成一个大的气阱40,从而使得通过气阱40中所收集的气体42随后的膨胀获得更大的提升。
该栓塞通孔34设计用来在回流过程中收集气体42,提供气体膨胀,该膨胀有助于增加焊料块的高度h同时减少了为获得给定的焊接接头高度ho的增加所需要的焊料涂敷量。气体42可由焊料块32涂敷在提升垫30上时气阱40所收集的空气或其它周围气体组成,也包括在回流高热过程中由焊料块32内部释放的挥发性气体。
可以设想进行各种其它的改进。例如,另外在安装垫12下面提供栓塞通孔34或者取代提升垫30下面的栓塞通孔34也是可能的。而且,显然,焊接接头24和焊料块32可由同样的焊料或焊接膏组成。
Claims (10)
1.一种印刷电路板,包含:
一印刷电路板基片(10);
至少一个表面安装器件(14),该表面安装器件具有一底面(18)和一在所述底面(18)周围的底边(21),所述器件(14)具有在所述底面(18)上邻近所述底边(21)的终端(22);
用于每一所述表面安装器件(14)的至少两个安装垫(12),所述安装垫(12)与所述表面安装器件(14)的所述终端(22)相配地布置在所述基片(10)的上表面;
一个将每一所述终端(22)与其相应的安装垫(12)相连的焊接接头(24),所述焊接接头(24)有内外焊缝(26,28)且由预定量的焊料组成;
用于每一表面安装器件(14)的至少一个提升垫(30),每一提升垫(30)布置在所述安装垫(12)之间的所述基片(10)的所述上表面;以及
用于每一提升垫(30)的一焊料块(32),其中每一焊料块(32)布置在其相应的提升垫(30)和所述表面安装器件(14)的所述底面(18)之间且与它们相接触,每一焊料块(32)由预定量的焊料组成;
其中,在所述安装垫(12)和每一提升垫(30)上的所述预定量的焊料(24,32)在熔融状态时提供一作用在所述表面安装器件(14)上的净浮力,从而使所述器件(14)在所述安装垫(12)上方升至一预定高度(ho),且所述焊料(24,32)在固态时保持所述器件(14)在所述安装垫(12)上方的大体所述预定高度(ho)。
2.根据权利要求1所述的一种印刷电路板,其特征在于,每一安装垫(12)的内伸展长度(1i)是一预定长度,从而有助于所述表面安装器件(14)的底面(18)和所述内焊缝(26)的自由表面(27)之间的夹角(α)至少与预定的最小夹角一样大。
3.根据权利要求2所述的一种印刷电路板,其特征在于,所述预定的最小夹角是30度。
4.根据权利要求1所述的一种印刷电路板,其特征在于,所述外焊缝(28)大体与所述表面安装器件(14)的周边壁(20)的整个高度接触,从而形成了增加的裂纹扩展长度。
5.根据权利要求1所述的一种印刷电路板,其特征在于,所述焊接接头(24)的所述外焊缝(28)是外凸形的。
6.根据权利要求1所述的一种印刷电路板,其特征在于,每一安装垫(12)的外伸展长度(1o)是一预定长度,从而使所述外焊缝(28)中的裂纹扩展长度最大,所述预定的长度取决于预选的焊料涂敷方法。
7.根据权利要求1所述的一种印刷电路板,其特征在于,每一提升垫(30)是矩形的。
8.根据权利要求1所述的一种印刷电路板,其特征在于,所述基片(10)包括一个穿透而形成的通孔(34),每一提升垫(30)包括一个穿透而形成的提升垫孔(44),每一所述通孔(34)与相应的提升垫孔(44)对准,所述通孔(34)由一栓塞材料(38)部分地填充,从而在所述焊料块(32)和所述栓塞材料(38)之间限定了一个密闭的气阱,气体(42)可收集在其中且在回流过程中气体可以膨胀。
9.根据权利要求8所述的一种印刷电路板,其特征在于,所述栓塞材料(38)是导热材料。
10.根据权利要求8所述的一种印刷电路板,其特征在于,所述基片还包括另外穿透而形成的通孔,所述安装垫包括穿透而形成的安装垫孔,所述另外通孔与所述的安装垫孔对准,所述另外通孔由一栓塞材料部分地填充,从而在所述焊料接头和所述栓塞材料之间限定了一个密闭的气阱,气体可收集在其中且在回流过程中气体可以膨胀。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/786,389 US5936846A (en) | 1997-01-16 | 1997-01-16 | Optimized solder joints and lifter pads for improving the solder joint life of surface mount chips |
US08/786,389 | 1997-01-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1245007A true CN1245007A (zh) | 2000-02-16 |
Family
ID=25138437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN97181418A Pending CN1245007A (zh) | 1997-01-16 | 1997-12-29 | 用于表面安装芯片的优化焊接接头 |
Country Status (10)
Country | Link |
---|---|
US (1) | US5936846A (zh) |
EP (1) | EP0953277B1 (zh) |
JP (1) | JP2001508949A (zh) |
CN (1) | CN1245007A (zh) |
BR (1) | BR9714289A (zh) |
CA (1) | CA2278019A1 (zh) |
DE (1) | DE69709172T2 (zh) |
ES (1) | ES2167797T3 (zh) |
PT (1) | PT953277E (zh) |
WO (1) | WO1998032314A2 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103039130A (zh) * | 2010-06-18 | 2013-04-10 | 日本梅克特隆株式会社 | 电子部件的表面安装方法及使用该方法制造的印刷电路板 |
WO2013091257A1 (zh) * | 2011-12-23 | 2013-06-27 | 清华大学 | 一种制备焊料凸块的方法 |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1014767A1 (en) * | 1998-12-23 | 2000-06-28 | Lucent Technologies Inc. | Thermal stress relief for surface mount components using via filling |
KR100843737B1 (ko) * | 2002-05-10 | 2008-07-04 | 페어차일드코리아반도체 주식회사 | 솔더 조인트의 신뢰성이 개선된 반도체 패키지 |
US7049051B2 (en) * | 2003-01-23 | 2006-05-23 | Akustica, Inc. | Process for forming and acoustically connecting structures on a substrate |
TWI243462B (en) * | 2004-05-14 | 2005-11-11 | Advanced Semiconductor Eng | Semiconductor package including passive component |
JP4557676B2 (ja) * | 2004-10-27 | 2010-10-06 | 京セラ株式会社 | 半導体装置の実装構造 |
DE102005017527A1 (de) * | 2005-04-15 | 2006-11-02 | Osram Opto Semiconductors Gmbh | Oberflächenmontierbares optoelektronisches Bauelement |
DE102006054085A1 (de) * | 2006-11-16 | 2008-05-29 | Epcos Ag | Bauelement-Anordnung |
US7893545B2 (en) * | 2007-07-18 | 2011-02-22 | Infineon Technologies Ag | Semiconductor device |
US7830022B2 (en) * | 2007-10-22 | 2010-11-09 | Infineon Technologies Ag | Semiconductor package |
US8399995B2 (en) * | 2009-01-16 | 2013-03-19 | Infineon Technologies Ag | Semiconductor device including single circuit element for soldering |
DE102009060060A1 (de) * | 2009-12-22 | 2011-06-30 | Rohde & Schwarz GmbH & Co. KG, 81671 | Halteelement zur unverlierbaren Montage einer Schraube |
JP5552882B2 (ja) * | 2010-04-26 | 2014-07-16 | 株式会社デンソー | 表面実装型半導体パッケージの実装構造 |
US8604356B1 (en) * | 2010-11-12 | 2013-12-10 | Amkor Technology, Inc. | Electronic assembly having increased standoff height |
JP2014110370A (ja) * | 2012-12-04 | 2014-06-12 | Seiko Epson Corp | ベース基板、実装構造体、モジュール、電子機器、および移動体 |
JP5646021B2 (ja) * | 2012-12-18 | 2014-12-24 | 積水化学工業株式会社 | 半導体パッケージ |
US9622356B2 (en) * | 2013-03-14 | 2017-04-11 | Lockheed Martin Corporation | Electronic package mounting |
US9237655B1 (en) | 2013-03-15 | 2016-01-12 | Lockheed Martin Corporation | Material deposition on circuit card assemblies |
AT515071B1 (de) * | 2013-09-03 | 2019-03-15 | Zkw Group Gmbh | Verfahren zum positionsstabilen Verlöten |
JP6481446B2 (ja) * | 2014-06-13 | 2019-03-13 | 株式会社村田製作所 | 積層コンデンサの実装構造体 |
US9634053B2 (en) | 2014-12-09 | 2017-04-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Image sensor chip sidewall interconnection |
CN113694796B (zh) * | 2021-10-14 | 2022-02-08 | 深圳市澳华集团股份有限公司 | 一种肠道免疫增强剂生产用溶解装置及其使用方法 |
US11839031B2 (en) * | 2022-04-06 | 2023-12-05 | Western Digital Technologies, Inc. | Micro solder joint and stencil aperture design |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3536431A1 (de) * | 1985-10-12 | 1987-04-16 | Standard Elektrik Lorenz Ag | Loeten von oberflaechenmontierbaren bauelementen |
DE3684602D1 (de) * | 1986-10-08 | 1992-04-30 | Ibm | Verfahren zum herstellen von loetkontakten fuer ein keramisches modul ohne steckerstifte. |
US4749120A (en) * | 1986-12-18 | 1988-06-07 | Matsushita Electric Industrial Co., Ltd. | Method of connecting a semiconductor device to a wiring board |
US4760948A (en) * | 1986-12-23 | 1988-08-02 | Rca Corporation | Leadless chip carrier assembly and method |
DE3810653C1 (zh) * | 1988-03-29 | 1989-05-18 | Dieter Dr.-Ing. Friedrich | |
JPH01251789A (ja) * | 1988-03-31 | 1989-10-06 | Toshiba Corp | プリント基板 |
JP2761113B2 (ja) * | 1991-02-25 | 1998-06-04 | 松下電工株式会社 | プリント配線板 |
DE4137045A1 (de) * | 1991-11-11 | 1993-05-13 | Siemens Ag | Verfahren zur herstellung von lotflaechen auf einer leiterplatte und lotpastenfolie zur durchfuehrung des verfahrens |
US5315070A (en) * | 1991-12-02 | 1994-05-24 | Siemens Aktiengesellschaft | Printed wiring board to which solder has been applied |
CA2089435C (en) * | 1992-02-14 | 1997-12-09 | Kenzi Kobayashi | Semiconductor device |
US5403671A (en) * | 1992-05-12 | 1995-04-04 | Mask Technology, Inc. | Product for surface mount solder joints |
KR100280762B1 (ko) * | 1992-11-03 | 2001-03-02 | 비센트 비.인그라시아 | 노출 후부를 갖는 열적 강화된 반도체 장치 및 그 제조방법 |
GB9302228D0 (en) * | 1993-02-05 | 1993-03-24 | Ncr Int Inc | Method of forming discrete solder portions on respective contact pads of a printed circuit board |
JP3152834B2 (ja) * | 1993-06-24 | 2001-04-03 | 株式会社東芝 | 電子回路装置 |
US5400950A (en) * | 1994-02-22 | 1995-03-28 | Delco Electronics Corporation | Method for controlling solder bump height for flip chip integrated circuit devices |
US5639013A (en) * | 1994-12-23 | 1997-06-17 | Ford Motor Company | Optimally shaped solder joints for improved reliability and space savings |
US5726861A (en) * | 1995-01-03 | 1998-03-10 | Ostrem; Fred E. | Surface mount component height control |
-
1997
- 1997-01-16 US US08/786,389 patent/US5936846A/en not_active Expired - Fee Related
- 1997-12-29 DE DE69709172T patent/DE69709172T2/de not_active Expired - Fee Related
- 1997-12-29 PT PT97947200T patent/PT953277E/pt unknown
- 1997-12-29 EP EP97947200A patent/EP0953277B1/en not_active Expired - Lifetime
- 1997-12-29 ES ES97947200T patent/ES2167797T3/es not_active Expired - Lifetime
- 1997-12-29 WO PCT/IB1997/001602 patent/WO1998032314A2/en active IP Right Grant
- 1997-12-29 BR BR9714289-1A patent/BR9714289A/pt not_active IP Right Cessation
- 1997-12-29 CN CN97181418A patent/CN1245007A/zh active Pending
- 1997-12-29 CA CA002278019A patent/CA2278019A1/en not_active Abandoned
- 1997-12-29 JP JP53403498A patent/JP2001508949A/ja not_active Ceased
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103039130A (zh) * | 2010-06-18 | 2013-04-10 | 日本梅克特隆株式会社 | 电子部件的表面安装方法及使用该方法制造的印刷电路板 |
CN103039130B (zh) * | 2010-06-18 | 2015-06-24 | 日本梅克特隆株式会社 | 电子部件的表面安装方法及使用该方法制造的印刷电路板 |
WO2013091257A1 (zh) * | 2011-12-23 | 2013-06-27 | 清华大学 | 一种制备焊料凸块的方法 |
Also Published As
Publication number | Publication date |
---|---|
DE69709172D1 (de) | 2002-01-24 |
EP0953277A2 (en) | 1999-11-03 |
US5936846A (en) | 1999-08-10 |
BR9714289A (pt) | 2000-04-25 |
PT953277E (pt) | 2002-06-28 |
ES2167797T3 (es) | 2002-05-16 |
JP2001508949A (ja) | 2001-07-03 |
DE69709172T2 (de) | 2002-05-02 |
WO1998032314A2 (en) | 1998-07-23 |
WO1998032314A3 (en) | 1999-06-03 |
EP0953277B1 (en) | 2001-12-12 |
CA2278019A1 (en) | 1998-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1245007A (zh) | 用于表面安装芯片的优化焊接接头 | |
CN1219320C (zh) | 半导体器件 | |
CN1278485C (zh) | 使用压电振动器的振荡电路容器和振荡器 | |
CN1181531C (zh) | 凸点电极的形成方法以及半导体元件和器件的制造方法 | |
CN1267978C (zh) | 凸点的形成方法、半导体元件与半导体装置及其制造方法、电路板以及电子机器 | |
CN1906984A (zh) | 印刷电路板、印刷电路组件和电子设备 | |
CN1235286C (zh) | 一种电子装置与制作此装置的方法 | |
CN1271712C (zh) | 具有从密封树脂暴露出来的散热器的半导体器件 | |
CN100340848C (zh) | 应变传感器 | |
CN1181528C (zh) | 测试具有许多半导体器件的晶片的探针卡和方法 | |
CN1237595C (zh) | 具有树脂部件作为加固件的焊料球的形成 | |
CN1239831A (zh) | 半导体器件及其制造方法 | |
CN1123015C (zh) | 电阻器及其制造方法 | |
CN1523681A (zh) | 半导体发光装置及其制造方法和电子图像拾取装置 | |
CN1873970A (zh) | 电子器件及其制造方法 | |
CN1144278C (zh) | 压点焊接的判定装置与方法及半导体部件制造装置与方法 | |
CN1606143A (zh) | 半导体元件的安装方法及半导体元件安装基板 | |
CN1532954A (zh) | 发光二极管灯 | |
CN1945820A (zh) | 半导体器件封装基板和半导体器件封装结构 | |
CN1398153A (zh) | 电路装置的制造方法 | |
CN1494149A (zh) | 电子装置 | |
CN1942047A (zh) | 印刷线路板及印刷线路板的制造方法 | |
CN1187896C (zh) | 制造石英晶体振荡器的方法及由该方法制造的石英晶体振荡器 | |
CN1182654C (zh) | 电子元件及其制造方法 | |
CN1518340A (zh) | 照相机组件及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |