CN1202255A - 复合电压应用中的自动电压检测 - Google Patents

复合电压应用中的自动电压检测 Download PDF

Info

Publication number
CN1202255A
CN1202255A CN96198215.2A CN96198215A CN1202255A CN 1202255 A CN1202255 A CN 1202255A CN 96198215 A CN96198215 A CN 96198215A CN 1202255 A CN1202255 A CN 1202255A
Authority
CN
China
Prior art keywords
voltage
power supply
voltage level
supply input
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN96198215.2A
Other languages
English (en)
Inventor
伊斯特克赫里·彼特罗
阿萨尔·马赫姆德
佩特·B·盖里
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Lexar Microsystems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=21721103&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN1202255(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Lexar Microsystems Inc filed Critical Lexar Microsystems Inc
Publication of CN1202255A publication Critical patent/CN1202255A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16533Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application
    • G01R19/16538Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values characterised by the application in AC or DC supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/143Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits

Abstract

本发明描述了一种包括多个快擦EEPROM器件(24)和控制装置(20)在内的可移动控制卡。该控制装置(20)还包含包括可变电压检测器(28)在内的电压检测电路,以确定计算机(25)内由电源提供的系统电压电平,并适当地使电压调节电路(30)把系统电压电平分割成适合于快擦EEPROM器件(24)工作的电平,把该工作电压电平施加到快擦EEPROM器件(24)上。一旦确定电源提供的系统电压电平适合于快擦EEPROM器件(24)工作,则禁止电压调节电路(30),向快擦EEPROM器件(24)提供系统电压电平。

Description

复合电压应用中的自动电压检测
发明背景
本申请是1995年11月13日向美国专利商标局申请登记的名称为“复合电压应用中的自动电压检测”的临时申请号为60/006,478的申请。
技术领域
本发明通常涉及检测诸如电池式个人计算机(PC)等系统中所有的输入电压源的电压电平,并由电源提供复合电压源,尤其是,本发明检测提供给计算机系统内的控制器芯片的输入电压源的电压电平,在计算机系统内,本发明根据所检测到之,电路用来进行功能性运作之输入电压,提供合适的电压电平。
背景技术
今天大多数的计算机或PC是在由PC的电源单元提供的5.0伏+/-10%电压电平下工作的。然而在计算机业中,已有了计算机无须在5伏电压电平下工作的倾向,例如在3.3伏电压电平下工作。PC的电子元件,即集成电路(IC)的设计者必须把这些元件设计成能在复合电压电平之一下工作,以满足各种PC或系统设计的要求。例如,为了减少功耗(这在诸如笔记本型、膝上型或掌上型PC等便携式计算机上尤其强烈),计算机业已经设计出能在较低电压电平,即3.3伏(V)+/-10%电平下工作。但由于各种系统以及器件的限制,仍保留了把5V用作电源的电压电平这一要求。
最近,随着便携式计算机的普及,以较低电压工作和消耗能量较低的电子元件和器件,非常吸引这类便携式计算机设计者。这导致需要在3伏至3.6伏下工作的电子元件,或三电池单元的等效物,它们对于用户来说较是大众化,且能较易取得。
便携式PC系统在诸如附加存储器、调制解调器等特点的扩展方面提供了很大的灵活性,用户可以购买PC卡以获取这些配备,PC卡可在制造PC时或在用户单独购买到卡之后装入到PC上(这些PC卡有时称作插件卡)。这些PC卡包括诸如IC等电子元件,此外,因为这些PC卡引入了需要这些电压电平作为它们的电能输入源的IC或其他电子元件,已被设计成能在3.3伏或5V上工作。由于第一种快擦EEPROM器件仅能在两种电压工作,所以第一种非易失性存储器件(快擦EEPROM器件)设计成能以两种不同的电压电平工作,即5V和12V工作。
图1示出了一种利用固体卡的第一种PC的高阶方框图。在图1中,把一系列快擦EEPROMIC联接到控制器12上,控制器12通过主机接口14与主机(未示出)接通。快擦EEPROM10和控制器12一般位于固体PC卡上,固体PC卡入到PC上,通过接口14与主机接通。控制器从PC系统的电源单元接收5V电压电平,而快擦EEPROM从控制器12接收5V和12V电压电平,在图1中示出这两个电压电平都在电源13内。控制器12产生12伏电压源。
然而,在后面的设计中,快擦EEPROM设计需要单个5伏电压。图2示出了应用这种快擦EEPROM的PC环境中之PC卡的高阶方框图。该卡仅在5VPC系统中工作。
最近,设计者已把快擦EEPROM设计成能在3.3伏上工作。图3示出了使用这种3.3伏快擦EEPROM的PC系统。由于图3所示的系统需要3.3V提供给快擦EEPROM器件,作为输入电压源,因此,可以不需要5V电源而工作。同样,图2的5V系统只须向快擦EEPROM器件提供5伏电源,就能工作。但,仍希望设计出一种支持3.3伏或5伏工作的系统,即,可以向PC卡提供其中一种电压,使它能在这其中一种电压下有效地工作。而且,PCMCIA为业界定义的多种主机接口标准之一并为PC业定义和遵循,其对通过PCMCIA接口进行接通规定了某些要求,并且将可以在3.3V或5V上工作的PCMCIA卡视为必须要求之一部份。
在满足了PCMCIA标准之后,最近PC卡制造商已设计出卡,可以仅工作在5伏电压下,或可以工作在5伏和3.3伏电压下。然而,这两种卡皆存在损坏PC卡的风险,即设计成仅在3.3伏下工作的PC卡也能插入到提供5伏的PC槽。这个问题被最近的PCMCIA标准要求克服了,它要求对PC卡加上键销,以唯一地固定到特定的PC槽内。在这种方式中,把需要3.3伏的PC卡设计成特定地固定到仅提供3.3伏的PCPCMCIA槽内,而不能固定到提供5伏的PCPCMCIA槽中。这避免了对位于PC卡上仅能工作在3.3伏的器件的潜在危险。
近来,PCMCIA标准已被修改,以进一步要求设计成用5伏来工作(这些卡应用可以在5伏下工作的快擦EEPROM),而且设计成与5伏卡一样带键销的卡,可以插入到3.3伏键销的槽座中。
如果这样,5V电压源便可转换成3.3V。图4示出了这样一种PC系统,在该系统中,由于卡的实际键销结构,3.3V快擦EEPROM器件设置于一种卡上,此卡仅在提供5V输出的PC系统中工作。系统提供的5伏电压由降压调节器16转换成3.3V,供快擦EEPROM器件10使用。但,如果把具有5伏EEPROM器件并需要5伏电源电压电平的PC卡插入到相同的槽中,就不需要使用电压调节器16。事实上,如果把5V电流转换成3.3伏,PC卡可能不工作。因此,需要检测PC系统电源提供的电压电平,以确定是否需要使用电压调节器。一般更希可有选择地向诸如快擦EEPROM器件等电子电路提供第一和第二电压源,以防止施加错误电压而对这种电路产生危害。
因而,有需要检测,能向使用快擦EEROM器件的PC卡提供复合电压电平之PC系统,其电源提供的电压电平。
发明内容
因此,本发明的主要目的在于提供一种电压检测装置,它通过自动地确定计算机系统提供的电压电平,并适当地调整电压电平供电子电路使用,以使计算机系统内的电子电路能在复合电压电平下工作。
本发明的另一个目的在于提供一种这里所描述的类型的系统,以检测计算机系统提供的电源的电压电平,并确定该电压电平是否适合于系统使用的诸如快擦EEPROM器件等非易失性存储器,如果它适合于该快擦EEPROM器件使用,就提供检测到的电压电平,如果不适合,就把该电压电平转换成适合于该快擦EEPROM器件使用。
本发明的再一个目的在于提供一种这里所描述的类型的系统,它使用电压调节电路,在把电压加到快擦EEPROM器件之前,分割系统电压源。
本发明的又一个目的在于提供一种利用电压检测电路来检测系统电压电平的系统。
本发明的又一个目的在于提供这种这里所描述的类型的系统,它通过把经分割的系统电压电平施加到快擦EEPROM器件上,使它们执行功能操作,当该功能操作不成功时,确定适当的电压电平提供给快擦EEPROM器件,把系统电压电平加到该快擦EEPROM器件上,从而不需要电压检测电路。
本发明的另一个目的在于提供一种检测电路,用于确定PC系统提供的电压电平是3.3伏还是5伏,在确定了之后,如果系统电压电平为3.3伏时,把系统电压电平加到PC系统中配用的固体卡上,如果系统电压为5.0伏,则把该电压转换成3.3伏,然后把经转换的电压加到固体卡上。
简言之,本发明的最隹实施例包括,有快擦EEPROM器件和控制装置的PC卡上配有的电压检测电路,电压检测电路还包括可变电压检测器,用于确定PC产品内电源提供的系统电压电平,适当地使电压调节器电路把系统电压电平分割成适合于快擦EEPROM器件工作的电平,并把该工作电压电平施加到该快擦EEPROM器件上。一旦确定了电源提供的系统电压电平适合于快擦EEPROM器件工作,就禁止电压调节器电路工作,把系统电压加到该快擦EEPROM器件上。
熟知本技术领域的人员在阅读了下面附图所示的最隹实施例的详细描述,本发明的这些和其他目的和优点将毫无疑问地变得显而易见。
附图概述
图1为一高阶方框图,示出了习见技术的PC系统,使用可在5伏和12伏工作的快擦EEPROM器件。
图2为另一高阶方框图,示出了习见技术的PC系统,使用仅在5伏下工作的快擦EEPROM器件。
图3为另一高阶方框图,示出了习见技术的PC系统,使用仅在3.3伏下工作的快擦EEPROM器件。
图4为一方框图,示出了使用习见技术PC系统的PC系统,该习见PC系统具有降压调节电路,把5伏转换成3.3伏,供快擦EEPROM器件使用。
图5示出将本发明的最隹实施例用在控制器IC中的PC卡,控制器IC中包括降压调节器、可变电压检测器和电压选择器。
图6示出了图5所示的可变电压检测器的详细电路图。
图7示出了本发明最隹实施例中使用的图5的电压调节器和电压选择电路的详细电路图。
本发明最隹实施例详述
现在参见附图,图5示出了使用本发明最隹实施例的PC系统的方框图,控制装置20通过主机PCMCIA接口22和电压选择电路32联接到一系列快擦EEPROM器件24上。控制器20为集成电路(IC),它通常驻留于PC卡上(未图示)。电路选择电路32和快擦EEPROM器件24也驻留在该PC卡上。PC卡可以插入到支持PCMCIA接口的PC25上。在PC工作期间,当PC卡保持插入其内时,PC卡通过主机PCMCIS接口22与主机(或CPU)接通,以在它们之间传送数据和命令信息。PC25与PC卡之间进行接通的协议通常由一般本行采用的PCMCIA标准来限定。
在本发明的最隹实施例中,如图5所示,快擦EEPROM器件24仅在3.3伏下工作。PC25通过PCMCIA接口22向PC卡所提供的电压源26的电压电平可以为3.3V或5V。本发明的关键是当把PC卡20插入到3.3V或5V的PCPCMCIA卡时,使该PC卡20可以工作,例如保持适当的功能。
在控制器20中,驻留了可变电压检测器28,向其提供的输入电压36是由PC25通过接口22提供。而後,电压检测器28把3.3伏选择信号50传送给也驻留在控制器20内的降压调节器30。电压检测器28回应于允许信号34,该允许信号34在PC卡上产生,但不是在控制器20内产生。当PC系统电源打开时,众所周知的电阻器-电容器(或RC)电路产生允许信号34。开始时,它处于逻辑状态“0”,在经特定延时(很大程度上由RC电路的电阻器和电容器的值来确定)之后,产生逻辑状态“1”。电压调节器30通过信号52和反馈信号54联接到电压选择电路32。电压选择电路32驻留在PC卡内,而在控制器20外。电压选择电路32接着把电源和电压源输入通过电压输入信号23提供给快擦EEPROM器件。快擦EEPROM器件23驻留在控制器20和电压选择电路32的外面,但仍在同一PC卡上。
电压检测器28根据输入电压36的电压电平,通过3.3伏选择信号50启动和停止电压调节器32,对这点将在以下内容中作更详细的讨论。电压选择电路32回应信号52和54,选择合适的电压电平,通过电源输入信号23,施加并提供给快擦EEPROM器件24。
至此,图5的讨论与控制器、PC和快擦EEPROM器件就电源相关信号而言的互连方式有关。而这种互连对于本发明来说是重要的,对于本技术领域的熟练人员来说,提供电源连接很明显的原因是要透过控制器20,将数据在PC25及快擦EEPROM器件24之间传送。在图5中,该路径通常用51表示,PC25通过主机PCMCIA接口22把数据,用户信息及命令信息,通过数据总线56传送给数据处理器58。而後,数据处理器58对数据进行处理,进行诸如格式化、误差校正编码以及命令编码操作等功能,然后,把经处理的数据通过快擦数据总线60传送给快擦EEPROM器件24。总线56和60中的每一根都包含多条信号线,用于把多条信息以并行的方式传输,以加速信息传送。
图6更详细地示出了包括在电压检测器28内的电路图。如上所述,把输入电路36作为输入,通过主机PCMCIS接口22(图5)提供给电压检测器28,在控制器20内产生允许信号34。现在叁照图6,R1电阻器38其一端连接到输入电压36,其第二端连接到R2电阻器40,共成节点46。R2电阻器40的第二端还连接到N2晶体管42的源极,N2晶体管42的漏极接地(0)V。N2晶体管42的栅极连接到允许信号34。P1晶体管44为PMOS晶体管,其栅极连接到节点46。P1晶体管44的源极连接到输入电压36。P1晶体管44的漏极形成节点64,连接到R3电阻器62的第一端。
节点64还连接到P2晶体管66和N1晶体管68的栅极。P2和N1晶体管,66和68,一起作为反相开关电路。当受到激励时,该反相电路反转节点64的状态,然后表现在节点74上。因此,当节点处于逻辑状态“1”时,节点74将处于逻辑状态“1”。而当节点64处于逻辑状态“0”时,节点将处于状态“1”。晶体管68的漏极接地,源极连接到P2晶体管66的漏极,形成节点74。P2晶体管66的源极连接到输入电压36上。节点74还连接到R4电阻器70的第一端上,R4电阻器70的第二端通过反馈路径连接到节点46。通过R4电阻器70,反馈路径改善了节点46的逻辑状态,从而防止锁存器72对节点74进行取样时发生波动。
节点74还向锁存器72的数据输入端提供输入。锁存器72基本上是取样和保持电路,当允许信号34(提供作为锁存器72的允许输入端的输入)的逻辑状态为“1”时,锁存器72的输出反映了其输入端或节点74的状态;这通常称为“取样”。当允许信号34的逻辑状态为“0”时,锁存器72的输出保持取样期间其数据输入端上最近的值;这称为“保持”。锁存器72的输出端产生3.3V选择信号50。3.3V选择信号50内载送的逻辑状态“1”表示输入电压36为3.3V+/-10%电压源,逻辑状态“0”表示输入电压36为5V+/-10%电压源。
对于一般知晓本技术领域的人员来说很明白的一点就是,N2晶体管42和N1晶体管68为NMOS型晶体管,而P1晶体管44和P2晶体管66为PMOS型晶体管。显然,电压检测器28利用PMOS晶体管特性的优点,检测电源电压值。R1和R2电阻器38和40的电阻值被选成,其值比率决定加到P1晶体管38栅极上的电压。当系统电源电压也即输入电压36为5V而不是3.3V时,该电压较高。R1和R2电阻器的比率据此选择,即当电源电压或输入电压36为5V+/-10%时,强制使P1晶体管44处于“导通”模式,当电源电压为3.3V+/-10%时,强制使P1晶体管44处于“截止”模式。P2晶体管66和N1晶体管68被调成在P1晶体管44处于“截止”边界或处于“导通”模式边界的电压电平时引动,以确保电源电压的任何变化都不会引起锁存器72透过3.3V选择信号50产生错误的结果。换句话说,如此选择的P1晶体44对R3电阻器62比率,使P1晶体管33处于“导通”边界时,节点64的逻辑状态为“1”,P1晶体管44处于“截止”模式时,节点64的逻辑状态为“0”。
在开始打开PC系统时,PC系统的电源(未图示)通常处于不稳定状态,系统产生的信号和电压电平是未知的。在最隹实施例中,在该不稳定状态期间,图6所示的电压检测器被激活,允许信号34也被允许(或有效),其逻辑状态为“1”。N2晶体管42“导通”,确保包括R1和R2,38和40的电阻分压电路有效。在系统加电期间,由于允许信号34有效或其逻辑状态为“1”,所以锁存器72进行取样,从而通过P2晶体管66和N1晶体管68捕获输入电压36的状态。
当允许信号34有效时,N2晶体管42为“导通”模式,节点46根据R1和R2电阻器的预定比率(如前所述),提供合适的电压电平,以使P1晶体管44“导通”或“截止”。也就是说,如果电源电压或输入电压36为5.0V+/-10%,则P1晶体管44将处于“导通”模式,3.3V选择信号50的逻辑状态为“0”。如果输入电压为3.3V+/-1-%,则P1晶体管44将处于“截止”模式,3.3伏选择信号50的逻辑状态为“1”。
在电源稳定,锁存器72捕获到输入电压36的状态之后,控制器20(图5)停止允许信号34(在这种情况,意味着把允许信号驱动成低电压电平)。处于禁止状态的允许信号34保持P2晶体管66和N1晶体管68的输出端在节点74上捕获或取样到的电压电平。节点74上的电压电平为检测到的输入电压36(或系统电源电压)的电压电平。因此,在锁存器72内捕获了节点74提供的检测到的电压电平,输出端50的逻辑状态为“0”表示5V电源电压,逻辑状态为“1”表示3.3V电源电压。
现在转到图7,图7示出了电压调节器30和电压选择逻辑32的详细示意图。电压调节器包括P3晶体管76,它通过反相器78接收3.3V选择信号50的反相信号,并把它送至其栅极。此外,P3晶体管76还接收输入电压36,传送到其源极。反相器78回应3.3V选择信号50,其输出连接到P3晶体管76的栅极和双输入NOR门80的第一输入端。连接到NOR门80的第二输入端上的是调节器PD信号82。当PC25通过接口22和数据总线56下关闭命令指令给数据处理器58时,或因为缺乏处理动作,控制器20决定关闭以节省系统能量时,控制器20内产生调节器PD信号82。接着NOR门80把输入提供给运算放大器86的允许端和N3晶体管84的栅极,并把N3晶体管84的漏极接地。N3晶体管84的源极连接到R5晶体管88的一端,R5电阻器88的第二端在节点92上连接到R4电阻器90的一端,在该节点92上,把输入提供给运算放大器86的正输入端。运算放大器86的负输入端在节点94上连接到P3晶体管76的漏极上。R4电阻器90的第二端连接到输入电压36上。
如前所述,电压调节器30联接到电压选择电路32上。电压选择电路32包括双极晶体管96和电容器98。电压选择电路32接收输入电压36,该输入电压36连接到双极晶体管96的发射极上。双极晶体管96的基极连接到运算放大器86的输出端上。双极晶体管96的发射极连接到电容器98的一端,产生电源输入信号23。电容器98的第二端接地。
在使用本发明最隹实施例,透过输入电压36提供5V的PC系统运作里,3.3V选择信号50的逻辑状态为“0”,P3晶体管76处于“截止”模式,使反相器78输出的逻辑状态为“1”。由于调节器PD信号82的逻辑状态也为“0”,所以NOR门80输出的逻辑状态为“1”,从而启动N3晶体管84和运算放大器86。启动晶体管84接入了包含R4电阻器90和R5电阻器88的电阻分压电路。根据分配给每个电阻器的电阻值适当比率,分割输入电压36上表现出的5V,在节点92上提供3.3V。运算放大器86的输出52驱动双极晶体管96的栅极,把经分压的电压电平透过晶体管96和电源输入信号提供给快擦EEPROM器件。在这种情况下,经分压的电压电平为3.3V+/-10%,而输入电压36仍保持在5V电压电平下。反馈路径54确保电源输入信号23保持在3.3V上,电容器98减少了电源信号23上的噪声和假信号。这样,当一使用3.3V快擦EEPROM器件的PC系统,使用本发明之最隹实施例以提供5V电压时,输入电压36(5V)分压成3.3V,并由电压调节器30和电压选择电路32(如图7所示)提供给快擦EEPROM器件24(图5)。
当输入电压36载送3.3V时,3.3V选择信号50的逻辑状态为“1”,把或NOR门80输出端的逻辑状态驱动为“0”,从而禁止运算放大器86和双极晶体管96。N3晶体管84也处于“截止”模式,从而禁止了包含R4电阻器90和R5电阻器88的电阻分压电路。因此,由于运算放大器86的允许输入端的逻辑状态为“0”,所以它将处于“关闭”模式。由于后面的电阻分压器被禁止,所以输入电压36将不会被分压。关闭运算放大器86,防止了双极性晶体管96把输入电压36传送到电源信号23。相反,由于3.3V选择信号50的状态为逻辑“1”,所以把输入电压36传送到处于“导通”模式的P3晶体管76上。把载送3.3V的输入电压36通过P3晶体管76传送到节点94和路径54,产生电源输入信号23。电源输入信号23工作,向快擦EEPROM器件提供3.3V。在这一方面,由於禁止了运算放大器86、电阻分压器和双极性晶体管96,最隹实施例提高了电源效率,事实上节省了PC系统的总功耗。
在另一实施例中,当提供了非原设计的输入电源电压时,利用快擦EEPROM器件的无效性,进行读、写或擦除操作。这是通过把快擦EEPROM暴露于它们规定的最大工作电压电平下来实现的。在系统打开以及复位系统时,图5的控制器20通过把调节器PD信号82的逻辑状态设置到“0”来允许调节器30,并使电压选择电路32的输出端、电源输入信号23把电源电压提供给快擦EEPROM器件。5V选择信号50被强制在高电平,选择5V工作。然后控制器20开始向和从快擦EEPROM器件进行擦除、写和读数据。在这种工作模式下,如果PC系统的电源为5.0V+/-10%,电压调节器30把合适的电压电平,即3.3V/-10%提供给快擦EEPROM器件。当控制器20尝试以最大的规格对存储在快擦EEPROM器件内的数据进行读、写或擦除操作的功能操作时,快擦EEPROM器件应当正确地起作用。因此,控制器20在所有时刻都允许电压调节器30,并通过电压选择电路32选择电源输入信号23作为电源或电压源提供给快擦EEPROM器件24。
当PC系统的电源为3.3V+/-10%时,与信号23提供的一样,电压调节器30和选择电路32的输出将低于快擦EEPROM器件的工作电压(或3.3V+/-10%)。在这一方面,当控制器20尝试以最大规格对存储於快擦EEPROM器件24内的数据进行读、写和擦除操作等功能操作时,这些操作将无法进行,控制器20将取消选择的电压调节器的分压功能,把PC系统提供的电压电平作为输入电压36(3.3V+/-10%)加到快擦EEPROM器件24上。然后控制器20恢复功能操作测试,读、写和/或擦除快擦EEPROM内的数据,直到这些操作恢复正常运作。这样,控制器20确定系统提供的电压为3.3V+/-10%,因而,不必用电压调节器30进行降压。应当注意,本另一实施例的性能在很大程度上依赖于快擦EEPROM器件的操作规定和性能。即,如果这些器件能在很大的输入电压范围内成功地工作(该范围例如覆盖了5V至3.3V的工作电压),则这种方案可能并不是最隹的。另一方面,如果没有覆盖所用快擦器件的工作电压,则该方案是非常可行的。
虽然在具体说明书中已对本发明作了描述,但可以预期,对于本技术领域的熟练人员来说,显然能对本发明进行改动和变型。因此,下述权利要求应解释为涵盖所有这些归纳于本发明精神和范围内的改动和变型。

Claims (14)

1、一种可移动控制卡,用于计算机系统上,此系统具有计算机和一接口,此接口把该计算机连接到可移动卡上以及在计算机和该卡之间进行包括电源输入和数据的数字信息接通,该卡包含:
非易失性存储器,至少包括一个快擦存储器,它回应电源电压输入,使快擦存储器进行功能数据操作;以及
控制器,包括:
电压检测器,回应具有预定电压电平的电源输入,产生电压选择信号,上述电压检测器检测电源输入的电压电平;
电压调节器,回应上述电压选择信号和上述电源输入,把电源输入的电压电平分割成降压电平,上述电压调节器还根据快擦存储器成功地进行功能数据操作时所需要的合适电压,向上述存储器提供电源电压输入,其有一电压电平,代表上述电源输入或上述降压电平的电压电平。
2、如权利要求1引用的可移动控制卡,其特征在于,所述电源电压电平为5V+/-10%,所述降压电平为3.3V+/-10%。
3、如权利要求2引用的可移动控制卡,其特征在于,所述电压检测器包括联接到接收所述电源输入的第一电阻分压电路,上述电阻分压电路至少包括两个电阻器,有选择地分割电源输入电压电平,产生降压电平信号。
4、如权利要求3引用的可移动控制卡,其特征在于,所述电压检测器包括联接到所述第一电阻分压电路的晶体管开关,用于在PC系统加电期间允许所述第一分压电路,以检测电源输入的电压电平,并在加电之后禁止所述第一分压电路,以降低功能效率。
5、如权利要求4引用的可移动控制卡,其特征在于,所述电压检测器包括联接到所述电源输入并产生所述的电压选择信号的开关电路。
6、如权利要求5引用的可移动控制卡,其特征在于,所述开关电路包括第一PMOS晶体管,它连接到接收所述电源输入和所述第一降压信号,并提供第一电压开关信号,所述开关电路还包括反相开关电路,其回应所述电源输入,并产生所述电压选择信号。
7、如权利要求6引用的可移动控制卡,其特征在于,所述反相开关电路还包括与NMOS晶体管串接以产生所述电压选择信号,回应所述电源输入和所述第一电压开关信号的第二PMOS晶体管,所述NMOS晶体管还与所述第一电压开关信号相对应。
8、如权利要求7引用的可移动控制卡,其特征在于,所述开关电路还包括选择存储器,产生所述电压选择信号。
9、如权利要求8引用的可移动控制卡,其特征在于,还包括电压选择电路,所述电压选择电路包含一电容器,其第一端联接到回应所述电源输入和运算放大器输出信号的双极开关晶体管,并连到产生所述存储器电源的电压电平,所述电容器的所述第二端接地。
10、如权利要求9引用的可移动控制卡,其特征在于,所述电压调节器包括联接到接收所述电源输入的第二电阻分压电路,所述分压电路至少有两个电阻器,用于分割电源信号电压电平,产生第二降压基准电平。
11、如权利要求10引用的可移动控制卡,其特征在于,所述电压调节器还包括联接到所述第二电阻分压电路的运算放大器,产生所述运算放大器输出信号。
12、如权利要求11引用的可移动控制卡,其特征在于,所述电压调节器还回应断电信号,当该卡开始断电操作时,中断所述运算放大器和所述第二电阻分压器。
13、在一计算机系统中,该计算机系统具有一计算机和接口,接口将计算机连接到可移动控制卡上以在计算机和该卡之间进行包括电源输入和数据的数字信息接通,PC卡包括控制器,用于处理数字信息,并把该信息提供给快擦EEPROM存储器,以把数据存储在其内,一种方法,它检测电源输入的电压电平,并根据经分压的电源输入决定要提供电源输入或经分压的电源输入,以产生供快擦EEPROM器件使用的存储器电源,这种方法包含:
通过接口接收计算机的电源输入,电源输入具有预定的电压电平;
检测电源输入的预定电压电平,然後做出回应,产生电压选择信号;
分割检测到的电压电平,产生降压电平;以及
在电源输入电压电平与降压电平之间进行选择,产生存储器电源输入,使快擦器件能对数据成功地进行功能操作。
14、在一种计算机系统中,该计算机系统具有计算机、把数据和包括电源输入的电源信息从计算机传送给控制器的接口,以及至少一个把该数据存储在其内的快擦存储器,一种方法是由控制器检测电源输入的电压电平,并确定把电源输入或经分压的电源输入提供给快擦存储器,以对数据进行功能操作,该方法包含:
由C通过接口向控制器提供电源输入;
依照预定值进行分割提供的电源输入,产生降压电平;
把降压电平提供给快擦器件;
进行包括读、写和擦除数据的功能操作,在功能操作进行成功之后,继续向快擦器件提供降压电平;以及
在功能操作进行不成功之后,把电源输入提供给快擦器件。
CN96198215.2A 1995-11-13 1996-11-13 复合电压应用中的自动电压检测 Pending CN1202255A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US647895P 1995-11-13 1995-11-13
US60/006,478 1995-11-13

Publications (1)

Publication Number Publication Date
CN1202255A true CN1202255A (zh) 1998-12-16

Family

ID=21721103

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96198215.2A Pending CN1202255A (zh) 1995-11-13 1996-11-13 复合电压应用中的自动电压检测

Country Status (6)

Country Link
US (1) US5818781A (zh)
EP (1) EP0861468B1 (zh)
JP (2) JP4299883B2 (zh)
CN (1) CN1202255A (zh)
DE (1) DE69627176T2 (zh)
WO (1) WO1997020269A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100336024C (zh) * 2003-03-26 2007-09-05 三洋电机株式会社 误写入防止电路及包含该误写入防止电路的半导体器件
CN100409369C (zh) * 2001-12-27 2008-08-06 株式会社东芝 电压检测电路控制设备及其存储器控制设备和存储卡
CN101216796B (zh) * 2007-01-05 2011-06-22 鸿富锦精密工业(深圳)有限公司 自动检测软驱装置
CN108806747A (zh) * 2017-04-27 2018-11-13 力旺电子股份有限公司 存储器胞与存储器胞阵列及其相关操作方法
WO2022073177A1 (en) * 2020-10-09 2022-04-14 Micron Technology, Inc. Improved power supply for memory device
CN115497522A (zh) * 2022-11-17 2022-12-20 合肥康芯威存储技术有限公司 一种存储装置及其数据保护方法

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5845313A (en) 1995-07-31 1998-12-01 Lexar Direct logical block addressing flash memory mass storage architecture
US6978342B1 (en) 1995-07-31 2005-12-20 Lexar Media, Inc. Moving sectors within a block of information in a flash memory mass storage architecture
US6728851B1 (en) 1995-07-31 2004-04-27 Lexar Media, Inc. Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
US8171203B2 (en) 1995-07-31 2012-05-01 Micron Technology, Inc. Faster write operations to nonvolatile memory using FSInfo sector manipulation
US6295569B1 (en) * 1996-05-20 2001-09-25 Fujitsu Limited Storage apparatus
US5930170A (en) * 1996-05-22 1999-07-27 National Semiconductor Corporation Voltage selection circuit suitable for use as ESD protection circuit for EEPROM
JP3968392B2 (ja) * 1996-05-30 2007-08-29 カシオ計算機株式会社 データ記憶装置
US6182162B1 (en) * 1998-03-02 2001-01-30 Lexar Media, Inc. Externally coupled compact flash memory card that configures itself one of a plurality of appropriate operating protocol modes of a host computer
GB2339044B (en) * 1998-03-02 2003-06-04 Lexar Media Inc Flash memory card with enhanced operating mode detection and user-friendly interfacing system
US5995440A (en) * 1998-07-23 1999-11-30 International Business Machines Corporation Off-chip driver and receiver circuits for multiple voltage level DRAMs
EP1027653B1 (de) 1998-09-04 2004-09-15 Hyperstone AG Zugriffssteuerung eines speichers beschränkter löschhäufigkeit
US6901457B1 (en) 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
US6327635B1 (en) * 1999-03-30 2001-12-04 Qlogic Corporation Add-on card with automatic bus power line selection circuit
JP2001211640A (ja) * 2000-01-20 2001-08-03 Hitachi Ltd 電子装置と半導体集積回路及び情報処理システム
JP3461323B2 (ja) * 2000-03-28 2003-10-27 シャープ株式会社 Pcカード
GB2361779B (en) * 2000-04-27 2004-03-10 Ubinetics Ltd Voltage control
US7167944B1 (en) 2000-07-21 2007-01-23 Lexar Media, Inc. Block management for mass storage
US7155559B1 (en) 2000-08-25 2006-12-26 Lexar Media, Inc. Flash memory architecture with separate storage of overhead and user data
US6772274B1 (en) 2000-09-13 2004-08-03 Lexar Media, Inc. Flash memory system and method implementing LBA to PBA correlation within flash memory array
JP3546828B2 (ja) * 2000-10-02 2004-07-28 セイコーエプソン株式会社 半導体集積回路、これを備えた時計及び電子機器
US6577535B2 (en) 2001-02-16 2003-06-10 Sandisk Corporation Method and system for distributed power generation in multi-chip memory systems
US6434044B1 (en) 2001-02-16 2002-08-13 Sandisk Corporation Method and system for generation and distribution of supply voltages in memory systems
JP4694040B2 (ja) * 2001-05-29 2011-06-01 ルネサスエレクトロニクス株式会社 半導体記憶装置
US7061049B2 (en) * 2001-06-12 2006-06-13 Kabushiki Kaisha Toshiba Semiconductor device using SOI device and semiconductor integrated circuit using the semiconductor device
JP2003016400A (ja) * 2001-06-28 2003-01-17 Sankyo Seiki Mfg Co Ltd 停電検知装置、及びその停電検知装置を備えたカードリーダ
US20030080772A1 (en) * 2001-08-31 2003-05-01 Davide Giacomini Programmable compact motor drive module
GB0123410D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Memory system for data storage and retrieval
GB0123416D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Non-volatile memory control
GB0123415D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Method of writing data to non-volatile memory
GB0123421D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Power management system
TWI240861B (en) * 2002-01-11 2005-10-01 Integrated Circuit Solution In Data access method and architecture of flash memory
US7231643B1 (en) 2002-02-22 2007-06-12 Lexar Media, Inc. Image rescue system including direct communication between an application program and a device driver
AU2003211154A1 (en) * 2002-02-22 2003-09-09 Lexar Media, Inc. Removable memory media with integral indicator light
JP2004164811A (ja) * 2002-09-26 2004-06-10 Sharp Corp 半導体記憶装置および携帯電子機器
EP1447809A1 (fr) * 2003-02-14 2004-08-18 SCHLUMBERGER Systèmes Carte à multi-puce
US6973519B1 (en) 2003-06-03 2005-12-06 Lexar Media, Inc. Card identification compatibility
US7212067B2 (en) * 2003-08-01 2007-05-01 Sandisk Corporation Voltage regulator with bypass for multi-voltage storage system
US7219263B1 (en) * 2003-10-29 2007-05-15 Qlogic, Corporation Method and system for minimizing memory corruption
KR100884235B1 (ko) * 2003-12-31 2009-02-17 삼성전자주식회사 불휘발성 메모리 카드
US7164561B2 (en) * 2004-02-13 2007-01-16 Sandisk Corporation Voltage regulator using protected low voltage devices
US7725628B1 (en) 2004-04-20 2010-05-25 Lexar Media, Inc. Direct secondary device interface by a host
US7370166B1 (en) 2004-04-30 2008-05-06 Lexar Media, Inc. Secure portable storage device
US7669190B2 (en) 2004-05-18 2010-02-23 Qlogic, Corporation Method and system for efficiently recording processor events in host bus adapters
US7594063B1 (en) 2004-08-27 2009-09-22 Lexar Media, Inc. Storage capacity status
US7464306B1 (en) 2004-08-27 2008-12-09 Lexar Media, Inc. Status of overall health of nonvolatile memory
DE102005002752B4 (de) * 2005-01-20 2008-03-27 Siemens Ag Spannungsversorgungsvorrichtung für ein Busgerät sowie Busgerät
US7391193B2 (en) * 2005-01-25 2008-06-24 Sandisk Corporation Voltage regulator with bypass mode
CN101923145B (zh) * 2009-06-15 2013-01-23 凌通科技股份有限公司 电源检测电路、便携式装置以及防止数据遗失的方法
JP5789759B2 (ja) * 2010-03-16 2015-10-07 パナソニックIpマネジメント株式会社 情報処理装置、不揮発性記憶装置、情報処理システム及び不揮発性メモリコントローラ
US9710031B2 (en) * 2010-12-30 2017-07-18 Silicon Laboratories Inc. Analog interface for a microprocessor-based device
US8638161B2 (en) * 2011-07-20 2014-01-28 Nxp B.V. Power control device and method therefor
KR101988430B1 (ko) * 2012-11-12 2019-06-13 삼성전자주식회사 메모리 컨트롤러 및 그것을 포함하는 사용자 시스템
CN103869885A (zh) * 2012-12-18 2014-06-18 鸿富锦精密工业(深圳)有限公司 扩展卡及支持所述扩展卡的主板

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6478397A (en) * 1987-09-18 1989-03-23 Mitsubishi Electric Corp Ic card writing system
JP2778199B2 (ja) * 1990-04-27 1998-07-23 日本電気株式会社 内部降圧回路
JPH06236686A (ja) * 1993-01-22 1994-08-23 Nec Corp 半導体装置
US5329491A (en) * 1993-06-30 1994-07-12 Intel Corporation Nonvolatile memory card with automatic power supply configuration
US5671179A (en) * 1994-10-19 1997-09-23 Intel Corporation Low power pulse generator for smart voltage flash eeprom
JPH08203288A (ja) * 1995-01-23 1996-08-09 Nec Ic Microcomput Syst Ltd オンボード書込制御装置
US5596532A (en) * 1995-10-18 1997-01-21 Sandisk Corporation Flash EEPROM self-adaptive voltage generation circuit operative within a continuous voltage source range

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100409369C (zh) * 2001-12-27 2008-08-06 株式会社东芝 电压检测电路控制设备及其存储器控制设备和存储卡
CN100336024C (zh) * 2003-03-26 2007-09-05 三洋电机株式会社 误写入防止电路及包含该误写入防止电路的半导体器件
CN101216796B (zh) * 2007-01-05 2011-06-22 鸿富锦精密工业(深圳)有限公司 自动检测软驱装置
CN108806747A (zh) * 2017-04-27 2018-11-13 力旺电子股份有限公司 存储器胞与存储器胞阵列及其相关操作方法
CN108806747B (zh) * 2017-04-27 2020-12-08 力旺电子股份有限公司 存储器胞与存储器胞阵列及其相关操作方法
WO2022073177A1 (en) * 2020-10-09 2022-04-14 Micron Technology, Inc. Improved power supply for memory device
US11798636B2 (en) 2020-10-09 2023-10-24 Micron Technology, Inc. Power supply for a memory device
CN115497522A (zh) * 2022-11-17 2022-12-20 合肥康芯威存储技术有限公司 一种存储装置及其数据保护方法
CN115497522B (zh) * 2022-11-17 2023-03-14 合肥康芯威存储技术有限公司 一种存储装置及其数据保护方法

Also Published As

Publication number Publication date
JP2000500892A (ja) 2000-01-25
JP4115494B2 (ja) 2008-07-09
EP0861468A4 (zh) 1998-10-07
EP0861468A1 (en) 1998-09-02
DE69627176T2 (de) 2004-02-05
JP2006252570A (ja) 2006-09-21
WO1997020269A1 (en) 1997-06-05
EP0861468B1 (en) 2003-04-02
US5818781A (en) 1998-10-06
DE69627176D1 (de) 2003-05-08
JP4299883B2 (ja) 2009-07-22

Similar Documents

Publication Publication Date Title
CN1202255A (zh) 复合电压应用中的自动电压检测
CN101517547B (zh) 存储器系统和存储器芯片
CN1941542A (zh) 电源供电电路
JP4152178B2 (ja) メモリカード及び電子デバイス
JP2007501452A (ja) 多段階電圧の記憶システム用のバイパスを有する電圧調整器
US7034587B2 (en) Conditioned and robust ultra-low power power-on reset sequencer for integrated circuits
CN102147650A (zh) 外围设备及其动作方法
US5600841A (en) Method and apparatus for anticipatory power management for low power data
US20030200472A1 (en) Computer and power supply controlling method
EP1271289A1 (en) Power supply management device and method for a computer equipment having powered I/O ports in standby mode
CN111406254A (zh) 从易失性存储器到非易失性存储器的可配置数据刷新
US20090307637A1 (en) Method of designing multi-state restore circuitry for restoring state to a power-managed functional block
US5559717A (en) High precision voltage detector utilizing flash EEPROM memory cells
US20050015635A1 (en) Power control system for providing different output voltages based on operation states of computer system
US5586077A (en) Circuit device and corresponding method for resetting non-volatile and electrically programmable memory devices
CN1991760A (zh) 快速初始化bios的方法与装置
CN111951866A (zh) 非型闪存深睡眠低静态功耗方法、电路、存储介质和终端
CN112214092A (zh) 一种ssd硬盘电源时序控制电路及方法
CN1276327C (zh) 根据计算机系统工作状态提供不同输出的电源控制系统
CN115017069B (zh) 一种电平适配装置、存储系统及供电方法
US5533196A (en) Method and apparatus for testing for a sufficient write voltage level during power up of a SRAM array
US20090161471A1 (en) Power supply device
CN1326148A (zh) 电子装置,采用该装置的单元,以及系统
KR0130785Y1 (ko) 휴대용 컴퓨터의 피씨엠씨아이에이 카드 교체시 자동 감지장치
CN1647014A (zh) 用于管芯上的电压微分器设计的下电方案

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C01 Deemed withdrawal of patent application (patent law 1993)
WD01 Invention patent application deemed withdrawn after publication