CN1171305C - 控制热界面间隙距离的装置 - Google Patents

控制热界面间隙距离的装置 Download PDF

Info

Publication number
CN1171305C
CN1171305C CNB991264541A CN99126454A CN1171305C CN 1171305 C CN1171305 C CN 1171305C CN B991264541 A CNB991264541 A CN B991264541A CN 99126454 A CN99126454 A CN 99126454A CN 1171305 C CN1171305 C CN 1171305C
Authority
CN
China
Prior art keywords
chip
lid
assembly
groove
chip assembly
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB991264541A
Other languages
English (en)
Other versions
CN1259766A (zh
Inventor
希尔顿・T.・特罗伊
希尔顿·T.·特罗伊
A・谢里夫
里德·A·谢里夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of CN1259766A publication Critical patent/CN1259766A/zh
Application granted granted Critical
Publication of CN1171305C publication Critical patent/CN1171305C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/163Connection portion, e.g. seal
    • H01L2924/16315Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Abstract

借助浮动的密封结构调整芯片、基板和硬件尺寸中的公差,以确保设置在芯片和它的盖之间的柔性导热膏尽可能地平衡,以便减小膏的热阻,能够在冷却的温度下运行芯片。还优选使用支座以确保适当的膏间隙厚度。

Description

控制热界面间隙距离的装置
本发明一般涉及控制电子电路芯片和盖、热沉或其它冷却机构之间间隙厚度的结构和方法。具体地,本发明涉及控制电路芯片和盖或热沉之间间隙尺寸的系统,更具体地控制使所述间隙尽可能地小,不会有害地影响组装工艺或芯片集成度。本发明特别涉及控制设置在单个芯片或多芯片组件与它的盖或盖板之间的热膏材料的厚度。
随着器件集成水平的不断提高,更有效地冷却大功率电子电路芯片的解决方案变为获取需要的系统性能越来越重要的因素。由于热膏或凝胶的简便性和高度的热性能,因此使用热膏或凝胶冷却单芯片或多芯片组件非常理想。热膏也不受小颗粒杂质影响;因此,组件的组装可以在非净化室环境中完成,这是有助于减小组件组装成本的一个因素。此外,热膏的柔顺性使它们吸收与芯片高度以及硬件变化相关的机械容差。
有效地冷却电子电路芯片的另一方法是在芯片和它的相应组件盖之间使用焊料。此时,芯片背面金属化,焊料润湿盖和芯片表面,由此当回流芯片时,在芯片和盖之间获得接合,焊料的热导率约10倍于可得到的最好热膏的热导率;因此和热膏相比它显著地提高了热性能。然而,通过控制芯片和盖之间间隙中的膏厚度可以获得热膏的柔顺性优点,同时提高热传导性。
现已公知需要电子器件在低温下工作以增强性能和可靠性。这对CMOS器件特别适用,当温度减小10℃,系统速度增加约2%。
对于一级近似,通过以下一维方程得到芯片的温度:
T芯片=T空气+P芯片×R+P组件×R
当为单芯片组件时,组件的功率等于芯片功率,以上的方程简化为:
T芯片=T空气+P芯片×(R+R)
在以上方程中,R表示组件的内部热阻,即从芯片向上穿过热膏到达组件盖的阻值,而R表示组件外部的热阻,即盖与热沉界面加上热沉的阻值,包括空气加热效应。
内部热阻由三个阻值串联组成:
R=R芯片+R+R
由于盖通常由如铝等的高热导率材料制成,因此热膏的阻值对内部热阻R影响最大。因此减小热膏电阻值为减小整个器件温度的重要因素。
膏的热阻由下面的方程给出:
R=L间隙/(K×A芯片)
其中L间隙为芯片和组件盖之间的膏厚度,K为膏的热导率,A苾片为芯片的面积。从以上的表达式可以清楚仅通过(i)减小膏间隙尺寸和/或(ii)增加热膏的热导率就可以减小膏的热阻R
目前的设计利用热膏的柔顺性调节热膏间隙中的变化。公差主要包括芯片厚度的公差、芯片焊料球的公差以及硬件和衬底的公差。这些公差的统计变化通常在±0.003到0.004英寸之间(即,±7.62×10-5~10.16×10-5m之间)。由于随着膏被挤入很小的间隙内,即挤入0.003英寸(7.62×10-5m)的间隙内,热膏的“挤压力”按指数规律上升,因此任何单芯片或多芯片组件应设计得能在正常条件下获得至少0.007英寸(17.78×10-5m)的热膏间隙。因此统计的最大膏间隙变为0.010到0.011英寸(2.54×10-4~2.794×10-4m)。
如果在芯片和组件盖之间使用焊料,那么仍需要考虑和仅有热膏时相同类型的设计公差。虽然焊料的膏间隙控制对热性能并不重要,但这里公开的控制热膏间隙的装置和方法也可用于获得最佳的焊缝形状,因为在热循环期间这对焊料的可靠性有影响。因此,通过本发明,热膏冷却变得更有效,焊料的热界面变得更可靠。(应该注意与仅使用热膏相比,较高的热导率的焊料能减小设计公差问题。)
本发明提供一种控制芯片和组件盖之间间隙同时将芯片和它的互连结构保持在密封环境中的结构和方法。需要密封的封装以防止特别是经过长时间之后潮气接触芯片。因此,如本发明中使用的热膏冷却变得更有效,以焊料为基础的冷却变得更可靠。
因此,本发明的一个目的是提供一种控制设置在芯片和单个芯片或多芯片组件的盖之间可塑的导热材料厚度的方法和装置。
本发明的另一目的是提高集成电路芯片器件的热流动。
本发明的又一目的是增加电子电路芯片器件的工作速度。
本发明的再一目的是提供焊料和热膏系统的热优点。
本发明的还一目的是减小组装的电子电路芯片组件中公差变化的统计效应。
本发明的另一目的是将导热盖和由盖密封的电子电路芯片之间的间隙减小到小于约2到3密耳(50.8×10-6~76.2×10-6m)的距离。
最后,但不限于此,本发明的再一目的是不仅减小而且控制设置在电子电路芯片和它们含有的封装之间热膏材料的厚度。
在本发明的优选实施例中,提供一种电子芯片组件以控制热膏厚度。特别是,具有电导体的基板与面朝下贴到基板的电子电路芯片一起提供,以进行电路芯片和基板上导电体之间的电接触。在电路芯片的非面朝下的一侧设置热膏。基本平坦的导热盖设置在芯片上并与膏热接触。在一个实施例中,盖的水平范围比芯片大,因此部分盖从芯片上延伸出来。此外从所述伸出的盖部分沿盖周边支撑着一个凸起的盖密封环。此外,在基板上提供对应的凹槽。所述槽有侧壁,密封剂设置在槽内,由此形成槽的侧壁和向下伸出的凸起盖密封环之间的密封。
在本发明的另一实施例中,代替在基板上使用凹槽,将凹槽设置在导热盖中,对应的凸起密封环设置在基板上。所述凸起密封环具有T形剖面,“T”形的垂直部分延伸到密封剂内,所述密封剂设置在密封环和盖部分中接收凹槽的侧壁之间。
在本发明另一实施例中,在盖中也使用了凹形槽,并且使用了T形凸起密封环。然而,在该实施例中,具有T形剖面的凸起密封环沿基板的外周边设置,并且“T”形的通常是垂直的部分设置在密封到基板的水平位置中。“T”形通常的水平剖面部分向上延伸到设置在凸起密封环和盖之间密封剂内。当盖延伸超出基板时,所述实施例特别有利。在所述实施例中,盖不仅伸出在芯片之外,也伸出在基板之外。当需要较大的热沉和散热能力时,本实施例特别有利。
在另一实施例中,凹槽提供在盖中,中间凸起环首先密封地贴到基板上,随后设置在盖的凹槽部分内。和以上相应的实施例中一样,固化形密封剂材料提供在凸起部分和设置在盖内的凹槽之间。这里密封剂可以为可固化的聚合物或合适的焊料。
在本发明的另一实施例中,不使用凹槽部分和凸起密封构件。取而代之,盖的侧壁制得很短,以便在盖和基板之间使用密封剂材料。
如这里和附带的权利要求书中使用的,以水平或垂直介绍提到的部分。然而,应该注意这些术语是相对的。这些结构实际上不是必须设置在图中示出的位置中,具体地它们可以颠倒或设置在与显示的旋转90°的方向中,或实际上可以旋转距图中显示的任何量。还应该注意这里电路芯片有两个边。一面是芯片平坦的背面,另一面为距制成的电连接面朝上。
本发明的主题特别指出并清楚地陈述在说明书的结束部分中。然而,通过参考下面结合附图的说明将更好地理解本发明的组织和实施方法以及其它的目的和优点。
图1为根据本发明的一个实施例使用分别提供的U形接收槽的侧视图;
图2示出了本发明的另一实施例的剖面侧视图,其中U形接收槽提供在盖结构中;
图3为本发明一个实施例的剖面侧视图,其中既没有使用槽也没有使用凸起密封环,而是依靠可塑性密封剂材料。
图4为本发明一个实施例的剖面侧视图,其中接收槽提供在盖中;
图5为类似于图4的本发明一个实施例的剖面侧视图,除了凸起密封环结构设置在基板的周边附近,由此为盖延伸伸出芯片和基板提供可能。
本发明增强了设计用于器件集成度、速度和密度的增加所需的越来越高的功率水平的电子组件封装的热性能。具体地本发明提供一种减小密封的电子组件或封装中热膏间隙的方法和装置。本发明的优点在于使用直接的热间隙方式,通过芯片器件和组件盖之间较短的热传输路径,提高组件的热性能。密封的组件满足了所有产品的性能和可靠性的要求。
在本发明中最好借助机械支座(standoff)来控制盖和芯片器件表面之间的区域,并使组件用可变高度的密封接缝加以包封。当芯片器件和盖表面直接借助这些机械支座定位时,减小了“累积公差”的水平。在不提供可变高度密封接缝的组件设计中,芯片和盖间隙可能有较大的统计公差,例如±0.003到0.004英寸(即,±7.62×10-5~10.16×10-5m之间)。然而,使用这里的直接间隙方式,芯片和盖之间的公差可以减小到约±0.0005英寸(1.27×10-5m)。标定的间隙尺寸由以前的0.007英寸(17.78×10-5m)减小到0.003到0.004英寸(7.62×10-5~10.16×10-5m)。所述间隙尺寸和公差减小转变成显著的热改善,特别是对高功率的芯片。例如,如果假设每边12mm的芯片散热60瓦,热膏的热导率为3瓦每米-开尔文,那么电流间隙设计(在0.010英寸(即2.54×10-4m))在热膏界面产生35°的温度下降,即芯片比盖温度高35°。然而,使用本发明提供的结构产生约0.004英寸(10.16×10-5m)的最大膏间隙,在膏上转变为仅14°的温度下降。即,芯片温度减小20°以上。这对应于增加约4%可使用的系统速度。
在本发明中有几个实施例。在一个实施例中,提供一种柔性热界面,使用芯片器件和盖之间的热膏,同时使用U形槽作为可变高度的密封接缝。在另一实施例中,使用如焊料等的金属热界面材料,盖具有一提供可变高度密封接缝的槽结构。使用金属热界面材料,增强了热导率。例如,与仅具有小于5瓦每米-开尔文的热导率的柔性热膏材料相比,焊料具有约30瓦每米-开尔文的热导率。然而,这些实施例都提供了具有气密或非气密密封的组件。如果热间隙支座结构的公差很小,对于密封接头,可以避免使用可变高度的密封接缝,因为焊料可以跨越基板和盖之间的高度公差间隙,如第三实施例中所示。
图1示出了使用了单芯片组件(SCM)的本发明的优选实施例,其中为了环境和操作保护,器件16连接到基板10和盖20。图1中的实施例特别示出了用“芯片朝上”制造的SCM的组装工艺。热沉50用导电粘合剂51粘贴到盖20,以进一步加强组件的冷却。通常,芯片器件16通过焊料球14和基板焊盘12固定到基板10。基板10通常也包括一个或多个分立器件,例如电容器、电阻等。以和芯片器件16相同的方式,这些器件借助它们自己的焊料球14和基板焊盘12固定。由于在热循环期间材料的热膨胀系数(CTE)不匹配,器件底膜材料13施加到焊料球14或器件互连,以增加焊料接缝的疲劳寿命。基板互连(管脚)31用于直接固定到卡组件30或印刷电路板(PCB)。为了方便、简单和易于理解的目的,热沉50和卡组件30在图2-5中没有具体地示出,当然它们其中的内含物也不容易看出。
图1中的本发明示出了减小并控制密封组件中热间隙变化和公差的工艺。通过在芯片器件16和盖20之间引入支座21可以较好地控制热间隙18。支座21例如可以是组装期间放置在芯片器件16和盖20之间独立的圆盘或者它们实际上为盖20整体的一部分。实际上,支座21可以为任何常规形状。当使用支座21时,仅基于本发明的直接热间隙控制仅为支座21的公差。然而为了提供组件周围的密封,使用了用密封材料41贴到基板10上的U形槽40。所述密封材料优选包括如Sylguard等可以买到的材料。柔性热界面材料17施加到设置芯片器件16的盖20上的位置。然后具有潜在一体的支座21的盖20放置到位,盖的周边凸起边缘密封部分44在含有气密或非气密密封剂的U形槽40内“浮动”。对于焊料密封剂,组件进行炉回流工艺,焊料48气密地密封组件。所述密封的SCM可以是气密密封或非气密密封的组件。
在非气密密封的实施例中,组件放置在施加负荷70的夹具中,组件在盒形对流型烘箱或其它加热/冷却装置中固化。在气密组件中,图2中的基板密封区域45例如使用镍或金金属化。U形槽40优选由铁镍钴合金制成,并镀金,用例如金锡焊料等的焊料粘贴到基板密封区域45。如铅锡焊料等的低温焊料放置在U形槽40内用于以后的气密密封。盖密封区域44优选用镍或金金属化,盖放置在U形槽40内并焊接在原位形成气密密封。夹具组合件将负载70施加到组件,然后在炉中加热组件,作为回流工艺的一部分气密密封组件。使用较高熔点的焊料将U形槽40粘贴到基板10,使用低熔点焊料最后密封单元,以减小在焊料界面上进行组件密封的复杂性(U形槽40与基板10,盖20与U形槽40)。
图2示出了本发明特别优选的实施例,其中在芯片器件16和盖20之间使用金属热界面材料19。这是制造期间以芯片朝下方式处理单芯片组件的另一组装工艺。该方法的优点是较好地控制金属热界面材料19(焊料),防止在回流接合期间在芯片器件16和盖20之间留下热界面间隙18。通过焊料球14将芯片器件16连接到基板10上的基板焊盘12。附加的分立器件15也可以使用相同的焊料球技术贴到基板焊盘12和基板10。芯片器件16的背面优选用例如镍和金金属化(16a)以提高可焊性。
对于非气密密封的组件,密封环43优选包括铝。密封环43借助基板密封材料41(见图2)粘贴到基板10。盖20有用镍和选择性金电镀金属化的区域20a。所述区域与芯片器件16具有相同的图象尺寸和位置,用于提高可焊性。盖20在压力下贴到基板10上,并送到炉回流工艺,以便金属热界面材料粘贴到盖20和芯片器件16上。施加覆盖密封材料42,在加热工艺中固化组件,以形成非气密密封。
对于气密密封的组件,密封环43优选包括如铁镍钴合金等的材料,并用镍和金电镀以提高可焊性。密封环43和芯片器件16和分立器件15同时粘贴到基板。如果存在可能的芯片器件再加工工艺,那么用低温焊料连接芯片器件16而不是施加到焊料球14之后,可以加入密封环43。盖20包括用镍和选择性金电镀覆盖的金属化区域22a,和芯片器件16相同的尺寸和图象位置。同样用于提高可焊性。密封区域44也金属化,并用焊料镀锡用于以后组件的密封。组件放置在压力施加夹具中,金属热界面材料19(例如盖和焊料)同时熔化,在对流或红外线带炉回流操作期间,将盖20结合到芯片器件16,并将密封环43结合到盖密封区域44。
除同时粘贴金属焊料界面材料和气密密封的组件之外,还可以分别地进行这些步骤。此时,盖20粘贴到器件16之后,可以使用低温焊料形成盖密封。
图3示出了使用气密密封的单芯片组件的本发明另一优选实施例,其中盖20不用密封环结合到基板10,并且借助支座21控制热间隙尺寸。通过焊料球14将芯片器件16结合到基板10上的基板焊盘12。也可以使用附加的分立器件,并如上所述连接。可塑的热界面材料17,即热膏施加在要设置芯片器件16的盖20上的间隙18中。然后使用施加约2磅负荷70的夹具将盖20放置在芯片器件16和基板10上。然后夹具组件送到炉回流工艺,焊料48气密地密封组件。
要提高SCM的热性能,要在盖20和芯片器件16之间放置金属热界面材料。此时,用镍和金金属化盖20的区域和芯片器件16,以提高可焊性。如铅锡焊料等的焊料镀锡到芯片16和基板区域45上。然后将盖20放置在芯片16和基板10上,夹具施加约2磅(0.9kg)的负荷。然后组件进行炉回流工艺,焊料气密地密封组件。
在以上所有的实施例中,单芯片组件仅作为一个例子。然而,具有多于一个芯片的多芯片组件(MCM)也可以从这里使用的直接热间隙控制方法中受益,以提高组件的热性能。具体地,甚至可以使用位于一些或所有芯片上的支座提供控制的热间隙,以气密或非气密密封多芯片组件。
具体参考图4,从中可以看出具有T形剖面的密封环52借助密封剂53密封地粘贴到基板10。如图所示,密封环52具有倒置的“T”形结构,它的凸起部分延伸到设置在盖20中的U形槽55内的密封剂材料42内。U形槽55具有侧壁46和底部50。类似地,在图5中,示出了类似的结构,除了使用密封环47,同时类似地具有T形剖面,T的一个臂设置在向上的方向中,延伸到盖20的槽50内,图5中的水平延伸大于图4中的盖20。此时,盖20作为散热器。
虽然这里根据本发明的某些优选实施例详细地介绍了本发明,但本领域的技术人员可以进行许多修改和变形。因此,由附带的权利要求书覆盖在本发明实际的精神和范围内的所有的修改和变形。

Claims (36)

1.一种电子芯片组件,可以控制热膏的厚度,所述组件包括:
其上具有导电体的基板;
电子电路芯片,面朝下粘贴到所述基板,以与所述导体电连接;
设置在所述芯片的非朝下面上的热膏;
平坦的导热盖,设置在所述芯片上,与所述膏热接触,所述盖的水平范围比所述芯片大,因此具有伸出部分,支持从所述盖周边凸起的盖密封环;
设置在所述盖和所述芯片的非面朝下面之间的至少一个间隔结构;
具有侧壁的凹槽,所述槽设置在所述基板上或基板内,用于接收所述凸起密封环;以及
密封剂材料,设置在所述凹槽的所述侧壁和所述凸起的盖密封构件之间的所述凹槽内。
2.根据权利要求1的芯片组件,其中所述间隔结构为所述盖的一体部分。
3.根据权利要求1的芯片组件,其中用做所述间隔结构的材料选自塑料、金属和陶瓷构成的组。
4.根据权利要求1的芯片组件,其中所述间隔结构包括多个分立的间隔元件。
5.根据权利要求1的芯片组件,其中所述间隔结构为所述芯片定制。
6.根据权利要求1的芯片组件,其中所述槽在所述芯片周围的路径中延伸。
7.根据权利要求6的芯片组件,其中所述路径封闭。
8.根据权利要求1的芯片组件,其中所述槽为可密封地粘贴到所述基板的分离结构。
9.一种电子芯片组件,可以控制热膏的厚度,所述组件包括:
其上具有导电体的基板;
电子电路芯片,面朝下粘贴到所述基板,以与所述导体电连接;
设置在所述芯片的非朝下面上的热膏;
平坦的导热盖,设置在所述芯片上,与所述膏热接触,所述盖的水平范围比所述芯片大,因此所述盖具有伸出部分,所述盖还具有设置在所述伸出部分中的凹槽,所述凹槽具有侧壁;
设置在所述盖和所述芯片的非面朝下面之间的至少一个间隔结构;
凸起密封环,设置在所述基板上,由此位于所述槽上与之面对,至少部分设置在所述槽内;以及
密封剂材料,设置在所述侧壁和所述凸起的密封环之间的所述凹槽内。
10.根据权利要求9的芯片组件,其中所述间隔结构为所述盖的一体部分。
11.根据权利要求9的芯片组件,其中用做所述间隔结构的材料选自塑料、金属和陶瓷构成的组。
12.根据权利要求9的芯片组件,其中所述间隔结构包括多个分立的间隔元件。
13.根据权利要求9的芯片组件,其中所述间隔结构为所述芯片定制。
14.根据权利要求9的芯片组件,其中所述槽在所述芯片周围的路径中延伸。
15.根据权利要求9的芯片组件,其中所述路径是封闭的。
16.根据权利要求9的芯片组件,其中凸起密封环设置在所述基板周边附近。
17.根据权利要求16的芯片组件,其中所述凸起密封环具有T形剖面。
18.根据权利要求9的芯片组件,还包括与所述盖热接触的热沉。
19.根据权利要求1的芯片组件,还包括与所述盖热接触的热沉。
20.一种电子芯片组件,可以控制热膏的厚度,所述组件包括:
其上具有导电体的基板;
电子电路芯片,面朝下粘贴到所述基板,以与所述导体电连接;
设置在所述芯片的非朝下面上的热膏;
平坦的导热盖,设置在所述芯片上,热接触所述膏,所述盖的水平范围比所述芯片和所述基板大,因此具有伸出部分,所述盖还具有设置于其内的凹槽,所述凹槽具有侧壁;
设置在所述盖和所述芯片的非面朝下面之间的至少一个间隔结构;
凸起密封环,密封地设置在所述基板的周边附近,所述密封剂材料设置在所述凹槽的所述侧壁和垂直的所述凸起的密封环之间的所述凹槽内,所述环的垂直凸起部分至少部分延伸到所述槽内。
21.根据权利要求20的芯片组件,其中所述间隔结构为所述盖的一体部分。
22.根据权利要求20的芯片组件,其中用做所述间隔结构的材料选自塑料、金属和陶瓷构成的组。
23.根据权利要求20的芯片组件,其中所述间隔结构包括多个分立的间隔元件。
24.根据权利要求20的芯片组件,其中所述间隔结构为所述芯片定制。
25.根据权利要求20的芯片组件,其中所述槽在所述芯片周围的路径中延伸。
26.根据权利要求20的芯片组件,其中所述路径是封闭的。
27.根据权利要求20的芯片组件,其中所述槽为可密封地粘贴到所述基板的分离结构。
28.根据权利要求20的芯片组件,还包括与所述盖热接触的热沉。
29.一种电子电路芯片组件,可以控制热膏的厚度,所述组件包括:
其上具有导电体的基板;
电子电路芯片,面朝下粘贴到所述基板,以与所述导体电连接;
设置在所述芯片的非朝下面上的热膏;
平坦的导热盖,设置在所述芯片上,与所述膏热接触,所述盖的水平范围比所述芯片大,因此所述盖具有伸出部分,所述盖还具有设置在所述伸出部分中的凹槽,所述凹槽具有侧壁;
设置在所述盖和所述芯片的非面朝下面之间的至少一个间隔结构;
中间凸起密封环,至少部分位于所述槽内,并密封地粘贴到所述基板;以及
密封剂材料,设置在所述侧壁和所述凸起的密封环之间的所述凹槽内。
30.根据权利要求29的芯片组件,其中所述间隔结构为所述盖的一体部分。
31.根据权利要求29的芯片组件,其中用做所述间隔结构的材料选自塑料、金属和陶瓷构成的组。
32.根据权利要求29的芯片组件,其中所述间隔结构包括多个分立的间隔元件。
33.根据权利要求29的芯片组件,其中所述间隔结构为所述芯片定制。
34.根据权利要求29的芯片组件,其中所述槽在所述芯片周围的路径中延伸。
35.根据权利要求34的芯片组件,其中所述路径是封闭的。
36.根据权利要求29的芯片组件,还包括与所述盖热接触的热沉。
CNB991264541A 1999-01-06 1999-12-21 控制热界面间隙距离的装置 Expired - Fee Related CN1171305C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/226,458 US6218730B1 (en) 1999-01-06 1999-01-06 Apparatus for controlling thermal interface gap distance
US09/226,458 1999-01-06

Publications (2)

Publication Number Publication Date
CN1259766A CN1259766A (zh) 2000-07-12
CN1171305C true CN1171305C (zh) 2004-10-13

Family

ID=22848985

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB991264541A Expired - Fee Related CN1171305C (zh) 1999-01-06 1999-12-21 控制热界面间隙距离的装置

Country Status (6)

Country Link
US (2) US6218730B1 (zh)
JP (1) JP3208388B2 (zh)
CN (1) CN1171305C (zh)
GB (1) GB2345577B (zh)
MY (1) MY123232A (zh)
SG (1) SG82044A1 (zh)

Families Citing this family (119)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2864915B2 (ja) * 1992-12-07 1999-03-08 株式会社日立製作所 半導体装置の製造方法
JP3070579B2 (ja) * 1998-06-10 2000-07-31 日本電気株式会社 半導体装置の実装構造および実装方法
US6218730B1 (en) * 1999-01-06 2001-04-17 International Business Machines Corporation Apparatus for controlling thermal interface gap distance
US6949822B2 (en) * 2000-03-17 2005-09-27 International Rectifier Corporation Semiconductor multichip module package with improved thermal performance; reduced size and improved moisture resistance
TW454320B (en) * 2000-05-12 2001-09-11 Siliconware Precision Industries Co Ltd Semiconductor devices with heat-dissipation stiffener and manufacturing method thereof
US7247932B1 (en) * 2000-05-19 2007-07-24 Megica Corporation Chip package with capacitor
JP2001352035A (ja) * 2000-06-07 2001-12-21 Sony Corp 多層半導体装置の組立治具及び多層半導体装置の製造方法
US6356453B1 (en) * 2000-06-29 2002-03-12 Amkor Technology, Inc. Electronic package having flip chip integrated circuit and passive chip component
US6546620B1 (en) 2000-06-29 2003-04-15 Amkor Technology, Inc. Flip chip integrated circuit and passive chip component package fabrication method
US6724078B1 (en) * 2000-08-31 2004-04-20 Intel Corporation Electronic assembly comprising solderable thermal interface
US6507104B2 (en) * 2000-09-07 2003-01-14 Siliconware Precision Industries Co., Ltd. Semiconductor package with embedded heat-dissipating device
US7190585B2 (en) * 2000-09-29 2007-03-13 Intel Corporation Thermal heat spreaders designed for lower cost manufacturability, lower mass and increased thermal performance
KR100375720B1 (ko) * 2000-10-09 2003-03-15 삼성전자주식회사 반도체 패키지 및 그의 제조 방법
JP3400427B2 (ja) * 2000-11-28 2003-04-28 株式会社東芝 電子部品ユニット及び電子部品ユニットを実装した印刷配線板装置
TW476147B (en) * 2001-02-13 2002-02-11 Siliconware Precision Industries Co Ltd BGA semiconductor packaging with through ventilator heat dissipation structure
US7060747B2 (en) * 2001-03-30 2006-06-13 Intel Corporation Chain extension for thermal materials
US6469379B1 (en) 2001-03-30 2002-10-22 Intel Corporation Chain extension for thermal materials
US6614123B2 (en) * 2001-07-31 2003-09-02 Chippac, Inc. Plastic ball grid array package with integral heatsink
DE10137667B4 (de) * 2001-08-01 2010-05-20 Qimonda Ag Schutzvorrichtung für Baugruppen mit Abstandhalter
JP2003068901A (ja) * 2001-08-30 2003-03-07 Murata Mfg Co Ltd 電子部品
US6896045B2 (en) * 2001-10-24 2005-05-24 Cool Shield, Inc. Structure and method of attaching a heat transfer part having a compressible interface
US7566587B2 (en) * 2001-12-03 2009-07-28 Azimuth Industrial Co., Inc. Method and apparatus for packaging electronic components
US20030102249A1 (en) * 2001-12-03 2003-06-05 Azimuth Industrial Co. Inc. Method and apparatus for an air-cavity package
US6597575B1 (en) 2002-01-04 2003-07-22 Intel Corporation Electronic packages having good reliability comprising low modulus thermal interface materials
US20030131975A1 (en) * 2002-01-11 2003-07-17 Sabina Houle Integrated heat spreader with mechanical interlock designs
US6646356B1 (en) 2002-05-09 2003-11-11 Bae Systems, Information And Electronic Systems Integration Inc. Apparatus for providing mechanical support to a column grid array package
US6911726B2 (en) * 2002-06-07 2005-06-28 Intel Corporation Microelectronic packaging and methods for thermally protecting package interconnects and components
US6757170B2 (en) * 2002-07-26 2004-06-29 Intel Corporation Heat sink and package surface design
US6936919B2 (en) * 2002-08-21 2005-08-30 Texas Instruments Incorporated Heatsink-substrate-spacer structure for an integrated-circuit package
US7183642B2 (en) * 2002-09-11 2007-02-27 International Business Machines Corporation Electronic package with thermally-enhanced lid
US6771500B1 (en) * 2003-03-27 2004-08-03 Stmicroelectronics, Inc. System and method for direct convective cooling of an exposed integrated circuit die surface
US20070164424A1 (en) * 2003-04-02 2007-07-19 Nancy Dean Thermal interconnect and interface systems, methods of production and uses thereof
JP4272169B2 (ja) * 2003-04-16 2009-06-03 富士通株式会社 電子部品パッケージ組立体およびプリント基板ユニット
US7037805B2 (en) * 2003-05-07 2006-05-02 Honeywell International Inc. Methods and apparatus for attaching a die to a substrate
TW200428623A (en) * 2003-06-11 2004-12-16 Siliconware Precision Industries Co Ltd Semiconductor package with heat sink
US6888238B1 (en) * 2003-07-09 2005-05-03 Altera Corporation Low warpage flip chip package solution-channel heat spreader
US20050127500A1 (en) * 2003-12-10 2005-06-16 International Business Machines Corporation Local reduction of compliant thermally conductive material layer thickness on chips
EP1548827A1 (en) * 2003-12-22 2005-06-29 Telefonaktiebolaget LM Ericsson (publ) Integrated circuit package arrangement and method
US20050174738A1 (en) * 2004-02-06 2005-08-11 International Business Machines Corporation Method and structure for heat sink attachment in semiconductor device packaging
US7288839B2 (en) * 2004-02-27 2007-10-30 International Business Machines Corporation Apparatus and methods for cooling semiconductor integrated circuit package structures
US7160758B2 (en) * 2004-03-31 2007-01-09 Intel Corporation Electronic packaging apparatus and method
CN100370604C (zh) * 2004-04-15 2008-02-20 鸿富锦精密工业(深圳)有限公司 一种热界面材料及其制造方法
CN100389166C (zh) * 2004-04-29 2008-05-21 鸿富锦精密工业(深圳)有限公司 一种热界面材料及其制造方法
US6977818B1 (en) * 2004-05-10 2005-12-20 Apple Computer, Inc. Heat dissipating device for an integrated circuit chip
US7126217B2 (en) * 2004-08-07 2006-10-24 Texas Instruments Incorporated Arrangement in semiconductor packages for inhibiting adhesion of lid to substrate while providing compression support
DE102004040596A1 (de) * 2004-08-21 2006-02-23 Robert Bosch Gmbh Elektrische Vorrichtung mit einem Gehäuse und einem Kühlkörper
US20060060952A1 (en) * 2004-09-22 2006-03-23 Tsorng-Dih Yuan Heat spreader for non-uniform power dissipation
US7268019B2 (en) * 2004-09-22 2007-09-11 Halliburton Energy Services, Inc. Method and apparatus for high temperature operation of electronics
US7394659B2 (en) * 2004-11-19 2008-07-01 International Business Machines Corporation Apparatus and methods for cooling semiconductor integrated circuit package structures
US20060185836A1 (en) * 2005-02-24 2006-08-24 Scott Garner Thermally coupled surfaces having controlled minimum clearance
JP4746358B2 (ja) * 2005-06-09 2011-08-10 新光電気工業株式会社 半導体装置および半導体装置の製造方法
US7268428B2 (en) * 2005-07-19 2007-09-11 International Business Machines Corporation Thermal paste containment for semiconductor modules
US7491567B2 (en) * 2005-11-22 2009-02-17 Honeywell International Inc. MEMS device packaging methods
US20070114643A1 (en) * 2005-11-22 2007-05-24 Honeywell International Inc. Mems flip-chip packaging
US7629684B2 (en) 2006-04-04 2009-12-08 Endicott Interconnect Technologies, Inc. Adjustable thickness thermal interposer and electronic package utilizing same
US8497162B1 (en) * 2006-04-21 2013-07-30 Advanced Micro Devices, Inc. Lid attach process
US9299634B2 (en) * 2006-05-16 2016-03-29 Broadcom Corporation Method and apparatus for cooling semiconductor device hot blocks and large scale integrated circuit (IC) using integrated interposer for IC packages
US9179579B2 (en) * 2006-06-08 2015-11-03 International Business Machines Corporation Sheet having high thermal conductivity and flexibility
US9013035B2 (en) * 2006-06-20 2015-04-21 Broadcom Corporation Thermal improvement for hotspots on dies in integrated circuit packages
US7476568B2 (en) * 2006-06-30 2009-01-13 Intel Corporation Wafer-level assembly of heat spreaders for dual IHS packages
US20080001277A1 (en) * 2006-06-30 2008-01-03 Tsrong Yi Wen Semiconductor package system and method of improving heat dissipation of a semiconductor package
US7544542B2 (en) 2006-08-07 2009-06-09 Advanced Micro Devices, Inc. Reduction of damage to thermal interface material due to asymmetrical load
US20080067669A1 (en) * 2006-09-18 2008-03-20 Buttel Nicole A Systems, devices and methods for controlling thermal interface thickness in a semiconductor die package
US7667324B2 (en) * 2006-10-31 2010-02-23 Avago Technologies Fiber Ip (Singapore) Pte. Ltd. Systems, devices, components and methods for hermetically sealing electronic modules and packages
US7468886B2 (en) * 2007-03-05 2008-12-23 International Business Machines Corporation Method and structure to improve thermal dissipation from semiconductor devices
JP4905968B2 (ja) * 2007-03-06 2012-03-28 三菱電機株式会社 パッケージ
US20080231600A1 (en) 2007-03-23 2008-09-25 Smith George E Near-Normal Incidence Optical Mouse Illumination System with Prism
US7790511B2 (en) * 2007-06-11 2010-09-07 International Business Machines Corporation Method for direct heat sink attachment
US7834442B2 (en) * 2007-12-12 2010-11-16 International Business Machines Corporation Electronic package method and structure with cure-melt hierarchy
JP2011514663A (ja) * 2008-01-31 2011-05-06 レイセオン カンパニー 部品の熱伝達のための方法及び装置
US20100013041A1 (en) * 2008-07-15 2010-01-21 Micron Technology, Inc. Microelectronic imager packages with covers having non-planar surface features
US7928562B2 (en) * 2008-07-22 2011-04-19 International Business Machines Corporation Segmentation of a die stack for 3D packaging thermal management
US8202765B2 (en) 2009-01-22 2012-06-19 International Business Machines Corporation Achieving mechanical and thermal stability in a multi-chip package
US8034662B2 (en) 2009-03-18 2011-10-11 Advanced Micro Devices, Inc. Thermal interface material with support structure
DE102009048838B3 (de) * 2009-10-09 2011-01-20 Eads Deutschland Gmbh Hermetisches dichtes Hochfrequenz-Frontend
FR2957192B1 (fr) * 2010-03-03 2013-10-25 Hispano Suiza Sa Module electronique de puissance pour un actionneur pour aeronef
US8900927B2 (en) * 2010-08-16 2014-12-02 International Business Machines Corporation Multichip electronic packages and methods of manufacture
US8587114B2 (en) 2010-10-05 2013-11-19 International Business Machines Corporation Multichip electronic packages and methods of manufacture
US8558374B2 (en) 2011-02-08 2013-10-15 Endicott Interconnect Technologies, Inc. Electronic package with thermal interposer and method of making same
US9721872B1 (en) 2011-02-18 2017-08-01 Amkor Technology, Inc. Methods and structures for increasing the allowable die size in TMV packages
US8592970B2 (en) 2011-06-27 2013-11-26 International Business Machines Corporation Multichip electronic packages and methods of manufacture
KR101332866B1 (ko) * 2012-02-16 2013-11-22 앰코 테크놀로지 코리아 주식회사 반도체 장치
KR20140142269A (ko) * 2012-03-30 2014-12-11 쿄세라 코포레이션 유로 부재 및 이것을 사용한 열교환기와 반도체 장치
US9799592B2 (en) 2013-11-19 2017-10-24 Amkor Technology, Inc. Semicondutor device with through-silicon via-less deep wells
KR101366461B1 (ko) 2012-11-20 2014-02-26 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
DE102013104949B3 (de) * 2013-05-14 2014-04-24 Semikron Elektronik Gmbh & Co. Kg Leistungselektronische Schalteinrichtung und Anordnung hiermit
JP6157998B2 (ja) * 2013-09-03 2017-07-05 ルネサスエレクトロニクス株式会社 半導体装置
JP6480098B2 (ja) * 2013-10-31 2019-03-06 三菱電機株式会社 半導体装置
KR101607981B1 (ko) 2013-11-04 2016-03-31 앰코 테크놀로지 코리아 주식회사 반도체 패키지용 인터포저 및 이의 제조 방법, 제조된 인터포저를 이용한 반도체 패키지
JP6365215B2 (ja) * 2014-10-15 2018-08-01 三菱電機株式会社 半導体装置の製造方法
US10178786B2 (en) * 2015-05-04 2019-01-08 Honeywell International Inc. Circuit packages including modules that include at least one integrated circuit
US9892935B2 (en) * 2015-05-28 2018-02-13 International Business Machines Corporation Limiting electronic package warpage with semiconductor chip lid and lid-ring
CN106257652B (zh) * 2015-06-16 2020-03-27 台达电子企业管理(上海)有限公司 封装模块及封装方法
US10269682B2 (en) * 2015-10-09 2019-04-23 Taiwan Semiconductor Manufacturing Company, Ltd. Cooling devices, packaged semiconductor devices, and methods of packaging semiconductor devices
JP6477421B2 (ja) 2015-10-29 2019-03-06 三菱電機株式会社 半導体装置
US10022896B2 (en) * 2015-11-23 2018-07-17 The Boeing Company Controlling the heating of a composite part
EP3357085A1 (en) 2016-01-07 2018-08-08 Xilinx, Inc. Stacked silicon package assembly having enhanced stiffener
US9870967B2 (en) * 2016-03-10 2018-01-16 Analog Devices, Inc. Plurality of seals for integrated device package
US10325828B2 (en) * 2016-03-30 2019-06-18 Qorvo Us, Inc. Electronics package with improved thermal performance
CN105914191B (zh) * 2016-06-20 2018-03-16 深圳市宏钢机械设备有限公司 一种水冷散热的集成电路封装
US9873774B1 (en) 2016-09-01 2018-01-23 International Business Machines Corporation Shape memory thermal interface materials
US9937662B2 (en) 2016-09-01 2018-04-10 International Business Machines Corporation Shape memory thermal interface materials
US9960328B2 (en) 2016-09-06 2018-05-01 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
US10269669B2 (en) * 2016-12-14 2019-04-23 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and method of forming the same
US10319666B2 (en) 2017-04-19 2019-06-11 International Business Machines Corporation Thermal interface material structures including protruding surface features to reduce thermal interface material migration
US11062970B2 (en) * 2017-08-29 2021-07-13 Intel Corporation Heat spreader edge standoffs for managing bondline thickness in microelectronic packages
US10957656B2 (en) 2017-09-27 2021-03-23 Intel Corporation Integrated circuit packages with patterned protective material
JP6421859B2 (ja) * 2017-10-10 2018-11-14 三菱電機株式会社 半導体装置
US10325830B1 (en) 2017-11-30 2019-06-18 International Business Machines Corporation Multipart lid for a semiconductor package with multiple components
US11626343B2 (en) * 2018-10-30 2023-04-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device with enhanced thermal dissipation and method for making the same
US11289399B2 (en) * 2019-09-26 2022-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure and manufacturing method thereof
CN110767617A (zh) * 2019-10-31 2020-02-07 太极半导体(苏州)有限公司 一种分拣倒装芯片的封盖平衡性填充封装结构及工艺
US11450580B2 (en) * 2019-12-24 2022-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structure and method of fabricating the same
US20220108930A1 (en) * 2020-10-07 2022-04-07 Murata Manufacturing Co., Ltd. Electronic component with metallic cap
US11923331B2 (en) * 2021-02-25 2024-03-05 Taiwan Semiconductor Manufacturing Co., Ltd. Die attached leveling control by metal stopper bumps
US11721644B2 (en) 2021-05-03 2023-08-08 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package with riveting structure between two rings and method for forming the same
US11733154B2 (en) 2021-08-16 2023-08-22 International Business Machines Corporation Thermal interface material detection through compression
US11942395B2 (en) * 2021-11-24 2024-03-26 Ciena Corporation Apparatus for protecting a stack of electronic components and method of the same
CN116851986B (zh) * 2023-09-05 2023-11-21 微网优联科技(成都)有限公司 一种摄像头模组与pcb板的高效焊接装置及方法

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5868951A (ja) * 1981-10-21 1983-04-25 Hitachi Ltd 半導体装置
EP0130279B1 (en) 1983-03-25 1989-03-08 Mitsubishi Denki Kabushiki Kaisha Heat radiator assembly for cooling electronic parts
US4748495A (en) 1985-08-08 1988-05-31 Dypax Systems Corporation High density multi-chip interconnection and cooling package
JPS63169053A (ja) * 1987-01-07 1988-07-13 Hitachi Ltd 半導体の冷却装置
JPS6457738A (en) * 1987-08-28 1989-03-06 Sumitomo Electric Industries Package for semiconductor device
JPH01161736A (ja) * 1987-12-17 1989-06-26 Nec Corp 半導体装置用パッケージ
US4914551A (en) 1988-07-13 1990-04-03 International Business Machines Corporation Electronic package with heat spreader member
JPH02135763A (ja) * 1988-11-16 1990-05-24 Matsushita Electric Works Ltd 半導体装置
JPH02135762A (ja) * 1988-11-16 1990-05-24 Matsushita Electric Works Ltd 半導体装置
JPH0348446A (ja) * 1989-07-17 1991-03-01 Nec Corp 半導体装置
JPH03187247A (ja) * 1989-12-18 1991-08-15 Hitachi Ltd 半導体集積回路装置およびその製造方法
US5200365A (en) * 1990-05-14 1993-04-06 Vlsi Technology, Inc. System for achieving desired bondlength of adhesive between a semiconductor chip package and a heatsink
JP2629459B2 (ja) * 1991-01-24 1997-07-09 日本電気株式会社 チップキャリア
JPH04246847A (ja) * 1991-02-01 1992-09-02 Nec Kyushu Ltd 半導体集積回路のパッケージ
JP2927010B2 (ja) * 1991-03-01 1999-07-28 株式会社日立製作所 半導体パッケージ
JP3018554B2 (ja) * 1991-04-25 2000-03-13 株式会社日立製作所 半導体モジュ−ル及びその製造方法
JPH05114662A (ja) * 1991-08-20 1993-05-07 Fujitsu Ltd 電子部品用気密封止容器およびその封止方法
JPH0555302A (ja) * 1991-08-26 1993-03-05 Matsushita Electric Works Ltd 半導体パツケージ
JPH05226487A (ja) * 1992-02-14 1993-09-03 Nec Corp 半導体装置
US5311402A (en) * 1992-02-14 1994-05-10 Nec Corporation Semiconductor device package having locating mechanism for properly positioning semiconductor device within package
US5366688A (en) 1992-12-09 1994-11-22 Iowa State University Research Foundation, Inc. Heat sink and method of fabricating
US5372296A (en) 1993-10-28 1994-12-13 International Business Machines Corporation Graphite lid seal fixture
KR970005712B1 (ko) * 1994-01-11 1997-04-19 삼성전자 주식회사 고 열방출용 반도체 패키지
US5591034A (en) 1994-02-14 1997-01-07 W. L. Gore & Associates, Inc. Thermally conductive adhesive interface
US5545473A (en) 1994-02-14 1996-08-13 W. L. Gore & Associates, Inc. Thermally conductive interface
JP3187247B2 (ja) 1994-04-26 2001-07-11 三菱自動車工業株式会社 休筒式内燃機関
US5528462A (en) 1994-06-29 1996-06-18 Pendse; Rajendra D. Direct chip connection using demountable flip chip package
US5471027A (en) 1994-07-22 1995-11-28 International Business Machines Corporation Method for forming chip carrier with a single protective encapsulant
US5434745A (en) 1994-07-26 1995-07-18 White Microelectronics Div. Of Bowmar Instrument Corp. Stacked silicon die carrier assembly
US5465470A (en) 1994-08-31 1995-11-14 Lsi Logic Corporation Fixture for attaching multiple lids to multi-chip module (MCM) integrated circuit
US5585671A (en) * 1994-10-07 1996-12-17 Nagesh; Voddarahalli K. Reliable low thermal resistance package for high power flip clip ICs
US5604978A (en) 1994-12-05 1997-02-25 International Business Machines Corporation Method for cooling of chips using a plurality of materials
US5587882A (en) * 1995-08-30 1996-12-24 Hewlett-Packard Company Thermal interface for a heat sink and a plurality of integrated circuits mounted on a substrate
US5777847A (en) 1995-09-27 1998-07-07 Nec Corporation Multichip module having a cover wtih support pillar
US5789810A (en) * 1995-12-21 1998-08-04 International Business Machines Corporation Semiconductor cap
JP3595641B2 (ja) * 1996-02-29 2004-12-02 キヤノン株式会社 インクジェット記録ヘッドの製造方法及びインクジェット記録ヘッド
JP2828055B2 (ja) * 1996-08-19 1998-11-25 日本電気株式会社 フリップチップの製造方法
US5956576A (en) * 1996-09-13 1999-09-21 International Business Machines Corporation Enhanced protection of semiconductors with dual surface seal
US5889652A (en) * 1997-04-21 1999-03-30 Intel Corporation C4-GT stand off rigid flex interposer
US5881945A (en) * 1997-04-30 1999-03-16 International Business Machines Corporation Multi-layer solder seal band for semiconductor substrates and process
US5881944A (en) * 1997-04-30 1999-03-16 International Business Machines Corporation Multi-layer solder seal band for semiconductor substrates
US5982038A (en) * 1997-05-01 1999-11-09 International Business Machines Corporation Cast metal seal for semiconductor substrates
US6008536A (en) * 1997-06-23 1999-12-28 Lsi Logic Corporation Grid array device package including advanced heat transfer mechanisms
US6218730B1 (en) * 1999-01-06 2001-04-17 International Business Machines Corporation Apparatus for controlling thermal interface gap distance
US6091603A (en) * 1999-09-30 2000-07-18 International Business Machines Corporation Customizable lid for improved thermal performance of modules using flip chips

Also Published As

Publication number Publication date
US6294408B1 (en) 2001-09-25
GB2345577A (en) 2000-07-12
SG82044A1 (en) 2001-07-24
MY123232A (en) 2006-05-31
GB2345577B (en) 2004-02-04
US6218730B1 (en) 2001-04-17
JP2000208654A (ja) 2000-07-28
GB9930856D0 (en) 2000-02-16
JP3208388B2 (ja) 2001-09-10
CN1259766A (zh) 2000-07-12

Similar Documents

Publication Publication Date Title
CN1171305C (zh) 控制热界面间隙距离的装置
CN1192428C (zh) 半导体元件的封壳
CN100373604C (zh) 高功率mcm封装
US6642576B1 (en) Power semiconductor device having layered structure of power semiconductor elements and terminal members
CN1127761C (zh) 半导体装置
CN101952960B (zh) 低温加压烧结的方法
EP0488641A1 (en) Package for a semiconductor element or semiconductor elements
JP3610015B2 (ja) 半導体装置
JP2007184315A (ja) 樹脂封止型パワー半導体モジュール
CN1750261A (zh) 集成电路封装装置及其制造方法
CN1906974A (zh) 散热器结构、集成电路、形成散热器结构的方法、以及形成集成电路的方法
US20230187311A1 (en) Semiconductor device and manufacturing method thereof
EP1345265A2 (en) Electronics assembly with improved heatsink configuration
US20210358820A1 (en) Power semiconductor module and a method for producing a power semiconductor module
CN1581482A (zh) 电路模块
US8227913B2 (en) Power semiconductor module comprising elastic housing for accommodating movement of individual substrate regions on a heat sink
CN1618126A (zh) 与外部电路使用的无引线接合的电子元件及其制造方法
CN111276447A (zh) 双侧冷却功率模块及其制造方法
US20210217679A1 (en) Leadframe spacer for double-sided power module
JP4046623B2 (ja) パワー半導体モジュールおよびその固定方法
US11937413B2 (en) Power electronics module and method for fabricating a power electronics module
CN1521841A (zh) 半导体器件
EP3890009A1 (en) Power module of double-faced cooling with bonding layers including anti-tilting members
US11587861B2 (en) Semiconductor device and manufacturing method thereof
CN1610082A (zh) 强化散热型封装结构及其形成方法

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20041013

Termination date: 20100121