CN1104785A - 考虑历史反馈及错误检测与修正的动态可编程总线仲裁器 - Google Patents

考虑历史反馈及错误检测与修正的动态可编程总线仲裁器 Download PDF

Info

Publication number
CN1104785A
CN1104785A CN94105517.5A CN94105517A CN1104785A CN 1104785 A CN1104785 A CN 1104785A CN 94105517 A CN94105517 A CN 94105517A CN 1104785 A CN1104785 A CN 1104785A
Authority
CN
China
Prior art keywords
request
mandate
history
bus
arbitrate state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN94105517.5A
Other languages
English (en)
Other versions
CN1040586C (zh
Inventor
迈克埃·L·拉森
韦恩·R·威尔科克斯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
American Telephone and Telegraph Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by American Telephone and Telegraph Co Inc filed Critical American Telephone and Telegraph Co Inc
Publication of CN1104785A publication Critical patent/CN1104785A/zh
Application granted granted Critical
Publication of CN1040586C publication Critical patent/CN1040586C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/364Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using independent requests or grants, e.g. using separated request and grant lines

Abstract

一种使用唯一的历史寄存器的仲裁电路,该历史 寄存器和代表总线请求的一个值结合起来以索引一 个表。历史寄存器请求的所有可能组合和相对应的 授权一起存储在该表中。表的一个块被该历史寄存 器选择,然后利用该请求对该块寻址以确定哪一个请 求接收授权。该授权被移位进历史寄存器。更有益 地,多于一个的表可被存储在存储器里,各表可由仲 裁器控制器选择。

Description

本发明涉及计算机总线仲裁领域,更具体地,涉及考虑先前总线使用及提供可供选择总线仲裁算法的总线仲裁领域。
随着更多的设备和计算机系统的主存储器总线相连,带来关于总线的更多争用。为响应这种争用,已提出许多不同的仲裁电路以便对总线,进而对存储器资源,进行公平的或优先的访问。
例如,1993年3月16日G.B.Marenin等提出的美国5,195,185号专利公开一种仲裁设备,它在优先级模式的基础上确定总线访问,并且还具有一种可动态地改变任何设备优先级的系统。但是,这个系统不提供基本仲裁模式上的灵活性;它只对设备自身优先级的提高进行响应。它也不考虑那个设备先前曾用过该总线以便给其它的用户以均等或优先。最后,该系统锁定在优先模式上,它不能够在适当时从优选模式转化为均等模式。
更早的总线优先级模式是在1990年12月18日由Makris等发表的美国4,979,100号专利中描述的。Makris公开一种仲裁器电路,它对各个处理单元提供二个不同级别的访问总线的优先级并保持对不同优先级别的相对访问时间比率的跟踪。这种系统通过较高优先级处理单元提供对较低优先级总线使用的中断。这种系统需要复杂的系统开销以跟踪这种总线的使用率,而且它不响应任一系统的先前的总线使用率。
这两种系统都不提供录活的、动态可改变的仲裁系统,这种灵活、动态可改变的仲裁系统可从已知状态启动而且当条件改变时可从一种仲裁模式变化到另一种仲裁模式,这两种系统也都不对过去的分布起反应。因此,技术上的一个问题是,还没有一种能在授权选择中考虑历史反馈以提供动态优先级模式的总线使用仲裁器。
通过一种仲裁电路这个问题得到解决并且获得了技术上的进展,这种仲裁电路把先前的总线访问计及为判定的一部分以为请求者服务。具体地,它提供一个独特的历史寄存器,该寄存器产生一个体现过去总线请求的值,这个值和一个体现当前总线请求的值结合起来来访问存储器的一个单元。对历史请求和现在请求的各种可能组合定义了一个潜在授权并把潜在授权存储在存储器的各个单元上。潜在授权的选择是这样达到的,即通过把历史寄存器用作为存储器地址的高位位和把当前请求和作为存储器地址的低位位来选择存储器的一部分以确定被裁决的一种授权输出。同时该授权还移位到历史寄存器里。更好地,可把多于一个的表存储到存储器以可选择性地提供多种算法。
图1是一个计算机系统的方块图,其中包括一个根据本发明示范性实施例的仲裁器电路;
图2是图1中所示仲裁器电路的方块图;
图3为图2仲裁器电路的状态图;
图4为图2仲裁器电路的时序图;
图5是历史寄存器的一个说明;
图6是对本发明示范性实施例中历史寄存器初始化时的状态的一个说明;
图7是一个存储器块例子说明基于请求的授权分配;以及
图8-12说明按照本发明的示范性实施例历史寄存器里的数据移位。
图1是说明本发明典型实施例的方块图,在这里是一个包括总线10和存储设备12的计算机系统5。出于描述本发明最佳实施例的目的,有4个设备共享总线10和存储器12。中央处理机(CPU)是一个通用CPU,正如技术上周知地那样它对在存储在存储器12的数据进行操纵并执行其它功能。在本示范性实施例中,有3个直接存储器存取设备(DMA)16,18和20,它们也和总线10相连。通过总线10DMA设备16,18和20直接读和写存储器12里的单元。为了防止多于一个的设备同时访问总线10,按照本发明的典型实施例,仲裁器电路22控制对总线10以及从而对存储器12的访问。仲裁器电路不限止于对存储器的访问,通常地还可控制总线访问,或者控制对任何设备的访问。
当设备14,16,18和20中的一个想要访问总线10(和/或存储器12)时,它分别在请求引线24,26,28和30上提出一个请求。如后面将要说明的那样,仲裁器电路22确定哪一个设备的请求将被授权,并相应地在授权引线32,34,36或38中的一个上产生授权信号。在本最佳实施例中,在某一时刻仅发出一个授权。但是,从技术熟练的人的角度这种系统可以想象能发出多种授权。当该设备结束它对总线访问时,在引线40上发出一个“done”信号。如同在下面将进一步描述的那样,如果在总线仲裁期间检测出错误,仲裁器电路通过错误引线42通知CPU14。
现转向图2,图中展示了根据本发明典型实施例的一个仲裁器电路22。本典型实施例的仲裁器22包括一个仲裁器控制器102,一个仲裁器存储器104,其主要是RAM(随机存取存储器)但还包括一个ROM(只读存储器)块105,一个授权锁存器106,历史寄存器108,请求锁存器110,初始化设备(本发明最佳实施例中包括ROM)112,算法选择寄存器114,屏蔽寄存器116和表选择寄存器118。源于设备14,16,18和20(图1)在请求引线24,26,28和30上传输的用来控制总线10的请求到达请求锁存器110。本典型实施例中,这些请求的到达把请求锁存器触发到把所有的请求引线相“或”并且在ARBREQ引线120上发出一个指示控制器102有一总线请求待决的信号。作为响应,控制器102通过负载线122发出一个信号把请求锁存器110里的请求锁存起来。此时,该请求通过总线124送到存储器104。接着来自历史寄存器的数据可在历史总线126上得到,历史寄存器中数据的生成将在后面说明。
总线124上请求位所形成的值和由历史总线126上历史寄存器的位所形成的值被结合起来并被用来作为输出下一个授权的存储器104中的一个地址。历史寄存器值和请求锁存器值的各种可能的组合和按照选定的仲裁算法所决定的关联授权一起被存储在存储器104里。这样,通过确定以前授权和当前请求的那种组合要求下一个授权可以很简单地实行一种算法。以这种方式,任何算法都可被用来选择授权。在下文中参照图5-12叙述了一个例子。更好地,来自历史寄存器108的值被用来选择存储器104的一个节或一个块,该值组成该存储地址的高位位;而由锁存在请求锁存器110中的请求所形成的值组成该存储地址的低位位,从概念上通过对它的变址该值被用来访问这个块。存储器104在授权总线128上返回按照这个地址所选择的授权。
存储器104的一部分组成ROM105。ROM105至少含有一种构成历史寄存器108和请求锁存器110所有可能状态的算法。另外,ROM可以是小的并构成一个由请求锁存器110的4个位寻址的授权算法。无论何时控制器102检测出错误,ROM105都能被使用,以便进入一个已知的状态,或者,作为可选择的,进行初始化。
存储器104把选定的授权输出放到授权总线128上并输送给控制器102,历史寄存器108和授权锁存器106。输出由所断言的N个位(在本典型实施例中,N=4)中的1组成,其定义选定的授权。当控制器102在ARBREQ线路120上接收该仲裁请求时,它在线路130上提供一个授权锁存器允许信号以让该授权可被传送给授权线32,34,36和38上。如后面进一步说明的那样,控制器102还断言移位线路132以使历史寄存器并行地把授权总线128的内容移位进历史寄存器108,控制器还把最旧的先前授权移位出去。当接收该授权的设备完成它的存储访问时,它断言“done”线路40并由控制器102接收,接着开始新的周期。
屏蔽寄存器116是可从总线10的数据部分写入的。屏蔽寄存器116的值用作把通过历史寄存器108的某特定位的移位屏蔽掉。这具有把先前被断言过的授权的历史擦除掉的作用。为了改变已安装的算法,屏蔽寄存器116可被任何设备写。更有利地,存储器104包含多于一种的仲裁算法。屏蔽寄存器116还和表选择寄存器118相连。为了选择存储器里含有所需算法的那一部分,表选择寄存器118可通过屏蔽寄存器116由总线10数据部分上的数据来更新。一个表可被布置为优先级模式而另一个表可被布置为均等模式,这样提供了在任何给定时间某种类型的模式可被使用的灵活性。
本发明的最佳实施例还包括一个独特的错误检测机制。可供选择地,存储器104里的各个授权可具有和它关联的,如图7所示的,循环冗余校验(CRC)值、奇偶性值或其它数学错误检查值。这个值通过授权总线128和授权一起发送给控制器102。接着控制器102可执行必要的检验并把它和在存储器104里得到的值进行比较。如果错误被发现,可以错误线路42上发出一个错误信号,并把它发送给CPU14以作进一步的反应(图1)。
当初始化请求从复位线路134上进入并在仲裁器初始化(设备)112上接收时仲裁器电路22被初始化。经过复位信号线路(图中为清楚起见没有表示)仲裁器初始化(设备)112把复位信号发送给控制器102,存储器104,历史寄存器108,授权锁存器106,屏蔽寄存器116和请求锁存器110。作为初始化的一部分,控制器102使存储在仲裁器初始化ROM112中的指定分配算法经过线负载控制总线136装入到存储器104里。被装入的数据内容是由算法选择寄存器114控制的。选择寄存器114是由CPU14(图1)通过总线10的地址线路和数据线路加载的。总线138把一个索引提供给仲裁器初始化(ROM)112,以控制哪一个仲裁算法要被卸载到操作存储器104中。
现转到图3,图2中控制器102中的一个状态机被显示出来,它描述不同的状态以及描述通向和离开控制器102的各条引线的结果电平。当初始化时进入空闲状态310,只要请求锁存器140(图2)上不出现请求,控制器102总保持在空闲状态310。当接到一个或更多的请求时,状态机300在一个时钟周期内从空闲状态310转换到状态S1  320。在S1状态,如在下面图4中所说明的那样,控制器使得负载信号进入低电平,控制器还引起授权允许线路130被断言。
然后状态机300在下一个时钟周期内从S1状态320转换到S2状态330。在“done”信号被断言以前状态机300一直保持在S2状态330上。当“done”信号被断言时,状态机300从状态S2  330转换到状态S3  340,在那时负载信号被断言并且“done”信号被释放后授权允许信号也被释放。只要“done”信号被断言状态机300总保持在状态S3  340上。如果“done”信号被释放而且ARBREQ引线被断言,状态机转换回到S1状态320,这是因为接收到另一个仲裁请求,或者相反地这是因为当请求引线第一次断言时存在着多个仲裁请求。当“done”和请求引线都不再被断言时状态机也从S3状态340转换回到空闲状态310。
现转到图4,其为图3所示状态机300的时序图,在图中表示状态机完全围绕状态机300的外部转换。仲裁器电路22通过时钟总线140(图2)接收时钟信号。在空闲状态的一些时点,接收到一个或更多的请求,状态机从空闲状态转换到S1状态。控制器断言移位线路122并把负载线路置为低电平。在这时,被锁存的请求和历史寄存器的内容被发送给存储器104,而且授权被生成并放到授权线128上,造成线路变为高电平。同时,它断言授权锁存线路130以把授权输出对线路32,34,36和38(图1和图2)闭锁。在S1状态的一个时钟周期之后,状态转换到S2状态,在这个状态,为响应授权,ARBREQ引线120变为低电平并且控制器断言移位引线132,该断言时间为一个时钟周期。然后控制器在状态S2  330下等待直到“done”信号被断言为止,以指明选定的设备已完成操作,在这个时刻,转换到状态S3  340,在S3状态下负载信号被断言在S3状态中的某一瞬间“done”信号变为低电位。对此响应,控制器把授权锁存信号置为低电平并且转换回到空闲状态。
可供选择地,在存储器120里对每个授权伴随着一个附加字段,如图7所示,其表示接收授权的设备在断言done线路40之前所要使用的周期数。控制器102利用这个信息对时钟周期计数(从时钟线路140上)并且在done信号被断言前稍许一点开始下一个状态。以这种方式,按照本发明典型实施例的仲裁电路可被做成流水线布局。
历史寄存器和存储器的操作现在和图5-12联系起来给予说明。在本示范性实施例中,历史寄存器500(图5)由20位组成,这20位每按4位又分成5组。四位的四种置值中的每一种代表一个先前授权。在图5中,H0是最后的授权。H1是H0前面的授权,H2是H1前面的授权,而H3是H2之前的授权。当作出一个授权时,它被移位进H0。而H0被移位进H1,依次类推,并且H3移位出历史寄存器。最后的4位是来自请求锁存器的“请求位”。它们是索引位。
图5中的历史寄存器用来对含有授权位的存储器块定址。“索引”位直接地映射在请求锁存器10里找到的设备请求位。在本讨论中,假定每次在历史寄存器的各个先前授权里只有一个位被置位,而且该模式中所有的不可寻址的地址都产生一个出错信号。在H0-H3里,每一组中只有一个位可被设置,因为在本典型实施例中每次只给出一个授权。可供选择地,这4个寄存器(H0-H3)还可被编码以节省地址空间并使RAM变小。
在操作中,请求进入系统(通过设备14,16,18和20)并产生对存储器104的一个地址,其在图6中表示为“xxxx”。这个地址包含6个可能的项目。该地址识别RAM中含有4位授权的一个单元。这些授权是根据例如图7中表示的特定的算法确定的。图7表示一个含有简单优选授权算法的存储器块;但是,仲裁模式不必一定为所示的“优先”模式。还请注意所有的请求引线的变化都被覆盖。各种变化都可使G3到G0的一个授权位被设置(选择的)而其它授权位被置为0(未选择的)。
存储器节的输出被仲裁器用来授权一个请求(放在图1的授权线路32,34,36和38上)并且还被装入H0的地址部分。假设请求位为[1001],按照图7里的表,它产生设置为[0001]的授权0。在下个周期RAM地址按图8所示出现。
历史寄存器地址还编址为RAM中的一个16个单元块(但不是如图7中所示的相同块)。通过地址的请求部分选择16个单元中的一个。16个单元中的数据是具有把请求0约定为在最后周期内授权的环形签名式算法的一个例子。它意味着如果有任何其它的请求是待决的,它们将在请求0之前被对待。在这种情况下下一个授权将在优先级的基础上从其它的请求中选择,尽管情况不必总是这样。
假设下一个周期的请求位模式仍旧为[1001]。它的结果是在这个周期内给出请求3。在下一个周期上RAM地址如图9所示。这是通过H0-H3地址部分的地址所选择的一个新的16单元部分。该部分包含有关请求引线的任何可能变化的授权。在本示范性实施例中采用环形签名式算法并约定请求0和3已被授权的情况下,选择新的授权位。如果下个周期的请求引线为[1010],RAM将响应并授权1,因为授权3已被授权而授权1还没有被授权。在下一个周期上RAM地址将如图10所示。
因为请求0,1和3已被先期授权,这些16个单元被选择。注意请求3被断言但未使,在下一个周期里,请求地址为[1100]。因为请求2还未被对待,RAM以授权2[0100]作为响应。再次注意由于环形签名式算法请求3未被使用。
在下一周期RAM的新地址如图11所示。所有的请求被使用,如果下个周期的请求地址是[1011],结果将是授权0,因为它是最早被使用的。新的RAM地址则如图12所示。
RAM的各部分构成一集单元,该集按照环形签名式算法定义授权位的各种可能状态。所使用的算法由系统设计员决定。此外,有可能创立反映运用仲裁器的计算机的特殊性的特定算法。简言之,在使用同一硬件下,根据需要仲裁器可以是通用的或者是专用的。
应该理解上述的实施例仅用于说明本发明的原则,在不违背本发明范围的情况下,技术熟练的人可设计多种变型。因而,这意味着这些变型被包括在权利要求书的范围之内。

Claims (23)

1、一种为多个请求者的请求提供分配仲裁的系统,这种仲裁是以对这些请求者的请求所实施的先前授权的历史为基础的,所述系统包括:
从所述多个请求者中接收请求的输入装置;
所定义的多个授权的存储装置,所述的多个授权由对各种(当前)请求和历史请求可能组合所形成的(各个)授权所组成;
记录一个或多个先前授权的历史装置;
把所述的历史装置、所述的输入装置和所述的存储装置连接起来的控制装置,以把按所述输入装置接收的所述请求和按所述历史装置得到的一个或多个先前授权应用到所述存储装置中,从而在所述多个授权里选择一个应答的授权,并且对所述请求者中的一个提供反映所述选定授权的授权指示。
2、按照权利要求1的系统,其中所述历史装置由一个先进先出(FIFO)队列组成,而且其中的各个授权通过所述的FIFO队列传送。
3、按照权利要求2的系统,其中所述存储装置由多个块组成,所述多个块的各个块包括一个所述多个授权的子集,其中所述控制装置通过将所述FIFO队列作为一个地址来选择所述块中的一个块,还通过利用所述请求去选择所述选定块中的一个单元以从所述选定块中选择所述授权中的一个授权。
4、按照权利要求2的系统,其还包括一个可写屏蔽寄存器,而且其中所述屏蔽寄存器选择性地改变所述历史方式的内容区段。
5、一种为多个请求者的总线分配请求提供仲裁的系统,所述系统包括:
从所述多个请求者中接收请求的输入装置;
包含有多个查找表的存储装置,每个所述查找表具有多个授权,所述各个授权中的每一个和可能的请求输入中的一个相对应。
把所述的输出装置,所述的输入装置和所述的查找表连系起来的控制装置,以选择所述多个查找表中的一个表,并把所述请求应用到所述查找表以选择所述多个授权中的一个,而且对所述请求者中的一个提供反映所述选定授权的授权特许信号。
6、按照权利要求5的系统,还包括一个记录先前总线请求授权历史的历史寄存器,所述历史寄存器和所述控制装置相连接,从而所述控制装置也把从所述历史寄存器得到的所述先前总线请求授权应用到含有按所述输入装置得到的所述请求的所述查找表上以从所述多个授权中选择一个授权。
7、按照权利要求5的系统,其所述多个查找表中的一个表或多个表可被动态地更新。
8、按照权利要求6的系统,还包括和所述历史寄存器连接的屏蔽寄存器,所述屏蔽寄存器是动态可写的并且能够重写历史寄存器从而改变所述已规定的仲裁状态。
9、按照权利要求5的系统,当由所述控制装置提供所述授权信号时,所述控制装置还进行差错检验。
10、按照权利要求9的系统,其所述表的各条项目包括奇偶性指示,并且所述差错检验包括对所述授权的奇偶性检验。
11、按照权利要求9的系统,其中所述表包括一个循环冗余检验值,并且所述差错检验包括进行循环冗余检验。
12、按照权利要求5的系统,其中所述表包含在一个随机存取存储器(RAM)里。
13、按照权利要求5的系统,其中所述表包含在一个只读存储器(ROM)里。
14、按照权利要求5的系统,其中所述表中的一个放在ROM中,而其余的所述多个表放在RAM里。
15、按照权利要求14的系统,其中所述控制装置进行差错检验,作为对所述控制装置测出出现一个错误的反应,所述控制装置把所述确定的仲裁状态单独地应用于所述ROM中的所述表。
16、一种以先前总线请求授权的历史为基地的对多个请求者的请求提供总线分配仲裁的方法,所述方法包括:
接收多个请求为所述总线使用;
为响应所述多个请求,把历史寄存器应用于所述多个请求以确定一种仲裁状态;
把所述结果用作为索引进入仲裁状态表,所述仲裁状态表由多个仲裁状态及相对应的多个授权所组成;和
把按所述确定仲裁状态索引到的所述多个授权中的一个授权发送给所述请求者。
17、按照权利要求16的方法,还包括,在发送所述授权之前,对所述授权进行差错检验。
18、按照权利要求17的方法,其中所述差错检验包含奇偶性检验。
19、按照权利要求17的方法,其中所述差错检验包含循环冗余检验。
20、按照权利要求16的方法,其中所述仲裁状态表包含多个状态表,其中所述结果寻址到所述多个仲裁状态表中的一个仲裁状态表,并且其中为对确定已出现错误作出反应,使用一个和所述仲裁状态表不同的仲裁状态表。
21、按照权利要求16的方法,其中所述仲裁状态表包括多个仲裁状态表,所述方法进而包括确定使用所述多个仲裁状态表中的那一个仲裁状态表。
22、按照权利要求16的方法,其中所述历史寄存器是动态可变的,并且其中把历史寄存器应用于所述请求也包括改变所述历史寄存器。
23、一种为多个请求者的请求提供分配仲裁的方法,包括:
接收多个请求;
在所述接收的请求以及一个或多个先前请求的基础上确定一个请求授权;而且
根据所述确定的授权允许所述多个请求者中的一个请求者。
CN94105517A 1993-05-17 1994-05-16 考虑历史反馈及错误检测与修正的动态可编程总线仲裁器 Expired - Fee Related CN1040586C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US6338093A 1993-05-17 1993-05-17
US063,380 1993-05-17
US063380 1993-05-17

Publications (2)

Publication Number Publication Date
CN1104785A true CN1104785A (zh) 1995-07-05
CN1040586C CN1040586C (zh) 1998-11-04

Family

ID=22048816

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94105517A Expired - Fee Related CN1040586C (zh) 1993-05-17 1994-05-16 考虑历史反馈及错误检测与修正的动态可编程总线仲裁器

Country Status (7)

Country Link
US (1) US5481680A (zh)
EP (1) EP0625753B1 (zh)
JP (1) JP3088241B2 (zh)
CN (1) CN1040586C (zh)
AT (1) ATE191804T1 (zh)
CA (1) CA2115731C (zh)
DE (1) DE69423928T2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108153689A (zh) * 2016-12-06 2018-06-12 比亚迪股份有限公司 轮询仲裁的方法和装置

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07244635A (ja) * 1994-01-14 1995-09-19 Fujitsu Ltd バス使用権調停回路及び方法
US6178475B1 (en) * 1994-12-19 2001-01-23 Advanced Micro Devices Inc. Multimedia system employing timers to properly allocate bus access
FR2737591B1 (fr) * 1995-08-03 1997-10-17 Sgs Thomson Microelectronics Dispositif d'organisation d'acces a un bus memoire
US6108735A (en) * 1995-09-29 2000-08-22 Intel Corporation Method and apparatus for responding to unclaimed bus transactions
US5805840A (en) * 1996-03-26 1998-09-08 Advanced Micro Devices, Inc. Bus arbiter employing a transaction grading mechanism to dynamically vary arbitration priority
US5805838A (en) * 1996-05-31 1998-09-08 Sun Microsystems, Inc. Fast arbiter with decision storage
US5841994A (en) * 1996-06-14 1998-11-24 Texas Instruments Incorporated Portable computer with multiple zoom port interface
US5815674A (en) * 1996-07-15 1998-09-29 Micron Electronics, Inc. Method and system for interfacing a plurality of bus requesters with a computer bus
US5875309A (en) * 1997-04-18 1999-02-23 3Com Corporation Arbitration system using linked table
US5884051A (en) * 1997-06-13 1999-03-16 International Business Machines Corporation System, methods and computer program products for flexibly controlling bus access based on fixed and dynamic priorities
US6006303A (en) * 1997-08-28 1999-12-21 Oki Electric Industry Co., Inc. Priority encoding and decoding for memory architecture
US6073199A (en) * 1997-10-06 2000-06-06 Cisco Technology, Inc. History-based bus arbitration with hidden re-arbitration during wait cycles
KR100236948B1 (ko) * 1997-11-28 2000-01-15 이계철 셀 버스 조정 장치 및 방법
JPH11250005A (ja) * 1998-03-05 1999-09-17 Nec Corp バス制御方法、バス制御装置及びバス制御プログラムを記憶した記憶媒体
US6032218A (en) * 1998-05-28 2000-02-29 3Com Corporation Configurable weighted round robin arbiter
CN1329729A (zh) * 1998-12-07 2002-01-02 因芬尼昂技术股份公司 多站总线系统及其运行方法
US6487171B1 (en) 1999-05-19 2002-11-26 3Com Corporation Crossbar switching matrix with broadcast buffering
US7197589B1 (en) * 1999-05-21 2007-03-27 Silicon Graphics, Inc. System and method for providing access to a bus
US6574232B1 (en) 1999-05-26 2003-06-03 3Com Corporation Crossbar switch utilizing broadcast buffer and associated broadcast buffer management unit
US6718422B1 (en) * 1999-07-29 2004-04-06 International Business Machines Corporation Enhanced bus arbiter utilizing variable priority and fairness
US6704822B1 (en) * 1999-10-01 2004-03-09 Sun Microsystems, Inc. Arbitration protocol for a shared data cache
GB9923512D0 (en) * 1999-10-05 1999-12-08 Koninkl Philips Electronics Nv Radio local area network
US6708240B1 (en) * 2000-03-31 2004-03-16 Intel Corporation Managing resources in a bus bridge
US6584531B1 (en) * 2000-04-27 2003-06-24 Lsi Logic Corporation Arbitration circuit with plural arbitration processors using memory bank history
DE60026908D1 (de) * 2000-07-05 2006-05-18 St Microelectronics Srl Arbitrierungsverfahren und Schaltungsarchitektur dazu
US6980519B1 (en) * 2000-07-14 2005-12-27 Lucent Technologies Inc. Multi-table based grant generator for improved granularity in an ATM-PON
US6631433B1 (en) * 2000-09-27 2003-10-07 Emc Corporation Bus arbiter for a data storage system
US6665760B1 (en) 2000-09-29 2003-12-16 Rockwell Automation Technologies, Inc. Group shifting and level shifting rotational arbiter system
DE10116795A1 (de) * 2001-04-04 2002-10-17 Infineon Technologies Ag Bussystem
US7076587B2 (en) * 2002-05-16 2006-07-11 Tundra Semiconductor Corporation Buffer management in packet switched fabric devices
US6944698B2 (en) * 2002-07-08 2005-09-13 International Business Machines Corporation Method and apparatus for providing bus arbitrations in a data processing system
US7051135B2 (en) * 2002-11-22 2006-05-23 Ess Technology, Inc. Hierarchical bus arbitration
KR100486308B1 (ko) * 2003-08-21 2005-04-29 삼성전자주식회사 다양한 버스 중재 알고리즘을 프로그램 할 수 있는 아비터
US7065594B2 (en) * 2003-09-23 2006-06-20 Tellabs Petaluma, Inc. Method and apparatus of allocating minimum and maximum bandwidths on a bus-based communication system
US7200732B2 (en) * 2004-01-23 2007-04-03 Tellabs Petaluma, Inc. Method and apparatus of adding grant information to a memory
US20050246463A1 (en) * 2004-04-29 2005-11-03 International Business Machines Corporation Transparent high-speed multistage arbitration system and method
US7739436B2 (en) * 2004-11-01 2010-06-15 Sonics, Inc. Method and apparatus for round robin resource arbitration with a fast request to grant response
US7454546B1 (en) * 2006-01-27 2008-11-18 Xilinx, Inc. Architecture for dynamically reprogrammable arbitration using memory
US20130019041A1 (en) * 2011-07-12 2013-01-17 Lsi Corporation Bit slice round robin arbiter

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4009470A (en) * 1975-02-18 1977-02-22 Sperry Rand Corporation Pre-emptive, rotational priority system
US4237534A (en) * 1978-11-13 1980-12-02 Motorola, Inc. Bus arbiter
US4536839A (en) * 1982-03-30 1985-08-20 Mai Basic Four, Inc. Memory request arbitrator
JPS58225442A (ja) * 1982-06-25 1983-12-27 Toshiba Corp 優先順位制御回路
US4814974A (en) * 1982-07-02 1989-03-21 American Telephone And Telegraph Company, At&T Bell Laboratories Programmable memory-based arbitration system for implementing fixed and flexible priority arrangements
JPS59161718A (ja) * 1983-03-07 1984-09-12 Fuji Electric Co Ltd 共通バス支配権制御方式
US4941086A (en) * 1984-02-02 1990-07-10 International Business Machines Corporation Program controlled bus arbitration for a distributed array processing system
US4663756A (en) * 1985-08-29 1987-05-05 Sperry Corporation Multiple-use priority network
JPS63231661A (ja) * 1987-03-20 1988-09-27 Fujitsu Ltd 優先順位制御装置
US4974148A (en) * 1987-07-06 1990-11-27 Motorola Computer X, Inc. Bus arbiter with equitable priority scheme
JPH01189750A (ja) * 1988-01-25 1989-07-28 Agency Of Ind Science & Technol バス調停回路
US4979100A (en) * 1988-04-01 1990-12-18 Sprint International Communications Corp. Communication processor for a packet-switched network
CA1320767C (en) * 1988-05-11 1993-07-27 Robert C. Frame Atomic sequence for phase transitions
JP2833796B2 (ja) * 1989-10-11 1998-12-09 日本電気株式会社 バス調停装置
US5151994A (en) * 1989-11-13 1992-09-29 Hewlett Packard Company Distributed fair arbitration system using separate grant and request lines for providing access to data communication bus
JPH0452748A (ja) * 1990-06-14 1992-02-20 Koufu Nippon Denki Kk バス調停回路
JPH0810445B2 (ja) * 1990-09-21 1996-01-31 インターナショナル・ビジネス・マシーンズ・コーポレイション 動的バス調停方法及び装置
US5291584A (en) * 1991-07-23 1994-03-01 Nexcom Technology, Inc. Methods and apparatus for hard disk emulation
US5301283A (en) * 1992-04-16 1994-04-05 Digital Equipment Corporation Dynamic arbitration for system bus control in multiprocessor data processing system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108153689A (zh) * 2016-12-06 2018-06-12 比亚迪股份有限公司 轮询仲裁的方法和装置
CN108153689B (zh) * 2016-12-06 2020-04-24 比亚迪股份有限公司 轮询仲裁的方法和装置

Also Published As

Publication number Publication date
DE69423928D1 (de) 2000-05-18
CA2115731C (en) 2000-01-25
EP0625753B1 (en) 2000-04-12
US5481680A (en) 1996-01-02
DE69423928T2 (de) 2001-07-19
CA2115731A1 (en) 1994-11-18
CN1040586C (zh) 1998-11-04
EP0625753A1 (en) 1994-11-23
ATE191804T1 (de) 2000-04-15
JP3088241B2 (ja) 2000-09-18
JPH06332841A (ja) 1994-12-02

Similar Documents

Publication Publication Date Title
CN1040586C (zh) 考虑历史反馈及错误检测与修正的动态可编程总线仲裁器
US5412788A (en) Memory bank management and arbitration in multiprocessor computer system
US5377332A (en) Bus arbitration algorithm and apparatus
US5237567A (en) Processor communication bus
US5426612A (en) First-in first-out semiconductor memory device
JP2622654B2 (ja) 複数要求間の仲裁方法およびその装置
JPS60246460A (ja) デジタルコンピユ−タ−システムで交信路の制御を割当てる調停機構
JPH0810446B2 (ja) バスの競合を解決するための裁定手段
CN1639666A (zh) 具有外围设备访问保护的数据处理系统及其方法
US7065594B2 (en) Method and apparatus of allocating minimum and maximum bandwidths on a bus-based communication system
WO2011149482A1 (en) Storing data in any of a plurality of buffers in a memory controller
TW359777B (en) Arbitration apparatus using least recently used algorithm
US5680554A (en) Method and apparatus for arbitrating among processors for access to a common bus
JP4839155B2 (ja) アクセス調停装置およびアクセス調停方法
US6826644B1 (en) Peripheral component interconnect arbiter implementation with dynamic priority scheme
EP0139568B1 (en) Message oriented interrupt mechanism for multiprocessor systems
US5581550A (en) Procedure for time spacing of transmittals from cells relating to messages, as well as devices for the implementation of such a procedure
JPH10307747A (ja) データ転送制御装置
US5603061A (en) Method for prioritizing memory access requests using a selected priority code
US6625678B1 (en) Livelock avoidance method
US20060200608A1 (en) Bus arbiter and bus arbitrating method
JP2001184299A (ja) アービトレーション装置
KR950005244B1 (ko) 타이콤 시스템의 어드레스 버스 중재방법
JPH04322353A (ja) バス・システム
JP2000029777A (ja) デ―タ転送装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee