CN101416107A - 使用非线性元件的全光逻辑门 - Google Patents

使用非线性元件的全光逻辑门 Download PDF

Info

Publication number
CN101416107A
CN101416107A CN200680054226.3A CN200680054226A CN101416107A CN 101416107 A CN101416107 A CN 101416107A CN 200680054226 A CN200680054226 A CN 200680054226A CN 101416107 A CN101416107 A CN 101416107A
Authority
CN
China
Prior art keywords
light
nonlinear element
optical
input signal
door
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200680054226.3A
Other languages
English (en)
Other versions
CN101416107B (zh
Inventor
约翰·卢瑟·科维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CoveyTech LLC
Original Assignee
CoveyTech LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/354,731 external-priority patent/US7394958B2/en
Priority claimed from US11/354,734 external-priority patent/US7664355B2/en
Priority claimed from US11/354,601 external-priority patent/US7428359B2/en
Priority claimed from US11/354,475 external-priority patent/US20070189703A1/en
Priority claimed from US11/354,735 external-priority patent/US7263262B1/en
Application filed by CoveyTech LLC filed Critical CoveyTech LLC
Priority claimed from PCT/US2006/046507 external-priority patent/WO2007094845A1/en
Publication of CN101416107A publication Critical patent/CN101416107A/zh
Application granted granted Critical
Publication of CN101416107B publication Critical patent/CN101416107B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F3/00Optical logic elements; Optical bistable devices
    • G02F3/02Optical bistable devices
    • G02F3/024Optical bistable devices based on non-linear elements, e.g. non-linear Fabry-Perot cavity
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2202/00Materials and properties
    • G02F2202/32Photonic crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2203/00Function characteristic
    • G02F2203/15Function characteristic involving resonance effects, e.g. resonantly enhanced interaction

Abstract

一种全光逻辑门,包括非线性元件,例如光学谐振器,其被配置成接收光输入信号,这些信号中的至少一个被调幅以包括数据。相对于光输入信号的载频对所述非线性元件进行配置,以基于与所述载频的谐振频率相关联的非线性元件谐振频率进行逻辑操作。所述非线性元件基于所述光输入信号产生具有二值逻辑电平的光输出信号。可使用组合介质来组合这些光输入信号供非线性元件进行鉴别,以产生所述光输出信号。各种实施例包括全光与门(AND)、非门(NOT)、与非门(NAND)、或非门(NOR)、或门(OR)、异或门(XOR)、异或非门(XNOR)以及存储锁存器。

Description

使用非线性元件的全光逻辑门
技术领域
本发明涉及用作全光逻辑门的光学设备。更具体地,数字光信号被组合并被提供给非线性元件,如光学谐振器或谐振腔开关,它们的谐振频率被调整为产生期望的逻辑输出信号。
背景技术
在电子设备中,由晶体管构成的逻辑门构成数字电路的基本元件。所述门接收基于电压的输入,产生与期望的逻辑功能对应的基于电压的输出信号。
近年来,人们已开始对开发与电子逻辑门的特性类似的光学设备产生兴趣。产生这种兴趣的原因在于光信号在集成电路中可比电信号传输得快,因为光信号不受电容的制约,而电容使逻辑状态之间的切换速度减慢。鉴于对更快切换速度的需求不断增长,因此预期在将来,如果在电子学方面缺乏显著的技术进步,则对数字光学设备的使用即使不是必须的也将会变得越来越令人期望。
然而,使用光学设备形成集成逻辑电路存在特别的挑战。由于光的特性,光进行传播但不能被存储。在所期望的长的时间内稳定地代表一个逻辑电平的能力成为一个问题。因此,期望提供可用于使用光信号稳定地代表逻辑状态的光逻辑门。
再有,已经建立了使用光部件的产业,这些光部件主要使用调幅光信号,其中光脉冲的振幅或强度代表数字逻辑状态。任何能够在光学上对数据进行存储和处理的能力理想上也应当与现有的光通信基础设施兼容。
在一些光调制方案中,由多于两个的波幅电平来代表数据。这种做法的问题在于它需要对要被进行逻辑操作的光信号的振幅进行很精确的控制。例如,在与(AND)门中,如果两个脉冲都处于高或“1”逻辑电平,在本例中用为“1”的振幅代表,那么输出的振幅将是这两个电平的线性和或“2”。然后,将“2”传输到下一级的逻辑门,该下一级必须被配置成将“2”解释为代表高逻辑电平,而将“1”或“0”解释为代表低逻辑电平。这样,当逻辑门被级联时,两个或更多个高电平相加的问题变得更加复杂。所以,人们希望提供能避免这一问题的光电路。
当信号穿过光学设备传播时,传播损失变成通常会阻止光学设备级联的重要问题。再有,实现在密集集成的基片中向光信号提供增益在当前有技术上的和实践中的障碍。如果能以其他方式管理数字光信号的恢复,则对若干光逻辑门的级联将是可能的。
非线性光学谐振腔通常用于实现全光切换。术语“非线性”特指一种谐振器,构成该谐振器的材料的折射率依赖于谐振器内部的强度或功率。入射功率依赖于输入信号的组合,而入射功率又决定谐振器内部的折射率。谐振器的谐振频率对其折射率的依赖关系如下:
f=qc/2nL,
其中f是谐振器的谐振频率,c是光速,L是谐振器的长度,q是一个正整数,n是折射率。谐振器的无载折射率和长度可被调整,使得谐振频率与输入载频略有不同,由此使得只有具有足够功率的光才能增大或减小谐振器的折射率达到足以使谐振器的谐振频率移动至等于输入的载频。一旦输入光在谐振器内谐振,则光子有高得多的谐振器寿命,由此有更大比例的输入被传输通过谐振器作为输出。谐振器能根据所设计的输入功率的量容易地从不透光状态切换到透光状态的能力是非线性谐振腔成为全光开关最常见的形式的原因。
足够的功率能使非线性谐振器切换到传输,然而,更大的输入功率量将进一步使谐振器的谐振频率移动,直至它不再与载频匹配,从而切断输出。这种特性总被认为是不希望有的,因为传统的数字设计要求一旦达到阈值就有恒定的输出电平,而不管输入电平如何。在研究和产业界,当前的思想和技术未能认识到这一特性反而会通过以下方式而对设计者有好处:实现全光逻辑将会比现在更加受欢迎地被考虑。
通过使非线性谐振器的无载谐振频率等于输入载频,所述非线性谐振器还可起到与上述解谐谐振器相反的作用。具有相对较低功率的输入将被传输,而具有相对较高功率的输入将使谐振器移出谐振状态从而切断输出。人们至今还没有认识到,如果与上述其他特性结合使用,那么非线性元件的这种相反功能是有用的。
发明内容
本发明在各种实施例中公开的设备相应地克服了一个或多个上述问题,并实现了下述进一步的优点。
根据本发明的逻辑门接收一个或多个数字调幅光输入信号。在一些实施例中,所述光输入信号之一是来自例如激光源的连续波(CW)光。所述逻辑门包括非线性元件,其接收光输入信号或它们的组合得到的组合信号,以及非线性地鉴别逻辑电平以产生具有二值逻辑电平的光输出信号。所述非线性元件可包括光学谐振器或谐振腔,其被配置成相对于光输入信号的载频被调谐,以实现特定的逻辑操作。在一些实施例中,所述逻辑门包括组合介质,用于接收和组合光输入信号以产生组合信号,所述组合介质将所述组合信号输出到所述非线性元件用于逻辑电平鉴别。在另一些实施例中,这些光输入信号被提供给非线性元件,所述非线性元件有效地组合和鉴别它们的逻辑电平。在一些实施例中,一个或多个波导被用于将光输入信号引导至该组合介质或非线性元件。在一些实施例中,一个或多个波导可用于接收来自非线性元件的光输出信号,并将其作为逻辑门的输出提供给下游元件。逻辑门可被串联地光学耦合在一起,以形成能实现几乎任何逻辑功能的光电路。单个的或组合的逻辑门能实现与门(AND)、非门(NOT)、与非门(NAND)、或非门(NOR)、或门(OR)、异或门(XOR)、以及异或非门(XNOR)等逻辑操作。
所述非线性元件用作响应光输入信号的逻辑电平的开关,并根据该非线性元件如何被调谐至输入载频或与输入载频失谐而将其输出从“断”切换到“通”或从“通”切换到“断”。再有,通过改变失谐量,能改变切换所需的输入功率量。通过适当安排输入的个数,并定制每个非线性元件的无载和有载的谐振频率,无须使用任何电子器件便能以具有竞争力的切换速度实现选定的逻辑功能。再有,如果连续光也被耦合到非线性元件作为光输入信号之一,则可在光电路的每一级恢复光强度(即逻辑电平)。如果这个连续光被用于使非线性元件保持在最大传输,则额外的数据脉冲将使该非线性元件移出谐振状态,这将产生全光逻辑反转。因为全光强度可恢复逻辑门是可能的,稳定的全光存储器是本发明的另一个可能的实施例。
附图说明
在一般性描述本发明之后,现在将参考附图。这些图并不一定是按比例绘出的,其中:
图1是在输入到非线性元件的光强度不足以驱动其谐振频率相对于输入光频率失谐的非线性元件进入谐振状态的情况下,非线性元件(例如光学谐振器)传输百分比与输入到非线性元件的光频率之间的关系图。
图2是非线性元件传输百分比与输入到非线性元件的光频率之间的关系图,显示当输入光足够强时非线性元件转入谐振和光传输。
图3是全光反相器(非(NOT)门)的平面图,所述反相器包括作为一个输入光信号的连续波(CW)光,作为第二个光输入信号的为零值的数据输入,以及处于谐振或传输模式的非线性元件(例如光学谐振器)。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图4是全光反相器(非(NOT)门)的平面图,所述反相器包括作为一个输入光信号的连续波(CW)光,作为第二个光输入信号的为“通”(即高振幅或逻辑电平)的数据输入,以及处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图5是全光与(AND)门的平面图,所述与门包括两个光输入信号,其数据为零振幅(即低振幅或逻辑电平),以及处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图6是全光与(AND)门的平面图,所述与门接收两个为“通”的光输入信号(即具有高振幅或逻辑电平的数据),以及处于谐振或传输模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图7是全光与非(NAND)门的平面图,所述与非门接收具有均为1比特(即高振幅或逻辑电平)的数据的光输入信号,并输出具有0比特(即低振幅或逻辑电平)的数据的光输出信号。
图8是全光或非(NOR)门的平面图,所述或非门接收连续波(CW)光作为一个光输入信号,另两个具有各自的数据的光输入信号,其中任意一个或两个为“通”(即高振幅或逻辑电平),且包括处于非谐振或不透光模式的非线性元件。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图9是具有逻辑电平恢复功能的全光或(OR)门的平面图。所述或门接收两个具有数据的光输入信号,具有两个串联的反相器,所述反相器产生具有恢复的逻辑电平的光输出信号。
图10是全光异或(XOR)门的平面图。所述异或门接收两个具有各自数据的光输入信号,且包含非线性元件,所述非线性元件失谐的程度为图5所示的一半。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图11是全光异或非(XNOR)门的平面图。所述异或非门接收两个具有各自数据的光输入信号,以及包含非线性元件,非线性元件失谐的程度为图5所示的一半,后面跟随着如图3和图4所示的反相器。在该非线性元件上方是元件传输与频率的关系图,垂直线代表光的载频。
图12是全光与非(NAND)门锁存器的平面图。所述与非门锁存器具有作为光输入信号的两个连续波(CW)光输入,分别具有数据输入“置位(set)”和“复位(reset)”的另外两个光输入信号,4个非线性元件和两个光输出信号Q和Q。
图13是光逻辑门的透视图,所述光逻辑门包括由桥结构支持的光子晶体。
图14是图13所示的光子逻辑门的一部分的详细图,显示该光子逻辑门的输入端的结构,它逐渐变细以与从光纤纤芯传播进入该逻辑门的光的模态分布相匹配。
图15是图13的光子逻辑门的平面图。
图16是图13的光子逻辑门的截断透视图。
图17是全光逻辑门的一个实施例的平面图,该实施例包括用于对光输入信号进行组合的组合介质以及实现为环的非线性元件。
图18是使用环而没有单独的组合介质的全光逻辑门的平面图。
图19是使用光纤实现的全光逻辑门的平面图。
图20是以镜实现的全光逻辑门的平面图,所述镜限定该谐振器腔,该谐振器腔中有非线性材料。
图21是根据本发明的一般化的全光逻辑门的方框图。
图22是制造光电路的一般化的方法的流程图,所述光电路包括被配置成接收一个或多个具有二值逻辑电平的光输入信号的一个或多个光逻辑门,以及具有一个或多个非线性元件,用于产生具有二值逻辑电平的一个或多个光输出信号。
图23是逻辑门的操作方法流程图,所述逻辑门根据具有二值逻辑电平的输入信号,使用基于振幅的非线性鉴别来产生具有二值逻辑电平的光输出信号。
具体实施方式
现在将参考附图更详细地描述本发明,在附图中显示了本发明的一些但不是全部实施例。实际上,这些发明可以通过多种不同的形式实现,而不应认为是局限于这里提出的那些实施例;相反,提供这些实施例是为了使本说明能满足可适用的法律要求。下文中类似的数字代表类似的元件。
定义
“下游”是指沿光传输路径相对于参考点更远的位置或元件。它还能用于指在光电路中光离开参考点的传播方向。
“断”、“低”或“0”是指光信号具有较低的振幅或逻辑电平。
“通”、“高”或“1”是指光信号具有高的振幅或逻辑电平。
“或”广义上是指该词之前或之后的任何一个、一些或全部事物,除非上下文另有指出。这样,“A或B”在其含义内包括单独的“A”、单独的“B”以及“A”和“B”两者一起。
‘(s)’或‘(ies)’表示一个或多个由在该措辞‘(s)’之前紧挨的单词表示的事物。由此,‘signals’表示“一个多个信号”。
“调谐”一般是指对非线性元件进行配置,使得相对于一个或多个光输入信号的频率设置其谐振频率。这里特别要提到的是,“调谐”还可以指对该非线性元件进行配置使其谐振频率被调谐至光输入信号的频率(例如载频)。“失谐”通常是指对非线性元件进行配置,使得其谐振频率被设置为不同于光输入信号的频率。
“光学谐振器”或“光学谐振腔”被定义为一种结构,该结构在有限的时段内捕获光,然后或者传输、或者反射、或者消减它。在光子晶体中的谐振器通过放置一个或多个光可存在的光路并使用将光局限于那些光路的周期性结构包围那些光路而被创建。在二维光子晶体的情况下,所述周期性结构是在构成光子晶体的介质中限定的气孔和/或半导体棒,而光路通常由介质中如孔或棒之类的结构的不存在(absence)来限定。谐振器还可包括由半导体材料或光纤做成的环状波导。所述环与输入和输出端口耦合。或者,谐振器还可包括由反射面包围的介质,这些反射面可以是交替的介电材料,或者具有不同反射系数的交替材料,或者结束于低反射率的用于全内反射的表面,或者金属表面。谐振器还可包括重叠的光栅,排列它们的反射级(reflective order),从而可选择性地捕获光。谐振器还可以包括非线性材料,其含有保持光的电磁感应指数分布(例如孤立子或电压感应分布)。
“基片”是工件或起始材料,在它上面形成逻辑门。所述基片可以是晶片,例如在半导体或微光刻法中使用的晶片。例如,基片可由一种或多种物质构成,包括半导体或绝缘体上硅(SOI)基片。可能的材料包括硅(Si)、二氧化硅(SiO2)、砷化镓(GaAs)、镓(Ga)、硼(B)、磷(P)、磷化镓(GaP)、氮化镓(GaN)等。
“上游”是指在光学门或电路中相对于参考点位置靠近光源的位置或元件。它还能用于指朝向光源的方向。
“波导”是指能限定和引导光的任何结构或介质组合。例如,波导可以是光纤,其中的芯被反射系数(RI)高于该芯的包层包围,它具有将某一波长内的光限定在该芯内的作用。还可在光子晶体中形成光导,在光子晶体中,光在光子晶体中限定的路径中传播要比在光子晶体中限定的结构的区域中传播更加容易。
用于全光逻辑门的非线性元件
图1显示针对非线性元件的作为输入光强度百分比的光传输率与输入光频率的关系图,在这一情况中,该非线性元件被实现为光学谐振器。所述输入光具有为192.9THz(即波长为1.55微米)的频率1。该非线性元件具有193THz的谐振频率2,从而与输入光的频率1失谐。在图1中,输入光的功率不足以使光学谐振腔转入谐振。因此,在图1所代表的情况中,传输穿过谐振腔的载频光的百分比相对比较低,接近于零。
图2显示穿过实现为光学谐振器的非线性元件的作为该非线性元件输入光强度的百分比的传输率。在图2代表的情况中,输入光的功率足够高,使得非线性元件转入谐振。换言之,光功率足够高而且频率足够接近,使得光在非线性元件中谐振且输出相对大量的输入光,几乎是百分之百。如下面将清楚看到的那样,非线性元件的这一选择性谐振特性能被很好地利用到下文描述的逻辑门中。
使用非线性元件的全光逻辑门
图3是全光逻辑反相器(非(NOT)门)10,它包括两个单独的输入介质3和4,它们可以是单独的波导。输入介质3和4与组合介质5对齐或结合,组合介质5可以是例如单个波导或光子晶体。组合介质5被配置成将各输入介质3和4上的光输入信号A和B引导到非线性元件6(例如光学谐振器)。在本实施例中的光输入信号A是具有恒定功率的连续波(CW)光,它被引导进入第一光学输入介质3,而光输入信号B是调幅的光数据(例如数据流),它被引导进入第二光学输入介质4。非线性元件6被精确地解谐,使得如果只有连续波光进入非线性元件,该非线性元件就转入谐振,此时该元件的谐振频率1与CW光的频率2对齐,将光以光输出信号的形式输出到光学输出介质7上。
在图4中,调幅光输入信号A(例如CW光)与组合介质5中的CW光组合并进入非线性元件6,其中,所述光输入信号A与来自第二输入介质4的第二光输入信号B(例如脉冲或数字比特)的频率基本上相同。入射到非线性元件6上的光功率通过相长干涉或相消干涉而充分地增大或减小(取决于光输入信号A的CW光与调幅光输入信号B的相位差),以使非线性元件移出谐振状态,这使得波导7上的输出切换到“断”或低的振幅或逻辑电平。因为图3和图4的设备输出的是在第二输入介质4上所接收的调幅光输入数据的逻辑电平(即波幅电平)的反相,所以它在效果上是光逻辑反相器。因为反相器10的光功率输出仅由输入介质3上的CW光的功率决定,而不是由介质4上的调幅光输入信号B的可能会消失的数据决定,因此,图3和图4的逻辑反相器以类似于连接到电压源的电子反相器或晶体管可实现逻辑电平恢复的方式实现全光逻辑电平恢复。
图5是全光与(AND)门设备20,它包括两个单独的光学输入介质21和22,它们可能是与组合介质25对齐或与之结合的波导,所述组合介质25可以是例如单个波导或在光子晶体中限定的路径。组合介质3被配置成与非线性元件26对齐或与之光耦合。调幅光输入信号A、B每个被相应的数据调制,它们在进入非线性元件之前被分别引导进入光学输入介质23和24并在组合介质25中组合。如图5中所示,如果光输入信号A、B中的任何一个或它们两个具有低的或“断”逻辑电平,那么非线性元件6产生具有低的或“断”逻辑电平的光输出信号。非线性元件26充分地与光输入信号A、B的载频1失谐,使得只有当两个输入同时为“通”时,非线性元件26在光学输出介质27上的输出才切换为“通”,如图6中所示。这一特性对应于全光与门。在介质27上的光功率输出发出的功率是其任意一个输入的功率的二倍,即光输出信号的逻辑电平是光输入信号A、B的逻辑电平相加。如果任何后续的设备被特别设计成接收典型的逻辑“1”比特的强度(即高的振幅或逻辑电平),上述增加了的输出功率会是有害的。在本实施例中对这一问题有两个解决方案:或者是通过使后续的任何接收非线性元件进一步失谐,从而将后续逻辑门设计成适应于来自与门的两倍功率,或者将单个电平跟随器(图5和图6的与门接收光输入信号A、B之一中的CW光并接收另一个光输入信号中的调幅数据,谐振频率被充分解谐以当两个输入均为高且只有在两个信号相消干涉时输出一半的功率,而如果任何一个均处于低逻辑电平则无功率输出)或两个反相器串联放在与门之后,以恢复适当的输出功率电平。
在本发明的一个实施例中,如图7所示的全光与非门30是通过在图5和图6的与门后面放置反相器(如图3和图4的门10)得到的。更具体地,如果图5和图6的门20的输出介质27与图3和图4的门10的输入介质4对齐或光耦合,便得到了全光与非门30,其中,相对于输入介质23、24上的光输入信号A、B,其光输出信号的数据遵从与非布尔逻辑。这样,如果光输入信号A、B二者都为低逻辑电平,那么由与非门30产生的光输出信号具有“高”逻辑电平;如果光输入信号A、B中的任何一个或二者具有“低”逻辑电平,那么由与非门30产生的光输出信号具有“高”逻辑电平。更具体地,非线性元件6相对于光输入信号A、B的载频2被调谐,使得只有当光输入信号A、B两者都处于高逻辑电平时,在介质27、4上的光信号的振幅在与光输入信号C(CW光)组合之后有足够的振幅以使非线性元件6的谐振频率1移离光输入信号A、B、C的载频2,使得介质7上的光输出信号具有低逻辑电平。否则,如果光输入信号A、B中的任何一个或二者具有低逻辑电平,那么介质27、4上的光信号在与光输入信号C组合后所具有的功率不足以使非线性元件6移出谐振状态,由此,在这种情况下,在介质7上的光输出信号具有“高”逻辑电平。
图8是全光或非门50,它包括与或门40相结合的光反相器10。或门40包括两个单独的输入介质41和42(例如光波导或通过光子晶体的路径),所述介质与组合介质43(例如单个光波导或光子晶体的一个区域)对齐或与之结合。如果在介质41、42上的光输入数据信号A、B中的任何一个或二者的振幅为高(即具有高的振幅或逻辑电平),那么在介质43上的光输出信号上的数据为高(即高的振幅或逻辑电平)。反之,如果在介质41、42上的光输入数据信号都为低逻辑电平(即低的振幅或逻辑电平),那么在介质43上的光输出数据信号也处于低逻辑电平(即低的振幅或逻辑电平)。组合介质43与反相器10的输入介质4对齐或与之光连接,所述反相器10的构成和功能可与之前参考图3和图4描述的设备类似。如果该设备的输入介质3、4上的光输入信号A、B中的任何一个或二者含有足够的功率(即处于具有相应高波幅电平的“高”或“1”逻辑电平),那么在反相器的输出介质7上的光输出信号切断(即具有低的振幅或逻辑电平)。否则,由反相器10产生的光输出信号保持“通”(即具有高的振幅或逻辑电平)。因为门50以反相器10终止,它还通过接收介质3上的输入到反相器10的具有恒定连续波(CW)光的光输入信号C来恢复减弱了的逻辑电平,该光输入信号C具有足够的功率来恢复逻辑电平。
在图9所示本发明的实施例中,全光或门55包括图8中的或门40,它与图3和图4中所示的第一和第二反相器10、10’光对齐或耦合。虽然图8的门40与该光逻辑门实现同样的逻辑功能,但图9的实施例允许逻辑电平恢复,而简单的无源波导则不允许。
图10是全光异或门60,它包含并入单个组合介质55的两个单独的输入介质53和54。所述组合介质55与非线性元件56光对齐或光连接。非线性谐振器56的谐振频率51与光输入数据信号的载频52失谐,失谐程度为图5和图6的光与门20的情况的一半,使得只有当单个光输入信号53、54为高(即具有高的振幅或逻辑电平)时,介质57上的光输出信号切换到“通”(即具有高的振幅或逻辑电平)。如果光输入信号A、B二者都为“通”(即具有高的振幅或逻辑电平),则非线性元件的谐振频率51相对于输入载频移动得太远而不允许将光传输到光学输出介质57,并且非线性元件56关闭介质57上的光,使得光输出信号具有低逻辑电平。如果光输入信号A、B中任何一个都不为“通”,非线性元件56便没有显著的光输出,于是光输出信号具有低逻辑电平。如果单个光输入信号A、B为“通”,门60便输出具有高逻辑电平的光作为光输出信号,所以不需要逻辑电平恢复来补偿它的操作。
在本发明的一个实施例中,图11中所示的全光异或非门65包括异或门50(图10),后跟反相器10(图3和图4)。在本实施例中,如果光输入信号A、B二者都具有高逻辑电平,那么由异或门50产生的光输出信号具有低逻辑电平。异或门50在介质57上输出具有低逻辑电平的光输出信号,该光输出信号被输入到介质24上的反相器门10作为一个光输入信号。另一个光输入信号C是输入到光学输入介质23上的反相器门10的CW光。这些信号在介质5中组合,结果得到的组合信号没有足够的功率将非线性元件6的谐振频率1移出相对于光输入信号的载频的谐振状态。相应地,由反相器门10产生的光输出信号具有“高”逻辑电平。如果光输入信号A、B二者都处于低逻辑电平,那么由非线性元件6产生的光输出信号具有“低”逻辑电平。来自光学输出介质57上的异或门50的光输出信号被输入到光学输入介质4上的反相器门10,在与光输入信号C组合后,它的电平不足以产生其振幅足够驱动非线性元件6失谐的组合信号。于是,由反相器门10产生的光输出信号具有高逻辑电平。如果光输入信号A、B中的任何一个但不是两个具有低逻辑电平,那么非线性元件56被驱动到谐振状态,从而使来自异或门50的光输出信号具有“高”逻辑电平。该“高”逻辑电平被输出到介质57上,并经由介质4被接收作为到反相器门10的光输入信号之一。该光输入信号在介质5中与光输入信号C(CW光)组合,该得到的组合信号的振幅足以驱动非线性元件6的谐振频率1离开组合信号的载频2(其与光输入信号的载频相同),使得异或非逻辑门65产生的光输出信号切换到“低”逻辑电平。这样,门65对光输入信号进行异或非逻辑操作,以产生其光输出信号。
图12是全光存储锁存器70,包含两个光输入信号R和S,它们光耦合于单独的与非门30、30’(图7)。与非门9和10二者的光输出Q和Q与相应的第二输入介质24、24’相连,作为相对的与非门30、30’的第二输入。在本实施例中,介质24、24’相交于交叉点73,由于光串扰滤波器74的作用,它们不会造成串扰。该设备的操作恰如基本的电子与非门锁存器的操作,其中,实现下列逻辑表:
 
S R Q Q
0 0 无效 无效
0 1 1 0
1 0 0 1
 
1 1 Q Q
这样,逻辑受控的全光存储器是可能的,因为在输出介质7上的光输出信号能被设置成所希望的值,然后根据光输入信号S和R被存储。因为这一设备的光输出信号由反相器10、10’使用连续波(CW)光有效地产生,它的逻辑电平能在每个切换周期被连续地恢复。所以,被存储的信号能被无限地重复利用,这允许实现在电子存储器门中已经具有的全光存储性能。本实施例中公开的全光锁存器不是由逻辑门构建存储器的唯一方式,也不应认为是本发明如何能用作全光存储器的唯一实例。
为了具体描述锁存器70的操作,如果光输入信号S、R二者都有低逻辑电平,则非线性元件26、26’没有接收具有足够功率以驱动非线性元件6、6’离开谐振的光输入信号,于是,由于在介质3、3’上输入相应的CW光的光输入信号,使得光输出信号Q、Q二者都具有高逻辑电平。具有相同的逻辑电平的两个光输出信号Q、Q被认为是锁存器70的无效逻辑电平。如果光输入信号S、R分别具有低和高逻辑电平,那么光输入信号R的高逻辑电平迫使与非门30’的光输出信号Q成为低逻辑电平,该低逻辑电平被反馈到与非门30,迫使非线性元件6与输入给它的CW光谐振,造成非线性元件6产生高逻辑电平用于光输出信号Q。如果光输入信号S、R分别具有高和低逻辑电平,那么光输入信号S的高电平迫使与非门30产生的光输出信号Q成为低逻辑电平。光输出信号Q作为光输入信号被反馈到与非锁存器30’这一事实确保了光输出信号Q具有高逻辑电平。最后,如果光输入信号R、S二者都具有高逻辑电平,那么与非门30、30’没有一个切换其逻辑电平,光输出信号Q、Q的逻辑电平不改变。
制造全光逻辑门的方法示例
在描述了根据本发明的全光逻辑门和电路的结构和功能后,现在将描述制造全光逻辑门的方法示例。
用氮气处理绝缘体上硅晶片基片80,以去除灰尘和碎屑。使用研磨机和粉末对基片80进行抛光。使用分子束取向外延(MBE)工具,在硅基片80上生长表面粗糙度小于5nm的厚度为200-400nm的硅层81。然后,将该晶片80放置在电子束光刻室内。为了防止“邻近效应”,每个最小特征区域被顺序地暴露于电子束光刻。每个这样的“像素”被人工有选择地暴露,而不使用外部软件。该设备的特征被蚀刻出来,以限定孔82(图12中只具体标出它们当中的少数),这些孔垂直地穿入基片,直径为231nm,且在同一行中相隔是420nm,在层81中限定相邻行的孔,使得它们相对于例如第一行向左或向右移动240nm,从而形成三角形光子晶体栅格。仅在设备10内期望光传播的地方不蚀刻孔,所述设备10在层81中形成。由于若干理由,光子晶体结构用来形成逻辑门是有好处的。首先,可在光子晶体中限定亚微米路径以迅速改变光传播方向,以便引导光信号穿过限定逻辑电路的路径。再有,光子晶体谐振腔在亚微米至微米的范围可具有很高的Q因数,使得对实现逻辑切换的功率要求较低。
非线性元件6是通过在要捕获光的任一侧上插入孔来形成的。可通过改变孔的直径,通过增大或减小在每一侧的孔之间的距离,通过增大或减小在一侧或两侧的孔的数量,或通过这些技术的组合来使该非线性元件被调谐至输入载频或与输入载频失谐。通常,由于所期望的切换功率、寿命和带宽,孔的数量和两侧之间的距离将保持固定。所以,在这一特定过程中,为了调谐谐振器以在所期望的波长传输,仅改变最内和最外的孔的直径。
在左、右边缘处(外部光在所述左、右边缘处进入或离开该设备),基片被深度蚀刻,以增强在侧面进入该设备下方的绝缘体的能力。在整个区域被暴露以形成光逻辑门之后,该晶片被浸入氢氟酸中,直至直接在设备下面的绝缘层被洗掉,得到一个悬空的薄膜桥83,如图13和图15所示。在清洁晶片80后,边缘被分离,得到光芯片84。
光纤波导3a、4a被分离和抛光,折射率匹配的粘合剂3b、4b被应用于光纤的末端以将其附接到突起3c、4c。可以用粘合剂或其它机械固定物86将光纤固定到芯片84内的桥85上,使光纤相对于光逻辑门设备10的波导末端固定就位。光纤的相对端可在输入侧固定附接于CW激光源或上游信号源,以适当地向逻辑门10提供光输入信号A、B。然后,光输入信号A、B经由各自的光纤3a、4a、粘合剂3b、4b以及突起3c、4c被提供给设备10。光输入信号A、B进一步穿过相应的区域3d、4d,到达组合介质5。由光输入信号组合得到的光进入谐振器6,在那里所述光被捕获。谐振器6向区域7d输出光输出信号,在那里光传播到突起7c,进入粘合剂7b,并最终到达光纤7a,在那里光行进到光纤7a的输出端,其可以作为后续逻辑门的输入或者作为芯片84的最终输出而终止。可以以上述类似的方式,或者使用本领域技术人员公知的大量技术和设备,将光纤7a的输出端拼接到另一根光纤或光电路(未示出)。
如图14中所示,光输入和输出介质3、4、7可使用对接耦合技术与相应的光纤耦合。在这种情况下,逻辑门10被限定为使得被限定的孔沿逻辑门10的输入侧的光输入信号的传播方向逐渐缩小3e、4e而更窄,以与光输出信号的模态分布匹配。在输出介质7处,其配置被反转,由基片81中的孔确定的锥形7e沿设备10的光输出信号的传播方向逐渐增大或变宽,从而使门10的输出的模态分布与输出介质7a内的模态分布匹配。耦合进、出外部源的光的波导缓慢地逐渐变细,以与对接耦合的光纤模态分布匹配。
图15和图16更详细地显示逻辑门10的光学谐振器6。显然,在谐振器6的每一端最外面的孔小于最内的孔。如果有其它孔要包括在谐振器6内部,则它们将被放在最外的孔和最内的孔之间,并且大小与谐振器外部的光子晶体内的其它地方使用的孔的大小相同。
本发明的另一个实施例是图17的逻辑门设备90。逻辑门90使用半导体“连线”代替绝缘体上半导体(SOI)基片90上形成的光子晶体。使用上述同样设备蚀刻光子连线93c、94c,然后它们直接地或倏逝地(evanescently)连接到用作非线性元件96的环或环线波导(在这种情况下是循环器或谐振器)。通过限定非线性元件96的环的周长,非线性元件96被调谐或解谐。后续的其他步骤与前述例子中的相同,但不构成薄膜桥,而设备90保持在绝缘基片90上。在操作中,光输入信号93、94在相应的输入介质93a、94a上行进到组合介质95。更具体地,使光波导93a、94a与连线93c、94c对齐并使用粘合剂93b、94b使它们光耦合。这样,在相应波导93a、94a上的光输入信号穿过粘合剂93b、94b进入光连接线93c、94c,所述光连接线并入介质95中,在那里光输入信号组合在一起。组合介质95使光输入信号与非线性元件96倏逝地耦合。依赖于介质93、94上的光输入信号的逻辑电平,非线性元件96通过倏逝耦合将光输出信号输出到光连接线97c,经由粘合剂97b,进入输出光波导97a,这些构成输出介质97。
图18的逻辑门100的实施例在很多方面类似于图17的实施例,唯有在图18中通过使光输入信号经过相应的介质93、94直接耦合到非线性元件96从而省去了组合介质95,在非线性元件处,这两个信号组合并彼此干涉,从而在输出介质97上产生光输出信号。
图19显示本发明的逻辑门110的另一个实施例,它包括光纤103a、104a、106a、107a。典型的单模式光纤103a、104a被用作波导,然后它们与包括非线性材料的光纤106a相连。非线性光纤通常是由弱克尔(Kerr)材料(如二氧化硅)制成。然后通过将光纤106a的周期性部分暴露于强光(例如来自CO2激光器),在非线性光纤中以彼此隔开的位置形成布拉格光栅106b、106c。通过改变强光暴露的长度和位置或者通过弯曲光纤来改变谐振器形状,可对得到的非线性元件106进行调谐。
图20显示光逻辑门110的一个实施例,它具有包括非线性材料116a和镜116b、116c的非线性元件116。光逻辑门110还包括介质113、114(在本例中被示为光纤),用于将光输入信号传输到非线性材料116,以及输出介质117,用于输出由非线性材料116产生的光输出信号。更具体地,来自介质113、114的光输入信号行进到并穿过单向镜116b,在那里它们在介质115中组合以产生组合信号,该组合信号进入非线性材料116a。介质115可以是非线性元件116外部或内部的空气或周围环境,或者它可以是单独的非线性材料116a或非线性材料116a与周围环境的组合。取决于与光输入信号频率相关的非线性材料116的谐振频率,所述组合信号或者被非线性材料116a消减或者被非线性材料116a传输。非线性材料116a可由例如酯基染料构成。穿过非线性材料116a的任何组合信号传输到并通过单向镜116c继续前进到光介质117上,从那里,所述信号从光逻辑门110输出。通过改变镜之间的距离或通过改变谐振器的几何形状,可以对谐振腔进行调谐。
图21是根据本发明的一般化全光逻辑门200的方框图。在图21中,全光逻辑门200包括非线性元件206,所述非线性元件206包括由光子晶体形成的光学谐振器或光学谐振腔、非线性材料光纤中的布拉格光栅、循环器、分布式反馈(DFB)激光器、或其它非线性设备中的一个或多个。光输入信号A,...,B(省略号“...”代表可能有不只两个信号这样的事实)中的至少一个是调幅的,它们被直接提供给非线性元件206,非线性元件206被配置成组合光输入信号A,...,B,鉴别所得到的组合信号的逻辑电平并根据非线性元件206被配置执行的逻辑操作,例如通过与光输入信号A,...,B的载频相关地设置谐振频率而在其输出端产生二值逻辑电平。或者,如图21中的假想线所示,光输入信号A,...,B被提供给组合介质205,如波导或路径,光输入信号在这里组合。所得到的组合信号行进到非线性元件206,非线性元件206根据其被配置要完成的操作来鉴别逻辑电平,并根据光输入信号A,...,B的逻辑电平输出调幅的光输出信号。光输入信号203可用于将来自源或上游逻辑门的光输入信号A,...,B提供给非线性元件206,或提供给组合介质205并从那里提供给非线性元件206。光学输出介质207可用于将光输出信号输出给光电路中的下一个逻辑门或另一个下游元件。
在图22中,制造包括一个或多个光逻辑门的光逻辑电路的方法在步骤220开始,在其中,选择要执行的逻辑操作。在步骤222,设计具有执行选定的逻辑操作所需的一个或多个逻辑门以及光连接的光电路。在步骤224,通过形成逻辑门来制造所设计的光电路使得该电路的谐振频率被调谐为期望逻辑门根据光电路设计执行的那部分逻辑操作。
作为图22的方法的一个举例,假定要根据在步骤220中选择的下列逻辑操作产生光输出信号:
光输出信号=(光输入信号A*光输入信号B)+光输入信号C
在步骤222中设计光电路。能实现选定逻辑操作的一种设计使用“与”逻辑门来鉴别光输入信号A、B,所得到的输出信号与光输入信号C一起被输入到“或”门以产生用于所述选定逻辑操作的光输出信号。在步骤224,制造“与”逻辑门和“或”逻辑门,使得非线性元件的谐振频率被适当地调谐至光输入信号的频率或与光输入信号的频率失谐,以产生希望的“与”逻辑门和“或”逻辑门。然后,所得到的光电路被耦合,使得其输入端从上游元件接收各光输入信号A、B、C,且所述输出端被耦合以向下游元件提供光输出信号。
在图23中,逻辑门的操作方法在步骤230开始,其中,接收来自上游元件(如用于CW光的激光源、光调幅器或例如逻辑门的上游光电路元件)的光输入信号。在步骤232,光输入信号被引导。可由光学输入介质针对相应的光输入信号来执行步骤230和232。在步骤234,光输入信号被组合以产生组合信号。该步骤可由组合介质完成。如图23中的假想线所示,步骤232和234是可选的步骤。在步骤236,对由光输入信号的组合得到的逻辑电平进行鉴别以产生具有二值逻辑电平的光输出信号,其低逻辑电平由低振幅代表,高电平由高振幅代表。步骤236可由逻辑门的非线性元件执行。最后,在步骤238,光输出信号被传输到下游元件,例如在该光电路或另一个光学设备中的下一个门。
设备的对应
在所附权利要求书中,“用于非线性地鉴别光输入信号的逻辑电平以产生具有二值逻辑电平的光输出信号的非线性元件”是指这里描述的任何非线性元件6、6’、26、26’、56、96、106、116、206或其等效元件。
替换方案
尽管“调谐”光学谐振器通常是指使谐振器的谐振频率偏移,但本发明还认为“调谐”还指改变谐振器传输特性的其它方法,作为实现所希望功能的可能手段。例如,可能通过改变品质因数,或者通过在谐振器中增加额外的谐振峰,或者通过应用应力、电磁场或压电场或者注入电荷载流子(如空穴或电子)、注入光或其它技术来改变其几何形状或折射系数,从而改变谐振器传输的带宽、分布或中心。
虽然结合当前是光通信产业标准的1.55μm光信号进行了描述,然而,应该理解,本发明的原理可应用来使用光信号的其它波长或频率获得有利的结果。用于所公开的门和锁存器的光信号不一定需要有相同的频率。
虽然这里公开的实施例是在“正逻辑”的上下文中描述的,其中具有相对较高振幅的光信号被认为是高逻辑电平,而具有相对较低振幅的光信号被认为是处在低逻辑电平,然而也可使用“负逻辑”,其中具有相对较高振幅的光信号被认为是低逻辑电平,而具有相对较低振幅的光信号被认为是处在高逻辑电平。
虽然这里描述的结构是二维结构,然而,本领域技术人员利用这里提供的教导容易看到,这里也可使用一维或三维结构实现与前述类似功能的全光逻辑门。
虽然这里对光子晶体进行限定的结构被描述为介质中的圆形孔,但应该理解,可进行相反的做法来代替在介质中造孔,例如通过在基片上制作柱、栏、圆柱体、立方体、球体或其它结构来限定光子晶体。再有,还可能与选择性蚀刻相反,通过将材料选择性地沉积在基片上来形成光子晶体,或者可使用这些技术的组合来形成光子晶体。
在2004年5月21日提交的共同受让的US 2005/0259999中公开了其它可能的配置和功能,该申请以John Luther Covey作为唯一发明人,在此通过引用将该申请结合于此,如同在本文中全文给出一样。
这里提出的本发明的许多修改和其它实施例将会被与本发明相关的领域的技术人员想到,具有在前文的描述和附图中给出的讲解的益处。因此应该理解,本发明不限于所公开的具体实施例,而是各种修改和其它实施例应该被包括在所附权利要求的范围内。虽然这里使用了特定的术语,但它们只是在通用的和描述性的意义上被使用,并不用于限定的目的。

Claims (100)

1.一种接收光输入信号的全光逻辑门,所述全光逻辑门包括:
非线性元件,被配置成具有相对于光输入信号频率中的至少一个限定的谐振频率,使得所述非线性元件根据光输入信号的二值逻辑电平进行逻辑操作,以产生具有振幅的光输出信号,所述光输出信号的振幅具有二值逻辑电平。
2.如权利要求1所述的全光逻辑门,其中,光输入信号中的至少一个是调幅的以包括相应的数据,且所述非线性元件被配置成使用所述数据进行逻辑操作。
3.如权利要求1所述的全光逻辑门,其中,光输入信号中的一个是恒定连续波(CW)光,光输入信号中的另一个是调幅的以包括数据,且即使所述具有数据的光输入信号具有由所述恒定CW光的振幅衰减得到的振幅,所述非线性元件产生的光输出信号的振幅由所述恒定CW光确定,使得所述光输出信号的逻辑电平相对于所述包括数据的光输入信号的逻辑电平被恢复。
4.如权利要求1所述的全光逻辑门,其中,光输入信号中的一个是恒定连续波(CW)光,光输入信号中的另一个包括调幅的数据,且所述非线性元件充分地与载频失谐以实现逻辑操作以跟随光输入信号中的所述一个的逻辑电平,使得如果只有所述CW光进入该非线性元件且来自光输入信号中的所述另一个的光包括处于高逻辑电平的数据,则该非线性元件移入谐振状态并输出光作为光输出信号以代表高逻辑电平,如果所述CW光和来自光输入信号的含有低逻辑电平数据的所述另一个的光进入该非线性元件,则该非线性元件移出谐振状态,使得不输出光,作为光输出信号以代表低逻辑电平。
5.如权利要求1所述的全光逻辑门,其中,光输入信号中的一个是恒定连续波(CW)光,光输入信号中的另一个包括调幅的数据,且所述非线性元件充分地与载频失谐以实现使用非(NOT)逻辑的逻辑操作,使得如果只有所述CW光进入该非线性元件且来自光输入信号中的所述另一个的光包括处于低逻辑电平的数据,则该非线性元件移入谐振状态且输出光作为光输出信号以代表高逻辑电平,如果所述CW光和来自光输入信号中的含有数据的所述另一个的光进入该非线性元件,则该非线性元件移出谐振状态,使得不输出光,作为光输出信号以代表第二逻辑电平。
6.如权利要求1所述的全光逻辑门,其中,所述非线性元件具有充分地与载频失谐的谐振频率,使得该非线性元件实现使用与(AND)逻辑的逻辑操作,其中仅当两个光输入信号都具有高逻辑电平时,该非线性元件输出光作为光输出信号以代表高逻辑电平,如果光输入信号中的任何一个或二者都具有低逻辑电平,则该非线性元件没有光输出,以代表低逻辑电平。
7.如权利要求1所述的全光逻辑门,其中,所述非线性元件具有充分地与载频失谐的谐振频率,使得该非线性元件实现使用或非(NOR)逻辑的逻辑操作,其中如果光输入信号中的任何一个或两者都有低逻辑电平,则该非线性元件输出光作为光输出信号,如果两个光输入信号均具有高逻辑状态,则该非线性元件输出光以代表高逻辑电平。
8.如权利要求1所述的全光逻辑门,其中,所述非线性元件组合光输入信号以产生组合信号,该非线性元件根据所述组合信号产生光输出信号。
9.如权利要求1所述的全光逻辑门,其中,所述非线性元件被实现在光子晶体中。
10.如权利要求9所述的全光逻辑门,其中,所述光子晶体被限定为包括路径,所述路径在输入和输出侧上由在形成该光子晶体的介质中限定的结构界定。
11.如权利要求10所述的全光逻辑门,其中,在所述非线性元件的输入和输出侧上的结构的尺寸被形成为相对于光输入信号的频率对该非线性元件的谐振频率进行调谐或解谐,以实现逻辑操作。
12.如权利要求10所述的全光逻辑门,其中,在该非线性元件的输入和输出侧上的结构的位置被形成为相对于光输入信号的频率对该非线性元件的谐振频率进行调谐或解谐,以实现逻辑操作。
13.如权利要求10所述的全光逻辑门,其中,在该非线性元件的输入和输出侧上的结构的数量被形成为相对于光输入信号的频率对该非线性元件的谐振频率进行调谐或解谐,以实现逻辑操作。
14.如权利要求1所述的全光逻辑门,其中,该非线性元件被实现为光学谐振器。
15.如权利要求1所述的全光逻辑门,其中,该非线性元件被实现为环。
16.如权利要求15所述的全光逻辑门,其中,所述环是由半导体线形成的。
17.如权利要求1所述的全光逻辑门,其中,所述非线性元件被实现为由非线性材料构成的光纤,所述光纤具有彼此隔开的布拉格光栅,以限定该非线性元件的谐振腔。
18.如权利要求1所述的全光逻辑门,其中,所述非线性元件由位于彼此隔开的镜之间的非线性材料构成。
19.如权利要求1所述的全光逻辑门,进一步包括:
与所述非线性元件光耦合的组合介质,所述组合介质接收光输入信号并通过对光输入信号进行组合产生组合信号,该组合介质将该组合信号提供给非线性元件以基于该组合信号产生光输出信号。
20.如权利要求19所述的全光逻辑门,其中,所述组合介质和非线性元件被限定在光子晶体中。
21.如权利要求19所述的全光逻辑门,进一步包括:
至少一个光学输入介质,所述至少一个光学输入介质向所述组合介质提供光输入信号中的一个或两者。
22.如权利要求21所述的全光逻辑门,其中,所述光学输入介质包括光纤。
23.如权利要求21所述的全光逻辑门,其中,所述光学输入介质限定在光子晶体中限定的路径。
24.如权利要求21所述的全光逻辑门,进一步包括:
光学输出介质,其接收并输出来自所述非线性元件的光输出信号。
25.如权利要求24所述的全光逻辑门,其中,所述光学输出介质包括光纤。
26.如权利要求24所述的全光逻辑门,其中,所述光学输出介质包括光子晶体。
27 如权利要求24所述的全光逻辑门,其中,部分所述第一和第二输入介质、部分所述光学输出介质、所述组合介质以及所述非线性元件被实现在光子晶体中。
28.如权利要求1所述的全光逻辑门,其中,所述非线性元件被实现为具有第一和第二布拉格光栅的光纤,所述第一和第二布拉格光栅界定和限定光学谐振器,该第一布拉格光栅接收光输入信号,第二布拉格光栅输出光输出信号。
29.一种全光非(NOT)门,包括:
非线性元件,被配置成接收具有恒定连续波(CW)光的第一光输入信号以及调幅的具有数据的第二光输入信号,所述数据具有二值逻辑电平,所述非线性元件具有相对于所述光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第二光输入信号具有低逻辑电平则该非线性元件输出CW光作为具有高逻辑电平的光输出信号,且如果光输入信号具有高逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,这样,光输出信号具有用基本上由CW光的振幅确定的高逻辑电平的振幅调幅的二值逻辑电平。
30.如权利要求29所述的全光非(NOT)门,其中,所述非线性元件被形成在光子晶体中。
31.如权利要求30所述的全光非(NOT)门,其中,所述光子晶体被支撑在基片上,进一步包括:
光学输入介质,包括安装在该基片上的光纤,用于向在光子晶体中形成的非线性元件提供相应的光输入信号。
32.如权利要求29所述的全光非(NOT)门,其中,所述非线性元件包括光子晶体,所述光子晶体形成在基片上支撑的层中,所述全光非(NOT)门进一步包括:称
光学输出介质,包括安装到该基片上的光纤,用于接收来自光子晶体的光输出信号。
33.如权利要求29所述的全光非(NOT)门,其中,所述非线性元件被形成为在基片上的环。
34.如权利要求33所述的全光非(NOT)门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收光输入信号;以及
组合介质,所述光学输入介质结合到该组合介质中,所述组合介质组合光输入信号以产生组合信号,该组合介质被光耦合以向所述环提供该组合信号。
35.如权利要求34所述的全光非(NOT)门,其中,所述组合介质的末端渐缩,以将组合信号倏逝地耦合到所述环。
36.如权利要求33所述的全光非(NOT)门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收相应的光输入信号,所述光学输入介质与所述环光耦合。
37.如权利要求36所述的全光非(NOT)门,其中,所述光学输入介质各自的末端渐缩,以将光输入信号倏逝地耦合到所述环。
38.如权利要求29所述的全光非(NOT)门,其中,所述非线性元件是由彼此隔开的布拉格光栅形成的,所述布拉格光栅形成在由非线性材料构成的光纤中。
39.如权利要求38所述的全光非(NOT)门,进一步包括:
至少一个光学输入介质,用于接收相应的光输入信号,所述光学输入介质被光耦合以向所述非线性元件提供相应的光输入信号。
40.如权利要求39所述的全光非(NOT)门,其中,所述光学输入介质是光纤。
41.如权利要求38所述的全光非(NOT)门,进一步包括:
至少一个光学输出介质,用于接收来自所述非线性元件的光输出信号,所述光学输出介质被光耦合以接收和输出光输出信号。
42.如权利要求41所述的全光非(NOT)门,其中,所述光学输出介质包括光纤。
43.如权利要求29所述的全光非(NOT)门,其中,所述非线性元件包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料,
所述彼此隔开的镜捕获光输入信号供非线性材料进行非线性鉴别。
44.如权利要求43所述的全光非(NOT)门,进一步包括:
至少一个光学输入介质,用于接收相应的光输入信号并将其引导到非线性元件。
45.如权利要求43所述的全光非(NOT)门,进一步包括:
至少一个光学输出介质,用于接收和输出由非线性元件产生的光输出信号。
46.一种全光逻辑跟随器门,包括:
非线性元件,被配置成接收具有恒定连续波(CW)光的第一光输入信号以及调幅的具有数据的第二光输入信号,所述数据具有二值逻辑电平,所述非线性元件具有相对于所述光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第二光输入信号具有高逻辑电平,则该非线性元件输出CW光作为具有高逻辑电平的光输出信号,如果光输入信号具有低逻辑电平,则该非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而光输出信号具有使用基本上由CW光的振幅确定的高逻辑电平的振幅进行调幅的二值逻辑电平。
47.如权利要求46所述的全光逻辑跟随器门,其中,所述非线性元件形成在光子晶体中。
48.如权利要求47所述的全光逻辑跟随器门,其中,所述光子晶体被支撑在基片上,所述全光逻辑跟随器门进一步包括:
光学输入介质,包括安装到该基片上的相应的光纤,所述光纤将光输入信号引导至在光子晶体中形成的非线性元件。
49.如权利要求46所述的全光逻辑跟随器门,其中,所述非线性元件包括光子晶体,所述光子晶体形成在基片上支撑的层中,所述全光逻辑跟随器门进一步包括:
光学输出介质,包括安装到该基片上的光纤且被光耦合以接收和输出来自在光子晶体中限定的非线性元件的光输出信号。
50.如权利要求46所述的全光逻辑跟随器门,其中,所述非线性元件被形成为在基片上的环。
51.如权利要求50所述的全光逻辑跟随器门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收光输入信号;以及
组合介质,所述光学输入介质结合到该组合介质中,该组合介质将光输入信号组合为组合信号,该组合介质被光耦合到所述环。
52.如权利要求51所述的全光逻辑跟随器门,其中,所述组合介质的末端渐缩,以将组合信号倏逝地耦合到所述环。
53.如权利要求52所述的全光逻辑跟随器门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收相应的光输入信号,所述光学输入介质与所述环光耦合。
54.如权利要求53所述的全光逻辑跟随器门,其中,所述光学输入介质的相应端渐缩,以将光输入信号倏逝地耦合到该环。
55.如权利要求46所述的全光逻辑跟随器门,其中,所述非线性元件是由彼此隔开的布拉格光栅形成的,所述布拉格光栅形成在由非线性材料构成的光纤中。
56.如权利要求55所述的全光逻辑跟随器门,进一步包括:
至少一个光学输入介质,用于接收相应的光输入信号,所述光学输入介质被光耦合以向所述非线性元件提供相应的光输入信号。
57.如权利要求56所述的全光逻辑跟随器门,其中,所述光学输入介质是光纤。
58.如权利要求46所述的全光逻辑跟随器门,进一步包括:
至少一个光学输出介质,用于接收来自所述非线性元件的光输出信号,所述光学输出介质被光耦合以接收和输出光输出信号。
59.如权利要求58所述的全光逻辑跟随器门,其中该光学输出介质包括光纤。
60.如权利要求46所述的全光逻辑跟随器门,其中,所述非线性元件包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料,
所述彼此隔开的镜捕获光输入信号,供非线性材料进行非线性鉴别,以产生光输出信号。
61.如权利要求60所述的全光逻辑跟随器门,进一步包括:
至少一个光学输入介质,所述至少一个光学输入介质被光耦合以接收相应的光输入信号并将其引导至非线性元件。
62.如权利要求60所述的全光逻辑跟随器门,进一步包括:
至少一个光学输出介质,所述至少一个光学输出介质被光耦合以接收和输出由非线性元件产生的光输出信号。
63.一种全光与(AND)门,包括:
非线性元件,被配置成接收具有各自数据的第一和第二调幅光输入信号,所述数据具有二值逻辑电平,所述非线性元件具有被相对于光输入信号中的至少一个的频率被调谐的谐振频率,使得仅当第一和第二光输入信号均具有高逻辑电平时,则非线性元件输出光作为具有高逻辑电平的光输出信号,如果光输入信号中的任何一个或二者都具有低逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而光输出信号具有调幅的二值逻辑电平。
64.如权利要求63所述的全光与(AND)门,其中,所述非线性元件形成在光子晶体中。
65.如权利要求63所述的全光与(AND)门,其中,所述光子晶体被支撑在基片上,所述全光与(AND)门进一步包括:
光学输入介质,包括安装到该基片上的相应光纤,所述光纤将光输入信号引导至在光子晶体中形成的非线性元件。
66.如权利要求63所述的全光与(AND)门,其中,所述非线性元件包含光子晶体,所述光子晶体形成在基片上支撑的层中,所述全光与(AND)门进一步包括:
光学输出介质,包括安装到该基片上的光纤,所述光纤被光耦合以接收和输出来自在光子晶体中限定的非线性元件的光输出信号。
67.如权利要求66所述的全光与(AND)门,其中,所述非线性元件被形成为在基片上的环。
68.如权利要求63所述的全光与(AND)门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收光输入信号;以及
组合介质,所述光学输入介质结合到该组合介质中,该组合介质将光输入信号组合为组合信号,该组合介质被光耦合到所述环。
69.如权利要求68所述的全光与(AND)门,其中,所述组合介质的末端渐缩,以将组合信号倏逝地耦合到所述环。
70.如权利要求67所述的全光与(AND)门,进一步包括:
在基片上形成的至少两个单独的光学输入介质,用于接收相应的光输入信号,所述光学输入介质与所述环光耦合。
71.如权利要求70所述的全光与(AND)门,其中,所述光学输入介质各自的末端渐缩,以将光输入信号倏逝地耦合到所述环。
72.如权利要求63所述的全光与(AND)门,其中,所述非线性元件是由彼此隔开的布拉格光栅形成的,所述布拉格光栅形成在由非线性材料构成的光纤中。
73.如权利要求72所述的全光与(AND)门,进一步包括:
至少一个光学输入介质,用于接收相应的光输入信号,所述光学输入介质被光耦合以向该非线性元件提供相应的光输入信号。
74.如权利要求73所述的全光与(AND)门,其中,所述光学输入介质是光纤。
75.如权利要求72所述的全光与(AND)门,进一步包括:
至少一个光学输出介质,用于接收来自所述非线性元件的光输出信号,所述光学输出介质被光耦合以接收和输出光输出信号。
76.如权利要求75所述的全光与(AND)门,其中,所述光学输出介质包括光纤。
77.如权利要求63所述的全光与(AND)门,其中,所述非线性元件包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料,
所述彼此隔开的镜捕获光输入信号,供非线性材料进行非线性鉴别,以产生光输出信号。
78.如权利要求77所述的全光与(AND)门,进一步包括:
至少一个光学输入介质,所述至少一个光学输入介质被光耦合以接收相应的光输入信号并将所述光输入信号引导至非线性元件。
79.如权利要求77所述的全光与(AND)门,进一步包括:
至少一个光学输出介质,所述至少一个光学输出介质被光耦合以接收和输出由非线性元件产生的光输出信号。
80.一种全光与非(NAND)门,包括:
与(AND)门,包括第一非线性元件,被配置成接收具有各自数据的第一和第二调幅光输入信号,所述数据具有二值逻辑电平,所述非线性元件具有相对于第一和第二光输入信号中的至少一个的频率被调谐的谐振频率,使得仅当第一和第二光输入信号均具有高逻辑电平时,非线性元件输出光作为具有高逻辑电平的第一光输出信号,如果第一和第二光输入信号中的任何一个或二者具有低逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的第一光输出信号,因而光输出信号具有调幅的二值逻辑电平,以及
非(NOT)门,包括第二非线性元件,被配置成接收来自第一非线性元件的第一光输出信号作为第三光输入信号,所述第二非线性元件接收具有恒定连续波(CW)光的第四光输入信号,该非线性元件具有相对于光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第三光输入信号具有低逻辑电平,则非线性元件输出CW光作为具有高逻辑电平的第二光输出信号,如果第三光输出信号具有高逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而第二光输出信号具有使用基本上由CW光的振幅确定的高逻辑电平的振幅进行调幅的二值逻辑电平。
81.如权利要求80所述的全光与非(NAND)门,其中,第一和第二非线性元件中的至少一个被实现在光子晶体中。
82.如权利要求80所述的全光与非(NAND)门,其中,所述第一和第二非线性元件中的至少一个被实现为在基片上形成的环。
83.如权利要求80所述的全光与非(NAND)门,其中,所述非线性元件是由彼此隔开的布拉格光栅形成的,所述布拉格光栅是在由非线性材料构成的光纤中形成的。
84.如权利要求80所述的全光与非(NAND)门,其中,所述非线性元件中的至少一个包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料。
85.如权利要求80所述的全光与非(NAND)门,进一步包括:
至少一个光学输入介质,所述至少一个光学输入介质被光耦合以接收第一和第二光输入信号中相应的一个,并将其引导至所述非线性元件。
86.如权利要求80所述的全光与非(NAND)门,进一步包括:
至少一个光学输出介质,所述至少一个光学输出介质被光耦合以接收和输出由第二非线性元件产生的第二光输出信号。
87.一种全光门,包括:
或(OR)门,包括
第一和第二光学输入介质,用于接收和引导相应的调幅的具有数据的第一和第二光输入信号,所述数据具有二值逻辑电平;以及
组合介质,用于接收和组合第一和第二光输入信号以产生第一光输出信号,如果第一和第二光输入信号中的任何一个或两者具有高逻辑电平,则所述第一光输出信号具有高逻辑电平;如果第一和第二光输入信号均具有低逻辑电平,则所述第一光输出信号具有低逻辑电平;以及
非(NOT)门,包括
第三和第四光学输入介质,所述第三光学输入介质被光耦合以接收第一光输出信号作为第三光输入信号,所述第四光学输入介质被光耦合以接收具有恒定连续波(CW)光的第四光输入信号;以及
非线性元件,具有相对于第三和第四光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第三光输入信号具有低逻辑电平,则非线性元件输出CW光作为具有高逻辑电平的第二光输出信号,如果第三光输出信号具有高逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而第二光输出信号具有使用基本上由CW光的振幅确定的高逻辑电平的振幅进行调幅的二值逻辑电平。
88.如权利要求87所述的全光门,其中,所述或门和非门中的至少一个实现在光子晶体中。
89.如权利要求87所述的全光门,其中,所述非线性元件被实现为在基片上形成的环。
90.如权利要求87所述的全光门,其中,所述非线性元件是由彼此隔开的布拉格光栅形成的,所述布拉格光栅形成在由非线性材料构成的光纤中。
91.如权利要求87所述的全光门,其中,所述非线性元件包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料。
92.如权利要求87所述的全光门,其中,所述非门进一步包括:
至少一个光学输出介质,所述至少一个光学输出介质被光耦合以接收和输出由非线性元件产生的第二光输出信号。
93.如权利要求87所述的全光门,进一步包括:
附加的非(NOT)门,包括
第五和第六光学输入介质,所述第五光学输入介质被光耦合以接收第二光输出信号作为第五光输入信号,所述第六光学输入介质被光耦合以接收具有恒定连续波(CW)光的第六光输入信号;以及
非线性元件,所述非线性元件具有相对于第五和第六光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第五光输入信号具有低逻辑电平,则非线性元件输出CW光作为具有高逻辑电平的第三光输出信号,如果第五光输出信号具有高逻辑电平,则非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而第三光输出信号具有使用基本上由CW光的振幅确定的高逻辑电平的振幅进行调幅的二值逻辑电平。
94.一种接收调幅的第一和第二光输入信号的全光逻辑门,包括:
第一和第二输入介质,用于分别接收第一和第二光输入信号;
组合介质,被光耦合以接收相应的第一和第二光输入信号,以产生组合信号;以及
第一非线性元件,具有相对于第一和第二光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第一和第二光输入信号中的一个具有高逻辑电平而第一和第二光输入信号中的另一个具有低逻辑电平,则第一非线性元件产生具有高逻辑电平的第一光输出信号,以及如果第一和第二光输入信号两者均具有高逻辑电平或两者均具有低逻辑电平,则第一非线性元件产生具有低逻辑电平的第一光输出信号,因而第一光输出信号具有被调幅的二值逻辑电平。
95.如权利要求94所述的全光逻辑门,其中,至少所述第一非线性元件是在光子晶体中实现的。
96.如权利要求94所述的全光逻辑门,其中,所述第一非线性元件被实现为在基片上形成的环。
97.如权利要求94所述的全光逻辑门,其中,所述第一非线性元件由彼此隔开的布拉格光栅形成,所述布拉格光栅形成于由非线性材料构成的光纤中。
98.如权利要求94所述的全光逻辑门,其中,所述第一非线性元件包括:
第一和第二彼此隔开的相对的镜;以及
位于所述镜之间的非线性材料。
99.如权利要求94所述的全光逻辑门,其中,所述逻辑门进一步包含:
至少一个光学输出介质,所述至少一个光学输出介质被光耦合以接收和输出由第一非线性元件产生的第一光输出信号。
100.如权利要求94所述的全光逻辑门,进一步包括:
第三和第四光学输入介质,所述第三光学输入介质被光耦合以接收第一光输出信号作为第三光输入信号,所述第四光学输入介质被光耦合以接收具有恒定连续波(CW)光的第四光输入信号;以及
第二非线性元件,所述第二非线性元件具有相对于第三和第四光输入信号中的至少一个的频率被调谐的谐振频率,使得如果第三光输入信号具有低逻辑电平,则第二非线性元件输出CW光作为具有高逻辑电平的第二光输出信号,如果第三光输出信号具有高逻辑电平,则第二非线性元件基本上不输出光,作为具有低逻辑电平的光输出信号,因而第二光输出信号具有使用基本上由CW光的振幅确定的高逻辑电平的振幅进行调幅的二值逻辑电平。
CN200680054226.3A 2006-02-14 2006-12-06 使用非线性元件的全光逻辑门 Expired - Fee Related CN101416107B (zh)

Applications Claiming Priority (13)

Application Number Priority Date Filing Date Title
US11/354,475 2006-02-14
US11/354,731 US7394958B2 (en) 2006-02-14 2006-02-14 All-optical logic gates using nonlinear elements-claim set II
US11/354,735 2006-02-14
US11/354,601 2006-02-14
US11/354,734 US7664355B2 (en) 2006-02-14 2006-02-14 All-optical gates using nonlinear elements-claim set III
US11/354,468 US7409131B2 (en) 2006-02-14 2006-02-14 All-optical logic gates using nonlinear elements—claim set V
US11/354,468 2006-02-14
US11/354,601 US7428359B2 (en) 2006-02-14 2006-02-14 All-optical logic gates using nonlinear elements—claim set IV
US11/354,731 2006-02-14
US11/354,475 US20070189703A1 (en) 2006-02-14 2006-02-14 All-optical logic gates using nonlinear elements-claim set I
US11/354,734 2006-02-14
US11/354,735 US7263262B1 (en) 2006-02-14 2006-02-14 All-optical logic gates using nonlinear elements-claim set VI
PCT/US2006/046507 WO2007094845A1 (en) 2006-02-14 2006-12-06 All-optical logic gates using nonlinear elements

Related Child Applications (4)

Application Number Title Priority Date Filing Date
CN201110031423.6A Division CN102226862B (zh) 2006-02-14 2006-12-06 使用非线性元件的全光逻辑门
CN2011100314240A Division CN102226863A (zh) 2006-02-14 2006-12-06 使用非线性元件的全光逻辑门
CN 200910127001 Division CN101493629B (zh) 2006-02-14 2006-12-06 制造光电路的方法
CN 200910007693 Division CN101520588B (zh) 2006-02-14 2006-12-06 全光存储锁存器

Publications (2)

Publication Number Publication Date
CN101416107A true CN101416107A (zh) 2009-04-22
CN101416107B CN101416107B (zh) 2011-03-23

Family

ID=38368568

Family Applications (3)

Application Number Title Priority Date Filing Date
CN 200910127001 Expired - Fee Related CN101493629B (zh) 2006-02-14 2006-12-06 制造光电路的方法
CN200680054226.3A Expired - Fee Related CN101416107B (zh) 2006-02-14 2006-12-06 使用非线性元件的全光逻辑门
CN 200910007693 Expired - Fee Related CN101520588B (zh) 2006-02-14 2006-12-06 全光存储锁存器

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN 200910127001 Expired - Fee Related CN101493629B (zh) 2006-02-14 2006-12-06 制造光电路的方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN 200910007693 Expired - Fee Related CN101520588B (zh) 2006-02-14 2006-12-06 全光存储锁存器

Country Status (2)

Country Link
US (6) US7409131B2 (zh)
CN (3) CN101493629B (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101840126A (zh) * 2010-04-21 2010-09-22 中国科学院半导体研究所 一种可降低功耗的硅基级联谐振腔全光逻辑与门结构
CN103091936A (zh) * 2013-01-23 2013-05-08 西安理工大学 基于光吸收的漂白效应实现全光逻辑与运算的方法
CN104503186A (zh) * 2014-12-19 2015-04-08 欧阳征标 高对比度光子晶体与逻辑门
CN104536235A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光多步延迟自或变换逻辑门
CN104536234A (zh) * 2014-12-19 2015-04-22 欧阳征标 高对比度光子晶体“或”、“非”、“异或”逻辑门
CN104536238A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光多步延迟或变换逻辑门
CN104536239A (zh) * 2014-12-19 2015-04-22 欧阳征标 光学时钟发生器
CN104536237A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光学抗干扰自锁触发开关
WO2015089812A1 (zh) * 2013-12-20 2015-06-25 华为技术有限公司 一种全光逻辑门

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7643759B2 (en) * 2005-01-12 2010-01-05 Sumitomo Electric Industries, Ltd. Signal-quality evaluation device, signal adjustment method, optical-signal evaluation system, and optical transmission system
US7486849B2 (en) * 2005-06-30 2009-02-03 International Business Machines Corporation Optical switch
US7417788B2 (en) * 2005-11-21 2008-08-26 Aditya Narendra Joshi Optical logic device
US7394958B2 (en) * 2006-02-14 2008-07-01 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set II
US7409131B2 (en) * 2006-02-14 2008-08-05 Coveytech, Llc All-optical logic gates using nonlinear elements—claim set V
US7664355B2 (en) * 2006-02-14 2010-02-16 Coveytech Llc All-optical gates using nonlinear elements-claim set III
US7263262B1 (en) * 2006-02-14 2007-08-28 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set VI
US20070189703A1 (en) * 2006-02-14 2007-08-16 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set I
US7428359B2 (en) * 2006-02-14 2008-09-23 Coveytech, Llc All-optical logic gates using nonlinear elements—claim set IV
US8014639B1 (en) * 2008-11-13 2011-09-06 Skogen Erik J Optical NOR gate
WO2010058432A1 (en) * 2008-11-24 2010-05-27 Elsag Datamat Spa Optical logic gate
CN102436116B (zh) * 2009-04-22 2014-07-09 中国科学院半导体研究所 一种硅基集成化光学异或及同或运算阵列
US9952383B2 (en) * 2010-06-22 2018-04-24 The Trustees Of The University Of Pennsylvania Manipulating and routing optical signal narrow paths on graphene and graphene as a platform for metamaterials
KR101933452B1 (ko) 2011-02-10 2019-01-02 삼성전자주식회사 디바이스 패널들의 상대적 이동을 이용한 사용자 명령들을 입력하는 방법 및 장치
CN104485928B (zh) * 2014-12-19 2017-01-18 欧阳征标 光子晶体全光学d触发器
US10386698B2 (en) 2015-05-08 2019-08-20 Hewlett Packard Enterprise Development Lp Optical logic gates
US11126065B2 (en) * 2016-06-09 2021-09-21 The Boeing Company Photonic crystals logic devices
CN107566044B (zh) * 2017-10-13 2020-01-10 苏州大学 基于高非线性光纤的通信方法
CN110501854B (zh) * 2019-08-20 2022-07-19 太原师范学院 基于单微环谐振器的全光异或同或逻辑门
CN112379723A (zh) * 2020-11-24 2021-02-19 浏阳市仁杰电子科技有限公司 一种光芯片的多进制输入输出设备

Family Cites Families (75)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3760297A (en) 1972-01-20 1973-09-18 Int Standard Electric Corp Laser to optical fiber coupling
US4196426A (en) * 1978-07-10 1980-04-01 Emerson Electric Company Combustion products detection apparatus
US4540243A (en) 1981-02-17 1985-09-10 Fergason James L Method and apparatus for converting phase-modulated light to amplitude-modulated light and communication method and apparatus employing the same
US4630898A (en) 1983-10-14 1986-12-23 Jewell Jack L Etalon optical logic gate apparatus and method
JPS61502844A (ja) 1984-07-31 1986-12-04 ヒユ−ズ・エアクラフト・カンパニ− 位相不反応型光ロジックゲ−トデバイス
JPS61112888A (ja) 1984-11-06 1986-05-30 三菱重工業株式会社 高温二重配管
US4695121A (en) 1985-01-28 1987-09-22 Polaroid Corporation Integrated optic resonant structres and fabrication method
US4701030A (en) * 1985-03-15 1987-10-20 American Telephone And Telegraph Company, At&T Bell Laboratories Thermal stable optical logic element
US4718063A (en) * 1985-06-20 1988-01-05 The United States Of America As Represented By The Secretary Of The Navy Optoelectronic integrated circuit multiplex
US4720175A (en) 1985-12-02 1988-01-19 The United States Of America As Represented By The Secretary Of The Army Composite logic gate element and multiplexer for optical computing and optical communication
JPS62269125A (ja) 1986-05-16 1987-11-21 Nec Corp 光論理演算素子
JPH01138478A (ja) 1987-11-25 1989-05-31 Nec Corp 集積回路
US4854676A (en) 1988-04-19 1989-08-08 Hoechst Celanese Corp. Bistable optical devices
US5076672A (en) * 1988-09-20 1991-12-31 Nippon Telegraph & Telephone Corporation All-optical switch apparatus using a nonlinear etalon
SU1755246A1 (ru) * 1988-12-13 1992-08-15 Всесоюзный научно-исследовательский институт электроизмерительных приборов Оптический транзистор
JPH032825A (ja) 1989-05-31 1991-01-09 Nippon Seiki Co Ltd カプセル型液晶表示装置
JPH032845A (ja) 1989-05-31 1991-01-09 Matsushita Electric Ind Co Ltd 光排他的論理和装置
JPH0373541A (ja) 1989-08-14 1991-03-28 Nec Corp 半導体装置の製造方法
JP2864591B2 (ja) * 1989-12-18 1999-03-03 日本電気株式会社 複数のレーザ装置の発振周波数間隔安定化方法
JP3002845B2 (ja) * 1991-09-27 2000-01-24 東芝プラント建設株式会社 壁面又は窓ガラスの清掃装置
US5267336A (en) 1992-05-04 1993-11-30 Srico, Inc. Electro-optical sensor for detecting electric fields
US5434426A (en) * 1992-09-10 1995-07-18 Kabushiki Kaisha Toshiba Optical interconnection device
US5436759A (en) 1994-06-14 1995-07-25 The Regents Of The University Of California Cross-talk free, low-noise optical amplifier
JPH095812A (ja) 1995-06-19 1997-01-10 Furukawa Electric Co Ltd:The 光論理素子およびその光論理素子を用いた光論理回路
US5654818A (en) 1996-02-09 1997-08-05 The United States Of America As Represented By The United States National Aeronautics And Space Administration Polarization independent electro-optic modulator
JP2905739B2 (ja) 1996-04-24 1999-06-14 株式会社エイ・ティ・アール光電波通信研究所 全光型半導体画像記憶装置とその画像記憶及び消去方法、及び全光型半導体論理演算装置とその論理演算方法
US6996310B2 (en) 1997-06-09 2006-02-07 Cambrius, Inc. Directional-coupler assisted add/drop filter with induced on/off switching and modulation
US6130969A (en) 1997-06-09 2000-10-10 Massachusetts Institute Of Technology High efficiency channel drop filter
US6101300A (en) 1997-06-09 2000-08-08 Massachusetts Institute Of Technology High efficiency channel drop filter with absorption induced on/off switching and modulation
JP3989627B2 (ja) 1998-06-23 2007-10-10 富士通株式会社 光ゲート装置、該装置の製造方法及び該装置を備えたシステム
US6035079A (en) 1998-08-11 2000-03-07 Trw Inc. Saturable absorber based optical inverter
JP3002825B1 (ja) 1998-08-24 2000-01-24 株式会社タブチ 水栓器具
US6347104B1 (en) 1999-02-04 2002-02-12 Genoa Corporation Optical signal power monitor and regulator
US6411752B1 (en) 1999-02-22 2002-06-25 Massachusetts Institute Of Technology Vertically coupled optical resonator devices over a cross-grid waveguide architecture
US6891664B2 (en) 1999-03-22 2005-05-10 Finisar Corporation Multistage tunable gain optical amplifier
US6243517B1 (en) * 1999-11-04 2001-06-05 Sparkolor Corporation Channel-switched cross-connect
AU2001239060A1 (en) * 2000-03-10 2001-09-17 Charles C. Romaniuk Dynamic phase logic gate
US6419695B1 (en) * 2000-05-22 2002-07-16 Shlomo Gabbay Cardiac prosthesis for helping improve operation of a heart valve
US6483614B1 (en) 2000-09-29 2002-11-19 Charles Christopher Romaniuk Coupler-based programmable phase logic device
US6853658B1 (en) 2000-12-14 2005-02-08 Finisar Corporation Optical logical circuits based on lasing semiconductor optical amplifiers
EP1512994B1 (en) * 2000-12-27 2007-04-04 Nippon Telegraph and Telephone Corporation Photonic crystal waveguide
WO2002065205A2 (en) 2001-02-09 2002-08-22 Nortel Networks Limited Optical device having nonmonotonic transfer function and applications using same
US6707600B1 (en) 2001-03-09 2004-03-16 Finisar Corporation Early warning failure detection for a lasing semiconductor optical amplifier
JP2002303836A (ja) * 2001-04-04 2002-10-18 Nec Corp フォトニック結晶構造を有する光スイッチ
WO2002093248A1 (en) 2001-05-15 2002-11-21 Massachussets Institute Of Technology Mach-zehnder interferometer using photonic band gap crystals
US6876689B2 (en) * 2001-06-07 2005-04-05 Light Age, Inc. Narrow spectral bandwidth tunable pulsed solid-state laser system
US6462865B1 (en) 2001-06-29 2002-10-08 Super Light Wave Corp. All-optical logic with wired-OR multi-mode-interference combiners and semiconductor-optical-amplifier inverters
US6707597B2 (en) 2001-09-17 2004-03-16 Matsushita Electric Industrial Co., Ltd. Optical device and method for producing photonic crystal
US20030072519A1 (en) 2001-10-17 2003-04-17 Bolanos Miguel Holgado Photonic device, optical logic circuit incorporting the photonic device and method of manufacturing thereof
AU2003235731A1 (en) * 2002-01-04 2003-07-24 Surface Logix, Inc. Non-linear photonic switch and method of making the same
US7245801B2 (en) * 2002-03-21 2007-07-17 University Of Rochester Apparatus with a series of resonator structures situated near an optical waveguide for manipulating optical pulses
WO2003091775A1 (en) 2002-04-25 2003-11-06 Massachusetts Institute Of Technology Optimal bistable switching in non-linear photonic crystals
US7065109B2 (en) * 2002-05-08 2006-06-20 Melles Griot Inc. Laser with narrow bandwidth antireflection filter for frequency selection
US7197059B2 (en) * 2002-05-08 2007-03-27 Melles Griot, Inc. Short wavelength diode-pumped solid-state laser
JP4401626B2 (ja) 2002-07-05 2010-01-20 富士通株式会社 光信号を処理する方法及び装置
JP4397567B2 (ja) * 2002-07-05 2010-01-13 富士通株式会社 光andゲート及び波形整形装置
EP1394599B1 (en) 2002-08-29 2006-12-06 Sumitomo Electric Industries, Ltd. Wavelength converter
JP4356398B2 (ja) 2002-08-29 2009-11-04 住友電気工業株式会社 波長変換器
CN1186659C (zh) * 2002-11-27 2005-01-26 北京交通大学 双环耦合全光缓存器
US20040114867A1 (en) 2002-12-17 2004-06-17 Matthew Nielsen Tunable micro-ring filter for optical WDM/DWDM communication
JP4133474B2 (ja) * 2003-03-13 2008-08-13 富士通株式会社 情報記録再生装置、信号記録再生回路および情報記録再生方法
JP4378102B2 (ja) 2003-04-18 2009-12-02 株式会社ノリタケカンパニーリミテド インライン静止型混合装置及びその混合方法
NL1023376C2 (nl) 2003-05-09 2004-11-15 Lionix B V Dunne laag en werkwijze voor het vervaardigen van een dunne laag.
JP3721181B2 (ja) 2003-08-29 2005-11-30 独立行政法人科学技術振興機構 電磁波周波数フィルタ
US7480319B2 (en) * 2003-10-15 2009-01-20 California Institute Of Technology Optical switches and logic and methods of implementation
US20050157974A1 (en) * 2003-10-15 2005-07-21 Axel Scherer Optical switching and logic systems and methods
JP2005250398A (ja) 2004-03-08 2005-09-15 Nec Corp フォトニック結晶光導波路およびこれを利用した光回路
US7657188B2 (en) * 2004-05-21 2010-02-02 Coveytech Llc Optical device and circuit using phase modulation and related methods
CN1696809A (zh) * 2005-01-27 2005-11-16 中山大学 一种光波导全光逻辑门
US7394958B2 (en) * 2006-02-14 2008-07-01 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set II
US20070189703A1 (en) * 2006-02-14 2007-08-16 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set I
US7428359B2 (en) 2006-02-14 2008-09-23 Coveytech, Llc All-optical logic gates using nonlinear elements—claim set IV
US7409131B2 (en) * 2006-02-14 2008-08-05 Coveytech, Llc All-optical logic gates using nonlinear elements—claim set V
US7263262B1 (en) * 2006-02-14 2007-08-28 Coveytech, Llc All-optical logic gates using nonlinear elements-claim set VI
US7664355B2 (en) * 2006-02-14 2010-02-16 Coveytech Llc All-optical gates using nonlinear elements-claim set III

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101840126A (zh) * 2010-04-21 2010-09-22 中国科学院半导体研究所 一种可降低功耗的硅基级联谐振腔全光逻辑与门结构
CN101840126B (zh) * 2010-04-21 2012-05-23 中国科学院半导体研究所 一种可降低功耗的硅基级联谐振腔全光逻辑与门结构
CN103091936A (zh) * 2013-01-23 2013-05-08 西安理工大学 基于光吸收的漂白效应实现全光逻辑与运算的方法
CN103091936B (zh) * 2013-01-23 2015-06-24 西安理工大学 基于光吸收的漂白效应实现全光逻辑与运算的方法
WO2015089812A1 (zh) * 2013-12-20 2015-06-25 华为技术有限公司 一种全光逻辑门
CN104536237A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光学抗干扰自锁触发开关
CN104536238A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光多步延迟或变换逻辑门
CN104536239A (zh) * 2014-12-19 2015-04-22 欧阳征标 光学时钟发生器
CN104536234A (zh) * 2014-12-19 2015-04-22 欧阳征标 高对比度光子晶体“或”、“非”、“异或”逻辑门
CN104536235A (zh) * 2014-12-19 2015-04-22 欧阳征标 光子晶体全光多步延迟自或变换逻辑门
CN104503186A (zh) * 2014-12-19 2015-04-08 欧阳征标 高对比度光子晶体与逻辑门
WO2016095844A1 (zh) * 2014-12-19 2016-06-23 深圳大学 高对比度光子晶体与逻辑门
CN104536234B (zh) * 2014-12-19 2017-11-14 欧阳征标 高对比度光子晶体“或”、“非”、“异或”逻辑门
CN104536239B (zh) * 2014-12-19 2018-03-16 深圳市至佳生活网络科技有限公司 光学时钟发生器
CN104503186B (zh) * 2014-12-19 2018-04-27 欧阳征标 高对比度光子晶体与逻辑门
US10473854B2 (en) 2014-12-19 2019-11-12 Shenzhen University High-contrast photonic crystal “and” logic gate
US10539742B2 (en) 2014-12-19 2020-01-21 Shenzhen University Photonic crystal all-optical multistep-delay self-or-transformation logic gate

Also Published As

Publication number Publication date
US9703172B2 (en) 2017-07-11
US20090154887A1 (en) 2009-06-18
CN101520588A (zh) 2009-09-02
US20100290749A1 (en) 2010-11-18
US7689081B2 (en) 2010-03-30
CN101520588B (zh) 2013-05-29
CN101493629A (zh) 2009-07-29
US7512302B2 (en) 2009-03-31
CN101493629B (zh) 2011-05-18
US20100182665A1 (en) 2010-07-22
US7720339B2 (en) 2010-05-18
US20070189665A1 (en) 2007-08-16
US7409131B2 (en) 2008-08-05
US20080225362A1 (en) 2008-09-18
CN101416107B (zh) 2011-03-23
US20080273848A1 (en) 2008-11-06

Similar Documents

Publication Publication Date Title
CN101416107B (zh) 使用非线性元件的全光逻辑门
CN102226862B (zh) 使用非线性元件的全光逻辑门
US20070189705A1 (en) All-optical logic gates using nonlinear elements-claim set II
US11579367B2 (en) Integrated waveguide polarizer
GB2458840A (en) Manufacturing an optical circuit having one or more all-optical logic gates
GB2467679A (en) An all-optical memory latch with logic gates

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110323

Termination date: 20151206

EXPY Termination of patent right or utility model