CN100391004C - 半导体装置以及半导体装置的制作方法 - Google Patents

半导体装置以及半导体装置的制作方法 Download PDF

Info

Publication number
CN100391004C
CN100391004C CNB2003801026418A CN200380102641A CN100391004C CN 100391004 C CN100391004 C CN 100391004C CN B2003801026418 A CNB2003801026418 A CN B2003801026418A CN 200380102641 A CN200380102641 A CN 200380102641A CN 100391004 C CN100391004 C CN 100391004C
Authority
CN
China
Prior art keywords
mentioned
layer
metal level
coating
stripped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2003801026418A
Other languages
English (en)
Other versions
CN1708853A (zh
Inventor
山崎舜平
高山彻
丸山纯矢
大野由美子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN1708853A publication Critical patent/CN1708853A/zh
Application granted granted Critical
Publication of CN100391004C publication Critical patent/CN100391004C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/291Oxides or nitrides or carbides, e.g. ceramics, glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/10Deposition of organic active material
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/50Forming devices by joining two substrates together, e.g. lamination techniques
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/60Forming conductive regions or layers, e.g. electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/80Manufacture or treatment specially adapted for the organic devices covered by this subclass using temporary substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68368Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving at least two transfer steps, i.e. including an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/928Front and rear surface processing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/982Varying orientation of devices in array

Abstract

本发明的目的是:提供一种不使被剥离层受到损伤的剥离方法,其不仅是具有小面积的被剥离层的剥离,还能成品率很高地进行具有大面积的被剥离层的全面剥离。此外,本发明的课题是提供一种在各种基材上粘贴被剥离层并经轻量化的半导体装置以及其制作方法。特别是,提供一种在柔性薄膜上粘贴以TFT为代表的各种元件(薄膜二极管、由硅的PIN结构成的光电变换元件或硅电阻元件)并经轻量化的半导体装置以及其制作方法。本发明的解决方法是:在基板上设置金属层(11),再接在上述金属层(11)上设置氧化物层(12),进而形成被剥离层(13),如果以激光照射上述金属层(11)从而进行氧化形成金属氧化层(16),就能够以物理手段在金属氧化物层(16)的层内或者金属氧化物层(16)和氧化物层(12)的界面上进行很好的分离。

Description

半导体装置以及半导体装置的制作方法
技术领域
本发明涉及被剥离层的剥离方法,特别是含有各种元件的被剥离层的剥离方法。再有,本发明涉及具有将剥离的被剥离层粘贴到基材上使之转移的半导体集成电路或者薄膜晶体管(以下,称为TFT)的半导体装置以及其制作方法。例如,涉及以液晶模块为代表的电光装置、以EL模块为代表的发光装置、以及搭载了这样的装置作为部件的电子设备。
另外,本说明书中的半导体装置是指能够通过利用半导体特性发挥功能的所有装置,电光装置、发光装置、半导体电路以及电子设备均为半导体装置。
背景技术
近年来,在玻璃或者石英基板等绝缘性基板上构成使用了半导体薄膜的半导体集成电路、TFT等的技术倍受瞩目。TFT广泛应用于IC、电光装置之类的电子设备上,特别是作为图像显示装置的开关元件的开发十分急迫。
在这种图像显示装置的应用中,有数码摄像机、液晶电视等,特别是今后在便携式电话、便携式游戏机、便携式电视或者便携式终端等便携用电子设备上的应用值得期待。作为这些便携用电子设备,用户所追求的特性可以列举为:轻便,例如即使掉在地上也不会碎裂的坚固性等。
但是,到现在为止的图像显示装置中使用的基板,是由如前所述的由玻璃或者石英基板等无机类材料构成的基板,存在着无机类材料特有的易碎、较重的缺点。为了克服这些缺点,尝试着在以柔性塑料薄膜等为代表的具有可塑性的基板上形成TFT。
然而,塑料薄膜等与玻璃或者石英基板等相比较,其耐热性差,受到TFT制作时的处理温度的限制。结果,与玻璃或者石英基板上形成的TFT相比,直接在塑料薄膜上制作具有良好特性的TFT比较困难。因此,不能实现使用了塑料薄膜的高性能图像显示装置或发光装置。
最近,已经提出了将隔着分离层存在于基板上的被剥离层从上述基板剥离的剥离方法。例如,特开平10-125929号公报、特开平10-125931号公报中记载的技术,即为通过设置由非晶硅(或者多晶硅)构成的分离层,透过基板照射激光使非晶硅中含有的氢释放出来,从而使之产生空隙并与基板分离。再有,特开平10-125930号公报中,也有使用这种技术将被剥离层(公报中称为被转移层)粘贴在塑料薄膜上完成液晶显示装置的记载。
但是,上述方法中由于使用了非晶硅或者多晶硅作为分离层,所以根据其膜厚以及使用的激光的波长,会出现照射的激光透过分离层使被剥离层受到损伤的问题。此外,上述方法中,在分离层上制作元件时,如果在元件制作过程中进行高温的热处理等,则包含在分离层中的氢会扩散并减少,即使在分离层上照射激光,剥离也可能无法充分进行。因此,为了维持在分离层中含有的氢量,存在分离层形成后的处理受到限制的问题。而且,在上述方法中剥离具有大面积的被剥离层是很困难的。在上述公报中,为了防止对于被剥离层的损伤,还有设置遮光层或者反射层的记载,这种情况下,制作透过型液晶显示装置是很困难的。
发明内容
本发明是鉴于上述问题而作成的,其课题为:提供一种不对被剥离层造成损伤即能进行剥离的方法,不仅仅是小面积的被剥离层,对于具有大面积的被剥离层也能进行全面的剥离。
此外,本发明的课题为:提供一种在各种基材上粘贴被剥离层并被轻量化的半导体装置及其制作方法。特别是,课题在于:提供一种在柔性薄膜上粘贴以TFT为代表的各种元件(薄膜二极管、由硅的PIN结构成的光电变换元件和硅电阻元件)并被轻量化的半导体装置及其制作方法。
本发明的发明者们在反复进行众多实验、研究的过程中发现以下方法:与设置于基板上的金属层相接地设置氧化物层,且在氧化物层上设置以TFT为代表的各种元件后,通过使上述金属层氧化,在形成的金属氧化层内或者界面(金属氧化物层和氧化物层之间的界面)上,以物理手法、有代表性的是通过施加机械力(例如用人手剥离),进行彻底地分离,从基板上剥离TFT等元件。
某种物质的性质(物理特性)根据构成其的原子、分子的排列状态而有很大的不同。例如,结晶状态的物质与非晶状态的物质,就光学特性而言其分光特性(透射率、反射率、吸收系数等)、折射率等都不同,此外,就电特性而言,导电率等不同,进而就其他特性而言,强度、硬度、密度、表面能量等也不同。此外,众所周知,即使相同的结晶状态中,如果晶格的面方位(或者定向性)不同,则上述各特性根据各自方位的不同也会有很大的不同。而且,在由不同种类的结晶的集合体形成的薄膜多结晶体中,根据其各结晶的物理特性因素的综合,宏观上看到的物理特性是固定的,而另一方面,微观上看到的物理特性与宏观上看到的物理特性却不同。此外,对一个结晶体与其他结晶体的边界部的特性来说,宏观上看到的特性与各结晶体的特性自然也不同。
举一个例子,众所周知,在使用硅的半导体元件中,非晶状态的物质与多晶状态的物质、以及单晶状态的物质中各自的光学特性、电特性等都不相同。
本发明中,在基板上设置金属层,在此金属层上形成氧化物层,进而在氧化物层上形成各种元件后使上述金属层氧化时,容易预想到:在金属层与氧化物层的界面上形成的金属氧化物从微观上看时由具有部分不同特性的结晶集合体构成,这些各结晶之间的状态兼由凝聚力强的部分和弱的部分形成,或者兼由结合力强的部分和弱的部分形成;并可预想为能够利用物理作用力而产生剥离或者分离。
本发明中,到使金属层氧化为止,由于金属层和氧化物层的界面可以以一定范围内的能量状态、换而言之以结合状态相互存在,因此到进行分离为止的期间不产生剥膜(peeling)便能够顺利完成TFT等元件的制作工序。
与本说明书中公开的剥离方法相关的发明的构成是从基板上剥离被剥离层的方法,其特征在于,具有下述工序:
在上述基板上形成金属层、接在该金属层上的氧化物层、和被剥离层;
使上述金属层氧化并形成氧化金属层;
在将上述氧化物层和上述被剥离层粘接到支撑体上后,从设置有上述金属层的基板上通过物理手法在上述已氧化的金属氧化物层内或者金属氧化物层与氧化物层的界面上将粘接于上述支撑体上的被剥离层剥离。
上述构成具有如下特征:上述金属层是从Ti、Ta、W、Mo、Cr、Nd、Fe、Ni、Co、Zr、Zn中选出的元素、或者由以上述元素为主要成分的合金材料或化合物材料构成的单层、或者它们的层叠。
此外,上述构成中,具有以下特征:接在上述金属层上的氧化物层是通过溅射法形成的氧化硅膜。
此外,上述被剥离层,具有以下特征:其含有薄膜晶体管、由硅PIN结构成的光电变换元件、有机发光元件、具有液晶的元件、存储器元件、薄膜二极管、或者硅电阻元件。其中,在这些元件的最下层与氧化物层相接的层中,也可以含有氧化硅膜、氮氧化硅膜、氮化硅膜、以及它们的层叠。
此外,在上述构成中,具有以下特征:使上述金属膜氧化的工序是通过激光照射、热处理、或者激光照射和热处理的复合处理来进行的。
此外,在上述构成中,上述激光是由连续振荡的固体激光器、或者脉冲振荡的固体激光器振荡产生的激光。作为上述连续振荡的固体激光器、或者脉冲振荡的固体激光器,有从YAG激光器、YVO4激光器、YLF激光器、YAlO3激光器、玻璃激光器、红宝石激光器、变石激光器、钛:蓝宝石激光器中选出的一种或多种。此外,作为其他的连续振荡的激光器或者脉冲振荡的激光器,有从受激准分子激光器、Ar激光器、Kr激光器中选出的一种或多种。
此外,上述激光的照射方向既可以从基板侧向金属层照射,也可以从被剥离层一侧向金属层照射,也可以从两方照射。
此外,上述激光的波束形状可以是圆形,也可以是三角形、四边形、多边形、椭圆形,也可以是直线形,其尺寸也可以是从微米到毫米、米的任何尺寸(可以是点状或面状)。而且,在上述氧化工序中,激光的照射区域既可与正前接受照射的区域重合(称为重叠),也可以不重叠。此外,上述激光的波长是10nm~1mm,较为理想的是使用100nm~10μm的激光。
照射激光等的光时产生的现象可以认为是金属层通过吸收光的能量而发热,其产生的热能有助于在其与氧化物层的界面上的金属氧化物层的形成。现有技术中介绍的手法(例如,特开平10-125929号公报、特开平10-125930号公报、特开平10-125931号公报)中,在作为非晶硅膜的分离层上形成作为被剥离层的元件时,元件的制作过程中,如果进行400℃~600℃左右(半导体硅膜的结晶化、氢化必要的温度)的高温处理,则分离层中含有的氢将会扩散并减少,为了进行之后的分离而用激光对分离层进行照射处理时,就可能不能进行充分剥离。但是,在通过由本发明的激光照射进行金属层的氧化处理来实现剥离的手法中,由于完全不必对此担心,也就不用限制剥离层形成时的热处理。
此外,上述构成中,金属层在基板与金属层之间可以设置例如绝缘层等其他的层,但是为了简化工艺,希望能够与基板上相接地来形成金属层。
本构成中,在使上述金属层氧化的工序中使用激光等光的时候,在上述被剥离层中存在金属层或者金属图案等对光表现出与上述金属层同等程度吸收能力的物质的情况下,通过将基板一侧作为上述光的照射方向,由于上述金属层虽然至少表现出对于紫外光、可视光、红外光的波长区域的光的吸收,但透射率较低,所以上述被剥离层不会直接受到光的照射,可以防止损伤。
此外,在使本构成中的上述金属层氧化的工序中使用热处理时,其热处理方法没有限定,特别是如果使用RTA(快速热退火)法,就可以在短时间内进行处理,易于应对考虑了量产时的处理个数的增加。
同时,在与基板侧相接形成金属层的时候,上述金属层被氧化的区域成为金属层与在金属层上形成的氧化物层的界面,在基板和金属层之间形成若干层的时候,可进一步认为是基板同形成于基板与金属层之间的若干层之间的界面。假设后者中在金属层的上下两个界面上形成金属氧化物层的情况下,从基板上剥离被剥离层时,在形成于金属层与上述各层之间的金属氧化物层内或者其界面上已产生剥离的时候,其后再次将金属层从被剥离层进行剥离即可。
本发明的其他的制作方法的构成,是一种半导体装置的制作方法,其特征在于,具有下述工序:
在基板上形成:绝缘层、接在该绝缘层上的金属层、接在该金属层上的氧化物层、和在该氧化物层的上方包含半导体元件的被剥离层;
通过使上述金属层氧化,从而在与上述绝缘层之间、或者在与上述氧化物层之间、或者同时在与上述绝缘层之间以及与上述氧化物层之间形成金属氧化物层;
对上述被剥离层和支撑体进行了粘结以后,从基板上通过物理手法,在与上述绝缘层相接的金属氧化物层内或者与上述绝缘层相接的上述金属氧化物层与上述绝缘层的界面上、或者在与上述绝缘层相接的上述金属氧化物层与上述金属层的界面上、或者在与上述氧化物层相接的上述金属氧化物层内、或者在与上述氧化物层相接的上述金属氧化物层与上述氧化物层的界面上、或者在与上述氧化物层相接的上述金属氧化物层与上述金属层的界面上,将粘接于上述支撑体上的上述被剥离层剥离。
在涉及上述制作方法的各构成中,其特征在于:上述基板是玻璃基板或者石英基板,上述支撑体是塑料基板或者塑料基材。
另外,本说明书中,所谓物理手法不是化学方面的,而是物理上所认识的手法,具体地说是指具有能够还原为力学法则的过程的力学手法或者机械手法,是指使若干力学能量(机械能量)变化的手法。
不过,上述构成中,通过物理的手法剥离被剥离层的时候,有必要使氧化物层与金属层的结合力小于与支撑体的结合力。
此外,上述本发明中,希望基板具有透光性,但即使没有透光性时,如果能够从被剥离层一侧进行光照射的话,也没有问题。同时,从基板一侧进行照射时,如果是能使上述金属层所能吸收的区域的光透过的基板的话,任何基板均可。
另外,本发明书中记述的基材是例如使用粘结剂将被剥离层粘贴固定并转移的材料,该基材的种类没有特别限定,可以是塑料、玻璃、金属、陶瓷等任何组成的基材。此外,本说明书中,支撑体是在通过物理手段剥离时为了与被剥离层粘结的部分,没有特别限定,可以是塑料、玻璃、金属、陶瓷等任何组成的支撑体。此外,基材的形状以及支撑体的形状也没有特别限定,可以具有平面、曲面、可弯曲性、或呈薄膜状。同时,如果最优先考虑半导体装置的轻量化的话,作为基材,薄膜状的塑料基板,例如聚对苯二甲酸乙二醇酯(PET)、聚醚砜(PES)、聚萘二甲酸乙二醇酯(PEN)、聚碳酸酯(PC)、尼龙、聚醚醚酮(PEEK)、聚砜(PSF)、聚醚亚胺(PEI)、聚芳酯(PAR)、聚对苯二甲酸丁二醇酯(PBT)、聚酰亚胺等的塑料基板较为理想。
在涉及上述半导体装置的制作方法的上述构成中,制作液晶显示装置的时候,可以将支撑体作为对置基板,将密封材料作为粘接材料使用,使支撑体粘接到被剥离层上,或者在制作完驱动液晶元件的TFT之后,在基材上进行转移,接着可以移到液晶元件的制作工序。前者的情况中,设置于上述剥离层上的元件具有像素电极,在该像素电极和上述对置基板之间填充液晶材料。
此外,涉及上述半导体装置的制作方法的上述构成中,在制作以具有EL元件的发光装置为代表的发光装置时,较为理想的是:将支撑体用作密封材料,并将发光元件从外部完全遮蔽,以便防止水分、氧气等促使有机化合物层老化的物质从外部侵入。此外,如果最优先考虑轻量化的话,薄膜状的塑料基板较为理想,但由于防止水分、氧气等促使有机化合物层老化的物质从外部侵入的效果较差,因此例如在支撑体上设置第1绝缘膜、第2绝缘膜和第3绝缘膜,采用充分防止水分、氧气等促使有机化合物层老化的物质从外部侵入的构成即可。
同时,涉及上述半导体装置的制作方法的上述构成中,作为制作以具有EL元件的发光装置为代表的发光装置的其他情况,在制作完驱动发光装置的TFT之后,在基材上进行转移,接着可以移到发光装置的制作工序。
此外,通过上述半导体装置的制作方法得到的本发明的构成,是一种具有以下特征的半导体装置:
具备金属氧化物层使其接在具有绝缘表面的基板上的粘结剂上,并在该金属氧化物层的上方具备元件。
同时,上述构成中,具有如下特征:上述元件是薄膜晶体管、有机发光元件、具有液晶的元件、存储器元件、薄膜二极管、由硅PIN结构成的光电变换元件、或者硅电阻元件。此外,上述构成中的特征为:上述基板是具有平面或曲面的塑料基板。同时,上述构成中,特征为上述金属氧化物层是通过激光照射、热处理、或者激光照射与热处理的复合处理而形成的。而且,该金属氧化物层是在剥离工序形成的。
本发明通过对金属层进行激光照射、热处理、或者激光照射与热处理的复合处理来进行氧化处理,结果形成金属氧化物层并通过以物理手段可以很容易地将被剥离层从基板上剥离,因此在氧化工序中照射激光的时候,在不想对半导体层造成损伤的情况下,由于从基板侧向金属层照射激光,所以就不会直接对半导体层造成损伤。
此外,本发明不仅可以剥离具有小面积的被剥离层,还可以对具有大面积的被剥离层进行整面高成品率的剥离。
再有,由于本发明可以以物理手法很容易地剥离,例如用人手可以剥下,所以可以说是适合批量生产的工艺。此外,批量生产的时候,在制作了用于剥下被剥离层的制造装置时,大型的制造装置也可以价格低廉地制作出来。
附图说明
图1是表示实施方式的图。
图2是表示金属层的光学特性的图。
图3是表示有源矩阵基板的制作工序的图。(实施例1)
图4是表示有源矩阵基板的制作工序的图。(实施例1)
图5是表示有源矩阵基板的制作工序的图。(实施例1)
图6是从基板上剥离有源矩阵的图。(实施例1)
图7是表示进行金属层的氧化处理时的光照射区域的图。(实施例1)
图8是表示液晶显示装置的剖面图的图。(实施例2)
图9是表示发光装置的俯视图或者剖面图的图。(实施例3)
图10是表示发光装置的像素部的剖面结构的图。(实施例4)
图11是表示电子设备的一个例子的图。(实施例5)
图12是表示电子设备的一个例子的图。(实施例5)
具体实施方式
以下对于本发明的实施方式进行说明。
图1(A)中,10是基板,11是金属层,12是氧化物层,13是被剥离层。
在图1(A)中,基板10只要是对于被上述金属层11吸收的波长区域的光表现为透过性的材料,则任意材料均可。
首先,如图1(A)所示在基板10上形成金属层11。作为金属层11其代表性的例可以使用从W、Ti、Ta、Mo、Nd、Ni、Co、Zr、Zn中选出的元素,或者由以上述元素为主要成分的合金材料或化合物材料构成的单层,或者它们的层叠,其膜厚为10nm~200nm,最好是50nm~75nm。
此外,由于在溅射法中对基板进行了固定,所以基板的周边部附近的膜厚很容易不均匀。因此,最好通过干刻蚀只除去周边部的金属层,而这时,可以在基板10和金属层11之间形成100nm左右的由氮氧化硅膜构成的绝缘膜,以便使基板也不被刻蚀。
接下来,在金属层11上形成氧化物层12。作为氧化物层12,通过溅射法,使氧化硅、或者氮氧化硅形成与金属层同等以上的膜厚即可。例如可以是10nm~600nm,150nm~200nm左右更为理想。
接着,在氧化物层12上形成被剥离层13。只要使该被剥离层13成为包含以TFT为代表的各种元件(薄膜二极管、由硅的PIN结构成的光电变换元件、硅电阻元件或压感式指纹传感器等传感器元件等的半导体装置)的层即可。
下面,将作为固定被剥离层13的支撑体的第2基板15通过第1粘结材料14进行粘贴。(图1(B))另外,第2基板15最好比第1基板10的刚性好。此外,作为第1粘结材料,使用一般的粘结材料、双面胶、或者它们的组合即可。
接着,进行金属层11的氧化处理。具体言之,通过进行激光等的光照射、或者热处理、或者它们的复合处理,使金属层11氧化。图1(C)中表示通过光照射氧化的工序。
通过上述金属层11的氧化处理,形成金属氧化物层16。(图1(D))。
随后,通过物理手段剥下设有金属层11的基板10。(图1(E))这里,表示的是假设被剥离层13的机械强度较差,剥离时被剥离层13会遭到破坏的情况,而在被剥离层13的机械强度足够高,剥离时被剥离层13未遭到破坏的情况下,第1粘结材料14和第2基板15(支撑体)在剥离时是不必要的,可以省略。
图1(F)表示被剥离层13被剥离后的状态。
图1(G)表示将作为转移被剥离层13用的基材的第3基板18通过第2粘结材料17粘贴的状态。第3基板18的种类没有特别限定,可以是塑料、玻璃、金属、陶瓷等任何组成的基板。此外,形状也没有特别限定,可以具有平面、曲面、可弯曲性、或呈薄膜状。
接着,通过除去或者剥离第1粘结材料14,剥掉第2基板15。(图1(H))
随后,形成EL层21,并通过第3粘结材料20和成为密封材料的第4基板19来密封EL层21。(图1(I))另外,如果第3粘结材料20是能够充分阻挡促使有机化合物层老化的物质(水分、氧气)的材料,则第4基板19就不需要了。这里表示了制作使用EL元件的发光装置的例子,但并不只限于EL元件,而是可以完成各种各样的半导体装置。
制作液晶显示装置时,只要使支撑体成为对置基板,密封材料作为粘结材料使用将支撑体粘接到被剥离层上即可。这时被剥离层上设置的元件具有像素电极,在该像素电极和上述对置基板之间填充液晶材料。此外,制作液晶显示装置的顺序没有特别限定,可以粘贴作为支撑体的对置基板,在注入液晶后剥离基板,再粘贴作为转移体(转移用的基材)的塑料基板;也可以形成像素电极后,剥离基板,粘贴作为第1转移体的塑料基板后,再粘贴作为第2转移体的对置基板。
此外,同样地,制作发光装置的顺序也没有特别限定,可以在形成发光元件后,粘贴作为支撑体的塑料基板,剥离基板,再粘贴作为基材的塑料基板;也可以在形成发光元件后,剥离基板,粘贴作为第1转移体的塑料基板后,再粘贴作为第2转移体的塑料基板。
图2表示在本发明的形成金属层(钨膜50nm)以及氧化物层(通过溅射法得到的氧化硅膜200nm)后的步骤中的光学特性的例子。另外,此光学特性是:使用玻璃作为基板,测定从此玻璃基板一侧入射的光的反射率、透射率。同时,吸收率是透射率与反射率相加的和被1减得的差值。
从图2(B)可以知道,测定范围的波长区域中的透射率还不满6%,另一方面,吸收率至少超过40%左右(图2(C))。因此,即使从基板一侧向金属层上照射激光,通过以此金属层吸收光能量不使其透过,从而不会使被剥离层受到损伤。
(实施例)
[实施例1]
使用图3~图7说明本发明的实施例。这里,就在同一基板上同时制作像素部和设于像素部周边上的驱动电路的TFT(n沟道型TFT以及p沟道型TFT)的方法进行详细说明。另外,这里表示制作用于制作反射型的液晶显示装置的有源矩阵基板的例子,对其没有特别限定,如果适当变更TFT的配置或像素电极材料,可以制作透过型的液晶显示装置,当然也可以制作具有含有有机化合物的发光层的发光装置。
使用玻璃基板(AN100)作为基板100。首先,在基板上通过PCVD法以100nm的膜厚成膜氮氧化硅层101。
接下来,通过溅射法以50nm的膜厚成膜作为金属层的钨层102,不开放在大气环境中地连续使用溅射法以200nm的膜厚成膜作为氧化物层103a的氧化硅层。氧化硅层的成膜条件是:使用RF方式的溅射装置,使用氧化硅靶(直径30.5cm),并以流量30sccm释放用于加热基板的已加热氩气,令基板温度为300℃,成膜压力为0.4Pa,成膜功率为3kw,氩流量/氧流量=10sccm/30sccm。
下面,通过干刻蚀除去基板周边部分或者端面的钨层。
接下来,以等离子CVD法使在成膜温度300℃、原料气为SiH4、N2O的条件下制作的氮氧化硅膜103b(组成比为Si=32%、0=59%、N=7%、H=2%)层叠形成100nm的厚度,进而通过不开放在大气环境下地连续使用等离子体CVD法在成膜温度300℃、成膜气体为SiH4的条件下形成厚度为54nm的具有非晶构造的半导体层(这里是非晶硅层)。
接着,用旋转器涂敷通过重量换算含有10ppm镍的醋酸镍盐溶液。也可以用以溅射法代替涂敷全面地散布镍元素的方法。随后,进行加热处理使其结晶化,形成具有结晶构造的半导体膜(这里是多硅层)。这里在进行脱氢化用的热处理(500℃、1小时)后,进行结晶化用的热处理(550℃、4小时),得到具有结晶构造的硅膜。另外,这里运用了使用有助于硅的结晶化的金属元素镍的结晶化技术,也可以使用其他公知的结晶化技术,例如固相成长法、激光结晶化法。
随后,用稀氟酸等除去具有结晶构造的硅膜表面的氧化膜后,在大气中或者氧气环境中进行提高结晶化率并修补结晶粒内剩余缺陷用的激光(XeCl:波长308nm)照射。激光中使用波长400nm以下的受激准分子激光、YAG激光器的第2高次谐波、第3高次谐波。这里,使用重复频率10~1000Hz左右的脉冲激光,将该激光通过光学系统会聚成100~500mJ/cm2,并以90~95%的重叠率照射,扫描硅膜表面即可。这里,在大气中以重复频率30Hz、能量密度470mJ/cm2进行激光照射。另外,由于在大气中或者氧气环境中进行,因此通过激光照射在表面上形成氧化膜。此外,这里表示了使用脉冲激光器的例子,也可以使用连续振荡的激光器,在非晶半导体膜的结晶化时,为了得到大粒径的结晶,使用能够连续振荡的固体激光器,最好是应用基本波的第2高次谐波~第4高次谐波。具有代表性的是应用Nd:YVO4激光器(基本波1064nm)的第2高次谐波(532nm)、第3高次谐波(355nm)即可。使用连续振荡的激光时,将从输出10W的连续振荡YVO4激光器射出的激光通过非线性光学元件转换成高次谐波。此外,还有向谐振器中加入YVO4结晶和非线性光学元件,射出高次谐波的方法。而且,较为理想的是通过光学系统在照射面上形成矩形或者椭圆形的激光,照射到被处理体上。这时的能量密度需要0.01~100MW/cm2左右(0.1~10MW/cm2较理想)。而且,可以以10~2000cm/s左右的速度,使含有被剥离层的半导体膜与激光相对移动并进行照射即可。另外,照射此激光的时候,不是从基板一侧而是从硅膜面一侧进行照射。
接着,除了通过上述激光的照射形成的氧化膜,还形成用臭氧水进行120秒的表面处理并由合计1~5nm的氧化膜构成的阻挡层。本实施例中使用臭氧水形成阻挡层,也可以通过在氧气环境下的紫外线照射使具有结晶构造的半导体膜表面氧化的方法或通过氧气等离子体处理使具有结晶构造的半导体膜表面氧化的方法或通过等离子体CVD法、溅射法、蒸镀法等方法堆积1~10nm左右的氧化膜,形成阻挡层。此外,可以在形成阻挡层之前,除去通过激光照射形成的氧化膜。
随后,在阻挡层上以溅射法使作为吸气地点的含有氲元素的非晶硅膜成膜为膜厚10nm~400nm,这里膜厚为100nm。本实施例中,含有氩元素的非晶膜使用硅靶并在含氩的环境下形成。在使用等离子体CVD法形成含有氩元素的非晶硅膜的情况下,其成膜条件为:使硅烷与氩气的流量比(SiH4∶Ar)为1∶99,成膜压力为6.665Pa(0.05Torr),RF功率密度为0.087W/cm2,成膜温度为350℃。
其后,放入加热至650℃的炉中进行3分钟的热处理并进行吸气,减低含有结晶结构的半导体膜中的镍的浓度。也可以用灯退火装置代替炉。
接下来,用阻挡层作为刻蚀阻止装置,有选择的除去作为吸气地点的含有氩元素的非晶硅膜后,用稀氟酸有选择的除去阻挡层。另外,吸气时,由于镍有易于向氧浓度高的区域移动的倾向,因此在吸气后除去由氧化膜构成的阻挡层较为理想。
随后,在得到的具有结晶结构的硅膜(也称作多硅膜)的表面上以臭氧水形成很薄的氧化膜后,形成由抗蚀剂构成的掩模,刻蚀处理为希望的形状,并形成呈岛状分离的半导体层。形成半导体层之后,除去由抗蚀剂构成的掩模。
在以上的工序中,在基板100上形成金属层102、氧化物层103a、底层绝缘膜103b,在得到具有结晶结构的半导体膜后,可以刻蚀处理为希望的形状,形成呈岛状分离的半导体层104~108。
接下来,在以含有氟酸的腐蚀剂除去氧化膜的同时洗净硅膜的表面后,形成成为栅绝缘膜109的以硅作为主要成分的绝缘膜。本实施例中,通过等离子体CVD法形成厚度为115nm的氮氧化硅膜(组成比为Si=32%、O=59%、N=7%、H=2%)。
随后,如图3(A)所示,在栅绝缘膜109上层叠形成膜厚20~100nm的第1导电膜110a和膜厚100~400nm的第2导电膜110b。本实施例中,在栅绝缘膜109上依次层叠膜厚50nm的氮化钽膜和膜厚370nm的钨膜。
形成第1导电膜以及第2导电膜的导电材料是由从Ta、W、Ti、Mo、Al、Cu中选出的元素,或者以上述元素为主要成分的合金材料或者化合物材料形成的。此外,作为第1导电膜以及第2导电膜,也可以使用以掺杂有磷等杂质元素的多晶硅膜为代表的半导体硅膜、AgPdCu合金。此外,不只限定于2层构造,也可以是使例如膜厚50nm的钨膜、膜厚500nm的铝硅合金(Al-Si)膜、膜厚30nm的氮化钛膜依次层叠的3层构造。此外,采用3层构造时,可以使用氮化钨代替第1导电膜的钨,也可以使用铝钛合金(Al-Ti)膜代替第2导电膜的铝硅合金(Al-Si)膜,用钛膜代替第3导电膜的氮化钛膜。此外,也可以是单层构造。
接着,如图3(B)所示,通过光曝光工序形成由抗蚀剂构成的掩模112~117,进行用于形成栅电极以及布线的第1刻蚀处理。在第1刻蚀处理中以第1以及第2刻蚀条件进行。刻蚀中使用ICP(Inductively Coupled Plasma:感应耦合等离子体)刻蚀法较好。通过使用ICP刻蚀法,适当的调节刻蚀条件(在线圈型电极上施加的电量、在基板侧的电极上施加的电量、基板侧的电极温度等),能够按希望的锥形刻蚀膜。另外,刻蚀用的气体可以适当使用以Cl2、BCl3、SiCl4、CCl4等为代表的氯类气体,或者以CF4、SF6、NF3等为代表的氟类气体、或者氧气。
本实施例中,在基板一侧(样品台)上也接入150W的RF(13.56MHz)电功率,实质上是施加负的自偏电压。另外,基板一侧的电极面积尺寸是12.5cm×12.5cm,线圈型的电极面积尺寸(这里是设置有线圈的石英圆板),是直径25cm的圆板。通过此第1刻蚀条件,刻蚀W膜使第1导电层的端部呈锥形状。对于第1刻蚀条件下的W的刻蚀速度为200.39nm/min、对于TaN的刻蚀速度为80.32nm/min,W相对于TaN的选择比约为2.5。此外,通过此第1刻蚀条件,W的锥角约为26°。其后,不除去由抗蚀剂构成的掩模112~117而转变为第2刻蚀条件,使用CF4和Cl2作为刻蚀用的气体,各自的气体流量比设为30/30(sccm),以1Pa的压力在线圈型的电极上施500W的RF(13.56MHz)的电功率,生成等离子体,并进行约30分钟左右的刻蚀。对基板一侧(样品台)也接入20W的RF(13.56MHz)的电功率,实质上是施加负的自偏电压。在混合了CF4和Cl2的第2刻蚀条件下,同等程度的刻蚀W膜以及TaN膜。相对于第2刻蚀条件下的W的刻蚀速度为58.97nm/min,相对于TaN的刻蚀速度为66.43nm/min。另外,为了不在栅绝缘膜上剩余残渣地进行刻蚀,可以以10~20%左右的比率增加刻蚀时间。
在上述第1刻蚀处理中,通过采用与由抗蚀剂构成的掩模相适合的形状,借以在基板一侧附加偏压电压的效果,使第1导电层以及第2导电层的端部成为锥形状。此锥部的角度为15~45°即可。
这样,通过第1刻蚀的处理,形成由第1导电层以及第2导电层构成的第1形状的导电层119~124(第1导电层119a~124a和第2导电层119b~124b)。成为栅绝缘膜的绝缘膜109被刻蚀了10~20nm左右,未由第1形状导电层119~124覆盖的区域成为变薄的栅绝缘膜118。
接下来,不除去由光刻胶构成的掩模而进行第2刻蚀处理。这里的刻蚀用气体使用SF6和Cl2和O2,使各自的气体流量比为24/12/24(sccm),在1.3Pa的压力下在线圈型的电极上接入700W的RF(13.56MHz)的电功率,生成等离子体,进行25秒的刻蚀。在基板一侧(样品台)也接入10W的RF(13.56MHz)的电功率,实质上是施加负的自偏电压。对第2刻蚀条件下的W的刻蚀速度为227.3nm/min,对TaN的刻蚀速度为32.1nm/min,W对TaN的选择比为7.1,对作为绝缘膜118的SiON的刻蚀速度为33.7nm/min,W对于SiON的选择比为6.83。这样,使用SF6作为刻蚀气体用气体时,因为与绝缘膜118的选择比较高,可以抑制膜的减少。本实施例中在绝缘膜118处,仅减少8nm的膜。
通过此第2刻蚀处理,W的锥角成为70°。通过此第2刻蚀处理形成第2导电层126b~131b。另一方面,第1导电层几乎未被刻蚀,而成为第1导电层126b~131b。另外,第1导电层126a~131a和第1导电层119a~124a几乎是同一尺寸。实际上,第1导电层的宽度与进行第2刻蚀处理前相比,也有约0.3μm左右,即线宽整体0.6μm左右的减少,但尺寸基本上没有变化。
同时,用以膜厚50nm的钨膜、膜厚500nm的铝硅合金(Al-Si)膜、膜厚30nm的氮化钛膜依次层叠的3层构造代替2层构造时,第1刻蚀处理的第1刻蚀条件为:使用BCl3和Cl2和O2作为原料气体,使各自的气体流量比为65/10/5(sccm),在基板一侧(样品台)接入300W的RF(13.56MHz)的电功率,在1.2Pa的压力下在线圈型的电极上施加450W的RF(13.56MHz)的电功率,生成等离子体,并进行117秒的刻蚀即可;第1刻蚀处理的第2刻蚀条件为:使用CF4和Cl2和O2,使各自的气体流量比为25/25/10(sccm),在基板一侧(样品台)也接入20W的RF(13.56MHz)的电功率,在1Pa的压力下在线圈型的电极上接入500W的RF(13.56MHz)的电功率,生成等离子体,并进行约30秒左右的刻蚀即可;第2刻蚀处理使用BCl3和Cl2,使各自的气体流量比为20/60(sccm),在基板一侧(样品台)施加100W的RF(13.56MHz)的电功率,在1.2Pa的压力下在线圈型的电极上接入600W的RF(13.56MHz)的电功率,生成等离子体,并进行刻蚀即可。
接下来,除去由抗蚀剂构成的掩模后,进行第1掺杂处理得到图3(D)的状态。掺杂处理可以用离子掺杂法或者离子注入法进行。离子掺杂法的条件是在剂量为1.5×1014atoms/cm2、加速电压为60~100kV的条件下进行。使用典型的磷(P)或者砒(As)作为付与n型的杂质元素。这种情况下,第1导电层以及第2导电层126~130成为对于付与n型的杂质元素的掩模,自匹配地形成第1杂质区132~136。第1杂质区132~136中,以1×1016~1×1017/cm3的浓度范围添加付与n型的杂质元素。这里与第1杂质区浓度范围相同的区域也称为n--区。
另外,本实施例中除去由抗蚀剂构成的掩模后,进行第1掺杂处理,也可以不除去由抗蚀剂构成的掩模地进行第1掺杂处理。
接下来,如图4(A)所示,形成由抗蚀剂构成的掩模137~139,进行第2掺杂处理。掩模137是用来保护形成驱动电路的p沟道型TFT的半导体层的沟道形成区以及其周边区域的掩模;掩模138是用来保护形成驱动电路的n沟道型TFT的其中之一的半导体层的沟道形成区以及其周边区域的掩模;掩模139是用来保护形成像素部的TFT的半导体层的沟道形成区以及其周边区域和成为保持电容的区域的掩模。
第2掺杂处理中的离子掺杂法的条件为:使剂量为1.5×1015atoms/cm2,加速电压为60~100kV,并掺杂磷。这里,第2导电层126b~128b作为掩模,在各半导体层上自匹配的形成杂质区。当然,不会添加到以掩模137~139覆盖的区域中。于是,形成第2杂质区140~142和第3杂质区144。在第2杂质区140~142上以1×1020~1×1021/cm3的浓度范围添加付与n型的杂质元素。这里,与第2杂质区浓度范围相同的区域也称作n+区域。
此外,第3杂质区通过第1导电层形成比第2杂质区低的浓度,以1×1018~1×1019/cm3的浓度范围添加付与n型的杂质元素。另外,第3杂质区,为了使锥形状的第1导电层的部分通过并进行掺杂,面向锥部的端部包含杂质浓度增加的浓度梯度。这里,与第3杂质区浓度范围相同的区域也称作n-区域。此外,以掩模138、139覆盖的区域,不在第2掺杂处理中添加杂质元素,而成为第1杂质区146、147。
接下来,除去由抗蚀剂构成的掩模137~139后,形成新的由抗蚀剂构成的掩模148~150,并如图4(B)所示进行第3掺杂处理。
在驱动电路中,通过上述第3掺杂处理,在形成p沟道型TFT的半导体层以及形成保持电容的半导体层上,形成添加了付与p型导电型的杂质元素的第4杂质区151、152以及第5杂质区153、154。
同时,在第4杂质区151、152中,以1×1020~1×1021/cm3的浓度范围添加付与p型的杂质元素。另外,在第4杂质区151、152处,原本是在刚才的工序中添加了磷(P)的区域(n--区域),付与p型的杂质元素的浓度却添加到其1.5~3倍,使导电型成为p型。这里,与第4杂质区浓度范围相同的区域也称作p+区域。
此外,第5杂质区153、154是在与第2导电层127a的锥部重叠的区域上形成的,以1×1018~1×1020/cm3的浓度范围添加付与p型的杂质元素。这里,与第5杂质区浓度范围相同的区域也称作p-区域。
在以上的工序中,在各自的半导体层上形成具有n型或者p型的导电型的杂质区。导电层126~129成为TFT的栅电极。此外,导电层130在像素部上成为形成保持电容一个电极。而且,导电层131在像素部上形成源布线。
接下来,形成几乎覆盖整个面的绝缘膜(图中未显示)。本实施例中通过等离子体CVD法形成了膜厚50nm的氧化硅膜。当然,此绝缘膜并不只限定于氧化硅膜,也可以使用其他的含有硅的绝缘膜作为单层或者层叠构造。
接下来,对于在各自的半导体层上添加的杂质元素,进行活性化处理的工序。此活性化工序通过使用灯光源的快速热退火法(RTA法),或者自背面照射YAG激光器或者受激准分子激光器的方法,或者使用炉进行热处理,或者这些方法中的任意组合而成方法进行。
此外,在本实施例中显示了在上述活性化之前形成绝缘膜的例子,而进行上述活性化后,进行形成绝缘膜的工序亦可。
接下来,形成由氮化硅膜构成的第1层间绝缘膜155并进行热处理(300℃~550℃的条件下进行1~12小时的热处理),进行将半导体层氢化的工序。(图4(C))此工序是通过第1层间绝缘膜155中含有的氢,使半导体层的悬挂键终结的工序。可以使半导体层氢化,而与由氧化硅膜构成的绝缘膜(图中未显示)的存在无关。但是,本实施例中,由于使用以铝作为主要成分的材料作为第2导电层,因此氢化工序中使用第2导电层可以承受的热处理条件是很重要的。作为氢化的其他手段,也可以进行等离子体氢化(使用通过等离子体激发的氢)。
接下来,在第1层间绝缘膜155上形成由有机绝缘物材料构成的第2层间绝缘膜156。在本实施例中形成膜厚1.6μm的丙烯树脂膜。接下来,形成到达源布线131的接触孔、到达导电层129、130的接触孔、及到达各杂质区的接触孔。本实施例中,依次进行多个刻蚀处理。在本实施例中使第1层间绝缘膜作为刻蚀阻挡,将第2层间绝缘膜刻蚀后,使绝缘膜(图中未显示)作为刻蚀阻挡,将第1层间绝缘膜刻蚀后,再刻蚀绝缘膜(图中未显示)。
其后,用Al、Ti、Mo、W等形成布线以及像素电极。这些电极以及像素电极的材料,最好使用以Al或者Ag作为主要成分的膜,或者它们的层叠膜等的反射性好的材料。于是,形成源电极或者漏电极157~162、栅布线164、连接布线163、像素电极165。
如以上那样,可以在同一基板上形成具有n沟道型TFT201、p沟道型TFT202、n沟道型TFT203的驱动电路206,和具有由n沟道型TFT构成的像素TFT204和保持电容205的像素部207。(图5)本说明书中,为了方便将这样的基板称为有源矩阵基板。
在像素部207中,在像素TFT204(n沟道型TFT)上具有沟道形成区169、在形成栅电极的导电层129的外侧形成的第1杂质区(n--区域)147,和作为源区或者漏区发挥作用的第2杂质区(n+区域)142、171。此外,在作为保持电容205的一个电极发挥作用的半导体层上,形成第4杂质区152、第5杂质区154。保持电容205是以绝缘膜(与栅绝缘膜是同一个膜)118作为电介质,并通过第2电极130和半导体层152、154、170形成。
此外,在驱动电路206中,n沟道型TFT201(第1n沟道型TFT)包含:沟道形成区166、与形成栅电极的导电层126的一部分隔着绝缘膜重叠的第3杂质区(n-区域)144、和作为源区或者漏区发挥作用的第2杂质区(n+区域)140。
此外,在驱动电路206中,p沟道型TFT202包含:沟道形成区167、与形成栅电极的导电层127的一部分隔着绝缘膜重叠的第5杂质区(p-区域)153、和作为源区或者漏区发挥作用的第4杂质区(p+区域)151。
同时,在驱动电路206中,n沟道型TFT203(第2n沟道型TFT)包含:沟道形成区168、在形成栅电极的导电层128外侧的第1杂质区(n--区域)146、和作为源区或者漏区发挥作用的第2杂质区(n+区域)141。
将这些TFT201~203适当的组合,形成移位寄存器电路、缓冲电路、电平移动电路、锁存器电路等,并形成驱动电路206即可。例如,形成CMOS电路时,由n沟道型TFT201和p沟道型TFT202互补连接形成即可。
特别是在驱动电压较高的缓冲电路中,出于防止由热载流子效应产生的劣化的目的,适合采用n沟道型TFT203的构造。
此外、在优先考虑可靠性的电路中,适合采用GOLD构造的n沟道型TFT201的构造。
同时,因为通过提高半导体膜表面的平坦化,可以提高可靠性,因此在GOLD构造的TFT中,即使缩小与栅电极隔着栅绝缘膜重叠的杂质区的面积,也可以得到足够的可靠性。具体的,在GOLD构造的TFT中,即使减小成为栅电极的锥部的部分的尺寸,也可以得到足够的可靠性。
此外,在GOLD构造的TFT中,当栅绝缘膜变薄时寄生电容增加,但如果减小栅电极(第1导电层)中成为锥部的部分的尺寸并降低寄生电容,f特性(频率特性)也将提高进而能够实现高速动作,而且,将成为具有足够可靠性的TFT。
另外,即使在像素部207的像素TFT中,也可以通过第2激光的照射实现截至电流的降低以及偏差的降低。
此外,本实施例中显示了制作形成反射型的显示装置用的有源矩阵基板的例子,但当以透明导电膜形成像素电极时,尽管增加了一张光掩模,仍可形成透过型的显示装置。
制作成这些显示装置后,从基板一侧以连续光或者脉冲状的激光照射金属层102,通过使之发热进行氧化处理,在金属层102和氧化物层103a之间形成金属氧化物层190(图6(A)),被剥离层能够从基板上剥离(图6(B))。这时照射的激光使用输出为40W的Nd:YAG激光器(基本波1064nm),关于波长范围,如图2所示,可以使用任何区域的激光。此外,照射激光的时间不限于制作成显示装置之后,也可以在想要剥离被剥离层的阶段进行照射。而且,激光的光束形状,本次使用的是线状的连续光,但不限于此,可以是圆形、椭圆形、三角形、四边形、多边形等任一种,也可以是点状、面状等。而且,本次通过激光照射进行了金属层的氧化工序处理,也可以用热处理进行氧化处理。
此外,得到图6(A)的状态后,如果在氧化物层103a上设置的含有TFT的层(被剥离层)的机械强度足够大,则剥掉基板100亦可。由于本实施例的被剥离层的机械强度不够,因此最好在粘贴好固定被剥离层的支撑体(图中未显示)后再进行激光照射和剥离。
进行使用光的金属层的氧化处理时,如图7显示的那样,在含有基板900上的显示装置901(含有像素部902、栅驱动器部903、源驱动器部904、FPC端子部905)的区域906上照射激光即可。
[实施例2]
实施例1中,表示了由具有反射性的金属材料形成像素电极的反射型显示装置的例子,图8表示本实施例中以具有透光性的导电膜形成像素电极的透过型的显示装置的例子。
由于到形成层间绝缘膜的工序为止均与实施例1相同,在此省略。根据实施例1,在形成层间绝缘膜后,形成由具有透光性的导电膜构成的像素电极601。具有透光性的导电膜可以使用ITO(氧化铟氧化锡合金)、氧化铟氧化锌合金(In2O3-ZnO)、氧化锌(ZnO)等。
其后,在层间绝缘膜600上形成接触孔。接下来,形成与像素电极重叠的连接电极602。此连接电极602通过接触孔与漏极区连接。此外,与此连接电极同时也形成其他的TFT的源电极或者漏电极。
此外,这里显示了在基板上形成所有驱动电路的例子,也可以在驱动电路的一部分上使用数个IC。
如以上那样形成有源矩阵基板。使用此有源矩阵基板剥离TFT后,贴合基材(塑料基板)制作液晶模块,设置背灯606、导光板605,再以罩606覆盖,则完成如图8中其剖面图的一部分显示的有源矩阵型液晶显示装置。另外,盖子与液晶模块用粘结剂、有机树脂贴合。此外,在贴合塑料基板和对置基板的时候,可以用框框住,在框和基板之间填充有机树脂进而粘结。此外,由于是透过型的,故偏振板603粘贴在塑料基板和对置基板两者上。
[实施例3]
本实施例中,图9表示了制作具备发光元件的发光装置的例子,该发光元件具有在塑料基板上形成的包括有机化合物的发光层。
另外,图9(A)是表示发光装置的俯视图,图9(B)是将图9(A)沿A-A′面切断的剖面图。以虚线表示的1101是源信号线驱动电路,1102是像素部,1103是栅信号线驱动电路。此外,1104是密封基板,1105是密封剂,以透明的第2密封材料1107填充以第1密封剂1105包围的内侧。
另外,1108是用于传送输入到源信号线驱动电路1101以及栅信号线驱动电路1103中的信号的布线,从由外部输入端子构成的FPC(柔性印刷电路)1109接受视频信号或时钟信号。另外,这里只图显示了FPC,也可以在此FPC上安装印刷线路板(PWB)。在本说明书的发光装置中,不只包含发光装置主体,还包含安装有FPC或者PWB的状态。
接下来,使用图9(B)对剖面构造进行说明。在基板1110上形成了驱动电路以及像素部,这里表示了作为驱动电路的源信号线驱动电路1101和像素部1102。另外,通过使用实施方式或者实施例1中说明的剥离法,将基板1110与底层膜通过粘结层1100贴合。
另外,源信号线驱动电路1101形成组合了n沟道型TFT1123和p沟道型TFT1124的CMOS电路。此外,形成驱动电路的TFT,可以由公知的CMOS电路、PMOS电路或者NMOS电路形成。此外,本实施例中,表示了在基板上形成了驱动电路的驱动器一体型,但是不是必须要这样,不在基板上而在外部形成也可以。
此外,像素部1102是通过含有开关用TFT1111、电流控制用TFT1112和电连接到其漏极上的第1电极(阳极)1113的多个像素形成的。另外,这里显示了一个在一个像素上使用两个TFT的例子,也可以应用3个或以上的TFT。
这里,由于第1电极1113形成与TFT的漏极直接相连的构成,因此作为第1电极1113的最下层,使用由硅构成的可获得和漏极电阻接触的材料层,最好对与含有有机化合物的层相连的表面使用功函数大的材料层。例如,当采用氮化钛膜、以铝作为主要成分的膜与氮化钛膜的3层构造时,布线的电阻小,而且可获得良好的电阻接触,而且能使之具有作为阳极发挥功能。此外,第1电极1113可以使用氮化钛膜的单层,也可以使用2层以上的层叠。
此外,在第1电极(阳极)1113的两端形成绝缘物(称为触排、隔壁、障壁、堤等)1114。绝缘物1114以有机树脂膜或者包含硅的绝缘膜形成即可。这里,绝缘物1114是使用正型的感光性丙烯树脂膜形成如图9所示形状的绝缘物。
为了具有良好的覆盖度,最好是在绝缘物1114的上端部或者下端部上形成具有曲率的曲面。例如,绝缘物1114的材料使用正型的感光性丙烯的时候,最好是只有绝缘物1114的上端部上包含具有曲率半径(0.2μm~3μm)的曲面。此外,作为绝缘物1114,可以使用通过感光性的光而在刻蚀中呈不溶解性的负型,或者根据光而在刻蚀中呈溶解性的正型中的任何一种。
此外,可以以氮化铝膜、氮氧化铝膜、或者氮化硅膜构成的保护膜覆盖绝缘物1114。此保护膜可以是以通过溅射法(DC方式或RF方式)得到的氮化硅或者氮氧化硅作为主要成分的绝缘膜,或者以碳作为主要成分的薄膜。如使用硅靶并在含有氮气和氩气的环境中形成,就可以得到氮化硅膜。或者,也可以使用氮化硅靶。此外,保护膜也可以用使用了远程等离子体的成膜装置来形成。同时,为了在保护膜上使发光通过,保护膜的膜厚最好做得尽可能薄。
此外,在第1电极(阳极)1113上,通过使用蒸镀掩模的蒸镀法或者喷墨法来有选择地形成含有有机化合物的层1115。进而,在含有有机化合物的层1115上形成第2电极(阴极)1116。由此形成由第1电极(阳极)1113、含有有机化合物的层1115、以及第2电极(阴极)1116构成的发光元件1118。这里,由于发光元件1118是作为发白色光的例子,因此设置了由着色层1131和遮光层(BM)1132构成的滤色片(为了简略化,这里没有图示)。
此外,如果分别有选择地形成含有可得到R、G、B发光的有机化合物的层,则能够不使用滤色片就得到所有颜色的显示。
同时,为了密封发光元件1118,通过第1密封材料1105、第2密封材料1107来贴合密封基板1104。另外,最好是使用环氧类树脂作为第1密封材料1105、第2密封材料1107。此外,第1密封材料1105、第2密封材料1107最好是尽可能不透过水分、氧气的材料。
此外,在本实施例中,除了可以使用玻璃基板、石英基板作为构成密封基板1104的材料以外,还可以使用由FRP(Fiberglass-Reinforced Plastics:玻璃纤维增强塑料)、PVF(聚氟乙烯)、聚酯薄膜、聚酯、或丙烯等构成的塑料基板。此外,使用第1密封材料1105、第2密封材料1107粘结密封基板1104后,进而可以以第3密封材料密封以便覆盖侧面(露出面)。
如以上那样,通过将发光元件封入第1密封材料1105、第2密封材料1107中,可以从外部完全遮蔽发光元件,可以防止水分、氧气等促使有机化合物层老化的物质从外部侵入。因此,可以得到可靠性高的发光装置。
此外,如果使用透明导电膜作为第1电极1113的话,可以制作两面发光型的发光装置。
同时,本实施例中表示了采用了在阳极上形成含有有机化合物的层,并在含有有机化合物的层上形成作为透明电极的阴极的构造(以下称为上面出射构造)的例子,也可以采用在阳极上形成有机化合物层、在有机化合物层上具有形成阴极的发光元件并从作为透明电极的阳极向TFT方向射出在有机化合物层上产生的光的构造(以下称为下面出射构造)。
此外,本实施例可以与实施方式或者实施例1自由组合。
[实施例4]
实施例3中,显示了制作具备发光元件的发光装置的例子,该发光元件具有在塑料基板上形成的包括有机化合物的发光层,在本实施例中,将就其一个像素的剖面构造,特别是发光元件以及TFT的连接、在像素间配置的隔壁的形状进行更为详细地说明。
图10(A)中,40是基板,41是隔壁(也称作堤),42是绝缘膜,43是第1电极(阳极),44是含有有机化合物的层,45是第2电极(阴极),46是TFT。
在TFT46中,46a是沟道形成区,46b、46c是源区或者漏区,46d是栅电极,46e、46f是源电极或者漏电极。这里,表示的是顶栅型TFT,但是没有特别的限定,可以是逆交错型TFT,也可以是顺交错型TFT。另外,46f是通过与第1电极43部分连接并重叠而与TFT46连接的电极。
此外,图10(B)中表示了与图10(A)有部分不同的剖面构造。
图10(B)中,第1电极与电极的重叠方式与图10(A)的构造不同,将第1电极进行构图后,通过部分重叠来形成电极,从而使之与TFT相连。
此外,图10(C)中表示了与图10(A)部分不同的剖面构造。
在图10(C)中,又设置了1层层间绝缘膜,第1电极通过接触孔与TFT的电极相连接。
此外,隔壁41的剖面形状可以是如图10(D)所示的锥形状。可以通过使用光刻法,使抗蚀剂曝光后,将非感光性的有机树脂或无机绝缘膜刻蚀得到。
此外,如果使用正型的感光性有机树脂,则能够成为如图10(E)所示的形状,即在上端部具有曲面的形状。
同时,如果使用负型的感光性树脂,则能够成为如图10(F)所示的形状,即在上端部及下端部均具有曲面的形状。
[实施例5]
实施本发明可以完成各种模块(有源矩阵基板型液晶模块、有源矩阵型EL模块、有源矩阵型EC模块)。即,通过实施本发明,可完成装入这些模块的所有电子设备。
作为这样的电子设备,可以举出摄像机、数码照相机、头戴式显示器(扩目镜型显示器)、汽车导航仪、投影仪、汽车音响、个人电脑、便携式信息终端(移动式计算机、便携式电话或者电子书籍等)等。这些例子如图11、图12所示。
图11(A)是个人电脑,包括主体2001、图像输入部2002、显示部2003、键盘2004等。
图11(B)是摄像机,包括主体2101、显示部2102、声音输入部2103、操作开关2104、电池2105、收像部2106等。
图11(C)是移动式计算机(mobile computer),含有主体2201、摄像部2202、收像部2203、操作开关2204、显示部2205等。
图11(D)是使用了记录程序的记录介质(以下称为记录介质)的播放器,包括主体2401、显示部2402、扬声器部2403、记录介质2404、操作开关2405等。另外,这个播放器可以用DVD(Digital VersatileDisc:数字通用光盘)、CD等作为记录介质,进行音乐欣赏、电影欣赏、玩游戏、上网等。
图11(E)是数码照相机,包括主体2501、显示部2502、目镜部2503、操作开关2504、收像部(图中未显示)等。
图12(A)是便携式电话,包括主体2901、声音输出部2902、声音输入部2903、显示部2904、操作开关2905、天线2906、图像输入部(CCD、图像传感器等)2097等。
图12(B)是便携式书籍(电子书籍),包括主体3001、显示部3002、3003、存储介质3004、操作开关3005、天线3006等。
图12(C)是显示器,包括主体3101、支撑台3102、显示部3103等。
还有,图12(C)中表示的显示器是中小型或者大型显示器,例如5~20英寸画面尺寸的显示器。此外,为了形成这种尺寸的显示部,最好是使用基板的一边是1m的基板,进行多面加工的批量生产。
如上所述,本发明应用的范围极广,可以应用于所有领域的电子设备的制作方法。此外,本实施例的电子设备,也能够使用由实施方式、实施例1~3的任意组合得到的结构来实现。

Claims (15)

1.一种半导体装置,包括:
与具有绝缘表面的基板上的粘结剂接触的金属氧化物层;
与该金属氧化物层接触的氧化物层;以及
在该金属氧化物层上方的半导体元件,
其中所述氧化物层形成在上述金属氧化物层与上述半导体元件之间。
2.如权利要求1中所述的半导体装置,其特征在于:上述半导体元件是薄膜晶体管、有机发光元件、具有液晶的元件、存储器元件、薄膜二极管、由硅PIN结构成的光电变换元件、或者硅电阻元件。
3.如权利要求1或权利要求2中所述的半导体装置,其特征在于:上述基板是具有平面或曲面的塑料基板。
4.如权利要求1或权利要求2中所述的半导体装置,其特征在于:上述金属氧化物层是通过激光束照射、热处理、或者激光束照射和热处理的复合处理而形成的。
5.如权利要求1或权利要求2中所述的半导体装置,其特征在于:上述半导体装置是摄像机、数码照相机、护目镜型显示器、汽车导航系统、个人电脑或者个人数字助理。
6.一种半导体装置的制作方法,包括:
在基板上形成金属层,
形成与该金属层接触的氧化物层,在该氧化物层的上方形成包含半导体元件的被剥离层;
使上述金属层氧化从而在上述金属层与上述氧化物层之间形成金属氧化物层;
将支撑材料与上述被剥离层粘结;以及
对上述被剥离层和上述支撑材料进行了粘结后,在上述金属氧化物层内或者上述金属氧化物层与上述氧化物层的界面上、或者上述金属氧化物层与上述金属层的界面上,通过物理手法将粘接在上述支撑材料上的上述被剥离层从上述基板剥离,
其中,使上述金属层氧化是通过使用波长为100nm~10μm的激光束照射来进行的。
7.一种半导体装置的制作方法,包括:
在基板上形成绝缘物层,
形成与该绝缘物层接触的金属层,
形成与该金属层接触的氧化物层,在该氧化物层的上方形成包含半导体元件的被剥离层;
使上述金属层氧化,从而在上述金属层与上述绝缘层之间、或者在上述金属层与上述氧化物层之间、或者既在上述金属层与上述绝缘层之间又在上述金属层与上述氧化物层之间,形成金属氧化物层;
将支撑材料与上述被剥离层粘结;以及
对上述被剥离层和上述支撑材料进行了粘结后,在与上述绝缘层接触的金属氧化物层内、或者在与上述绝缘层接触的上述金属氧化物层和上述绝缘层之间的界面上、或者在与上述绝缘层接触的上述金属氧化物层和上述金属层之间的界面上、或者在与上述氧化物层接触的上述金属氧化物层内、或者在与上述氧化物层接触的上述金属氧化物层和上述氧化物层之间的界面上、或者在与上述氧化物层接触的上述金属氧化物层和上述金属层之间的界面上,通过物理手法,将粘结在上述支撑材料上的上述被剥离层从上述基板剥离,
其中,使上述金属层氧化是通过使用波长为100nm~10μm的激光束照射来进行的。
8.一种半导体装置的制作方法,包括:
在基板上形成金属层,
形成与该金属层接触的氧化物层,在该氧化物层的上方形成包含半导体元件的被剥离层;
使上述金属层氧化从而在上述金属层与上述氧化物层之间形成金属氧化物层;
将支撑材料与上述被剥离层粘结;以及
在上述金属层和上述氧化物层之间的部分,通过物理手法将粘结在上述支撑材料上的上述被剥离层从上述基板剥离,
其中,使上述金属层氧化是通过使用波长为100nm~10μm的激光束照射来进行的。
9.一种半导体装置的制作方法,包括:
形成与基板接触的金属层;
在上述金属层上形成氧化物层,其中在上述金属层与上述氧化物层之间形成金属氧化物层;
在上述氧化物层上形成包括半导体元件的被剥离层;
将支撑材料与上述被剥离层粘结;以及
在上述金属层与上述氧化物层之间的部分,通过物理手法将粘结在上述支撑材料上的上述被剥离层从上述基板剥离,
其中,使上述金属层氧化是通过使用波长为100nm~10μm的激光束照射来进行的。
10.如权利要求6至9中的任何一个所述的半导体装置的制作方法,其特征在于:使上述金属层氧化的工序是通过热处理或者上述激光束照射和热处理的复合处理来进行的。
11.如权利要求10所述的半导体装置的制作方法,其特征在于:上述激光束是从连续波振荡或者脉冲振荡的固体激光器中发射出的光。
12.如权利要求6至9中的任何一个所述的半导体装置的制作方法,其特征在于:上述金属层是包含从Ti、Ta、W、Mo、Cr、Nd、Fe、Ni、Co、Zr、Zn中选出的元素或者以上述元素为主要成分的合金材料或化合物材料的单层、或者它们的叠层。
13.如权利要求6至9中的任何一个所述的半导体装置的制作方法,其特征在于:与上述金属层接触的氧化物层是通过溅射法形成的氧化硅膜。
14.如权利要求6至9中的任何一个所述的半导体装置的制作方法,其特征在于:上述基板是玻璃基板或者石英基板,上述支撑材料是塑料基板、或者是塑料基材料。
15.如权利要求6至9中的任何一个所述的半导体装置的制作方法,其特征在于:上述被剥离层含有:薄膜晶体管、由硅PIN结构成的光电变换元件、有机发光元件、具有液晶的元件、存储器元件、薄膜二极管、或者硅电阻元件。
CNB2003801026418A 2002-10-30 2003-10-23 半导体装置以及半导体装置的制作方法 Expired - Fee Related CN100391004C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002316397 2002-10-30
JP316397/2002 2002-10-30

Publications (2)

Publication Number Publication Date
CN1708853A CN1708853A (zh) 2005-12-14
CN100391004C true CN100391004C (zh) 2008-05-28

Family

ID=32211680

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2003801026418A Expired - Fee Related CN100391004C (zh) 2002-10-30 2003-10-23 半导体装置以及半导体装置的制作方法

Country Status (7)

Country Link
US (9) US7189631B2 (zh)
JP (9) JP4693411B2 (zh)
KR (2) KR101169371B1 (zh)
CN (1) CN100391004C (zh)
AU (1) AU2003275614A1 (zh)
TW (1) TWI316753B (zh)
WO (1) WO2004040648A1 (zh)

Families Citing this family (125)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8415208B2 (en) 2001-07-16 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and peeling off method and method of manufacturing semiconductor device
TW554398B (en) * 2001-08-10 2003-09-21 Semiconductor Energy Lab Method of peeling off and method of manufacturing semiconductor device
TW558743B (en) 2001-08-22 2003-10-21 Semiconductor Energy Lab Peeling method and method of manufacturing semiconductor device
KR100944886B1 (ko) 2001-10-30 2010-03-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제조 방법
US6953735B2 (en) 2001-12-28 2005-10-11 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating a semiconductor device by transferring a layer to a support with curvature
US7786496B2 (en) * 2002-04-24 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing same
TWI272641B (en) * 2002-07-16 2007-02-01 Semiconductor Energy Lab Method of manufacturing a semiconductor device
CN100391004C (zh) * 2002-10-30 2008-05-28 株式会社半导体能源研究所 半导体装置以及半导体装置的制作方法
JP4554152B2 (ja) * 2002-12-19 2010-09-29 株式会社半導体エネルギー研究所 半導体チップの作製方法
JP4101643B2 (ja) * 2002-12-26 2008-06-18 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI330269B (en) * 2002-12-27 2010-09-11 Semiconductor Energy Lab Separating method
JP4373085B2 (ja) 2002-12-27 2009-11-25 株式会社半導体エネルギー研究所 半導体装置の作製方法、剥離方法及び転写方法
US7436050B2 (en) * 2003-01-22 2008-10-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a flexible printed circuit
JP2004247373A (ja) 2003-02-12 2004-09-02 Semiconductor Energy Lab Co Ltd 半導体装置
JP4526771B2 (ja) 2003-03-14 2010-08-18 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8048251B2 (en) * 2003-10-28 2011-11-01 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing optical film
US7229900B2 (en) * 2003-10-28 2007-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method of manufacturing thereof, and method of manufacturing base material
WO2005052893A1 (en) 2003-11-28 2005-06-09 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing display device
US7691686B2 (en) * 2004-05-21 2010-04-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
CN100517728C (zh) * 2004-06-24 2009-07-22 株式会社半导体能源研究所 制造薄膜集成电路的方法
US7537668B2 (en) * 2004-07-21 2009-05-26 Samsung Electro-Mechanics Co., Ltd. Method of fabricating high density printed circuit board
US7307006B2 (en) * 2005-02-28 2007-12-11 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor device
CN100585806C (zh) * 2005-05-20 2010-01-27 株式会社半导体能源研究所 半导体装置的制造方法
US8030132B2 (en) * 2005-05-31 2011-10-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device including peeling step
US7297613B1 (en) * 2005-06-09 2007-11-20 The United States Of America As Represented By The National Security Agency Method of fabricating and integrating high quality decoupling capacitors
JP5052031B2 (ja) * 2005-06-28 2012-10-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR100599012B1 (ko) * 2005-06-29 2006-07-12 서울옵토디바이스주식회사 열전도성 기판을 갖는 발광 다이오드 및 그것을 제조하는방법
JP4916680B2 (ja) * 2005-06-30 2012-04-18 株式会社半導体エネルギー研究所 半導体装置の作製方法、剥離方法
EP1760776B1 (en) * 2005-08-31 2019-12-25 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method for semiconductor device with flexible substrate
EP1760798B1 (en) * 2005-08-31 2012-01-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US7767543B2 (en) 2005-09-06 2010-08-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a micro-electro-mechanical device with a folded substrate
WO2007055142A1 (en) * 2005-11-11 2007-05-18 Semiconductor Energy Laboratory Co., Ltd. Layer having functionality, method for forming flexible substrate having the same, and method for manufacturing semiconductor device
KR101319468B1 (ko) * 2005-12-02 2013-10-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법
JP2007194514A (ja) * 2006-01-23 2007-08-02 Mitsubishi Electric Corp 半導体装置の製造方法
JP2007305678A (ja) * 2006-05-09 2007-11-22 Seiko Epson Corp 積層体の製造方法、電気光学装置及び電子機器
TWI424499B (zh) * 2006-06-30 2014-01-21 Semiconductor Energy Lab 製造半導體裝置的方法
KR100804526B1 (ko) * 2006-07-05 2008-02-20 삼성에스디아이 주식회사 유기 발광 디스플레이 장치의 제조방법
KR100804527B1 (ko) * 2006-07-05 2008-02-20 삼성에스디아이 주식회사 박막 트랜지스턱 기판의 제조방법 및 이를 이용한 유기발광 디스플레이 장치의 제조방법
KR100744566B1 (ko) * 2006-09-08 2007-08-01 한국전자통신연구원 금속산화물을 이용한 게이트 스택, 이를 포함하는트랜지스터 일체형 메모리 소자 및 그 메모리소자의구동방법
TWI450387B (zh) 2006-09-29 2014-08-21 Semiconductor Energy Lab 半導體裝置的製造方法
CN102357738B (zh) * 2006-10-04 2015-04-15 浜松光子学株式会社 激光加工方法
KR100824881B1 (ko) 2006-11-10 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 제조 방법
KR100824880B1 (ko) 2006-11-10 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 제조 방법
KR100833738B1 (ko) * 2006-11-30 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 제조 방법
KR100824902B1 (ko) 2006-12-13 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 제조 방법
KR100890250B1 (ko) * 2007-01-08 2009-03-24 포항공과대학교 산학협력단 플렉서블 소자의 제조 방법 및 플렉서블 표시 장치의 제조방법
US7759629B2 (en) * 2007-03-20 2010-07-20 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device
JP5286684B2 (ja) * 2007-03-28 2013-09-11 セイコーエプソン株式会社 薄膜層の剥離方法、薄膜デバイスの転写方法
US7795111B2 (en) * 2007-06-27 2010-09-14 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of SOI substrate and manufacturing method of semiconductor device
JP5136110B2 (ja) * 2008-02-19 2013-02-06 ソニー株式会社 固体撮像装置の製造方法
KR101656843B1 (ko) 2008-07-10 2016-09-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광장치 및 전자기기
US8871609B2 (en) * 2009-06-30 2014-10-28 Taiwan Semiconductor Manufacturing Company, Ltd. Thin wafer handling structure and method
KR101979327B1 (ko) 2009-09-16 2019-05-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 이의 제조 방법
KR101108161B1 (ko) * 2009-12-24 2012-01-31 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조방법
US9075576B2 (en) * 2010-02-25 2015-07-07 Blackberry Limited Keypads for mobile devices and method of manufacturing the same
KR101147988B1 (ko) * 2010-07-13 2012-05-24 포항공과대학교 산학협력단 물리적 박리 방법을 이용한 플렉서블 전자소자의 제조방법, 플렉서블 전자소자 및 플렉서블 기판
CN101980393A (zh) * 2010-09-21 2011-02-23 福建钧石能源有限公司 大面积柔性光电器件的制造方法
KR101702943B1 (ko) * 2010-10-29 2017-02-22 엘지이노텍 주식회사 발광소자의 제조방법
US8536571B2 (en) 2011-01-12 2013-09-17 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
TWI535032B (zh) 2011-01-12 2016-05-21 半導體能源研究所股份有限公司 半導體裝置的製造方法
US8921948B2 (en) 2011-01-12 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP5872912B2 (ja) * 2011-01-21 2016-03-01 株式会社半導体エネルギー研究所 発光装置
WO2012147672A1 (ja) 2011-04-28 2012-11-01 シャープ株式会社 表示モジュール及び表示装置
KR20140082974A (ko) * 2011-10-12 2014-07-03 아사히 가라스 가부시키가이샤 밀착성 수지층을 구비한 전자 디바이스의 제조 방법
JP5725430B2 (ja) * 2011-10-18 2015-05-27 富士電機株式会社 固相接合ウエハの支持基板の剥離方法および半導体装置の製造方法
JP2013135181A (ja) * 2011-12-27 2013-07-08 Panasonic Corp フレキシブルデバイスの製造方法
JP2013251255A (ja) * 2012-05-04 2013-12-12 Semiconductor Energy Lab Co Ltd 発光装置の作製方法
TWI645578B (zh) 2012-07-05 2018-12-21 半導體能源研究所股份有限公司 發光裝置及發光裝置的製造方法
KR102481056B1 (ko) 2012-08-10 2022-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 전자 장치
TWI596751B (zh) * 2012-08-30 2017-08-21 財團法人工業技術研究院 軟性顯示器與其製法
US20140144593A1 (en) * 2012-11-28 2014-05-29 International Business Machiness Corporation Wafer debonding using long-wavelength infrared radiation ablation
US9636782B2 (en) * 2012-11-28 2017-05-02 International Business Machines Corporation Wafer debonding using mid-wavelength infrared radiation ablation
US9847512B2 (en) * 2012-12-22 2017-12-19 Industrial Technology Research Institute Electronic device package structure and manufacturing method thereof
KR20150120376A (ko) 2013-02-20 2015-10-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박리 방법, 반도체 장치, 및 박리 장치
TWI555166B (zh) * 2013-06-18 2016-10-21 矽品精密工業股份有限公司 層疊式封裝件及其製法
TWI532162B (zh) 2013-06-25 2016-05-01 友達光電股份有限公司 可撓式顯示面板及其製造方法
WO2015000095A1 (en) 2013-07-05 2015-01-08 Industrial Technology Research Institute Flexible display and method for fabricating the same
KR101663763B1 (ko) * 2013-07-31 2016-10-07 엘지디스플레이 주식회사 터치스크린을 구비한 표시장치
JP2015046391A (ja) * 2013-08-01 2015-03-12 株式会社半導体エネルギー研究所 発光装置、及び電子機器
TWI576190B (zh) * 2013-08-01 2017-04-01 Ibm 使用中段波長紅外光輻射燒蝕之晶圓剝離
WO2015019971A1 (en) 2013-08-06 2015-02-12 Semiconductor Energy Laboratory Co., Ltd. Peeling method
US9925749B2 (en) 2013-09-06 2018-03-27 Semiconductor Energy Laboratory Co., Ltd. Bonding apparatus and stack body manufacturing apparatus
TWI777433B (zh) 2013-09-06 2022-09-11 日商半導體能源研究所股份有限公司 發光裝置以及發光裝置的製造方法
US9937698B2 (en) 2013-11-06 2018-04-10 Semiconductor Energy Laboratory Co., Ltd. Peeling method and light-emitting device
JP2015108735A (ja) * 2013-12-05 2015-06-11 旭硝子株式会社 電子デバイスの製造方法
CN105793957B (zh) 2013-12-12 2019-05-03 株式会社半导体能源研究所 剥离方法及剥离装置
CN104752621B (zh) * 2013-12-26 2017-05-17 昆山工研院新型平板显示技术中心有限公司 一种提高有源矩阵有机发光显示器显示质量的方法
KR102215812B1 (ko) 2014-01-09 2021-02-17 삼성디스플레이 주식회사 소자 기판 제조 방법 및 상기 방법을 이용하여 제조한 표시 장치
DE112015000866T5 (de) 2014-02-19 2016-11-17 Semiconductor Energy Laboratory Co., Ltd. Lichtemittierende Vorrichtung und Ablöseverfahren
CN103956363B (zh) * 2014-03-03 2016-09-21 上海天马有机发光显示技术有限公司 复合基板及其制造方法、柔性显示装置及其制造方法
TWI764064B (zh) 2014-03-13 2022-05-11 日商半導體能源研究所股份有限公司 撓性裝置
WO2015152158A1 (ja) 2014-03-31 2015-10-08 株式会社Joled 積層体および積層体の剥離方法ならびに可撓性デバイスの製造方法
DE112015001780B4 (de) 2014-04-11 2022-02-03 Semiconductor Energy Laboratory Co., Ltd. Lichtemittierende Vorrichtung
TWI559510B (zh) * 2014-06-23 2016-11-21 群創光電股份有限公司 顯示裝置
US9799829B2 (en) 2014-07-25 2017-10-24 Semiconductor Energy Laboratory Co., Ltd. Separation method, light-emitting device, module, and electronic device
TWI561325B (en) * 2014-08-01 2016-12-11 Au Optronics Corp Display module manufacturing method and display module
KR102328677B1 (ko) * 2014-10-17 2021-11-19 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조방법
US9397001B2 (en) * 2014-12-11 2016-07-19 Panasonic Intellectual Property Management Co., Ltd. Method for manufacturing electronic device comprising a resin substrate and an electronic component
TWI696108B (zh) 2015-02-13 2020-06-11 日商半導體能源研究所股份有限公司 功能面板、功能模組、發光模組、顯示模組、位置資料輸入模組、發光裝置、照明設備、顯示裝置、資料處理裝置、功能面板的製造方法
US10020418B2 (en) * 2015-03-25 2018-07-10 International Business Machines Corporation Simplified process for vertical LED manufacturing
KR102385339B1 (ko) 2015-04-21 2022-04-11 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR102427672B1 (ko) * 2015-08-11 2022-08-02 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조방법
CN105552247B (zh) * 2015-12-08 2018-10-26 上海天马微电子有限公司 复合基板、柔性显示装置及其制备方法
US10259207B2 (en) 2016-01-26 2019-04-16 Semiconductor Energy Laboratory Co., Ltd. Method for forming separation starting point and separation method
US10586817B2 (en) 2016-03-24 2020-03-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, manufacturing method thereof, and separation apparatus
JP6863803B2 (ja) 2016-04-07 2021-04-21 株式会社半導体エネルギー研究所 表示装置
US10181424B2 (en) * 2016-04-12 2019-01-15 Semiconductor Energy Laboratory Co., Ltd. Peeling method and manufacturing method of flexible device
JP6738205B2 (ja) * 2016-06-06 2020-08-12 昭和電工パッケージング株式会社 ラミネート材
JP6738206B2 (ja) * 2016-06-06 2020-08-12 昭和電工パッケージング株式会社 ラミネート材の製造方法
KR20170140495A (ko) 2016-06-10 2017-12-21 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
US10593843B2 (en) * 2017-02-28 2020-03-17 Nichia Corporation Method of manufacturing optical component
US10424374B2 (en) 2017-04-28 2019-09-24 Micron Technology, Inc. Programming enhancement in self-selecting memory
CN107978687B (zh) * 2017-11-22 2020-06-05 武汉华星光电半导体显示技术有限公司 柔性oled显示面板的制备方法
US10854813B2 (en) * 2018-02-09 2020-12-01 Micron Technology, Inc. Dopant-modulated etching for memory devices
US10424730B2 (en) 2018-02-09 2019-09-24 Micron Technology, Inc. Tapered memory cell profiles
US10693065B2 (en) 2018-02-09 2020-06-23 Micron Technology, Inc. Tapered cell profile and fabrication
WO2019208587A1 (ja) 2018-04-23 2019-10-31 旭化成株式会社 ポリイミド前駆体樹脂組成物
CN112020531A (zh) 2018-04-23 2020-12-01 信越化学工业株式会社 含硅化合物
WO2020036147A1 (ja) 2018-08-17 2020-02-20 株式会社ソニー・インタラクティブエンタテインメント 玩具システム、筐体、別体玩具、別体玩具判定方法およびプログラム
KR102174928B1 (ko) * 2019-02-01 2020-11-05 레이저쎌 주식회사 멀티 빔 레이저 디본딩 장치 및 방법
CN113874419B (zh) 2019-05-24 2024-01-09 旭化成株式会社 聚酰亚胺前体及聚酰亚胺树脂组合物
US11587474B2 (en) 2019-07-24 2023-02-21 Au Optronics Corporation Flexible device array substrate and manufacturing method of flexible device array substrate
CN111162097B (zh) * 2020-01-03 2022-03-29 武汉天马微电子有限公司 一种显示面板和显示装置
KR20210094193A (ko) 2020-01-20 2021-07-29 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN113555306A (zh) * 2020-04-23 2021-10-26 深圳市柔宇科技有限公司 弹性电子装置及其制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10125931A (ja) * 1996-08-27 1998-05-15 Seiko Epson Corp 薄膜素子の転写方法,薄膜素子,薄膜集積回路装置,アクティブマトリクス基板および液晶表示装置
US6372608B1 (en) * 1996-08-27 2002-04-16 Seiko Epson Corporation Separating method, method for transferring thin film device, thin film device, thin film integrated circuit device, and liquid crystal display device manufactured by using the transferring method
US20020057055A1 (en) * 2000-10-26 2002-05-16 Shunpei Yamazaki Light emitting device and manufacturing method thereof
JP2002184959A (ja) * 2000-12-15 2002-06-28 Sharp Corp 機能素子の転写方法および機能性パネル
US20020134981A1 (en) * 2001-01-29 2002-09-26 Osamu Nakamura Semiconductor device and manufacturing method of the same

Family Cites Families (104)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US32210A (en) * 1861-04-30 Rigging-clasp
US24635A (en) * 1859-07-05 Construction op sheet-metal coffins
DE3322382A1 (de) * 1983-06-22 1985-01-10 Preh, Elektrofeinmechanische Werke Jakob Preh Nachf. Gmbh & Co, 8740 Bad Neustadt Verfahren zur herstellung von gedruckten schaltungen
JPH02257618A (ja) 1989-03-29 1990-10-18 Mitsubishi Electric Corp 半導体装置及びその製造方法
US5206749A (en) 1990-12-31 1993-04-27 Kopin Corporation Liquid crystal display having essentially single crystal transistors pixels and driving circuits
US5258325A (en) 1990-12-31 1993-11-02 Kopin Corporation Method for manufacturing a semiconductor device using a circuit transfer film
US7075501B1 (en) 1990-12-31 2006-07-11 Kopin Corporation Head mounted display system
US5376561A (en) 1990-12-31 1994-12-27 Kopin Corporation High density electronic circuit modules
JP3483581B2 (ja) * 1991-08-26 2004-01-06 株式会社半導体エネルギー研究所 半導体装置
US6849872B1 (en) 1991-08-26 2005-02-01 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor
JPH05206468A (ja) * 1991-09-02 1993-08-13 Fuji Xerox Co Ltd 薄膜トランジスタおよびその製造方法
KR930015211A (ko) 1991-12-12 1993-07-24 이헌조 레이저 다이오드(LD : Laser Diode) 반도체 구조 및 제조방법
JPH05347186A (ja) 1992-06-12 1993-12-27 Clarion Co Ltd エレクトロルミネセンス・ディスプレイ
JP3242452B2 (ja) 1992-06-19 2001-12-25 三菱電機株式会社 薄膜太陽電池の製造方法
JPH08501887A (ja) 1992-09-11 1996-02-27 コピン・コーポレーシヨン ディスプレイ・パネルのためのカラーフィルター・システム
US5781164A (en) 1992-11-04 1998-07-14 Kopin Corporation Matrix display systems
JP3238223B2 (ja) 1993-01-20 2001-12-10 株式会社東芝 液晶表示装置および表示装置
JPH06280026A (ja) 1993-03-24 1994-10-04 Semiconductor Energy Lab Co Ltd 成膜装置及び成膜方法
JP3362439B2 (ja) 1993-03-31 2003-01-07 ソニー株式会社 量子効果素子およびその製造方法
JP3332467B2 (ja) * 1993-04-06 2002-10-07 三洋電機株式会社 多結晶半導体の製造方法
KR100333153B1 (ko) 1993-09-07 2002-12-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치제작방법
JPH07109573A (ja) 1993-10-12 1995-04-25 Semiconductor Energy Lab Co Ltd ガラス基板および加熱処理方法
JP3150840B2 (ja) 1994-03-11 2001-03-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3698749B2 (ja) 1995-01-11 2005-09-21 株式会社半導体エネルギー研究所 液晶セルの作製方法およびその作製装置、液晶セルの生産システム
JP3364081B2 (ja) 1995-02-16 2003-01-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
US5757456A (en) 1995-03-10 1998-05-26 Semiconductor Energy Laboratory Co., Ltd. Display device and method of fabricating involving peeling circuits from one substrate and mounting on other
US5834327A (en) * 1995-03-18 1998-11-10 Semiconductor Energy Laboratory Co., Ltd. Method for producing display device
JP4063896B2 (ja) 1995-06-20 2008-03-19 株式会社半導体エネルギー研究所 有色シースルー光起電力装置
DE19547691C1 (de) 1995-12-20 1997-04-24 Lohmann Therapie Syst Lts Verfahren zur Herstellung transdermaler therapeutischer Pflaster (TTS)
JP3809681B2 (ja) 1996-08-27 2006-08-16 セイコーエプソン株式会社 剥離方法
JP4619461B2 (ja) 1996-08-27 2011-01-26 セイコーエプソン株式会社 薄膜デバイスの転写方法、及びデバイスの製造方法
US6047799A (en) * 1996-11-12 2000-04-11 Luk Getriebe-Systeme Gmbh Emergency facilities for influencing defective constituents of power trains in motor vehicles
USRE38466E1 (en) 1996-11-12 2004-03-16 Seiko Epson Corporation Manufacturing method of active matrix substrate, active matrix substrate and liquid crystal display device
US6127199A (en) 1996-11-12 2000-10-03 Seiko Epson Corporation Manufacturing method of active matrix substrate, active matrix substrate and liquid crystal display device
CA2225131C (en) 1996-12-18 2002-01-01 Canon Kabushiki Kaisha Process for producing semiconductor article
US5946551A (en) * 1997-03-25 1999-08-31 Dimitrakopoulos; Christos Dimitrios Fabrication of thin film effect transistor comprising an organic semiconductor and chemical solution deposited metal oxide gate dielectric
US6210479B1 (en) * 1999-02-26 2001-04-03 International Business Machines Corporation Product and process for forming a semiconductor structure on a host substrate
US5981970A (en) * 1997-03-25 1999-11-09 International Business Machines Corporation Thin-film field-effect transistor with organic semiconductor requiring low operating voltages
US6344662B1 (en) * 1997-03-25 2002-02-05 International Business Machines Corporation Thin-film field-effect transistor with organic-inorganic hybrid semiconductor requiring low operating voltages
SG63832A1 (en) 1997-03-26 1999-03-30 Canon Kk Substrate and production method thereof
US6033974A (en) 1997-05-12 2000-03-07 Silicon Genesis Corporation Method for controlled cleaving process
JPH1126733A (ja) 1997-07-03 1999-01-29 Seiko Epson Corp 薄膜デバイスの転写方法、薄膜デバイス、薄膜集積回路装置,アクティブマトリクス基板、液晶表示装置および電子機器
JP3116085B2 (ja) * 1997-09-16 2000-12-11 東京農工大学長 半導体素子形成法
JPH11160734A (ja) 1997-11-28 1999-06-18 Semiconductor Energy Lab Co Ltd 液晶電気光学装置
JPH11243209A (ja) * 1998-02-25 1999-09-07 Seiko Epson Corp 薄膜デバイスの転写方法、薄膜デバイス、薄膜集積回路装置、アクティブマトリクス基板、液晶表示装置および電子機器
JP3809733B2 (ja) 1998-02-25 2006-08-16 セイコーエプソン株式会社 薄膜トランジスタの剥離方法
JP4085459B2 (ja) 1998-03-02 2008-05-14 セイコーエプソン株式会社 3次元デバイスの製造方法
JP3619058B2 (ja) 1998-06-18 2005-02-09 キヤノン株式会社 半導体薄膜の製造方法
US6423614B1 (en) 1998-06-30 2002-07-23 Intel Corporation Method of delaminating a thin film using non-thermal techniques
US6117797A (en) 1998-09-03 2000-09-12 Micron Technology, Inc. Attachment method for heat sinks and devices involving removal of misplaced encapsulant
WO2000028631A1 (fr) 1998-11-10 2000-05-18 Tokyo Denshi Kabushiki Kaisha Appareil pour photoreaction
JP2000150168A (ja) 1998-11-13 2000-05-30 Toppan Printing Co Ltd 耐熱性低抵抗正孔輸送材料および有機薄膜発光素子
US6268695B1 (en) 1998-12-16 2001-07-31 Battelle Memorial Institute Environmental barrier material for organic light emitting device and method of making
JP2003536239A (ja) 1998-12-18 2003-12-02 インフィネオン テクノロジース アクチエンゲゼルシャフト 金属酸化物セラミックからの移動性種の減少した拡散
US6664169B1 (en) 1999-06-08 2003-12-16 Canon Kabushiki Kaisha Process for producing semiconductor member, process for producing solar cell, and anodizing apparatus
JP3447619B2 (ja) 1999-06-25 2003-09-16 株式会社東芝 アクティブマトリクス基板の製造方法、中間転写基板
JP4465745B2 (ja) * 1999-07-23 2010-05-19 ソニー株式会社 半導体積層基板,半導体結晶基板および半導体素子ならびにそれらの製造方法
TW473783B (en) 1999-08-13 2002-01-21 Semiconductor Energy Lab Laser apparatus, laser annealing method, and manufacturing method of a semiconductor device
US6391220B1 (en) 1999-08-18 2002-05-21 Fujitsu Limited, Inc. Methods for fabricating flexible circuit structures
JP2001085715A (ja) 1999-09-09 2001-03-30 Canon Inc 半導体層の分離方法および太陽電池の製造方法
JP2001085154A (ja) 1999-09-16 2001-03-30 Denso Corp 表示装置
TW522453B (en) * 1999-09-17 2003-03-01 Semiconductor Energy Lab Display device
JP2001177101A (ja) 1999-12-20 2001-06-29 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP3885440B2 (ja) 1999-12-27 2007-02-21 凸版印刷株式会社 光電変換素子及びその製造方法
JP4478268B2 (ja) 1999-12-28 2010-06-09 セイコーエプソン株式会社 薄膜デバイスの製造方法
US7060153B2 (en) * 2000-01-17 2006-06-13 Semiconductor Energy Laboratory Co., Ltd. Display device and method of manufacturing the same
JP4748859B2 (ja) * 2000-01-17 2011-08-17 株式会社半導体エネルギー研究所 発光装置の作製方法
JP4712198B2 (ja) 2000-02-01 2011-06-29 株式会社半導体エネルギー研究所 表示装置の作製方法
TW494447B (en) 2000-02-01 2002-07-11 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
JP4884592B2 (ja) * 2000-03-15 2012-02-29 株式会社半導体エネルギー研究所 発光装置の作製方法及び表示装置の作製方法
JP2001267578A (ja) 2000-03-17 2001-09-28 Sony Corp 薄膜半導体装置及びその製造方法
TW493282B (en) 2000-04-17 2002-07-01 Semiconductor Energy Lab Self-luminous device and electric machine using the same
JP4889872B2 (ja) * 2000-04-17 2012-03-07 株式会社半導体エネルギー研究所 発光装置及びそれを用いた電気器具
US20010030511A1 (en) * 2000-04-18 2001-10-18 Shunpei Yamazaki Display device
US6492026B1 (en) 2000-04-20 2002-12-10 Battelle Memorial Institute Smoothing and barrier layers on high Tg substrates
JP4713010B2 (ja) 2000-05-08 2011-06-29 株式会社半導体エネルギー研究所 発光装置及びその作製方法
US6608449B2 (en) 2000-05-08 2003-08-19 Semiconductor Energy Laboratory Co., Ltd. Luminescent apparatus and method of manufacturing the same
JP2002026182A (ja) 2000-07-07 2002-01-25 Sanyo Electric Co Ltd 半導体装置の製造方法
JP4869471B2 (ja) * 2000-07-17 2012-02-08 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6739931B2 (en) 2000-09-18 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Display device and method of fabricating the display device
JP2002164181A (ja) * 2000-09-18 2002-06-07 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法
US6624839B2 (en) * 2000-12-20 2003-09-23 Polaroid Corporation Integral organic light emitting diode printhead utilizing color filters
US6774010B2 (en) 2001-01-25 2004-08-10 International Business Machines Corporation Transferable device-containing layer for silicon-on-insulator applications
US6448152B1 (en) 2001-02-20 2002-09-10 Silicon Genesis Corporation Method and system for generating a plurality of donor wafers and handle wafers prior to an order being placed by a customer
JP4046948B2 (ja) 2001-02-26 2008-02-13 株式会社日立製作所 有機発光表示装置
JP2002328624A (ja) 2001-04-26 2002-11-15 Sony Corp 車両用表示装置
TWI257828B (en) * 2001-05-31 2006-07-01 Seiko Epson Corp EL device, EL display, EL illumination apparatus, liquid crystal apparatus using the EL illumination apparatus and electronic apparatus
US8415208B2 (en) 2001-07-16 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and peeling off method and method of manufacturing semiconductor device
JP2003142666A (ja) 2001-07-24 2003-05-16 Seiko Epson Corp 素子の転写方法、素子の製造方法、集積回路、回路基板、電気光学装置、icカード、及び電子機器
US6814832B2 (en) 2001-07-24 2004-11-09 Seiko Epson Corporation Method for transferring element, method for producing element, integrated circuit, circuit board, electro-optical device, IC card, and electronic appliance
JP2003109773A (ja) 2001-07-27 2003-04-11 Semiconductor Energy Lab Co Ltd 発光装置、半導体装置およびそれらの作製方法
JP5057619B2 (ja) 2001-08-01 2012-10-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW554398B (en) * 2001-08-10 2003-09-21 Semiconductor Energy Lab Method of peeling off and method of manufacturing semiconductor device
TW558743B (en) * 2001-08-22 2003-10-21 Semiconductor Energy Lab Peeling method and method of manufacturing semiconductor device
US6875671B2 (en) 2001-09-12 2005-04-05 Reveo, Inc. Method of fabricating vertical integrated circuits
US20030074524A1 (en) 2001-10-16 2003-04-17 Intel Corporation Mass storage caching processes for power reduction
KR100944886B1 (ko) 2001-10-30 2010-03-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제조 방법
TWI264121B (en) * 2001-11-30 2006-10-11 Semiconductor Energy Lab A display device, a method of manufacturing a semiconductor device, and a method of manufacturing a display device
US6953735B2 (en) * 2001-12-28 2005-10-11 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating a semiconductor device by transferring a layer to a support with curvature
JP2003223992A (ja) * 2002-01-31 2003-08-08 Toyota Industries Corp 有機elカラー表示装置
US6911772B2 (en) * 2002-06-12 2005-06-28 Eastman Kodak Company Oled display having color filters for improving contrast
TWI272641B (en) * 2002-07-16 2007-02-01 Semiconductor Energy Lab Method of manufacturing a semiconductor device
CN100391004C (zh) * 2002-10-30 2008-05-28 株式会社半导体能源研究所 半导体装置以及半导体装置的制作方法
CN1332471C (zh) 2005-09-23 2007-08-15 周明明 一种铅酸蓄电池胶体电解液

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10125931A (ja) * 1996-08-27 1998-05-15 Seiko Epson Corp 薄膜素子の転写方法,薄膜素子,薄膜集積回路装置,アクティブマトリクス基板および液晶表示装置
US6372608B1 (en) * 1996-08-27 2002-04-16 Seiko Epson Corporation Separating method, method for transferring thin film device, thin film device, thin film integrated circuit device, and liquid crystal display device manufactured by using the transferring method
US20020057055A1 (en) * 2000-10-26 2002-05-16 Shunpei Yamazaki Light emitting device and manufacturing method thereof
JP2002184959A (ja) * 2000-12-15 2002-06-28 Sharp Corp 機能素子の転写方法および機能性パネル
US20020134981A1 (en) * 2001-01-29 2002-09-26 Osamu Nakamura Semiconductor device and manufacturing method of the same

Also Published As

Publication number Publication date
US20110312111A1 (en) 2011-12-22
JP2011124590A (ja) 2011-06-23
JP2020123724A (ja) 2020-08-13
JPWO2004040648A1 (ja) 2006-03-02
KR20050059259A (ko) 2005-06-17
US7923348B2 (en) 2011-04-12
US8012854B2 (en) 2011-09-06
KR101079757B1 (ko) 2011-11-04
JP2016021407A (ja) 2016-02-04
JP2013179306A (ja) 2013-09-09
WO2004040648A1 (ja) 2004-05-13
US9508620B2 (en) 2016-11-29
JP2014194946A (ja) 2014-10-09
JP5577421B2 (ja) 2014-08-20
JP2017059833A (ja) 2017-03-23
US20070158745A1 (en) 2007-07-12
US9224667B2 (en) 2015-12-29
US9929190B2 (en) 2018-03-27
JP6253617B2 (ja) 2017-12-27
US20110159771A1 (en) 2011-06-30
KR101169371B1 (ko) 2012-07-30
US8173520B2 (en) 2012-05-08
US20120211874A1 (en) 2012-08-23
US20130214434A1 (en) 2013-08-22
US20090275196A1 (en) 2009-11-05
JP2011142332A (ja) 2011-07-21
TWI316753B (en) 2009-11-01
US7189631B2 (en) 2007-03-13
KR20110095951A (ko) 2011-08-25
JP5277263B2 (ja) 2013-08-28
JP5433598B2 (ja) 2014-03-05
US20170047359A1 (en) 2017-02-16
US8415679B2 (en) 2013-04-09
JP5872627B2 (ja) 2016-03-01
CN1708853A (zh) 2005-12-14
US20040232413A1 (en) 2004-11-25
JP4693411B2 (ja) 2011-06-01
JP2018166209A (ja) 2018-10-25
US20150311439A1 (en) 2015-10-29
US7547612B2 (en) 2009-06-16
TW200425486A (en) 2004-11-16
AU2003275614A1 (en) 2004-05-25

Similar Documents

Publication Publication Date Title
CN100391004C (zh) 半导体装置以及半导体装置的制作方法
KR101043663B1 (ko) 표시장치 제조방법
KR100884053B1 (ko) 박리방법 및 반도체장치의 제작방법
KR100993130B1 (ko) 반도체 장치 제작 방법
JP2003174153A (ja) 剥離方法および半導体装置の作製方法、および半導体装置
JP2003163337A (ja) 剥離方法および半導体装置の作製方法
JP4267394B2 (ja) 剥離方法、及び半導体装置の作製方法
JP4602035B2 (ja) 半導体装置の作製方法
JP2005026706A (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080528

Termination date: 20201023